SU1265775A1 - Device for checking pulse sequence and filtering interference - Google Patents

Device for checking pulse sequence and filtering interference Download PDF

Info

Publication number
SU1265775A1
SU1265775A1 SU843778595A SU3778595A SU1265775A1 SU 1265775 A1 SU1265775 A1 SU 1265775A1 SU 843778595 A SU843778595 A SU 843778595A SU 3778595 A SU3778595 A SU 3778595A SU 1265775 A1 SU1265775 A1 SU 1265775A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
signal
Prior art date
Application number
SU843778595A
Other languages
Russian (ru)
Inventor
Павел Адольфович Гойхман
Михаил Ехилевич Добровинский
Борис Соломонович Фланчик
Original Assignee
Научно-Исследовательский Институт Автоматизации Управления И Производства
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Автоматизации Управления И Производства filed Critical Научно-Исследовательский Институт Автоматизации Управления И Производства
Priority to SU843778595A priority Critical patent/SU1265775A1/en
Application granted granted Critical
Publication of SU1265775A1 publication Critical patent/SU1265775A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение может быть использовано в вычислительных устройствахи в устройствах автоматического управлени . Цель изобретени  - расширение функциональных возможностей устройства . Устройство контрол  содержит блок 1 ввода, N элементов И 2 к 4, .триггеры 13 и 5, элементы ИЛИ 6 и 7, блок 8 пам ти, блок 9 индикации, формирователи 10 и 11, элемент И 12. Введение в устройствб элементов ИСКЛОЧАВДЕЕ ИЛИ 14 и 15 и N формироа вателей 21 в блок 1 ввода, а также (Л образование новых функциональных св зей между элементами устройства обеспечивает возможность записи сбойной ситуации т.е. «{ оссацию состо ни  входов устройства при сбое дл  последующего анализа. 1 з.п. ф-лы, 2 ил. ю Од сд vj ел HLOa уоThe invention can be used in computing devices in automatic control devices. The purpose of the invention is to expand the functionality of the device. The control device contains an input block 1, N elements AND 2 to 4, triggers 13 and 5, elements OR 6 and 7, memory block 8, display unit 9, drivers 10 and 11, and element 12. Introduction to device devices EXPERTS OR 14 and 15 and N of the formers 21 into the input unit 1, as well as (L, the formation of new functional connections between the elements of the device provides the ability to record a faulty situation, i.e., the state of the device inputs in the event of a malfunction for subsequent analysis. 1 h. p. f-ly, 2 il. yu Odd sd vj ate HLOa uo

Description

И:1обретение относитс  к импульсной технике и может быть использовано в вычислительных устройствах и в устройствах автоматического управлени . Целью изобретени   вл етс  расширение функциональных возможностей путем обеспечени  возможности фильтрации помех и записи сбойной ситуации , т.е. возможности фиксации состо ни  входов устройства при сбое дл  последующего анализа. На фиг.1 приведена функциональна  схема устройства дл  контрол  последовательности импульсов и фильтрации помех; на фиг.2 - блок пам ти. Устройство дл  контрол  последова тёльности импульсов- и фильтрации помех (фиг.1) содержит блок 1 ввода, N первых элементов И 2, выходы которых  вл ютс  первыми выходами 3 устройства , N вторых элементов И 4, выход каждого Из которых соединен с ин формационным входом соответствующего основного триггера 5, входы обнулени  которых соединены, первый 6 и второй 7 элементы ИЛИ, блок 8 пам ти блок 9 индикации, первый 10 и второй 11 формирователи, третий элемент И 12, дополнительный триггер 13, первый 14 и второй 15 элементы ИСКЛЮЧАЮ ЩЕЕ ИЛИ, первый вход первого из кото рых соединен с инверсным выходом дополнительного триггера 13, вход обну лени  которого соединен с входами об нулени  основных триггеров 5 и подключен к входу 16 обнулени  устройст ва, тактовый вход подключен к тактовым входам основных триггеров 5, соединен с выходом первого элемента ИЛИ бис входами первого 10 и второ го 11 формирователей, пр мой выход дополнительного триггера 13 соединен с первым входом третьего элемента И 12, второй вход которого соединен с выходом первого формировател  10, а третий вход подключен к выходу второго элемента ИСКЛЮЧАНЦЕЕ ИЛИ 15 и к управл ющему входу блока 8 пам ти , информационные входы которого со- 50 And: the invention relates to a pulse technique and can be used in computing devices and in automatic control devices. The aim of the invention is to extend the functionality by providing the possibility of filtering interference and recording a faulty situation, i.e. the possibility of fixing the state of device inputs upon failure for subsequent analysis. Figure 1 shows the functional diagram of the device for controlling the pulse sequence and filtering noise; 2 is a memory block. A device for controlling the sequence of pulses and interference filtering (Fig. 1) contains an input block 1, N first elements AND 2, the outputs of which are the first outputs 3 of the device, N second elements AND 4, the output of each Of which is connected to the information input the corresponding main trigger 5, the zeroing inputs of which are connected, the first 6 and second 7 elements OR, the memory block 8, the display unit 9, the first 10 and second 11 drivers, the third element AND 12, the additional trigger 13, the first 14 and the second 15 elements EXCEPT OR, first entry first of which are connected to the inverse output of the additional trigger 13, the zero input of which is connected to the inputs of zeroing of the main triggers 5 and connected to the device zeroing input 16, the clock input connected to the clock inputs of the main triggers 5 is connected to the output of the first element OR bis inputs the first 10 and second 11 drivers, the direct output of the additional trigger 13 is connected to the first input of the third element 12, the second input of which is connected to the output of the first driver 10, and the third input is connected to the output of the second element ENTAINER OR 15 and to the control input of memory block 8, the information inputs of which are 50

единены с соответствующими входами блока 1 ввода и с первыми входами соответствующих первых элементов И 2, вторые входы которых соединены с пр мыми выходами соответствующих основных триггеров 5, инверсный выход каждого из которых подключен к первому входу соответствующего второго элесосто ни  по щине сброса, устанавливающим в исходное состо ние основные 5 и дополнительный 13 триггеры.are connected to the corresponding inputs of input block 1 and to the first inputs of the corresponding first elements 2, the second inputs of which are connected to the direct outputs of the corresponding main triggers 5, the inverse output of each of which is connected to the first input of the corresponding second tree by the reset bar basic state 5 and additional 13 triggers.

Claims (2)

Пр мые выходы основных триггеров 5 блою руют прохождение входных сигналов через все вторые элементы И 4, кроме первого, что обеспечиваетс  наличием в цепи обратной св зи от и-го мента И 4, второй вход каждого из которых соединен с соответствующим выходом блока ввода и с соответствующим входом второго элемента ИЛИ 7, выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 15, второй вход которого подключен к выходу второго формировател  11, третий вход первого из вторых элементов И соединен с выходом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 14, третий вход каждого последующего из вторых элементов И соединен, с пр мым выходом предыдущего основного триггера и с соответствующим входом блока 9 индикации , выход первого элемента ИСКЛЮЧАТ ЦЕЕ ИЛИ 14 соединен с дополнительным входом блока 9 индикации, выходы вторых элементов И соединены с соответствующими входами первого элемента ИЛИ 6, причем выходы блока 8 пам ти  вл ютс  вторыми выходами 17 устройства, выход третьего элемента И 1 2  вл етс  третьим выходом 18 устройства, выход второго элемента ИСКЛЮЧАЩЕЕ ИЛИ 15  вл етс  четвертым выходом 19 устройства, а информационными входами устройства  вл ютс  соответствующие входы 20 блока 1 ввода, который содержит N формирователей 21, входы и выходы каждого из которых соединены соответственно с соответствующими входами и выходами блока 1 ввода. В состав устройства входит блок 8 пам ти (фиг.2), который содержит регистр 22 с параллельным вводом информации и дифференцирующую цепь 23, вход которой соединен с управл ющим входом блока 8 пам ти, информационные входы регистра 22 соединены с информационными входами блока 8 пам ти , выходы регистра 22 подключены к выходам блока 8 пам ти, а выход дифференцирующей цепи 23 соединен с тактовым входом регистра 22. Устройство работает следующим образом . Исходное состо ние устройства задаетс  импульсом установки исходного 312 основного триггера 5 к первому из вторых элементу И 4.1 первого элемента ИСКЛОЧАПГДЕЕ ИЛИ 14, управл емого дополнительным триггером 13. В исходном состо нии этот элемент инвентирует потенциал пр мого выхода h-го триггера. Первые элементы И 2 заблокированы потенциалами пр мых выходов основных триггеров 5, поэтому на первых 3 сигналы отсутствуют. До прихода импульса на первый вход блока 1 ввода импульсы, приход щие на остальные входы блока 1 ввода не измен ют состо ние основных и вспомогательных триггеров. В то же .врем  они проход т через второй элемент ИЛИ 7, вызывают изменение потенциала на выходе второго элемента ИСКЛЮЧАЮЩЕЕ ШШ 15 и соответственно на четвертом выходе 19 устройства, тем самым информиру  о наличии сбо  по входным шинам. Это, однако, не вызывает по вление сигнала Прерывание н-а третьем выходе 18 устройства, так как третий элемент И 12 закрыт потенциалом с пр мого выхода дополнительного триггера 13. В блоке 8 пам ти происходит запись состо ни  входных шин по сигналу Сбой. При приходе сигнала на первый вход блока 1 ввода входной сигнал поступает на вход первого из вторых элемента И 4.1, с выхода которого он поступает на информационный вход первого из основных триггеров 5. Тот же сигнал,прошедший через первый элемент ИЛИ 6, поступает на тактовые входы основных триггеров. Таким образом, происходит установка первого из основных триггера 5.1 в состо ние 1. , Сигнал с пр мого выхода этого триггера разрешает прохождение входного сигнала через первый элемент И 2.1 на выход устройства и подготавливает к работе второй из вторых элемент И 4.2. Потенциал с инверсного выхода первого из основных триггера 5.1, перейд  из состо ни  1 к О, блокирует дальнейшее прохождение сигнала через первый из вторых элемент И 4.1. В момент прохождени  полезного сигнала на четвертом выходе .19 устройства не вырабатываетс  сигнал Сбой, так как на выходах второго элемента ИЛИ 7 и второго формирова тел  11 образуетс  одинаковый потенциал . 5 Одновременно с переключением первого из основных триггеров переключаетс  и дополнительный триггер 13. Его пр мой выход разблокирует третий элемент И 12, а инверсный выход переводит первый элемент ИСКЛЮЧАЩЕЕ ИЛИ 14 в режим работы повторител . При поочередном приходе входных им пульсов на входы блока 1 ввода происходит последовательное переключе .ние основных триггеров 5, она логичное описанному, что позвол ет получить на выходах устройства последовательность импульсов, совпадающую с входной. Состо ние основных триггеров 5 фиксируетс  блоком 9 индикации . При несвоевременном приходе сигнала по какому-либо из входов он не может поступить на вход первого элемента ИЛИ 6 и соответствующую выходную шину, так как вторые элементы И 4 оказываютс  заблокированными соответствующими основными триггерами. Этот ложный сигнап, пройд  через второй элемент ИЛИ 7, вызывает по вление на выходе второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 15 единичного сигнала, информирующего о сбое в канале. Состо ние входов фиксируетс  в блоке 8 пам ти. Однако сигнал Прерьгоание не вьфабатываетс  до тех пор, пока не окончитс  блокирующее действие выходного сигнала первого формировател  10, запущенного предыдущим, своевременно пришедшим импульсом. Длительность сигнала первого формировател  10 выбираетс  пользователем из услови , что она больше максимально ожидаемого интервала между вход- ными импульсами соседних каналов. Если за указанное врем  очередной ожидаемый импульс по вл етс , он снимает сигнал Сбой. и подтверждает запуск первого формировател  10 на оче-i редкой период. В противном случае по окончании выходного сигнала формировател  на третьем выходе 18 Прерьгеание по вл етс  сигнал, информирующий об устойчивом нарушении в контролируемой последовательности. В случае устойчивого отсутстви  импульсов по одному из каналов устройство восприиимает следукнцие за ним импульсы как помеху, и происходит процесс, аналогичный описанному. Если в какой-либо момент времени в очередной канал приходит импульс. устройство снимает сигналы Сбой и Прерывание и продолжает процесс контрол . .Анализ сбо  можно провести, сравнива  информацию из блока 8 пам ти . с состо нием блока 9 индикации. Формула изобретени  1, Устройство дл  контрол  последовательности импульсов и фильтрации помех, содержащее блок ввода, N первых элементов И, выходы которых  вл ютс  первыми выходами устройства N вторых элементов И, выход каждого из которых соединен с информационным входом -соответствующего основного триггера, входы обнулени  которых со единены, первый и второй элементы ИЛИ, блок пам ти, блок индикации, первый и второй формирователи, третий элемент И и дополнительный триггер , отличающеес  тем, что, с целью расширени  функциональных возможностей путем обеспечени  возможности фильтрации помех и фикса ции сбойной ситуации, в него введены первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход первого из которых соединен с инверсным выходом дополни тельного триггера, вход обнулени  ко торого соединен с входами обнулени  ОСНОВН.ЫХ триггеров и подключен к вхо ду обнулени  устройства, тактовый вход подключен к тактовым входам основных триггеров, соединен с выходом первого элемента ИЛИ и с входами пер вого и второго формирователей, пр мой выход дополнительного триггера соединен с первым входом третьего элемента И, второй вход которого соединен с выходом первого формировате л , а третий вход подключен к выходу второго элемента ИСКЛЮЧАКЯЦЕЕ ИЛИ и к управл ющему входу блока пам ти, информационные входы которого соединены с соответствующими входами блока ввода и с первыми входами соответствзпощих первых элементов И, вторые входы которых соединены с пр мыми выходами соответствующих основных триггеров , инверсный выход каждого из которых подключен к первом входу соответствующего второго элемента И, второй вход каждого из которых соединен,с соответствующим входом блока ввода и с соответствующим входом второго элемента ИЛИ, выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого подключен к выходу второго формировател , третий вход первого из вторых элементов И соединен с выходом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий вход каждого последун его из вторых элементов И, кроме первого, соединен с пр мыми выходами предыдущего основного триггера и с соответсующим входом блока индикации, выход первого элемента ИСКЛЮЧАМЦЕЕ ИЛИ соединен с дополнительным входом блока индикации, выходы вторых элементов И соединены с соответствующими входами первого элемента ИЛИ, причем выходы блока пам ти  вл ютс  вторыми выходами устройства, выход третьего элемента И  вл етс  третьим выходом устройства, выход второго элемента ИСКЛЮЧАЮЩЕЕ ШШ  вл етс  четвертым выходом устройства, а информационными входами устройства  вл ютс  соответствующие входы блока ввода. The direct outputs of the main triggers 5 block the passage of input signals through all the second elements of AND 4, except the first, which is ensured by the presence of AND 4 in the feedback circuit, the second input of each of which is connected to the corresponding output of the input unit and the corresponding input of the second element OR 7, the output of which is connected to the first input of the second element EXCLUSIVE OR 15, the second input of which is connected to the output of the second shaper 11, the third input of the first of the second elements AND is connected to the output of the first element EX THREE OR 14, the third input of each subsequent of the second elements I is connected, to the direct output of the previous main trigger and to the corresponding input of the display unit 9, the output of the first element EXCLUDED CEE OR 14 is connected to the auxiliary input of the display unit 9, the outputs of the second And elements are connected to the corresponding inputs of the first element OR 6, and the outputs of the memory block 8 are the second outputs 17 of the device, the output of the third element AND 1 2 is the third output 18 of the device, the output of the second element EXCLUSIVE OR 15 is a quad The device’s output 19 is erased, and the device’s information inputs are the corresponding inputs 20 of input block 1, which contains N formers 21, the inputs and outputs of each of which are connected respectively to the corresponding inputs and outputs of input block 1. The device includes a memory block 8 (FIG. 2), which contains a register 22 with parallel information input and a differentiating circuit 23, the input of which is connected to the control input of memory block 8, the information inputs of the register 22 are connected to information inputs of memory block 8 The outputs of the register 22 are connected to the outputs of the memory block 8, and the output of the differentiating circuit 23 is connected to the clock input of the register 22. The device operates as follows. The initial state of the device is set by the impulse of setting the initial 312 main trigger 5 to the first of the second element AND 4.1 of the first element of the EXCEPT OR 14, controlled by the additional trigger 13. In the initial state this element injects the potential of the direct output of the hth trigger. The first elements And 2 are blocked by the direct output potentials of the main triggers 5, therefore there are no signals on the first 3 signals. Before the pulse arrives at the first input of the input unit 1, the pulses arriving at the remaining inputs of the input unit 1 do not change the state of the main and auxiliary triggers. At the same time, they pass through the second element OR 7, cause a change in potential at the output of the second element EXCLUSIVE ШШ 15 and, accordingly, at the fourth exit 19 of the device, thereby informing about the presence of a fault on the input buses. This, however, does not cause the appearance of a signal. The interrupt n-and the third output 18 of the device, since the third element And 12 is closed by the potential from the direct output of the additional trigger 13. In the memory block 8, the state of the input buses is recorded by the Failure signal. When the signal arrives at the first input of block 1, the input signal enters the input of the first of the second element AND 4.1, from which it enters the information input of the first of the main triggers 5. The same signal passing through the first element OR 6 enters the clock inputs main triggers. Thus, the first of the main 5.1 trigger is set to state 1. The signal from the direct output of this trigger allows the input signal to pass through the first AND 2.1 element to the device output and prepares the second of the second And 4.2 elements for operation. The potential from the inverse output of the first of the main trigger 5.1, switching from state 1 to O, blocks the further passage of the signal through the first of the second element AND 4.1. At the moment when the useful signal passes through the fourth output .19 of the device, a failure signal is not generated, since the same potential is formed at the outputs of the second element OR 7 and the second shaped body 11. 5 Simultaneously with switching the first of the main triggers, the additional trigger 13 also switches. Its direct output unlocks the third element 12 and the inverse output switches the first element EXCLUSIVE OR 14 to the repeater mode. With the successive arrival of input pulses to the inputs of input block 1, sequential switching of the main triggers 5 occurs, it is logical to the described one, which allows to obtain at the device outputs a sequence of pulses coinciding with the input one. The state of the main triggers 5 is fixed by the display unit 9. If a signal does not arrive on time through any of the inputs, it cannot enter the input of the first element OR 6 and the corresponding output bus, since the second elements AND 4 turn out to be blocked by the corresponding main triggers. This false signal, having passed through the second element OR 7, causes the appearance at the output of the second element an EXCLUSIVE OR 15 single signal informing about a failure in the channel. The state of the inputs is fixed in the memory block 8. However, the Interrupt signal is not released until the blocking action of the output signal of the first driver 10, started by the previous, timely impulse, has ended. The duration of the signal of the first imaging unit 10 is chosen by the user on the condition that it is longer than the maximum expected interval between the input pulses of adjacent channels. If, at a specified time, the next expected pulse occurs, it removes the signal Fail. and confirms the launch of the first shaper 10 on oche-i rare period. Otherwise, at the end of the output signal of the imager at the third output 18 Preceding appears a signal informing about a persistent violation in a controlled sequence. In the case of a steady absence of pulses through one of the channels, the device perceives the following of pulses as interference, and a process similar to that described occurs. If at any time in the next channel momentum comes. the device takes the Crash and Interrupt signals and continues the monitoring process. The analysis can be done by comparing the information from memory block 8. with the state of the display unit 9. Claim 1, A device for controlling a sequence of pulses and filtering noise, containing an input block, N first AND elements, whose outputs are the first outputs of the N device, N second elements, the output of each of which is connected to the information input of the corresponding main trigger, zero zero inputs the first and second OR elements, the memory block, the display unit, the first and second formers, the third AND element, and an additional trigger, are different in that, in order to extend the functional capabilities the first and second elements of the EXCLUSIVE OR, the first input of the first of which is connected to the inverse output of the auxiliary trigger, the zero input of which is connected to the zero inputs of the MAIN Triggers and connected to the device is zeroed out, the clock input is connected to the clock inputs of the main triggers, connected to the output of the first OR element, and to the inputs of the first and second drivers, direct output of the additional trigger connection n the first input of the third element I, the second input of which is connected to the output of the first former, and the third input is connected to the output of the second element EXCLUSIVE OR and to the control input of the memory block whose information inputs are connected to the corresponding inputs of the input block and to the first inputs corresponding to the first elements And, the second inputs of which are connected to the direct outputs of the corresponding main triggers, the inverse output of each of which is connected to the first input of the corresponding second element And, the second each of which is connected to the corresponding input of the input unit and to the corresponding input of the second OR element, the output of which is connected to the first input of the second EXCLUSIVE OR element, the second input of which is connected to the output of the second shaper, the third input of the first of the second AND elements is connected to the output of the first an EXCLUSIVE OR element, the third input of each last of its second elements AND, except the first, is connected to the direct outputs of the previous main trigger and with the corresponding input of the display unit, the output of the first ele EXCLUSIVE OR is connected to the auxiliary input of the display unit, the outputs of the second elements AND are connected to the corresponding inputs of the first element OR, and the outputs of the memory block are the second outputs of the device, the output of the third element AND is the third output of the device, the output of the second element EXCLUSIVE SHIII is the fourth output of the device, and the information inputs of the device are the corresponding inputs of the input block. 2. Устройство по П.1, of.r л и чающеес  тем, что блок Ьвода содержит N формирователей, входы и выходы каждого из которых соединены соответственно с соответствующими входами и выходами блока ввода.2. The device according to claim 1, of. L and that the input block contains N formers, the inputs and outputs of each of which are connected respectively to the corresponding inputs and outputs of the input block. На бхоЗнд/е шины /7On bHOZnd / e tires / 7 С хоЗных шкн 20 г.2HARDWARE SCN. 20 g. 2
SU843778595A 1984-08-10 1984-08-10 Device for checking pulse sequence and filtering interference SU1265775A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843778595A SU1265775A1 (en) 1984-08-10 1984-08-10 Device for checking pulse sequence and filtering interference

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843778595A SU1265775A1 (en) 1984-08-10 1984-08-10 Device for checking pulse sequence and filtering interference

Publications (1)

Publication Number Publication Date
SU1265775A1 true SU1265775A1 (en) 1986-10-23

Family

ID=21133914

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843778595A SU1265775A1 (en) 1984-08-10 1984-08-10 Device for checking pulse sequence and filtering interference

Country Status (1)

Country Link
SU (1) SU1265775A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 930630, кл. Н 03 К 5/19, 1980. Автбрское свидетельство СССР № 1128258, кл. G 06 F 11/00, 1983. иж о ts 30 ОД 4Uf *

Similar Documents

Publication Publication Date Title
SU1265775A1 (en) Device for checking pulse sequence and filtering interference
SU1088114A1 (en) Programmable code-to-time interval converter
SU1256195A1 (en) Counting device
SU945989A1 (en) Switching device
SU1251034A1 (en) Device for tolerance checking of parameters
SU1157544A1 (en) Device for functional-parametric checking of logic elements
RU2069450C1 (en) Device for time-division multiplexing of two pulse signals
SU1442972A1 (en) Apparatus for tolerance control of time interval duration
SU1714797A1 (en) Device for control over pulse train
SU1120354A1 (en) Device for tolerance control of parameters
SU1656515A1 (en) Timer
SU1175030A1 (en) Device for checking pulse sequence
SU840882A1 (en) Device for determining boolean function values
SU1193784A1 (en) Device for generating pulse burst
SU930628A1 (en) Pulse discriminator
SU1615861A1 (en) Pulse train shaper
SU1138944A1 (en) N-digit counter with check
SU1471206A1 (en) Unit for counting articles
SU1175021A1 (en) Device for checking pulse sequence
SU1503069A1 (en) Device for monitoring pulse sequence
SU1499459A1 (en) Random pulse selector
SU1233271A1 (en) Multichannel device for time discrimination of pulsed signals
RU1772887C (en) Trigger
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU807491A1 (en) Counter testing device