RU2069450C1 - Device for time-division multiplexing of two pulse signals - Google Patents

Device for time-division multiplexing of two pulse signals Download PDF

Info

Publication number
RU2069450C1
RU2069450C1 SU5068065A RU2069450C1 RU 2069450 C1 RU2069450 C1 RU 2069450C1 SU 5068065 A SU5068065 A SU 5068065A RU 2069450 C1 RU2069450 C1 RU 2069450C1
Authority
RU
Russia
Prior art keywords
input
output
pulse
inputs
bus
Prior art date
Application number
Other languages
Russian (ru)
Inventor
Владимир Викторович Харламов
Михаил Алексеевич Чижов
Владимир Александрович Никитин
Original Assignee
Владимир Викторович Харламов
Михаил Алексеевич Чижов
Владимир Александрович Никитин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Владимир Викторович Харламов, Михаил Алексеевич Чижов, Владимир Александрович Никитин filed Critical Владимир Викторович Харламов
Priority to SU5068065 priority Critical patent/RU2069450C1/en
Application granted granted Critical
Publication of RU2069450C1 publication Critical patent/RU2069450C1/en

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

FIELD: automatic and pulse equipment in various control systems. SUBSTANCE: the device uses three AND gates, three delay elements, two OR gates, NOR gate, two multiplexers, two pulse counters, pulse generator. At a complete or partial time coincidence of input pulses the device shapes output pulses, whose length equals that of the input pulses, and which are spaced in time. The trailing edge of the pulse that is first to be applied to the device input coincides with the leading edge of the second output pulse. If the pulses are applied to the device inputs simultaneously, priority is given to the pulse, which is applied to the first input. EFFECT: improved design. 2 dwg

Description

Изобретение относится к автоматике и импульсной технике и может найти применение в различных системах управления, контроля и обработки информации. The invention relates to automation and pulse technology and can find application in various control systems, monitoring and information processing.

Известно устройство для временного разделения двух импульсных сигналов [1]
Известно также устройство для временного разделения двух импульсных сигналов (а.с. N 1150742, кл. Н 03 К 5/15, 1982) [2]
Наиболее близким по технической сущности к заявленному изобретению следует считать устройство [2] общими признаками которого с предлагаемым устройством являются: два элемента задержки, элемент ИЛИ-НЕ.
A device for temporarily separating two pulse signals [1]
A device is also known for the temporary separation of two pulsed signals (a.s. N 1150742, class N 03 K 5/15, 1982) [2]
The closest in technical essence to the claimed invention should be considered a device [2] whose common features with the proposed device are: two delay elements, the element OR NOT.

Недостатками рассматриваемого устройства являются:
потери информации о длительности входных импульсов на выходах устройства, что не позволяет использовать устройство в информационных системах, требующих последовательной обработки импульсных сигналов, информационным параметром которых является длительность;
низкое быстродействие устройства, т.к. времена задержек первого и второго элементов задержек должны быть не меньше максимально возможной длительности импульсов τmax на входах устройства, при этом время готовности устройства к приему очередной пары импульсов составляет 2τmax относительно переднего фронта входного импульса.
The disadvantages of this device are:
loss of information about the duration of the input pulses at the outputs of the device, which does not allow the device to be used in information systems that require sequential processing of pulse signals, the information parameter of which is the duration;
low device performance, as the delay times of the first and second delay elements must be not less than the maximum possible pulse duration τ max at the inputs of the device, while the time the device is ready to receive the next pair of pulses is 2τ max relative to the leading edge of the input pulse.

Целью изобретения является расширение области применения устройства за счет формирования выходных импульсов, совпадающих по длительности с соответствующими входными импульсами и разнесенных по времени таким образом, что задний фронт импульса, проходящего на выход устройства первым, совпадает с передним фронтом второго выходного импульса. The aim of the invention is to expand the scope of the device due to the formation of output pulses that coincide in duration with the corresponding input pulses and spaced in time so that the trailing edge of the pulse passing to the output of the device first coincides with the leading edge of the second output pulse.

Цель достигается тем, что в устройство для временного разделения двух импульсных сигналов дополнительно введены два мультиплексора, два счетчика импульсов, два элемента ИЛИ, генератор импульсов, третий элемент задержки, первый, второй и третий элементы И. Первый и второй входы третьего элемента И соединены с выходами первого и второго элементов ИЛИ соответственно, а выход с инверсными установочными входами первого и второго счетчиков импульсов и первым входом второго элемента ИЛИ, второй вход которого через третий элемент задержки соединен с выходом второго элемента И. Первый вход второго элемента И соединен со второй входной шиной устройства, а второй вход с первой входной шиной устройства и первым входом первого элемента И, второй вход которого соединен с инверсным выходом второго мультиплексора и стробирующим входом первого мультиплексора. Выход первого элемента И соединен с первым входом элемента ИЛИ-НЕ, выход которого соединен со стробирующим входом второго мультиплексора, а второй вход с первой выходной шиной устройства, прямым выходом первого мультиплексора, стробирующим входом второго счетчика импульсов и первым входом первого элемента ИЛИ, второй вход которого соединен со второй выходной шиной устройства, прямым выходом второго мультиплексора и стробирующим входом первого счетчика импульсов. Счетные входы первого и второго счетчиков импульсов соединены с выходом генератора импульсов, а выходы с соответствующими управляющими входами первого и второго мультиплексоров соответственно, информационные входы которых соединены с соответствующими выходами первого и второго элементов задержки соответственно, первые входы элементов И соединены со входами первого и второго элементов задержки соответственно. The goal is achieved by the fact that two multiplexers, two pulse counters, two OR elements, a pulse generator, a third delay element, the first, second and third elements I are additionally introduced into the device for temporarily separating two pulse signals. The first and second inputs of the third element And are connected to the outputs of the first and second OR elements, respectively, and the output with inverse installation inputs of the first and second pulse counters and the first input of the second OR element, the second input of which is connected through the third delay element nen yield the second element I. The first input of the second AND gate connected to the second bus input device and the second input to the first input bus of the device and the first input of the first AND gate, a second input coupled to an inverted output of the second multiplexer and the strobe input of the first multiplexer. The output of the first AND element is connected to the first input of the OR-NOT element, the output of which is connected to the gate input of the second multiplexer, and the second input to the first output bus of the device, the direct output of the first multiplexer, the gate input of the second pulse counter and the first input of the first OR element, the second input which is connected to the second output bus of the device, the direct output of the second multiplexer and the gate input of the first pulse counter. The counting inputs of the first and second pulse counters are connected to the output of the pulse generator, and the outputs with the corresponding control inputs of the first and second multiplexers, respectively, the information inputs of which are connected to the corresponding outputs of the first and second delay elements, respectively, the first inputs of the elements And are connected to the inputs of the first and second elements delays respectively.

На фиг. 1 изображена структурная схема устройства; на фиг. 2 временные диаграммы работы устройства. In FIG. 1 shows a block diagram of a device; in FIG. 2 timing diagrams of the device.

Устройство содержит первую 1 и вторую 2 входные шины, первый 31, второй 32 и третий 33 элементы И, элемент ИЛИ-НЕ 4, первый 51 и второй 52 элементы ИЛИ, первый 61, второй 62 и третий 63 элементы задержки, первый 71 и второй 72 счетчики импульсов, генератор импульсов 8, первый 91 и второй 92 мультиплексоры, первую 10 и вторую 11 выходные шины.The device contains the first 1 and second 2 input buses, the first 3 1 , the second 3 2 and the third 3 3 elements AND, the element OR NOT 4, the first 5 1 and the second 5 2 elements OR, the first 6 1 , the second 6 2 and the third 6 3 delay elements, the first 7 1 and second 7 2 pulse counters, pulse generator 8, the first 9 1 and second 9 2 multiplexers, the first 10 and second 11 output buses.

Первый и второй входы третьего 33 элемента И соединены с выходами первого 51 и второго 52 элементов ИЛИ соответственно, а выход с инверсными установочными входами первого 71 и второго 72 счетчиков импульсов и первым входом второго 52 элемента ИЛИ, второй вход которого через третий 63 элемент задержки соединен с выходом второго 32 элемента И, первый вход которого соединен со второй 2 входной шиной устройства и входом второго 62 элемента задержки, а второй вход с первой 1 входной шиной устройства, первым входом первого 31 элемента И и входом первого 61 элемента задержки. Второй вход первого 31 элемента И соединен с инверсным выходом второго 92 мультиплексора и стробирующим входом первого 91 мультиплексора. Выход первого 31 элемента И соединен с первым входом элемента ИЛИ-НЕ 4, выход которого соединен со стробирующим входом второго 92 мультиплексора, а второй вход с первой 10 выходной шиной устройства, прямым выходом первого 91 мультиплексора, стробирующим входом второго 72 счетчика импульсов и первым входом первого 51 элемента ИЛИ, второй вход которого соединен со второй 11 выходной шиной устройства, прямым выходом второго 92 мультиплексора и стробирующим входом первого 71 счетчика импульсов. Счетные входы первого 71 и второго 72 счетчиков импульсов соединены с выходом генератора импульсов 8, а выходы с соответствующими управляющими входами первого 91 и второго 92 мультиплексоров соответственно, информационные входы которых соединены с соответствующими выходами первого 61 и второго 62 элементов задержки соответственно.The first and second inputs of the third 3 3 AND elements are connected to the outputs of the first 5 1 and second 5 2 OR elements, respectively, and the output with inverse installation inputs of the first 7 1 and second 7 2 pulse counters and the first input of the second 5 2 OR elements, the second input of which through the third 6 3 delay element is connected to the output of the second 3 2 And element, the first input of which is connected to the second 2 input bus of the device and the input of the second 6 2 delay element, and the second input with the first 1 input bus of the device, the first input of the first 3 1 And element and the entrance is first about 6 1 delay elements. The second input of the first 3 1 element And is connected to the inverse output of the second 9 2 multiplexer and the gate input of the first 9 1 multiplexer. The output of the first 3 1 AND element is connected to the first input of the OR-NOT 4 element, the output of which is connected to the gate input of the second 9 2 multiplexer, and the second input to the first 10 output bus of the device, the direct output of the first 9 1 multiplexer, the gate input of the second 7 2 counter pulses and the first input of the first 5 1 OR element, the second input of which is connected to the second 11 output bus of the device, the direct output of the second 9 2 multiplexer and the gate input of the first 7 1 pulse counter. The counting inputs of the first 7 1 and second 7 2 pulse counters are connected to the output of the pulse generator 8, and the outputs with the corresponding control inputs of the first 9 1 and second 9 2 multiplexers, respectively, the information inputs of which are connected to the corresponding outputs of the first 6 1 and second 6 2 delay elements respectively.

При подаче на стробирующие входы V мультиплексоров 91, 92 уровня "0" его входы переключаются в нулевое состояние (блокируются) независимо от сигналов на его управляющих и информационных входах.When applying to the gate inputs of V multiplexers 9 1 , 9 2 level "0", its inputs switch to the zero state (are blocked) regardless of the signals at its control and information inputs.

Время задержек импульсов на выходах первого 61 и второго 62 элементов задержки относительно импульсов на их входах определяется выражением:
Δti=i•Δtэ,
где i номер выхода элементов задержки 61, 62;
Δtэ элементарная задержка, соответствующая времени задержки импульсов между соседними выходами элементов задержки 61, 62.
The delay time of the pulses at the outputs of the first 6 1 and second 6 2 delay elements relative to the pulses at their inputs is determined by the expression:
Δt i = i • Δt e ,
where i is the output number of the delay elements 6 1 , 6 2 ;
Δt e is the elementary delay corresponding to the delay time of the pulses between adjacent outputs of the delay elements 6 1 , 6 2 .

Время задержки элемента 63 равно элементарной задержке Δtэ.The delay time of the element 6 3 is equal to the elementary delay Δt e .

Временные диаграммы работы устройства, представленные на фиг. 2, соответствуют эпюрам напряжений в следующих точках схемы:
1. На первой 1 входной шине устройства;
2. На второй 2 входной шине устройства;
3. На выходе второго 32 элемента И;
4. На выходе третьего 63 элемента задержки;
5. На выходе первого 31 элемента И;
6. На выходе элемента ИЛИ-НЕ 4;
7. На выходе второго 52 элемента ИЛИ;
8. На первом, втором N-м выходах первого 61 элемента задержки;
9. На прямом выходе первого 91 мультиплексора;
10. На выходе первого 51 элемента ИЛИ;
11. На выходе третьего 33 элемента И;
12. На первом, втором N-м выходах второго 62 элемента задержки;
13. На прямом выходе второго 92 мультиплексора;
14. На первой 10 выходной шине устройства;
15. На второй 11 выходной шине устройства.
Timing diagrams of the operation of the device shown in FIG. 2 correspond to stress diagrams at the following points in the circuit:
1. On the first 1 input bus of the device;
2. On the second 2 input bus of the device;
3. At the output of the second 3 2 element And;
4. The output of the third 6 3 element delay;
5. The output of the first 3 1 element And;
6. At the output of the element OR NOT 4;
7. At the output of the second 5 2 element OR;
8. At the first, second N-th outputs of the first 6 1 delay element;
9. At the direct output of the first 9 1 multiplexer;
10. At the output of the first 5 1 element OR;
11. At the output of the third 3 3 element And;
12. At the first, second N-th outputs of the second 6 2 delay element;
13. At the direct output of the second 9 2 multiplexer;
14. On the first 10 output bus of the device;
15. On the second 11 output bus device.

Устройство работает следующим образом. The device operates as follows.

После включения питания устройство не требует начальной установки извне. Нулевой потенциал с выхода элемента И 33 поступает на инверсные установочные входы счетчиков 71 и 72 и "обнуляет" их.After turning on the power, the device does not require initial installation from the outside. The zero potential from the output of the element And 3 3 goes to the inverse installation inputs of the counters 7 1 and 7 2 and "nullifies" them.

На управляющие входы мультиплексоров 91 и 92 поступают нулевые коды, и все их информационные входы, кроме первого, оказываются закрытыми.The control inputs of the multiplexers 9 1 and 9 2 receive zero codes, and all of their information inputs, except the first, are closed.

Если в процессе функционирования устройства первым появляется импульсный сигнал на первой входной шине 1 устройства (случай 1 на фиг. 2), то он проходит на вход элемента задержки 61, второй вход элемента И 32 и первый вход элемента И 31, на второй вход которого поступает единичный потенциал с инверсного выхода мультиплексора 92. На выходе элемента И 31 пpоявляется уровень "1", а на выходе элемента ИЛИ-НЕ 4, а следовательно, на стробирующем входе мультиплексора 92 уровень "0", закрывая все его информационные входы независимо от состояния счетчика 72. С первого выхода элемента задержки 61 через первый информационный вход мультиплексора 91 входной импульс проходит на первую выходную шину 10 устройства, первый вход элемента ИЛИ 51, стробирующий вход счетчика 72 и второй вход элемента ИЛИ-НЕ 4. На выходе элемента ИЛИ 51 и первом входе элемента И 33 устанавливается уровень "1".If during the operation of the device the first pulse signal appears on the first input bus 1 of the device (case 1 in Fig. 2), then it passes to the input of the delay element 6 1 , the second input of the element And 3 2 and the first input of the element And 3 1 , to the second the input of which receives the unit potential from the inverse output of the multiplexer 9 2 . At the output of the AND 3 1 element, level "1" appears, and at the output of the OR-NOT 4 element, and therefore, at the gate input of the multiplexer 9 2, the level is "0", closing all its information inputs regardless of the status of the counter 7 2 . From the first output of the delay element 6 1 through the first information input of the multiplexer 9 1, the input pulse passes to the first output bus 10 of the device, the first input of the OR element 5 1 , the gate input of the counter 7 2 and the second input of the element OR NOT 4. At the output of the element OR 5 1 and the first input of the element And 3 3 is set to level "1".

Если во время действия импульса на первой входной шине 1 устройства импульсный сигнал приходит также и на вторую входную шину 2, то на выходе элемента И 32 появляется единичный потенциал, который через элемент задержки 63, элемент ИЛИ 52 проходит на второй вход элемента И 33, на первом входе которого в это же время также появляется уровень "1" с выхода элемента ИЛИ 51. На выходе элемента И 33 и инверсных установочных входах счетчиков 71, 72 устанавливается высокий потенциал. Так как на стробирующем входе счетчика 72 в это время также присутствует уровень "1", то он переходит в режим счета импульсов, который заканчивается по заднему фронту импульса на выходе мультиплексора 91.If during the action of the pulse on the first input bus 1 of the device, the pulse signal also arrives at the second input bus 2, then the output of the And 3 2 element displays a unit potential, which through the delay element 6 3 , the OR element 5 2 passes to the second input of the And element 3 3 , at the first input of which at the same time the level "1" also appears from the output of the OR 5 1 element. At the output of the element And 3 3 and the inverse installation inputs of the counters 7 1 , 7 2 set a high potential. Since the level “1” is also present at the gate gate of the counter 7 2 at this time, it switches to the pulse counting mode, which ends at the trailing edge of the pulse at the output of the multiplexer 9 1 .

При этом на момент окончания импульса на выходе мультиплексора 91 код на выходе счетчика 72 пропорционален временному интервалу от переднего фронта импульса на второй входной шине 2 устройства до заднего фронта импульса на его первой входной шине 2. В этом же время на выходе элемента ИЛИ-НЕ 4, а следовательно, и на стробирующем входе мультиплексора 92 устанавливается уровень "1" и открывается информационный вход, соответствующий коду на выходе счетчика 72. Импульс со второй входной шины 2 через элемент задержки 62 с выхода, соответствующего задержке, равной временному интервалу от переднего фронта этого импульса до заднего фронта импульса, поступающего на первую входную шину 1 через соответствующий информационный вход мультиплексора 92, проходит на вторую выходную шину 11 устройства.Moreover, at the time of the end of the pulse at the output of the multiplexer 9 1, the code at the output of the counter 7 2 is proportional to the time interval from the leading edge of the pulse on the second input bus 2 of the device to the trailing edge of the pulse on its first input bus 2. At the same time, at the output of the element OR- NOT 4, and therefore, at the gate input of the multiplexer 9 2 the level is set to "1" and the information input corresponding to the code at the output of the counter 7 2 is opened. The pulse from the second input bus 2 through the delay element 6 2 from the output corresponding to the delay equal to the time interval from the leading edge of this pulse to the trailing edge of the pulse fed to the first input bus 1 through the corresponding information input of the multiplexer 9 2 passes to the second output bus 11 devices.

Формирование сигналов на выходах устройства в случае, если входные импульсы приходят на шины 1 и 2 одновременно, осуществляется аналогично. При этом импульс, проходящий на первую выходную шину 10 задерживается на величину Δtэ, а импульс, проходящий на вторую выходную шину 11 задерживается на величину (Δtэ1) (где τ1 длительность входного импульса на шине 1).The formation of signals at the outputs of the device in case the input pulses arrive on buses 1 and 2 at the same time is carried out similarly. In this case, the pulse passing to the first output bus 10 is delayed by Δt e , and the pulse passing to the second output bus 11 is delayed by (Δt e + τ 1 ) (where τ 1 is the duration of the input pulse on bus 1).

В случае, когда первым появляется импульсный сигнал на второй входной шине 2 устройства (случай 2 на фиг. 2), через элемент задержки 62, первый информационный вход мультиплексора 92 он проходит на вторую выходную шину 11, а также на стробирующий вход счетчика 71 и через элемент ИЛИ 51 на первый вход элемента И 33. На инверсном выходе мультиплексора 92 на все время действия импульса на его первом информационном входе устанавливается низкий потенциал, запрещающий прохождение импульса с первой входной шины 2 устройства через мультиплексор 91 и элемент И 31. При поступлении импульса на первую входную шину 1 устройства во время действия импульсного сигнала на второй входной шине 2 на выходе элемента И 32 устанавливается уровень "1", который через элемент задержки 63, элемент ИЛИ 52 проходит на второй вход элемента И 33, на первый вход которого в то же время приходит высокий потенциал с выхода элемента ИЛИ 51. На выходе элемента И 33 появляется высокий потенциал, поступающий на инверсные установочные входы счетчиков 71 и 72. При этом счетчик 71, на стробирующем входе которого присутствует высокий потенциал, приходящий с прямого выхода мультиплексора 92, начинает работать в режиме счета импульсов, поступающих на его счетный вход с генератора 8. Время счета равно временному интервалу от переднего фронта импульса, приходящего на первую входную шину 1, до заднего фронта импульса на второй входной шине 2 устройства. В момент окончания действия импульса на выходе мультиплексора 92 счет импульсов прекращается. Одновременно с инверсного выхода мультиплексора 92 на стробирующий вход мультиплексора 91 поступает высокий потенциал, разрешающий прохождение на его выход импульса с информационного входа, соответствующего коду на выходах счетчика 71. Таким образом, импульс, приходящий на первую входную шину 1 устройства, задерживается относительно импульса на второй входной шине 2 на время, равное временному интервалу от переднего фронта импульса на шине 1 до заднего фронта импульса на шине 2.In the case when the first pulse signal appears on the second input bus 2 of the device (case 2 in Fig. 2), through the delay element 6 2 , the first information input of the multiplexer 9 2 it passes to the second output bus 11, as well as to the gate input of the counter 7 1 and through the element OR 5 1 to the first input of the element AND 3 3 . At the inverse output of the multiplexer 9 2 for the entire duration of the pulse at its first information input, a low potential is established that prohibits the passage of the pulse from the first input bus 2 of the device through the multiplexer 9 1 and the element And 3 1 . When a pulse arrives at the first input bus 1 of the device during the action of the pulse signal on the second input bus 2 at the output of the And 3 2 element, the level is set to "1", which through the delay element 6 3 , the OR element 5 2 passes to the second input of the And 3 3 element , the first input of which at the same time comes a high potential from the output of the element OR 5 1 . At the output of the element And 3 3 there is a high potential arriving at the inverse installation inputs of the counters 7 1 and 7 2 . In this case, the counter 7 1 , at the gate input of which there is a high potential coming from the direct output of the multiplexer 9 2 , starts to work in the counting mode of pulses arriving at its counter input from the generator 8. The counting time is equal to the time interval from the leading edge of the pulse arriving at the first input bus 1, to the trailing edge of the pulse on the second input bus 2 of the device. At the end of the pulse at the output of the multiplexer 9 2 the count of pulses ceases. At the same time, from the inverse output of the multiplexer 9 2, a high potential arrives at the gate input of the multiplexer 9 1 , allowing a pulse to pass from its information input corresponding to the code at the outputs of the counter 7 1 . Thus, the pulse arriving at the first input bus 1 of the device is delayed relative to the pulse on the second input bus 2 for a time equal to the time interval from the leading edge of the pulse on bus 1 to the trailing edge of the pulse on bus 2.

В момент окончания действия импульсов на выходных шинах устройства во всех рассмотренных случаях счетчики 71 и 72 обнуляются, т.к. на выходе элемента И 33 устанавливается низкий потенциал.At the time of the end of the action of the pulses on the output buses of the device in all the cases considered, the counters 7 1 and 7 2 are reset, because at the output of the And 3 3 element, a low potential is established.

Таким образом, во всех рассмотренных случаях на выходах устройства формируются последовательно во времени два импульса, при этом длительность выходных импульсов совпадает с длительностью импульсов на соответствующих входах устройства, а передний фронт импульса, пришедшего на выход устройства вторым, совпадает по времени с задним фронтом первого выходного импульса. Thus, in all the cases considered, two pulses are generated sequentially in time at the device outputs, while the duration of the output pulses coincides with the duration of the pulses at the corresponding inputs of the device, and the leading edge of the pulse arriving at the second output of the device coincides in time with the falling edge of the first output momentum.

При одновременном приходе импульсных сигналов на оба входа устройства приоритетом пользуется первый вход устройства. With the simultaneous arrival of pulse signals at both inputs of the device, the first input of the device takes priority.

Технико-экономический эффект изобретения состоит в расширении области применения устройства за счет обеспечения возможности формирования на его выходах разнесенных по времени импульсов, совпадающих по длительности с соответствующими импульсами на его входах. При этом задний фронт импульса, приходящего на выход устройства первым, совпадает с передним фронтом второго выходного импульса. Первый импульс на выход устройства проходит с задержкой Δtэ, которая может быть очень мала, а время готовности устройства к приему очередной пары импульсов составляет (τ12)<2τmax, где τ1, τ2 соответственно длительности первого и второго импульсов на первом и втором входах; τmax максимально возможная длительность входных импульсов. Все это позволяет использовать устройство в быстродействующих информационных системах, требующих последовательной обработки импульсных сигналов, информационным параметром которых является длительность.The technical and economic effect of the invention is to expand the scope of the device by providing the possibility of forming at its outputs time-spaced pulses that coincide in duration with the corresponding pulses at its inputs. In this case, the trailing edge of the pulse arriving at the output of the device first coincides with the leading edge of the second output pulse. The first pulse to the output of the device passes with a delay Δt e , which can be very small, and the time the device is ready to receive the next pair of pulses is (τ 1 + τ 2 ) <2τ max , where τ 1 , τ 2, respectively, the duration of the first and second pulses at the first and second entrances; τ max the maximum possible duration of the input pulses. All this allows the device to be used in high-speed information systems that require sequential processing of pulse signals, the information parameter of which is the duration.

Claims (1)

Устройство для временного разделения двух импульсных сигналов, содержащее два элемента задержки и элемент ИЛИ НЕ, отличающееся тем, что в него введены два мультиплексора, два счетчика импульсов, два элемента ИЛИ, генератор импульсов, третий элемент задержки, первый и второй элементы И, первые входы которых соединены с входами первого и второго элементов задержки соответственно, третий элемент И, первый и второй входы которого соединены с выходами первого и второго элементов ИЛИ соответственно, а выходы с инверсными установочными входами первого и второго счетчиков импульсов и первым входом второго элемента ИЛИ, второй вход которого через третий элемент задержки соединен с выходом второго элемента И, первый вход которого соединен со второй входной шиной устройства, а второй вход с первой входной шиной устройства и первым входом первого элемента И, второй вход которого соединен с инверсным выходом второго мультиплексора и стробирующим входом первого мутиплексора, выход первого элемента И соединен с первым входом элемента ИЛИ-НЕ, выход которого соединен со стробирующим входом второго мультиплексора, а второй вход с первой выходной шиной устройства, прямым выходом первого мультиплексора, стробирующим входом второго счетчика импульсов и первым входом первого элемента ИЛИ, второй вход которого соединен со второй выходной шиной устройства, прямым выходом второго мутиплексора и стробирующим входом первого счетчика импульсов, счетные входы первого и второго счетчиков импульсов соединены с выходом генератора импульсов, а выходы с соответствующими управляющими входами первого и второго мультиплексоров соответственно, информационные входы которых соединены с соответствующими выходами первого и второго элементов задержки соответственно. A device for temporarily separating two pulse signals containing two delay elements and an OR element, characterized in that two multiplexers, two pulse counters, two OR elements, a pulse generator, a third delay element, the first and second AND elements, the first inputs are introduced into it which are connected to the inputs of the first and second delay elements, respectively, the third AND element, the first and second inputs of which are connected to the outputs of the first and second OR elements, respectively, and the outputs with inverse installation inputs the first and second pulse counters and the first input of the second OR element, the second input of which is connected through the third delay element to the output of the second AND element, the first input of which is connected to the second input bus of the device, and the second input with the first input bus of the device and the first input of the first AND element , the second input of which is connected to the inverse output of the second multiplexer and the gate input of the first mutiplexer, the output of the first AND element is connected to the first input of the OR-NOT element, the output of which is connected to the gate in the second multiplexer, and the second input with the first output bus of the device, the direct output of the first multiplexer, the gate input of the second pulse counter and the first input of the first OR element, the second input of which is connected to the second output bus of the device, the direct output of the second mutiplexer and the gate input of the first pulse counter , the counting inputs of the first and second pulse counters are connected to the output of the pulse generator, and the outputs with the corresponding control inputs of the first and second multiplexers co respectively, whose data inputs are connected to respective outputs of the first and second delay elements, respectively.
SU5068065 1992-10-06 1992-10-06 Device for time-division multiplexing of two pulse signals RU2069450C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU5068065 RU2069450C1 (en) 1992-10-06 1992-10-06 Device for time-division multiplexing of two pulse signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU5068065 RU2069450C1 (en) 1992-10-06 1992-10-06 Device for time-division multiplexing of two pulse signals

Publications (1)

Publication Number Publication Date
RU2069450C1 true RU2069450C1 (en) 1996-11-20

Family

ID=21615974

Family Applications (1)

Application Number Title Priority Date Filing Date
SU5068065 RU2069450C1 (en) 1992-10-06 1992-10-06 Device for time-division multiplexing of two pulse signals

Country Status (1)

Country Link
RU (1) RU2069450C1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N 917325, кл. H 03 K 5/15, 1980. 2. Авторское свидетельство СССР N 1529427, кл. H 03 K 5/15, 1987. *

Similar Documents

Publication Publication Date Title
RU2069450C1 (en) Device for time-division multiplexing of two pulse signals
SU855973A1 (en) Single pulse shaper
SU1265982A1 (en) Pulse burst -to- rectangular pulse converter
SU1714797A1 (en) Device for control over pulse train
SU1249527A1 (en) Device for determining minimum sections
RU2052893C1 (en) Device for discrimination of first and last pulses in burst
SU1265775A1 (en) Device for checking pulse sequence and filtering interference
SU1472908A1 (en) Pulse distributor checkout unit
SU765804A1 (en) Squaring device
SU1233271A1 (en) Multichannel device for time discrimination of pulsed signals
SU1753469A1 (en) Device for sorting of numbers
SU1213529A1 (en) Synchronizing device
SU961125A1 (en) Pulse-timing apparatus
RU2045768C1 (en) Device for determination of center of pulses of periodic pulse sequence
SU966913A1 (en) Checking device
SU1667235A2 (en) Pulse selector according to their length
SU1569963A2 (en) Device for checking sequence of pulse signal alternation
SU1444939A1 (en) Variable-countdown frequency divider
SU1169155A1 (en) Device for generating difference frequency pulses
SU1045389A1 (en) Channel commutator
SU1160550A1 (en) Single pulse shaper
SU1163468A1 (en) Device for delaying pulses
SU1261097A1 (en) Device for checking pulse generator
SU917324A1 (en) Pulse synchronizing device
SU1406769A1 (en) Distributor checking device