SU945989A1 - Switching device - Google Patents

Switching device Download PDF

Info

Publication number
SU945989A1
SU945989A1 SU813236057A SU3236057A SU945989A1 SU 945989 A1 SU945989 A1 SU 945989A1 SU 813236057 A SU813236057 A SU 813236057A SU 3236057 A SU3236057 A SU 3236057A SU 945989 A1 SU945989 A1 SU 945989A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
bus
trigger
zero
Prior art date
Application number
SU813236057A
Other languages
Russian (ru)
Inventor
Виктор Сергеевич Махов
Владимир Борисович Шелогаев
Елена Николаевна Левкович
Original Assignee
Предприятие П/Я В-8337
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8337 filed Critical Предприятие П/Я В-8337
Priority to SU813236057A priority Critical patent/SU945989A1/en
Application granted granted Critical
Publication of SU945989A1 publication Critical patent/SU945989A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

(54) КОММУТИРУЮЩЕЕ УСТРОЙСТВО(54) COMMUNICATING DEVICE

1one

Изобретение относитс  к коммутационной технике,,The invention relates to switching technology.

Наиболее близким техническим реше нием  вл емс  коммутирующее устройство, содержащее два элемента И-НЕ и RS -трнт гер , нулевой выхоЧ которого соединен с выходной шиной и первым входом первого элемента И-НЕ, второй вход которого подключен к входной шине и R-входу RS -триггера, а выход соединен с первым ... входом второго элемента И-НЕ, выход которого соединен с S -входом. RS -триггера Г1.The closest technical solution is a switching device containing two AND-NOT elements and an RS -trnt ger, the zero output of which is connected to the output bus and the first input of the first IS-NOT, the second input of which is connected to the input bus and the R input of RS -trigger, and the output is connected to the first ... input of the second NAND element, the output of which is connected to the S-input. RS Trigger G1.

К недостаткам известного устройства относ тс  узкие функциональные фозможг. j ности.The disadvantages of the known device are narrow functional units. j

Цель изобретени  - расширение функциональных возможнстей коммутирующего устройства.The purpose of the invention is to expand the functional capabilities of the switching device.

Указанна  цель достигаетс  тем, что 20 в коммутирующее устройство, содержащее два элемента И-НЕ и Rs -триггер, нулевой выход которого соединен с выходной шиной и первым входом первого элементаThis goal is achieved by the fact that 20 in a switching device containing two elements AND-NOT and Rs-trigger, zero output of which is connected to the output bus and the first input of the first element

И-НЕ, второй вход которого подключен к входной шине и R -входу RS -триггера, а выход соединен с первым входом второго элемента И-НЕ, выход которого соединен CS -входом RS -триггера, введены ЗКтригтер и счетчик, информаодгонный вход которого соединен с. единичным выходом RS -триггера, С-вход - с управл ющей шиной, а R -вход подключен к шине установки и S -входу J К-триггера, единичный выход которогосоединен со своими 3 и К-входами, нулевой выход с вторым входом второго элемента .И-НЕ, а С-вход подключен к выходу счетчика.I-NOT, the second input of which is connected to the input bus and R-input of the RS trigger, and the output is connected to the first input of the second element AND-NOT, the output of which is connected by a CS input of the RS trigger, input the Trigger and counter, which information input is connected with. a single RS output of the trigger, a C input with a control bus, and an R input connected to the installation bus and an S input of the J K flip-flop, the output of which is connected to its 3 and K inputs, zero output with the second input of the second element .And-NOT, and C-input is connected to the output of the counter.

На чертеже представлена функциональна  схема коммутирующего устройства.The drawing shows the functional diagram of the switching device.

Claims (2)

Устройство содержит Rs -триггер 1, нулевой выход которого соединен с выходной шиной 2 и первым входом элемента И-НЕ, второй вход которого подключен к входной шине 4 и Я -входу RS -триггера 1, а выход соединен с первь.м вхо дом элемента И-НЕ 5, выход которого соединен с S -входом RS -триггера It 3945 счетчик 6, информационный вход которого соединен с единичным выходом .R5 -триргера 1, С-вход с управл ющей шиной 7, а а R -вход подключен к шине 8 установки и 5 -входу J К-триггера 9, единичный выход которого соединен со своими 3 - и К-входами, нулевой выход - с вторым входом элемента И-НЕ 5, а С-вход подключен к выходу счетчика 6. Функциошфование коммутирующего уст ройства осуществл етс  следующим образом . В исходном состо нии на шину 8 уста новки подаетс  уровень логической единиды , на управл ющую шину 7 поступают импульсы с заданным периодом, а на входную шину 4 уровень логического нул . При этом 3 К-триггер 9 на единичном выходе имеет уровень логического нул  и поэтому по Э - и К- ходам информаци  не воспринимаетс . В св зи с этим состо ние счетчика 6 по выходу допускаетс  произвольным. Наличие на нулевом выходе D К-триггера 9 уровн  логической единицы обеспечивает по S - входу RS -триггера 1 через элемент И-НЕ 5 уровень логического нул , что в свою очередь обеспечивает прохождение на нулевой выход RS-триггера 1 и выходную шину 2 импульсов, инверсных по отношению к импульсам, поступающим по входной шине 4. Дл  того, чтобы.блокировать на определенное врем  прохождеНИН импульсов на выходную шину 2, необходимо на шину 8 установки подать уровень логического нул , который обнулит счетчик 6 и установит 3 К-триггер 9 в единичное состо ние. Таким образом J К-триггер 9 выдаст потенциал дл  осуществлени  блокировки прохожде ни  импульсов и в то же врем  встанет в счетный режим по 3-й К-входам. Потенциал логического нул  с нулевого выхода 3 К-триггера 9 поступает на эл мент И-НЕ 5 и обеспечивает на g -входе RS -триггера 1 уровень логической единицы, который  вл етс  сигналом пере ключени  RS -триггера 1 в состо ние блокировки прохождени  импульсов на выходную шину The device contains an Rs-trigger 1, the zero output of which is connected to the output bus 2 and the first input of the NAND element, the second input of which is connected to the input bus 4 and the I input of the RS trigger 1, and the output is connected to the first input of the element IS-NOT 5, the output of which is connected to the S-input of the RS-trigger It 3945 is counter 6, the information input of which is connected to the single output of the .R5 -thrigger 1, C-input from the control bus 7, and R -input is connected to the bus 8 settings and 5 - J input K-flip-flop 9, a single output of which is connected to its 3 - and K-inputs, zero output - with the second input th AND-NO element 5, and C input connected to the output of the counter 6. The switching Funktsioshfovanie tron devices is accomplished as follows. In the initial state, the level of logical one is fed to the bus 8 of the installation, the control bus 7 receives pulses with a specified period, and the input bus 4 has the logical zero level. At the same time, the 3 K-flip-flop 9 at the single output has a logic zero level and, therefore, information is not perceived by the E and K moves. In this regard, the state of the counter 6 on the output is allowed arbitrary. The presence of a logic unit level at the zero output D of the K-flip-flop 9 provides the logical zero level through the S - input of the RS trigger 1, which in turn ensures the passage of the RS flip-flop 1 and the output bus 2 of the pulses to zero. inverse with respect to pulses arriving at the input bus 4. In order to block the pulses to the output bus 2 for a certain time on the output bus 2, it is necessary to feed the logical zero level to the installation bus 8, which will reset the counter 6 and set 3 K-flip-flop 9 single state . Thus, the J K-flip-flop 9 will deliver the potential for blocking the passage of pulses and at the same time will enter the counting mode via the 3rd K-inputs. The logical zero potential from the zero output 3 of K-flip-flop 9 is fed to the AND-HE 5 element and provides at the g-input of the RS-flip-flop 1 a level of logical one, which is a signal of switching the RS-trigger 1 to the blocking state of the pulse output bus 2. Если в этот момент на выходной шине 2 присутствует коммутирующи ИМИупьс (уровень логического нул ), то RS -триггер 1 не переключаетс  и длительность выходного импульса не измен етс . По заднему (положительному) фронту выходного импульса триггер 1 переключаетс  и «. единичном выходе по вл етс  уровенъ логического нул , обеспечивающий запрет дальнейшего хождени  на выходную шину 2 импульсов и в го же врем  открывает информанионный вход счетчика 6 дл  подсчета кол чества периодов частоты, проход щей по управл ющей шине 7. Таким образом, отсчет времени блокировки начинаетс  Йосле переключени  RS -триггера 1. После отсчета определенного количества периодов на выходе счетчика 6 по вл ет   отрицательный фронт, который переводит Л К-триггер 9 в исходное состо - Hjjg согласно которому на нулевом выходе по вл етс  уровень логической единицы . Если уровень логической единицы на нулевом выходе Л К-триггера 9 возник в момент, когда на входной шине 4 присутстэует уровень логической единицы, то прорабатывает, цепочка из элементов И-ЙЕ 3 и 5, что обеспечнвает продолжение уровн  логической единиаы на S. -входе триггера 1 до прихода заднего фронта коммутируемого импульса, что, в свою очередь, обеспечивает прохождение на выходную шину 2 импульса нормированной длительности. По заднему фронту коммутируемого импульса на выходе элемента И-НЕ 3 по вл етс  уровень логической единицы и коммутирующее устройство приходит в исходное соото ние . На выходной щине 2 по вл етс  последовательность импульсов. Как видно из описани  функционировани  коммутирующего устройства сигналы по шинам 4, 7 и 8 могут быть асинхронньтми и коммутаци  осуществл етс  на заданное врем  с исключением отсечки по длительности коммутируемых сигналов. Таким образом, за счет введени  ЗКтриггера и счетчика в предлагаемОМ устройстве по сравнению с известным осуществл етс  расширение функциональных возможностей кo rмyтиpyющeг6 устройства за счет асинхронной коммутации сигналов по длительности на заданное врем  с исключением отсечки. Формула изобретени  Коммутирующее устройство, содержащее два элемента И-НЕ и RS -триггер, нулевой выход которого соединен с выходной шиной и первым входом первого элемента И-НЕ, второй вход- которого подключен к входной шине и К -входу RS -триггера, а выход соединен с первым входом второго элеЛ1ента И-НЕ, выход которого соединен с S -входом RS -триггера, отличающеес 2. If, at this moment, switching IMIs (logical zero level) is present on the output bus 2, the RS-trigger 1 does not switch and the duration of the output pulse does not change. On the rear (positive) edge of the output pulse, trigger 1 is switched and. A logic zero appears at the single output, which prohibits further passage of 2 pulses to the output bus and at the same time opens the information input of the counter 6 to count the number of frequency periods passing through the control bus 7. Thus, the blocking time counting begins After switching RS-trigger 1. After counting a certain number of periods at the output of counter 6, a negative front appears, which translates LK-flip-flop 9 into the initial state - Hjjg, according to which Is the level of the logical unit. If the level of the logical unit at the zero output of the LK-flip-flop 9 occurs at the moment when the logical unit level is present on the input bus 4, then it works out a chain of I-JE 3 and 5 elements, which ensures the continuation of the level of the logical unit on S. -input trigger 1 before the arrival of the rear edge of the switched pulse, which, in turn, ensures the passage to the output bus 2 of a pulse of normalized duration. On the falling edge of the switched pulse at the output of the NAND 3 element, the level of the logical unit appears and the switching device comes to its initial state. A sequence of pulses appears on the output bar 2. As can be seen from the description of the functioning of the switching device, the signals on the buses 4, 7 and 8 can be asynchronous and the switching is carried out for a predetermined time with the exception of the cutoff on the duration of the switched signals. Thus, by introducing the SQtrigger and the counter in the proposed device, as compared with the known, the functionality of the Communicator 6 of the device is enhanced by asynchronous switching of signals in duration for a specified time with the exception of the cutoff. The invention includes a switching device containing two IS-NOT and RS-trigger elements, the zero output of which is connected to the output bus and the first input of the first AND-NOT element, the second input of which is connected to the input bus and to the RS-trigger cable, and output connected to the first input of the second eleNIENT NAND, the output of which is connected to the S input of the RS trigger, characterized тем, что, с делью расширени  фугаагао;нальных возможностей, введены J К-триггер и счетчик, информационный вход которого соединен с единичным выходом RS -Timrrepa, с управл5{юшейsBy the fact that, with the expansion of the Fugagagao; the possibilities are introduced, the J K-trigger and the counter, whose information input is connected to the single output RS, Timrrepa, are introduced, with control 5 шиной , а R -вход подключен к шине устустановки и S -входу 3 К-триггера, единичный выход которого соединен со своиbus, and the R input is connected to the installation bus and the S input 3 K-flip-flop, a single output of which is connected to its ми Л - и К-входами, нулевой выход с вторым входом второго элемента И-НЕ, а С-вход подкгоочен к выходу счетчика.MI - and K-inputs, zero output with the second input of the second NAND element, and the C-input is connected to the output of the counter. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 5О7936, кл. Н ОЗ К 17/О2, 08.12.74 (прототип).Sources of information taken into account during the examination 1. USSR Author's Certificate No. 5O7936, cl. N OZ K 17 / O2, 08.12.74 (prototype). /v // v /
SU813236057A 1981-01-12 1981-01-12 Switching device SU945989A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813236057A SU945989A1 (en) 1981-01-12 1981-01-12 Switching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813236057A SU945989A1 (en) 1981-01-12 1981-01-12 Switching device

Publications (1)

Publication Number Publication Date
SU945989A1 true SU945989A1 (en) 1982-07-23

Family

ID=20938741

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813236057A SU945989A1 (en) 1981-01-12 1981-01-12 Switching device

Country Status (1)

Country Link
SU (1) SU945989A1 (en)

Similar Documents

Publication Publication Date Title
SU945989A1 (en) Switching device
CA1131717A (en) Digital operate/release timer
HU176228B (en) Arrangement to generate signals indicating pulses of lenght exceeding same duration in an input pulse train
SU783956A1 (en) Pulse train producing device
SU1338063A2 (en) Pulse sequence frequency divider
SU924840A1 (en) Pulse synchronizing device
SU1265775A1 (en) Device for checking pulse sequence and filtering interference
SU1511860A2 (en) Touchless switching device
SU1058031A1 (en) Sensory switching device
SU961125A1 (en) Pulse-timing apparatus
SU1166288A1 (en) Single pulse former
SU1661979A1 (en) Device for separating the first and the letter pulses in packet
SU1208548A1 (en) Information input device
SU1370751A1 (en) Pulse shaper
SU807491A1 (en) Counter testing device
SU1529425A1 (en) Device for gating delayed sampled signals
SU1718368A1 (en) Pulse generator
SU558273A1 (en) Two-channel time pulse separation device
SU1115238A1 (en) Adjustable pulse repetition frequency divider
SU1200401A1 (en) Device for time separation of pulse signals
SU1128376A1 (en) Device for synchronizing pulses
SU834877A1 (en) Device for detecting pulse loss
SU1070556A1 (en) Device for checking pulse sequence
SU1716520A1 (en) Arrangement to control succession of pulses
SU1187255A1 (en) Generator o pulses synchronized by clock frequency