SU1615861A1 - Pulse train shaper - Google Patents

Pulse train shaper Download PDF

Info

Publication number
SU1615861A1
SU1615861A1 SU884472958A SU4472958A SU1615861A1 SU 1615861 A1 SU1615861 A1 SU 1615861A1 SU 884472958 A SU884472958 A SU 884472958A SU 4472958 A SU4472958 A SU 4472958A SU 1615861 A1 SU1615861 A1 SU 1615861A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
output
pulses
clock
Prior art date
Application number
SU884472958A
Other languages
Russian (ru)
Inventor
Сергей Анатольевич Щербинин
Виталий Петрович Середа
Original Assignee
Предприятие П/Я А-3903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3903 filed Critical Предприятие П/Я А-3903
Priority to SU884472958A priority Critical patent/SU1615861A1/en
Application granted granted Critical
Publication of SU1615861A1 publication Critical patent/SU1615861A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах формировани  пачек импульсов определенной длительности, а также в устройствах дл  преобразовани  параллельного кода в числоимпульсный. Целью изобретени   вл етс  упрощение формировател  и, следовательно, повышение его надежности. Поставленна  цель достигаетс  изменением св зей между элементами устройства, включающего синхронный Д-триггер 1, элемент И 3, элемент И-НЕ 5, счетчик 6 импульсов, инвертор 7, а также введением в состав устройства формировател  8 коротких импульсов. Формирователь последовательности импульсов содержит также входную 2 и тактовую 4 шины и управл ющие кодовые шины 9. На своем выходе устройство формирует последовательность импульсных сигналов, длительность которых соответствует длительности тактовых импульсов, а число - коду на управл ющих шинах формировател . 2 ил.The invention relates to a pulse technique and can be used in devices for generating pulse bursts of a certain duration, as well as in devices for converting a parallel code into a number-pulse. The aim of the invention is to simplify the former and, therefore, increase its reliability. The goal is achieved by changing the connections between the elements of the device, including synchronous D-flip-flop 1, element 3, element I-HE 5, counter 6 pulses, inverter 7, as well as introducing short pulses into the device of the driver. The pulse trainer also contains input 2 and clock 4 tires and control code buses 9. At its output, the device generates a sequence of pulse signals, the duration of which corresponds to the duration of clock pulses, and the number to the code on the driver shaper buses. 2 Il.

Description

о елabout ate

0000

о.about.

Фиг. 1FIG. one

Изобретение относитс  к импульсной технике и может быть использовано в устройствах формировани  пачек импульсов определенной длительности, а также в устройствах преобразовани  параллельного кода в числоимпульсный.The invention relates to a pulse technique and can be used in devices for forming pulse packets of a certain duration, as well as in devices for converting a parallel code into a number-pulse.

Цель изобретени  - упрощение формировател  и, следовательно, повышение его надежности.The purpose of the invention is to simplify the former and, therefore, increase its reliability.

На фиг.1 представлена функциональна  схема формировател ; на фиг.2 - временные диаграммы работы формировател ,Figure 1 presents the functional diagram of the shaper; figure 2 - timing diagrams of the shaper,

Формирователь последовательности импульсов содержит синхронный О-триггер 1, управл ющий и тактовый входы которого соединены соответственно с шиной единичного потенциала и входом 2 устройства, а выход - с первым входом элемента И 3. Второй вход элемента И 3 подключен к тактовой шине 4 устройства и первому входу элемента И-НЕ 5, соединенного вторым входом с выходом счетчика 6 импульсов и через инвертор 7 - с первым входом формирова,- тел  8 коротких импульсов. Второй вход формировател  8 коротких импульсов сое- дйнен с выходом элемента И 3, а выход - с устанойочным входом счетчика 6 импульсов , вычитающий вход которого соединен с выходом элемента И-НЕ 5 и сбросовым входом синхронного D-триггера, а кодовые вхо- ды - с соответствующими управл ющими шинами 9 устройства. Выход элемента И- НЕ 5  вл етс  выходом формировател .The pulse trainer contains a synchronous O-flip-flop 1, the control and clock inputs of which are connected to the unit potential bus and input 2 of the device, respectively, and the output to the first input of element 3. The second input of element 3 is connected to the device 4 and first tire the input element AND-NOT 5 connected to the second input with the output of the counter 6 pulses and through the inverter 7 - with the first input form - bodies 8 short pulses. The second input of the imaging unit 8 short pulses is connected to the output of element I 3, and the output to the installation input of the counter 6 pulses, the subtracting input of which is connected to the output of the element AND-NOT 5 and the reset input of the synchronous D-trigger, and the code inputs with appropriate control tires 9 devices. The output of the element AND-NOT 5 is the output of the former.

Формирователь последовательности импульсов работает следующим образом. The pulse shaper operates as follows.

В исходном состо нии триггер 1 и счетчик 6 импульсов обнулены-, т.е. на пр мом выходе триггера 1 (фиг,2 в) и выходе счетчика 6 импульсов {фиг.2 е) присутствуют низкие уровни напр жени . На выходе элемента И-НЕ 5 (фиг.2 з) импульсы отсутствуют , а высокий уровень напр жени  разрешает работу синхронного D-триггера 1, Разрешена работа и формировател  8 коротких импульсов высоким потенциалом с выхода инвертора 7 (фиг.2 ж).In the initial state, trigger 1 and counter 6 pulses are zeroed, i.e. At the direct output of the trigger 1 (Fig 2 in) and the output of the pulse counter 6 (Fig.2 e) there are low voltage levels. There are no pulses at the output of the NE-NE 5 (FIG. 2 h), and the high voltage level allows the synchronous D-flip-flop 1 to work. The operation and the short-pulse shaper 8 are allowed by high potential from the output of the inverter 7 (FIG. 2 g).

С приходом фронта входного сигнала (фиг.2 а) срабатывает триггер 1, на выходе которого формируетс  единичный потенциал (фиг.2 в), разрешающий прохождение им- пульсов с тактовой 4 (фиг.2 6) через логический элемент И 3 (фиг.2 г). По срезу первого прошедшего импульса на выходе формировател  8 формируетс  короткий импульс нулевого уровн  (фиг.2 д), записы- вающий в счетчик б информацию с управл ющих шин устройства. При зтом на выходе счетчика б импульсов формируетс  единичный уровень напр жени  (.2 е), разрешающий прохождение сигналов (фиг.2 б) сWith the arrival of the front of the input signal (Fig. 2a), a trigger 1 is triggered, at the output of which a unit potential (Fig. 2c) is formed, allowing the passage of pulses from a clockwise 4 (Fig. 6-6) through the logical element 3 (Fig. 2 g). A cut of the first transmitted pulse at the output of the imaging unit 8 forms a short zero-level pulse (Fig. 2 d), recording information from the control buses of the device into the counter b. At this, a single voltage level (.2 е) is generated at the output of the pulse counter b, allowing the passage of signals (Fig. 2b)

тактовой шины 4 через элемент И-НЕ 5 и запрещающий через инвертор 7 (фиг.2 ж) дальнейшее срабатывание формировател  8 коротких импульсов,clock bus 4 through the element AND-NOT 5 and prohibiting through the inverter 7 (figure 2 g) further operation of the shaper 8 short pulses,

Первый тактовый импульс, прошедший через элемент И-НЕ 5 (фиг.2 з), своим срезом возвращает синхронный D-триггер 1 в исходное состо ние (фиг.2 в), а фронтом - вычитает единицу из кода, записанного в счетчик 6 импульсов. Второй и все последующие импульсы на выходе элемента И-НЕ 5 (фиг.2 з) подтверждают исходное нулевое состо ние триггера 1 и уменьшают каждый раз на единицу код, записанный в счетчике б импульсов.The first clock pulse transmitted through the element AND-NOT 5 (Fig. 2 h) returns the synchronous D-flip-flop 1 to its initial state (Fig. 2c), and the front - subtracts one from the code recorded in the counter of 6 pulses. . The second and all subsequent pulses at the output of the AND-HE element 5 (FIG. 2 h) confirm the initial zero state of trigger 1 and each time reduce by one the code recorded in the counter b of pulses.

При достижении нулевого кода в счетчике 6 на его выходе образуетс  нулевой уровень напр жени  (ф1 5г.2 е), запрещающий прохождение тактовых импульсов (фиг.2 б) через элемент И-НЕ 5 (фиг.2 з) и разрешающий через инвертор 7 (фиг,2 ж) срабатывание формировател  8 коротких импульсов. При этом положительным потенциалом с выхода элемента И-Н Е 5 (фиг.2 з) разрешено срабатывание по тактовому входу синхронного D-триггера 1,When the zero code is reached in the counter 6, a zero voltage level is formed at its output (F1 5r.2 e), prohibiting the passage of clock pulses (Fig.2 b) through the AND-NE 5 element (Fig.2 h) and allowing through the inverter 7 (FIG. 2 g) Forming a shaper 8 short pulses. In this case, a positive potential from the output of the element AND-E 5 (FIG. 2 h) allows the triggering of the clock input of the synchronous D-flip-flop 1,

Таким образом, на выходе элемента И- НЕ 5 (фиг.2 з) сформирована последовательность импульсных сигналов отрицательной пол рности, количество импульсов в которой соответствует коду, установленному на управл ющих шинах устройства. Устройство вновь приведено в исходное состо ние и подготовлено к приему очередного сигнала с входной шины 2 (фмг.2 а) устройства.Thus, at the output of the element AND- NOT 5 (Fig. 2 g) a sequence of pulse signals of negative polarity is formed, the number of pulses in which corresponds to the code installed on the control buses of the device. The device is again brought back to its original state and prepared to receive the next signal from the input bus 2 (FMG.2 a) of the device.

На временных диаграммах работы устройства (фиг.2) приведены два возможных варианта его функционировани  - при поступлении короткого импульсного сигнала на входную шину 2 и при воздействии потенциала , длительность которого значительно превышает врем  формировани  пачки импульсов, т.е. предлагаемый формирователь последовательности импульсов некритичен к длительности управл ющего воздействи .The time diagrams of the device operation (Fig. 2) show two possible options for its operation — when a short pulse signal arrives at the input bus 2 and when exposed to a potential, the duration of which is much longer than the formation time of the burst, i.e. The proposed pulse shaper is not critical to the duration of the control action.

Claims (1)

I . Формула изобретен;,.-,  I. The formula invented;, .-, Формирователь последовательности импульсов, содержащий триггер, тактовый вход которого соединен с входной шиной, элемент И-НЕ, первым входом подключенный к тактовой шине, инвертор, элемент И и счетчик импульсов, отличающийс  тем, что, с целью повышени  надежности устройства, в него введен формирователь коротких импульсов, при этом, выход счетчика импульсов подключен к второму входу элемента И-НЕ и через инвертор - к первому входу формировател  коротких импульсов , соединенного выходом с установочным входом счетчика импульсов, а вторым входом - с выходом элемента И, входы которого подключены соответственно к тактовой шине устройства и к выходу триггера, соединенного входом управлени  с шинойA pulse trainer that contains a trigger, a clock input of which is connected to the input bus, an NAND element, a first input connected to the clock bus, an inverter, an AND element and a pulse counter, characterized in that, in order to increase the reliability of the device, a driver is inserted into it short pulses, in this case, the output of the pulse counter is connected to the second input of the NAND element and through the inverter to the first input of the short pulse generator connected by the output to the installation input of the pulse counter, and the second Odom - yield AND gate whose inputs are respectively connected to the clock device bus and to the output of the flip-flop, a control input connected to the bus единичного потенциала, а сбросовым входом - с выходной ши ной, выходом элемента |И-НЕ и вычитающим входом счетчика импульсов , кодовые входы которого соединены с соответствующими управл ющими шинами устройства,unit potential, and the fault input - with the output bus, the output of the | AND-NOT element and the subtracting input of the pulse counter, whose code inputs are connected to the corresponding control buses of the device, Фие.2Fie.2
SU884472958A 1988-06-10 1988-06-10 Pulse train shaper SU1615861A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884472958A SU1615861A1 (en) 1988-06-10 1988-06-10 Pulse train shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884472958A SU1615861A1 (en) 1988-06-10 1988-06-10 Pulse train shaper

Publications (1)

Publication Number Publication Date
SU1615861A1 true SU1615861A1 (en) 1990-12-23

Family

ID=21395072

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884472958A SU1615861A1 (en) 1988-06-10 1988-06-10 Pulse train shaper

Country Status (1)

Country Link
SU (1) SU1615861A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N2661745, кл. Н 03 К 5/01, 1977. Авторское свидетельство СССР № 1272480, кл. Н 03 К 3/64, 1985. *

Similar Documents

Publication Publication Date Title
SU1615861A1 (en) Pulse train shaper
SU987613A1 (en) Information input device
SU1195439A1 (en) Pulse signal selector
SU1288613A1 (en) Device for tolerance checking of a.c.voltage
SU915115A1 (en) Frequency relay
SU884105A1 (en) Time interval converter
SU1309287A1 (en) Device for checking time intervals between pulses
SU1265775A1 (en) Device for checking pulse sequence and filtering interference
SU1283955A1 (en) Generator of single pulses
SU716141A1 (en) Pulse shaper
SU1075393A1 (en) Pulse train/rectangular pulse converter
SU1170601A2 (en) Pulse shaper
SU1451840A1 (en) Pulse shaper
SU1432749A1 (en) Pulse duration shaper
SU1660152A1 (en) Device for contact bounce elimination
SU1231590A1 (en) Pulse shaper
SU913557A1 (en) Device for control of single-phase self-sustained bridge inverter
SU1243105A1 (en) Pulse shaper
SU1465935A2 (en) Pulser
SU1287256A1 (en) Programmable generator of time intervals
SU1115210A1 (en) Digital signal former
SU1187259A1 (en) Device for converting pulse train to rectangular pulse
SU1322291A1 (en) Device for checking "1-out-ofn" code
SU1341663A1 (en) Article counter
SU508917A1 (en) Time-amplitude converter