KR960042134A - 박막트랜지스터 매트릭스장치 및 그 제조방법 - Google Patents

박막트랜지스터 매트릭스장치 및 그 제조방법 Download PDF

Info

Publication number
KR960042134A
KR960042134A KR1019960012889A KR19960012889A KR960042134A KR 960042134 A KR960042134 A KR 960042134A KR 1019960012889 A KR1019960012889 A KR 1019960012889A KR 19960012889 A KR19960012889 A KR 19960012889A KR 960042134 A KR960042134 A KR 960042134A
Authority
KR
South Korea
Prior art keywords
drain
thin film
bus lines
gate
connection wiring
Prior art date
Application number
KR1019960012889A
Other languages
English (en)
Other versions
KR100260768B1 (ko
Inventor
히데아끼 타끼자와
쇼우고 하야시
타께시 낀조
마꼬토 타찌바나끼
껜지 오까모토
Original Assignee
세끼자와 다다시
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세끼자와 다다시, 후지쓰 가부시끼가이샤 filed Critical 세끼자와 다다시
Publication of KR960042134A publication Critical patent/KR960042134A/ko
Application granted granted Critical
Publication of KR100260768B1 publication Critical patent/KR100260768B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136254Checking; Testing

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 제조공정 중에서 정전차지등의 전기적 스트레스가 가해져도 단락결함이 발생하지 않아 특성변동이 적고, 고수율로 제조할 수 있는 박막 트랜지스터 매트릭스장치 및 그 제조방법을 제공한다.
투명절연기판(10)위에 박막 트랜지스터의 게이트를 공통 접속하는 게이트 버스라인(14)와 박막 트랜지스터의 드레인을 공통 접속하는 드레인 버스라인(16)이 뻗어 존재하고, 투명절연기판(10)의 연부에 게이트 버스라인(14)의 단부에 상대하여 외부단자(20)가 형성되고, 드레인 버스라인(16)의 단부에 상대하여 외부단자(30)가 형성되어 있다.
외부단자(20,30)보다 내측의 영역에 게이트 버스라인(14)을 공통 접속하는 게이트용 접속배선(24)과 드레인 버스라인(16)을 공통 접속한 드레인용 접속배선(34)이 형성되어 있다.

Description

박막트랜지스터 매트릭스장치 및 그 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 의한 박막 트랜지스터 매트릭스 장치의 평면도, 제2도는 제1도에 나타낸 트랜지스터 매트릭스 장치의 확대 평면도, 제3도는 제1도에 나타낸 박막 트랜지스터 매트릭스장치의 화상표시영역을 확대한 평면도.

Claims (18)

  1. 투명절연기판과, 상기 투명절연기판위에 매트릭스 상으로 배치된 복수의 박막 트랜지스터와, 상기 투명절연기판위에 매트릭스 상으로 배치되고, 상기 박막 트랜지스터의 소스에 접속된 복수의 화소전극과, 상기 박막 트랜지스터의 게이트 또는 드레인을 공통접속하는 복수의 버스라인과, 상기 투명절연기판의 연부이고, 상기 버스라인의 단부에 상대하여 형성된 외부단자와, 상기 외부단자 보다 내측이 영역에 형성되고, 상기 복수의 버스라인을 공통접속하기 위한 접속배선을 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  2. 제1항에 있어서, 상기 접속배선이 상기 복수의 버스라인 중의 서로 인접하는 버스라인을 별개의 공통접속하기 위한 복수의 접속배선을 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  3. 제2항에 있어서, 상기 복수의 접속배선을 접속하고, 상기 접속배선 보다도 저항값이 높은 저항배선을 더 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 복수의 버스라인이 상기 접속배선으로부터 전기적으로 분리되어 있는 것이 특징인 박막 트랜지스터 매트릭스장치.
  5. 투명절연기판과, 상기 투명절연기판위에 매트릭스 상으로 배치된 복수의 박막 트랜지스터와, 상기 투명절연기판위에 매트릭스 상으로 배치되고, 상기 박막 트랜지스터의 소스에 접속된 복수의 화소전극과, 상기 박막 트랜지스터의 게이트를 공통접속하는 복수의 게이트 버스라인과, 상기 박막 트랜지스터의 드레인을 공통접속하는 복수의 드레인 버스라인과, 상기 투명절연기판의 연부이고, 상기 게이트 버스라인의 단부에 상대하여 형성된 제1외부단자와, 상기 투명절연기판의 연부이고, 상기 드레인 버스라인의 단부에 상대하여 형성된 제2외부단자와, 상기 제1외부단자 보다도 내측의 영역에 형성되고, 상기 복수의 게이트 버스라인을 공통접속하기 위한 게이트용 접속배선과, 상기 제2외부단자 보다도 내측의 영역에 형성되고, 상기 복수의 드레인 버스라인을 공통 접속하기 위한 드레인용 접속배선을 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  6. 제5항에 있어서, 상기 게이트용 접속배선과 상기 드레인용 접속배선을 접속하고, 상기 게이트용 접속배선 및 드레인용 접속배선보다도 저항값이 높은 저항배선을 더 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  7. 제5항 또는 제6항에 있어서, 상기 게이트용 접속배선이 상기 복수의 게이트 버스라인 중의 서로 인접하는 게이트 버스라인을 별개로 공통 접속하기 위한 제1 및 제2게이트용 접속배선을 갖고, 상기 드레인용 접속배선이 상기 복수의 드레인 버스라인 중의 서로 인접하는 드레인 버스라인을 별개로 공통접속하기 위한 제1 및 제2드레인용 접속배선을 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  8. 제7항에 있어서, 상기 제1 및 제2게이트용 접속배선과, 상기 제1 및 제2드레인용 접속배선을 접속하고, 상기 복수의 접속배선보다 저항값이 높은 저항배선을 더 갖는 것이 특징인 박막 트랜지스터 매트릭스장치.
  9. 제5항 내지 제8항 중 어느 한 항에 있어서, 상기 복수의 게이트 버스라인이 상기 게이트용 접속배선으로부터 전기적으로 분리되어 있고, 상기 복수의 드레인 버스라인이 상기 드레인용 접속배선으로부터 전기적으로 분리되어 있는 것이 특징인 박막 트랜지스터 매트릭스장치.
  10. 제1항 내지 제9항 중 어느 한 항 기재의 박막 트랜지스터 매트릭스 장치와 상기 박막 트랜지스터 매트릭스 장치에 대향하여 배치된 대향기판과 상기 박막 트랜지스터 매트릭스와 상기 대향 기판 사이에 끼워진 액정을 갖는 것이 특징인 액정판넬.
  11. 제10항 기재의 액정판넬과 상기 액정판넬을 구동하기 위한 회로가 형성된 회로기판과, 상기 액정판넬과 상기 회로기판을 접속하는 접속배선을 갖는 것이 특징인 액정표시유니트.
  12. 투명절연기판위에 박막 트랜지스터 게이트를 공통접속하는 복수의 게이트 버스라인과 상기 게이트 버스라인의 단부에 상대하여 형성된 제1외부단자와, 상기 제1외부단다보다도 내측의 영역에 형성되고, 상기 복수의 게이트 버스라인을 공통접속하는 게이트용 접속배선을 형성하는 제1공정과, 전면에 제1절연막을 형성하는 제2공정과, 상기 제1절연막위에 상기 박막 트랜지스터의 드레인을 공통접속하는 복수의 드레인 버스라인과, 상기 드레인 버스라인의 단부에 상대하여 형성된 제2외부단자와, 상기 제2외부단자 보다도 내측의 영역에 형성되고, 상기 복수의 드레인 버스라인은 공통접속하는 드레인용 접속배선을 형성하는 제3공정을 갖는 것이 특징인 박막 트랜지스터 매트릭스 장치의 제조방법.
  13. 투명절연기판위에 박막 트랜지스터의 게이트를 공통접속하는 복수의 게이트 버스라인과, 상기 게이트 버스라인의 단부에 상대하여 형성된 제1외부단자와, 상기 복수의 게이트 버스라인 중의 서로 인접하는 게이트 버스라인의 한쪽 세트를 공통접속하는 제1게이트용 접속배선을 형성하는 제1공정과, 전면에 제1절연막을 형성하는 제2공정과, 상기 제1절연막위에 상기 박막 매트릭스의 드레인을 공통접속하는 복수의 드레인 버스라인과, 상기 드레인 버스라인의 단부에 상대하여 형성된 제2외부단자와, 상기 복수의 드레인 버스라인 중의 서로 인접하는 한쪽 세트를 공통접속하는 제1드레인용 접속배선을 형성하는 제3공정과, 전면에 제2절연막을 형성하는 제4공정과, 상기 제2절연막위에 화소전극과, 상기 복수의 게이트 버스라인 중의 서로 인접하는 게이트 버스라인의 다른쪽 세트를 공통접속하는 제2드레인용 접속배선과, 상기 복수의 드레인 버스라인 중의 서로 인접하는다른쪽 세트를 공통접속하는 제2드레인용 접속배선을 형성하는 제5공정을 갖는 것이 특징인 박막 트랜지스터 매트릭스장치의 제조방법.
  14. 투명절연기판 위에 박막 트랜지스터의 게이트를 공통접속하는 복수의 게이트 버스라인과, 상기 게이트 버스라인의 단부에 상대하여 형성된 제1외부단자와 상기 복수의 게이트 버스라인 중의 서로 인접하는 게이트 버스라인의 한쪽 세트를 공통접속하는 제1게이트용 접속배선과, 복수의 드레인 버스라인 중의 서로 인접하는 한쪽 세트를 공통접속하는 제1드레인용 접속배선을 형성하는 제1공정과, 전면에 제1절연판을 형성하는 제2공정과, 상기 제1절연막위에 상기 박막 트랜지스터의 드레인을 공통접속하는 상기 복수의 드레인 버스라인과, 상기 드레인 버스라인의 단부에 상대하여 형성된 제2외부단자와 상기 복수의 드레인 버스라인 중의 서로 인접하는 다른쪽 세트를 공통접속하는 제2드레인용 접속배선과, 상기 복수의 게이트 버스라인 중의 서로 인접하는 게이트 버스라인의 다른쪽 세트를 공통접속하는 제2게이트용 접속배선을 형성하는 제3공정을 갖는 것을 특징으로 하는 박막 트랜지스터 매트릭스장치의 제조방법.
  15. 투명절연기판위에 박막 트랜지스터의 게이트를 공통접속하는 복수의 게이트 버스라인과, 상기 게이트 버스라인의 단부에 상대하여 형성된 제1외부단자와, 상기 복수의 게이트 버스라인중의 서로 인접하는 게이트 버스라인의 한쪽 세트를 공통접속하는 제1게이트용 접속배선과, 복수의 드레인 버스라인 중의 서로 인접하는 한쪽 세트를 공통접속하는 제1드레인용 접속배선을 형성하는 제1공정과, 전면에 제1절연막을 형성하는 제2공정과, 상기 제1절연막위에 상기 박막 트랜지스터의 드레인을 공통접속하는 상기 복수의 드레인 버스라인과, 상기 드레인 버스라인의 단부에 상대하여 형성된 제2외부단자와 제2드레인용 접속배선과, 제2게이트용 접속배선을 형성하는 제3공정과, 전면에 제2절연막을 형성하는 제4공정과, 상기 제2절연막위에 화소전극과 상기 복수의 드레인 버스라인 중의 서로 인접하는 다른쪽 세트와 상기 제2드레인용 접속배선을 접속하는 제1접속배선과, 상기 복수의 게이트 버스라인 중의 서로 인접하는 게이트 버스라인의 다른쪽 세트와, 상기 제2게이트용 접속배선을 접속하는 제2접속배선을 형성하는 제5공정을 갖는 것이 특징인 박막 트랜지스터 매트릭스 장치의 제조방법.
  16. 제12항 또는 제14항에 있어서, 상기 제3공정 후 전면에 제2절연막을 형성하는 제4공정과, 상기 제2절연막위에 화소전극과 상기 게이트용 접속배선과 상기 드레인용 접속배선을 접속하는 저항배선을 형성하는 제5공정을 더 구비한 것이 특징인 박막 트랜지스터 매트릭스 장치의 제조방법.
  17. 제13항 또는 제15항에 있어서, 상기 제5공정에서 상기 제1 및 제2게이트용 접속배선과 상기 제1 및 제2드레인용 접속배선을 접속하는 저항배선을 형성하는 것이 특징인 박막 트랜지스터 매트릭스 장치의 제조방법.
  18. 제12항 내지 제17항 중 어느 한 항에 있어서, 소정 제조공정의 종류후에는 상기 게이트 버스라인을 상기 게이트용 접속배선으로부터 전기적으로 분리하고, 상기 드레인 버스라인을 상기 드레인용 접속배선으로부터 전기적으로 분리하는 것을 특징으로 하는 박막 트랜지스터 매트릭스 장치의 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960012889A 1995-05-31 1996-04-25 박막트랜지스터 매트릭스장치 및 그 제조방법 KR100260768B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP13440095A JP3315834B2 (ja) 1995-05-31 1995-05-31 薄膜トランジスタマトリクス装置及びその製造方法
JP95-134400 1995-05-31

Publications (2)

Publication Number Publication Date
KR960042134A true KR960042134A (ko) 1996-12-21
KR100260768B1 KR100260768B1 (ko) 2000-07-01

Family

ID=15127514

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960012889A KR100260768B1 (ko) 1995-05-31 1996-04-25 박막트랜지스터 매트릭스장치 및 그 제조방법

Country Status (4)

Country Link
US (9) US5742074A (ko)
JP (1) JP3315834B2 (ko)
KR (1) KR100260768B1 (ko)
TW (1) TW313559B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100422272B1 (ko) * 1996-11-04 2004-06-16 엘지.필립스 엘시디 주식회사 액정표시장치의 제조방법 및 그 제조방법에 의해제조되는 액정 표시장치

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7081938B1 (en) * 1993-12-03 2006-07-25 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and method for manufacturing the same
TW293093B (ko) 1994-09-08 1996-12-11 Hitachi Ltd
JP3315834B2 (ja) * 1995-05-31 2002-08-19 富士通株式会社 薄膜トランジスタマトリクス装置及びその製造方法
US6613650B1 (en) 1995-07-31 2003-09-02 Hyundai Electronics America Active matrix ESD protection and testing scheme
US5893624A (en) * 1996-07-05 1999-04-13 Seiko Instruments Inc. Liquid crystal display device
KR100363307B1 (ko) * 1997-01-13 2002-11-30 하이닉스 세미컨덕터 아메리카 인코포레이티드 성능이 개선된 액티브 매트릭스 이에스디 보호 및 테스트 방법
US6734925B1 (en) 1998-12-07 2004-05-11 Samsung Electronics Co., Ltd. Multiple testing bars for testing liquid crystal display and method thereof
USRE41873E1 (en) 1997-05-12 2010-10-26 Samsung Electronics Co., Ltd. Multiple testing bars for testing liquid crystal display and method thereof
KR100280874B1 (ko) * 1997-09-12 2001-02-01 구본준 액정패널
JPH11160734A (ja) * 1997-11-28 1999-06-18 Semiconductor Energy Lab Co Ltd 液晶電気光学装置
US8310262B2 (en) 1997-12-05 2012-11-13 Samsung Electronics Co., Ltd. Multiple testing bars for testing liquid crystal display and method thereof
JP3481465B2 (ja) * 1998-07-14 2003-12-22 シャープ株式会社 アクティブマトリクス基板の集合基板
US6677171B1 (en) 1998-07-14 2004-01-13 Sharp Kabushiki Kaisha Manufacturing method of collective substrate of active-matrix substrates, manufacturing method of active-matrix substrates, and inspecting method of collective substrates of active-matrix substrates
US6492190B2 (en) * 1998-10-05 2002-12-10 Sony Corporation Method of producing electrooptical device and method of producing driving substrate for driving electrooptical device
JP3025256B1 (ja) * 1999-02-24 2000-03-27 松下電器産業株式会社 表示パネルへのtcpフィルムの実装方法
TW498553B (en) * 1999-03-11 2002-08-11 Seiko Epson Corp Active matrix substrate, electro-optical apparatus and method for producing active matrix substrate
JP2000321591A (ja) * 1999-05-14 2000-11-24 Nec Corp 液晶表示装置
US6587177B2 (en) * 2000-02-02 2003-07-01 Casio Computer Co., Ltd. Connection structure of display device with a plurality of IC chips mounted thereon and wiring board
US6838696B2 (en) * 2000-03-15 2005-01-04 Advanced Display Inc. Liquid crystal display
FR2815143B1 (fr) * 2000-10-11 2005-11-18 Lg Philips Lcd Co Ltd Substrat reseau pour un affichage a cristaux liquides et methode de fabrication de celui-ci
KR100381868B1 (ko) * 2000-11-29 2003-05-01 삼성전자주식회사 액정 표시 장치 및 그에 사용하는 기판
JP2002196352A (ja) * 2000-12-07 2002-07-12 Koninkl Philips Electronics Nv 予備配線を有する液晶表示装置
JP4884586B2 (ja) 2000-12-18 2012-02-29 株式会社 日立ディスプレイズ 液晶表示装置
JP4646420B2 (ja) * 2001-02-28 2011-03-09 三菱電機株式会社 薄膜トランジスタアレイ基板およびそれを用いた表示装置
GB0126720D0 (en) * 2001-11-07 2002-01-02 Koninkl Philips Electronics Nv Active matrix pixel device
JP2003271070A (ja) * 2002-03-18 2003-09-25 Seiko Epson Corp 電気光学装置、および電子機器
JP2003295218A (ja) * 2002-04-04 2003-10-15 Advanced Display Inc 表示装置
KR100443539B1 (ko) * 2002-04-16 2004-08-09 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이기판과 그 제조방법
JP4408192B2 (ja) * 2002-07-26 2010-02-03 シャープ株式会社 液晶表示装置用基板及びそれを備えた液晶表示装置及びその製造方法
US7279713B2 (en) * 2003-05-09 2007-10-09 Au Optronics Corp. Bonding pad and method for manufacturing the same
JP2004354798A (ja) * 2003-05-30 2004-12-16 Nec Lcd Technologies Ltd 薄膜トランジスタ基板及びその製造方法
TW594177B (en) * 2003-07-23 2004-06-21 Hannstar Display Corp Liquid crystal display panel for eliminating flicker
KR101006438B1 (ko) * 2003-11-12 2011-01-06 삼성전자주식회사 액정 표시 장치
US7265299B2 (en) * 2004-03-04 2007-09-04 Au Optronics Corporation Method for reducing voltage drop across metal lines of electroluminescence display devices
KR100698062B1 (ko) * 2004-04-01 2007-03-23 엘지.필립스 엘시디 주식회사 액정표시소자 및 그 제조방법
CN102099847B (zh) * 2008-07-23 2013-03-13 夏普株式会社 有源矩阵基板、显示装置、有源矩阵基板的检查方法和显示装置的检查方法
US8599353B2 (en) 2010-05-28 2013-12-03 3M Innovative Properties Company Display comprising a plurality of substrates and a plurality of display materials disposed between the plurality of substrates that are connected to a plurality of non-overlapping integral conductive tabs
JP5409697B2 (ja) 2010-06-24 2014-02-05 株式会社ジャパンディスプレイ フラットパネルディスプレイ
CN102959609B (zh) * 2010-09-06 2015-05-27 株式会社日本有机雷特显示器 显示装置及其制造方法
KR101994971B1 (ko) * 2012-05-16 2019-07-02 삼성디스플레이 주식회사 표시 장치
KR102107383B1 (ko) * 2012-12-27 2020-05-07 엘지디스플레이 주식회사 디스플레이 장치용 어레이 기판
CN103091918B (zh) * 2013-01-18 2016-01-13 北京京东方光电科技有限公司 阵列基板、显示装置及检测方法
CN103560113B (zh) 2013-11-15 2017-02-01 北京京东方光电科技有限公司 一种阵列结构及其制作方法、阵列基板和显示装置
JP6360718B2 (ja) 2014-05-16 2018-07-18 株式会社ジャパンディスプレイ 表示装置
US9263477B1 (en) * 2014-10-20 2016-02-16 Shenzhen China Star Optoelectronics Technology Co., Ltd. Tri-gate display panel
CN104730301B (zh) * 2015-04-07 2017-12-08 京东方科技集团股份有限公司 一种信号源
US9818770B2 (en) * 2015-08-11 2017-11-14 Flexterra, Inc. Flexible micro-electronics circuits with crack mitigation

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4789889A (en) * 1985-11-20 1988-12-06 Ge Solid State Patents, Inc. Integrated circuit device having slanted peripheral circuits
JPS6437585A (en) * 1987-08-04 1989-02-08 Nippon Telegraph & Telephone Active matrix type display device
JP2653099B2 (ja) * 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
JPH028817A (ja) 1988-06-28 1990-01-12 Matsushita Electric Ind Co Ltd 電気装置の製造方法
JPH02244126A (ja) 1989-03-17 1990-09-28 Fujitsu Ltd 薄膜トランジスタパネルの製造方法
JP2746408B2 (ja) 1989-03-28 1998-05-06 三菱電機株式会社 マトリクス型表示装置
JP3009438B2 (ja) * 1989-08-14 2000-02-14 株式会社日立製作所 液晶表示装置
US5247375A (en) * 1990-03-09 1993-09-21 Hitachi, Ltd. Display device, manufacturing method thereof and display panel
US5335102A (en) * 1990-05-11 1994-08-02 Sharp Kabushiki Kaisha Liquid crystal display element and method for treating defective pixels therein
US5162933A (en) * 1990-05-16 1992-11-10 Nippon Telegraph And Telephone Corporation Active matrix structure for liquid crystal display elements wherein each of the gate/data lines includes at least a molybdenum-base alloy layer containing 0.5 to 10 wt. % of chromium
JP2616160B2 (ja) * 1990-06-25 1997-06-04 日本電気株式会社 薄膜電界効果型トランジスタ素子アレイ
JPH04221926A (ja) 1990-12-25 1992-08-12 Sharp Corp 液晶表示装置の製造方法
US5202687A (en) * 1991-06-12 1993-04-13 Intellectual Property Development Associates Of Connecticut Analog to digital converter
JP2780543B2 (ja) * 1991-11-06 1998-07-30 日本電気株式会社 液晶表示基板及び液晶表示装置
JPH05142507A (ja) 1991-11-25 1993-06-11 Toshiba Corp 液晶表示装置およびアクテイブマトリクス型液晶表示装置の製造方法
JPH05216062A (ja) * 1992-02-04 1993-08-27 Sony Corp 液晶パネル
JPH05307165A (ja) 1992-04-28 1993-11-19 Seiko Epson Corp アクティブマトリクス表示パネル
JP2821830B2 (ja) * 1992-05-14 1998-11-05 セイコーインスツルメンツ株式会社 半導体薄膜素子その応用装置および半導体薄膜素子の製造方法
JPH06202151A (ja) 1992-12-28 1994-07-22 Casio Comput Co Ltd 薄膜トランジスタアレイ
CN1065051C (zh) * 1992-08-13 2001-04-25 卡西欧计算机公司 薄膜晶体管阵列及使用该阵列的液晶显示器
JPH06130419A (ja) 1992-10-21 1994-05-13 Sharp Corp アクティブマトリクス基板
EP0603866B1 (en) * 1992-12-25 2002-07-24 Sony Corporation Active matrix substrate
JP3098345B2 (ja) * 1992-12-28 2000-10-16 富士通株式会社 薄膜トランジスタマトリクス装置及びその製造方法
US5467210A (en) * 1993-02-16 1995-11-14 Casio Computer Co., Ltd. Arrangement of bonding IC chip to liquid crystal display device
US5576868A (en) * 1993-04-09 1996-11-19 Citizen Watch Co., Ltd. Liquid crystal display having IC driving circuits formed on first and second substrates
JP2820233B2 (ja) * 1993-06-11 1998-11-05 シャープ株式会社 表示装置の検査装置および検査方法
JP3077957B2 (ja) * 1993-07-21 2000-08-21 シャープ株式会社 反射型表示装置
JP2821347B2 (ja) * 1993-10-12 1998-11-05 日本電気株式会社 電流制御型発光素子アレイ
JPH07135323A (ja) * 1993-10-20 1995-05-23 Semiconductor Energy Lab Co Ltd 薄膜状半導体集積回路およびその作製方法
JP3272532B2 (ja) * 1993-12-27 2002-04-08 富士通株式会社 半導体装置の製造方法
JP3109967B2 (ja) * 1993-12-28 2000-11-20 キヤノン株式会社 アクティブマトリクス基板の製造方法
JP3249284B2 (ja) 1994-03-02 2002-01-21 富士通株式会社 液晶表示装置の製造方法
US5852480A (en) * 1994-03-30 1998-12-22 Nec Corporation LCD panel having a plurality of shunt buses
JP3213472B2 (ja) * 1994-04-26 2001-10-02 シャープ株式会社 アクティブマトリクス基板又はアクティブマトリクス液晶パネルの欠陥検出検査方法、欠陥検出検査装置
US5621556A (en) * 1994-04-28 1997-04-15 Xerox Corporation Method of manufacturing active matrix LCD using five masks
US5688032A (en) * 1995-05-08 1997-11-18 Shell Oil Company Work and storage cabinet assembly having multiple identical cabinet units formed by rotational molding
JP3315834B2 (ja) * 1995-05-31 2002-08-19 富士通株式会社 薄膜トランジスタマトリクス装置及びその製造方法
US5641974A (en) * 1995-06-06 1997-06-24 Ois Optical Imaging Systems, Inc. LCD with bus lines overlapped by pixel electrodes and photo-imageable insulating layer therebetween
US5668032A (en) * 1995-07-31 1997-09-16 Holmberg; Scott H. Active matrix ESD protection and testing scheme
KR0171102B1 (ko) * 1995-08-29 1999-03-20 구자홍 액정표시장치 구조 및 제조방법
KR0182877B1 (ko) * 1995-11-25 1999-05-01 구자홍 액정표시장치의 구조 및 그 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100422272B1 (ko) * 1996-11-04 2004-06-16 엘지.필립스 엘시디 주식회사 액정표시장치의 제조방법 및 그 제조방법에 의해제조되는 액정 표시장치

Also Published As

Publication number Publication date
US20020028540A1 (en) 2002-03-07
TW313559B (en) 1997-08-21
US6767754B2 (en) 2004-07-27
US20020084460A1 (en) 2002-07-04
US6406946B1 (en) 2002-06-18
US8258513B2 (en) 2012-09-04
US20040046175A1 (en) 2004-03-11
US20100214202A1 (en) 2010-08-26
US20100117087A1 (en) 2010-05-13
US5742074A (en) 1998-04-21
KR100260768B1 (ko) 2000-07-01
US7575960B2 (en) 2009-08-18
US20060163579A1 (en) 2006-07-27
US8592816B2 (en) 2013-11-26
US20130015451A1 (en) 2013-01-17
US7947983B2 (en) 2011-05-24
US7947982B2 (en) 2011-05-24
US20090256153A1 (en) 2009-10-15
US7075108B2 (en) 2006-07-11
JP3315834B2 (ja) 2002-08-19
JPH08328033A (ja) 1996-12-13

Similar Documents

Publication Publication Date Title
KR960042134A (ko) 박막트랜지스터 매트릭스장치 및 그 제조방법
KR100358660B1 (ko) 표시패널
KR950027474A (ko) 액정표시장치
KR910020474A (ko) 액정표시소자의 점결함의 흑색결함화법 및 액정표시소자
US4938566A (en) Display apparatus
KR970011977A (ko) 액티브 매트릭스형 액정 표시 장치 및 그 제조 방법
JP3258768B2 (ja) マトリックス型表示装置
KR980003739A (ko) 박막트랜지스터 어레이 기판 및 그 제조방법
US5748267A (en) Common gate line layout method for liquid crystal display device with gate scanning driver circuit on a display substrate
KR940015635A (ko) 능동형 액정표시소자
KR100359794B1 (ko) 액정표시소자의리페어구조및이의형성방법
US5818562A (en) Liquid crystal display device
US5715025A (en) Active matrix for liquid crystal displays in which a data bus consists of two data subbuses and each data subbus is separated from an adjacent data bus by one display electrode
KR100493380B1 (ko) 액정표시장치의 제조방법
JPH10325963A (ja) アクティブマトリクス型表示装置の製造方法
US6940480B2 (en) Pixel structure
KR0151269B1 (ko) 액정표시장치
JPH11174970A (ja) 薄膜デバイス
JPH0261618A (ja) 液晶表示装置の製造方法
KR100458839B1 (ko) 평판표시장치
KR970007454A (ko) 기판에 구동용 ic회로를 탑재한 액정표시소자의 제조방법
JP2924402B2 (ja) 薄膜トランジスタアレイ及びその製造方法並びに液晶表示装置の製造方法
JPS63253391A (ja) 薄膜トランジスタアレイ
JPH06130419A (ja) アクティブマトリクス基板
KR101027842B1 (ko) 액정표시장치 및 그 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130321

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140319

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee