KR101006438B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101006438B1
KR101006438B1 KR1020030079693A KR20030079693A KR101006438B1 KR 101006438 B1 KR101006438 B1 KR 101006438B1 KR 1020030079693 A KR1020030079693 A KR 1020030079693A KR 20030079693 A KR20030079693 A KR 20030079693A KR 101006438 B1 KR101006438 B1 KR 101006438B1
Authority
KR
South Korea
Prior art keywords
line
gate
conductive film
data
signal
Prior art date
Application number
KR1020030079693A
Other languages
English (en)
Other versions
KR20050045570A (ko
Inventor
유춘기
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030079693A priority Critical patent/KR101006438B1/ko
Priority to JP2004325786A priority patent/JP4832749B2/ja
Priority to CN2004100908338A priority patent/CN1617034B/zh
Priority to US10/986,651 priority patent/US7486367B2/en
Priority to TW093134738A priority patent/TWI376539B/zh
Publication of KR20050045570A publication Critical patent/KR20050045570A/ko
Priority to US12/353,045 priority patent/US7868986B2/en
Application granted granted Critical
Publication of KR101006438B1 publication Critical patent/KR101006438B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Thin Film Transistor (AREA)
  • Shift Register Type Memory (AREA)

Abstract

본 발명의 액정 표시 장치는, 게이트선, 게이트선과 교차하는 데이터선, 게이트선 중 하나와 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자, 스위칭 소자에 연결되어 있는 화소 전극, 게이트선 또는 데이터선에 연결되어 있으며, 데이터선 또는 게이트선에 구동 신호를 공급하는 구동 회로의 출력단에 연결되는 출력 접촉부를 가지는 신호선을 포함한다. 이때, 신호선은 게이트선, 데이터선 또는 화소 전극과 동일한 층으로 이루어진 둘 이상의 도전막으로 이루어져 있으되, 출력 접촉부에서는 적어도 하나의 도전막이 제거되어 있다.
액정표시장치, 접촉불량, 수리, 구동회로, FPC, 리드선, 신호선

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 도시한 배치도로서, 도 3의 게이트선과 데이터선 및 그 교차 영역을 확대하여 나타낸 것이다.
도 5는 도 4의 박막 트랜지스터 표시판을 V-V' 선을 따라 잘라 도시한 단면도이다.
도 6은 본 발명의 한 실시예에 따른 도 3의 A 부분을 확대하여 나타낸 배치도이다.
도 7은 본 발명의 한 실시예에 따른 액정 표시 장치에서 데이터선과 구동 회로의 연결부 부근을 확대하여 나타낸 배치도이다.
도 8 및 도 9는 도 7의 Ⅷ-Ⅷ' 및 IX-IX' 선을 따라 잘라 도시한 각각의 단면도이다.
본 발명은 액정 표시 장치에 관한 것으로 특히 액정 표시 장치용 박막 트랜지스터 표시판에 관한 것이다.
일반적인 액정 표시 장치(liquid crystal display, LCD)는 두 표시판과 그 사이에 들어 있는 유전율 이방성(dielectric anisotropy)을 갖는 액정층을 포함한다. 액정층에 전계를 인가하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다. 이러한 액정 표시 장치는 휴대가 간편한 평판 표시 장치(flat panel display, FPD) 중에서 대표적인 것으로서, 이 중에서도 박막 트랜지스터(thin film transistor, TFT)를 스위칭 소자로 이용한 TFT-LCD가 주로 이용되고 있다.
박막 트랜지스터가 형성되는 표시판에는 복수의 게이트선과 데이터선이 각각 행과 열 방향으로 형성되어 있고, 박막 트랜지스터를 통하여 이들 게이트선과 데이터선에 연결된 화소 전극이 형성되어 있다. 박막 트랜지스터는 게이트선을 통해 전달되는 게이트 신호에 따라 데이터선을 통해 전달되는 데이터 신호를 제어하여 화소 전극으로 전송한다. 게이트 신호는 구동 전압 생성부에서 만들어진 게이트 온 전압(Von)과 게이트 오프 전압(Voff)을 공급받는 복수의 게이트 구동 IC(integrated circuit)가 신호 제어부로부터의 제어에 따라 이들을 조합하여 만들 어낸다. 데이터 신호는 신호 제어부로부터의 계조 신호를 복수의 데이터 구동 IC가 아날로그 전압으로 변환함으로써 얻어진다. 신호 제어부 및 구동 전압 생성부 등은 통상 표시판 바깥에 위치한 인쇄 회로 기판(printed circuit board, PCB)에 구비되어 있고 구동 IC는 PCB와 표시판의 사이에 위치한 가요성 인쇄 회로(flexible printed circuit, FPC) 기판 위에 장착되어 있다. PCB는 통상 두 개를 두며 이 경우 표시판 위쪽과 왼쪽에 하나씩 배치하며, 왼쪽의 것을 게이트 PCB, 위쪽의 것을 데이터 PCB라 한다. 게이트 PCB와 표시판 사이에는 게이트 구동 IC가, 데이터 PCB와 표시판 사이에는 데이터 구동 IC가 위치하여, 각각 대응하는 PCB로부터 신호를 받는다.
한편, 게이트 및 데이터 구동 IC는 TCP(Tape Carrier Package) 실장 방법과 COG(Chip On Glass) 방법으로 부착할 수 있다. TCP 방법은 구동칩이 부착된 테이프를 박막 트랜지스터 표시판에 별도로 부착하는 방법이고, COG 방법은 박막 트랜지스터 표시판의 절연 기판 위에 직접 구동 IC을 부착하는 방법이다. 종래에는 TCP방법을 주로 이용하였으나 현재는 칩이 차지하는 면적의 축소와 비용 감면에 따른 이유 등으로 COG 방법을 주로 이용한다.
이때, COG 방법을 이용하는 경우에는 박막 트랜지스터 표시판은 구동 회로로부터 신호를 전달하기 위해 게이트선 및 데이터선 등의 신호선은 끝 부분에 구동 회로의 출력단이 연결되는 접촉부를 가지며, 표시판의 가장자리에는 구동 회로의 입력단이 연결되는 접촉부와 외부로부터 신호를 전달받기 위해 연성 인쇄 회로(flexible printed circuit)의 출력단이 연결되는 접촉부 등이 형성되어 있다.
하지만, 이러한 박막 트랜지스터 표시판에서는 구동 회로의 범퍼와 접촉부 사이 또는 접촉부에서 다층의 도전막 사이에서 접촉 불량 또는 이로 인한 침식이 빈번하게 발생한다. 따라서, 접촉부는 접촉 불량을 용이하게 수리할 수 있거나 침식을 방지할 수 있는 배선 구조를 취하여 접촉 신뢰도를 확보하는 것이 바람직하다.
본 발명이 이루고자 하는 기술적 과제는 접촉 신뢰도를 확보할 수 있는 접촉부를 가지는 박막 트랜지스터 표시판을 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는, 게이트선, 게이트선과 교차하는 데이터선, 게이트선 중 하나와 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자, 스위칭 소자에 연결되어 있는 화소 전극, 게이트선 또는 데이터선에 연결되어 있으며, 데이터선 또는 게이트선에 구동 신호를 공급하는 구동 회로의 출력단에 연결되는 출력 접촉부를 가지는 신호선을 포함한다. 이때, 신호선은 게이트선, 데이터선 또는 화소 전극과 동일한 층으로 이루어진 둘 이상의 도전막으로 이루어져 있으되, 출력 접촉부에서는 적어도 하나의 도전막이 제거되어 있다.
신호선은 게이트선과 동일한 층으로 이루어진 제1 도전막, 상기 데이터선과 동일한 층으로 이루어진 제2 도전막을 포함하는데, 제1 도전막은 알루미늄 또는 알루미늄 합금으로 이루어져 있으며, 제2 도전막은 크롬 또는 몰리브덴 또는 몰리브덴 합금으로 이루어진 것이 바람직하며, 출력 접촉부에서는 제1 도전막이 제거되어 있다.
제1 도전막과 상기 제2 도전막은 절연막의 접촉 구멍을 통하여 서로 접촉되어 있으며, 신호선은 적어도 접촉 구멍을 덮고 있으며, 화소 전극과 동일한 층으로 이루어진 제3 도전막을 더 포함하는 것이 바람직하다. 제3 도전막은 투명한 도전 물질로 이루어진 투명 도전막 또는 반사도를 가지는 도전 물질로 이루어진 반사 도전막을 포함할 수 있다.
본 발명의 다른 실시예에 따른 액정 표시 장치는, 게이트선, 게이트선과 교차하는 데이터선, 게이트선 중 하나와 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자, 스위칭 소자에 연결되어 있는 화소 전극, 게이트선 및 데이터선으로부터 이격되어 있으며, 데이터선 또는 게이트선에 구동 신호를 공급하는 구동 회로의 입력범퍼가 연결되는 입력 범퍼 접촉부와 외부의 전기적인 신호를 공급하는 FPC 기판이 접촉하는 FPC 접촉부와 입력 범퍼 접촉부와 FPC 접촉부 사이에 위치하는 중앙부를 가지는 리드선을 포함한다. 이때, 리드선은 게이트선, 데이터선 또는 화소 전극과 동일한 층으로 이루어진 적어도 하나 이상의 도전막으로 이루어져 있으되, 중앙부는 게이트선 및 데이터선과 동일한 층으로 이루어진 이중의 도전막으로 이루어져 있다.
리드선은 게이트선과 동일한 층으로 이루어진 제1 도전막, 데이터선과 동일한 층으로 이루어진 제2 도전막을 포함하는데, 제1 도전막은 알루미늄 또는 알루미늄 합금으로 이루어져 있으며, 제2 도전막은 크롬 또는 몰리브덴 또는 몰리브덴 합금으로 이루어진 것이 바람직하다.
제1 도전막과 제2 도전막은 제1 층간 절연막의 접촉 구멍을 통하여 서로 접 촉되어 있으며, 리드선은 적어도 접촉 구멍을 덮고 있으며, 화소 전극과 동일한 층으로 이루어진 제3 도전막을 더 포함하는 것이 바람직하다.
이때, 중앙부의 제2 도전막을 덮는 제2 층간 절연막을 더 포함하며, 제3 도전막은 제2 층간 절연막 상부까지 연장되어 있는 것이 바람직하다.
제3 도전막은 투명한 도전 물질로 이루어진 투명 도전막 또는 반사도를 가지는 도전 물질로 이루어진 반사 도전막을 포함할 수 있다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(gate driver)(400)와 데이터 구동부(data driver)(500), 게이트 구동부(400)에 연결된 구동 전압 생성부(driving voltage generator)(700)와 데이터 구동부(500)에 연결된 계조 전압 생성부(gray voltage generator)(800) 그리고 이들을 제어하는 신호 제어부(signal controller)(600)를 포함하고 있다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결된 복수의 화소(pixel)를 포함하며, 각 화소는 표시 신호선(G 1-Gn, D1-Dm)에 연결된 스위칭 소자(switching element)(Q)와 이에 연결된 액정 축전기(Clc) 및 유지 축전기(storage capacitor)(Cst)를 포함한다. 표시 신호선(G 1-Gn, D1-Dm)은 주사 신호(scanning signal) 또는 게이트 신호(gate signal)를 전달하며 행 방향으로 뻗어 있는 복수의 주사 신호선 또는 게이트선(G1-Gn)과 화상 신호(image signal) 또는 데이터 신호(data signal)를 전달하며 열 방향으로 뻗어 있는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 스위칭 소자(Q)는 삼단자 소자로서, 그 제어 단자는 게이트선(G1-Gn)에 연결되어 있고 입력 단자는 데이터선(D1-Dm)에 연결되며, 출력 단자는 액정 축전기(Clc) 및 유지 축전기(C st)의 한 단자에 연결되어 있다.
액정 축전기(Clc)는 스위칭 소자(Q)의 출력 단자와 공통 전압(common voltage, Vcom) 또는 기준 전압(reference voltage)에 연결되어 있다. 유지 축전기(Cst)의 다른 단자는 다른 전압, 예를 들면 기준 전압에 연결되어 있다. 그러나 유지 축전기(Cst)의 다른 단자는 바로 위의 게이트선[이하 "전단 게이트선(previous gate line)"이라 함]에 연결되어 있을 수 있다. 전자의 연결 방식을 독립 배선 방식(separate wire type)이라고 하며, 후자의 연결 방식을 전단 게이트 방식(previous gate type)이라고 한다.
한편, 액정 표시판 조립체(300)를 구조적으로 보면 도 2에서와 같이 개략적으로 나타낼 수 있다. 편의상 도 2에는 하나의 화소만을 나타내었다.
도 2에 도시한 것처럼, 액정 표시판 조립체(300)는 서로 마주 보는 하부 표시판(100)과 상부 표시판(200) 및 둘 사이의 액정층(3)을 포함한다. 하부 표시판(100)에는 게이트선(Gi-1, Gi) 및 데이터선(Dj)과 스위칭 소자(Q) 및 유지 축전기(Cst)가 구비되어 있다. 액정 축전기(Clc)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 기준 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다.
화소 전극(190)은 스위칭 소자(Q)에 연결되며 기준 전극(270)은 상부 표시판(200)의 전면(全面)에 형성되어 있고 공통 전압(Vcom)에 연결된다.
여기에서 액정 분자들은 화소 전극(190)과 기준 전극(270)이 생성하는 전기장의 변화에 따라 그 배열을 바꾸고 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않 음)에 의하여 빛의 투과율 변화로 나타난다.
화소 전극(190)은 또한 기준 전압을 인가받는 별개의 신호선이 하부 표시판(100)에 구비되어 화소 전극(190)과 중첩됨으로써 유지 축전기(Cst)를 이룬다. 전단 게이트 방식의 경우 화소 전극(190)은 절연체를 매개로 전단 게이트선(Gi-1)과 중첩됨으로써 전단 게이트선(Gi-1)과 함께 유지 축전기(C st)의 두 단자를 이룬다.
도 2는 스위칭 소자(Q)의 예로 모스(MOS) 트랜지스터를 보여주고 있으며, 이 모스 트랜지스터는 실제 공정에서 비정질 규소(amorphous silicon) 또는 다결정 규소(polysilicon)를 채널층으로 하는 박막 트랜지스터로 구현된다.
도 2에서와는 달리 기준 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(color filter)(230)를 구비함으로써 가능하다. 색 필터(230)는 도 2에서처럼 주로 상부 표시판(200)의 해당 영역에 형성되지만 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
다시 도 1을 참고하면, 구동 전압 생성부(700)는 스위칭 소자(Q)를 턴온시키는 게이트 온 전압(Von)과 스위칭 소자(Q)를 턴오프시키는 게이트 오프 전압(Voff) 등을 생성한다.
계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압(gray voltage)을 생성한다.
게이트 구동부(400)는 스캔 구동부(scan driver)라고도 하며, 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 구동 전압 생성부(700)로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
또한 데이터 구동부(500)는 소스 구동부(source driver)라고도 하며, 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 데이터선(D1-Dm)에 인가한다.
신호 제어부(600)는 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700)에 공급한다.
그러면, 도 3을 참고로 하여 본 발명의 한 실시예에 따른 액정 표시 장치의 구조에 대하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 3에 도시한 바와 같이, 게이트선(G1-Gn)과 데이터선(D1-Dm )이 구비된 액정 표시판 조립체(300)의 위쪽에는 액정 표시 장치를 구동하기 위한 신호 제어부(600), 구동 전압 생성부(700) 및 계조 전압 생성부(800) 따위의 회로 요소가 구비되어 있는 인쇄 회로 기판(printed circuit board, PCB)(550)이 위치하고 있다. 액정 표시판 조립체(300)와 PCB(550)은 가요성 회로(flexible printed circuit, FPC) 기판(511, 512)을 통하여 서로 전기적 물리적으로 연결되어 있다.
가장 왼쪽에 위치한 FPC 기판(511)에는 복수의 데이터 전달선(521)과 복수의 구동 신호선(522, 523)이 형성되어 있다. 데이터 전달선(521)은 조립체(300)에 형성된 리드선(321)을 통하여 데이터 구동 IC(540)의 입력 단자와 연결되어, 계조 신호를 전달한다. 구동 신호선(522, 523)은 각 구동 IC(540, 440)의 동작에 필요한 전원 전압과 제어 신호 등을 조립체(300)에 형성된 리드선(321) 및 구동 신호선(323)을 통하여 각 구동 IC(540, 440)에 전달한다.
기타의 FPC 기판(512)에는 이에 연결된 데이터 구동 IC(540)에 구동 및 제어 신호를 전달하기 위한 복수의 구동 신호선(522)이 형성되어 있다.
이들 신호선(521-523)들은 PCB(550)의 회로 요소와 연결되어 이로부터 신호를 받는다.
한편 구동 신호선(523)은 별도의 FPC 기판에 형성될 수 있다.
도 3에서와 같이 액정 표시판 조립체(300)에 구비된 가로 방향의 게이트선(G1-Gn)과 세로 방향의 데이터선(D1-Dm)의 교차에 의해 한정되는 복수의 화소 영역이 모여 화상을 표시하는 표시 영역(D)을 이룬다. 표시 영역(D)의 바깥쪽( 빗금친 부분)에는 블랙 매트릭스(220)가 구비되어 있어 표시 영역(D) 밖으로 누설되는 빛을 차단하고 있다. 게이트선(G1-Gn)과 데이터선(D1-Dm )은 표시 영역(D) 내에서 각각 실질적으로 평행한 상태를 유지하지만, 표시 영역(D)을 벗어나면 부채살처럼 그룹별로 한 곳으로 모여 서로 간의 간격이 좁아지고 다시 실질적인 평행 상태가 되는데, 이 영역을 팬 아웃(fan out) 영역이라 한다.
액정 표시판 조립체(300)의 표시 영역(D) 밖의 위쪽 가장 자리에는 복수 개의 데이터 구동 IC(540)가 가로 방향으로 차례로 장착되어 있다. 데이터 구동 IC(540) 사이에는 IC간 연결선(541)이 형성되어 있어, FPC 기판(511)을 통하여 가장 좌측에 위치한 데이터 구동 IC(540)에 공급되는 케리 신호(carry signal)를 다음 데이터 구동 IC(540)에 차례대로 전달한다.
또한 각 데이터 구동 IC(540)의 밑에는 한 개 이상의 VI 검사선(125)이 형성될 수 있다. 각 검사선(125)은 주로 가로 방향으로 뻗어 있으며 그 한쪽이 위를 향하여 뻗고 그 끝에는 검사 패드(도시하지 않음)가 연결되어 있다. 각 검사선(125)에는 데이터선(D1-Dm)이 연결되어 있는데 검사선(125)의 수가 둘 이상이면 검사선(125)과 데이터선(D1-Dm)의 연결은 교대로 이루어진다. 예를 들어 도 3에는 두 개의 검사선(125)이 있으며, 위쪽 검사선(125)에는 홀수 번째 데이터선(D1, D3, ...)이, 아래쪽 검사선(125)에는 짝수 번째 데이터선(D2, D4, ...)이 연결되어 있다.
또한 액정 표시판 조립체(300)의 왼쪽 가장 자리에는 네 개의 게이트 구동 IC(440)가 세로 방향으로 나란히 형성되어 있다. 게이트 구동 IC(440) 부근에는 앞서 언급한 복수의 구동 신호선(323)이 형성되어 있다. 이들 구동 신호선(323)은 FPC 기판(511)의 구동 신호선(523)과 게이트 구동 IC(440) 또는 게이트 구동 IC(440) 사이 등을 전기적으로 연결한다. 이때, 게이트 구동 IC(440)은 하부 표시판(100)에 스위칭 소자 또는 구동 신호선(323)과 직접 형성될 수 있어, 도면에서 보여지는 구조와 달리 다수의 박막 트랜지스터 또는 신호선을 포함하는 구조를 가질 수 있다.
앞서 설명한 것처럼, 액정 표시판 조립체(300)는 두 개의 표시판(100, 200)을 포함하며, 이중 박막 트랜지스터가 구비된 하부 표시판(100)을 "박막 트랜지스터 표시판"이라 한다. 도 3에서 구동 신호선(323), 리드선(321), 연결선(541), VI 검사선(125) 등이 박막 트랜지스터 표시판(100)에 구비되어 있으므로, 박막 트랜지스터 표시판(100)의 구조에 대하여 도 4 내지 도 10을 참조하여 상세히 설명한다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 도시한 배치도로서, 도 3의 게이트선과 데이터선 및 그 교차 영역을 확대하여 나타낸 것이고, 도 5는 도 4의 박막 트랜지스터 표시판을 V-V' 선을 따라 잘라 도시한 단면도이다. 도 6은 본 발명의 한 실시예에 따른 도 3의 A 부분을 확대하여 나타낸 배치도이다. 또한 도 7은 본 발명의 한 실시예에 따른 신호선과 데이터 구동 IC의 연결부 부근을 확대하여 나타낸 배치도이고, 도 8은 도 7의 Ⅷ-Ⅷ' 선을 따라 잘라 도시한 단면도이다.
도 4 및 도 5에서 보는 바와 같이, 투명한 절연 기판(110) 위에 산화 규소 또는 질화 규소로 이루어진 차단층(111)이 형성되어 있고, 차단층(111) 위의 화소부에는 n형 불순물이 고농도로 도핑되어 있는 소스 영역(153)과 드레인 영역(155) 및 이들 사이에 위치하며 불순물이 도핑되지 않은 채널 영역(154)이 포함된 박막 트랜지스터의 다결정 규소층(150)이 형성되어 있다.
다결정 규소층(150)을 포함하는 기판(110) 위에는 게이트 절연막(140)이 형성되어 있으며, 그 상부에는 일 방향으로 길게 뻗은 게이트선(121)이 각각 형성되어 있고, 게이트선(121)의 일부가 연장되어 다결정 규소층(150)의 채널 영역(154)과 중첩되어 있으며, 중첩되는 게이트선(121)의 일부분은 박막 트랜지스터의 게이트 전극(124)으로 사용된다. 그리고 소스 영역(153)과 채널 영역(154) 사이, 드레인 영역(155)과 채널 영역(154) 사이에는 n형 불순물이 저농도로 도핑되어 있는 저농도 도핑 영역(152)이 각각 형성되어 있다.
또한, 화소부의 게이트 절연막(140) 상부에는 화소의 유지 용량을 증가시키기 위한 유지 전극선(131)이 게이트선(121)과 평행하며, 동일한 물질로 동일한 층에 형성되어 있다. 다결정 규소층(150)과 중첩하는 유지 전극선(131)의 일 부분은 유지 전극(133)이 되며, 유지 전극(133)과 중첩하는 다결정 규소층(150)은 유지 전극 영역(157)이 되며, 유지 전극 영역(157)의 양쪽에도 저농도 도핑 영역(152)이 각각 형성되어 있으며, 유지 전극 영역(157)의 한쪽에는 고농도 도핑 영역(158)이 위치한다. 게이트선(121)의 한쪽 끝 부분은 외부 회로와 연결하기 위해서 게이트선(121) 폭보다 넓게 형성할 수 있으며, 게이트 구동 회로의 출력단에 직접 연결될 수 있다.
이때, 게이트선(121)은 낮은 비저항을 가지는 알루미늄(Al) 또는 알루미늄 합금(Al alloy)의 단일 도전막 또는 이들을 포함하는 다층 도전막으로 이루어지며, 이후에 형성되는 다른 막은 프로파일을 완만하게 유도하기 위해 30-90° 범위의 경사각을 가지는 테이퍼 구조를 가진다.
게이트선(121) 및 유지 전극선(131)이 형성되어 있는 게이트 절연막(140d, 140) 위에는 제1 층간 절연막(601)이 형성되어 있다. 제1 층간 절연막(601)은 소스 영역(153)과 드레인 영역(155)을 각각 노출하는 제1 및 제2 접촉구(141, 142)를 포함하고 있다.
제1 층간 절연막(601) 위에는 게이트선(121)과 교차하여 화소 영역을 정의하는 데이터선(171)이 형성되어 있다. 데이터선(171)의 일부분 또는 분지형 부분은 제1 접촉구(141)를 통해 소스 영역(153)과 연결되어 있으며 소스 영역(153)과 연결되어 있는 부분은 박막 트랜지스터의 소스 전극(173)으로 사용된다. 데이터선(171)의 한쪽 끝 부분은 외부 회로와 연결하기 위해서 데이터선(171) 폭보다 넓게 형성(도시하지 않음)할 수 있으며, 데이터 구동 회로의 출력단에 직접 연결될 수 있다.
그리고 데이터선(171)과 동일한 층에는 소스 전극(173)과 일정거리 떨어져 형성되어 있으며 제2 접촉구(142)를 통해 드레인 영역(155)과 연결되어 있는 드레인 전극(175)이 형성되어 있다.
데이터선(171) 및 드레인 전극(175)을 포함하는 제1 층간 절연막(601) 위에는 위에 평탄화 특성이 우수하며 감광성(photosensitivity)을 가지는 유기 물질 또는 플라스마 화학 기상 증착(plasma enhanced chemical vapor deposition, PECVD)으로 형성되는 a-Si:C:O, a-Si:O:F 등의 저유전율 절연 물질 등으로 이루어진 제2 층간 절연막(602)이 형성되어 있다. 제2 층간 절연막(602)은 드레인 전극(175)을 노출하는 제3 접촉구(143)를 가진다.
제2 층간 절연막(602) 위에는 제3 접촉구(143)를 통해 드레인 전극(175d)과 연결되어 있는 화소 전극(190)이 각각의 화소 영역에 형성되어 있다. 이때, 화소 전극(190)은 투과 모드(transparent mode)의 액정 표시 장치에서는 ITO 또는 IZO 등과 같은 투명한 도전 물질로 이루어진 도전막으로 이루어지며, 반사 모드(reflective mode)의 액정 표시 장치에서는 알루미늄 또는 그 합금 등과 같이 반사도를 가지는 도전 물질로 이루어지며, 반투과 모드(transflective mode)의 액정표시 장치에서는 투명한 도전 물질로 이루어진 투명 도전막과 반사도를 가지는 도전 물질로 이루어진 반사 도전막 모두를 포함하며, 반사 도전막은 투명 도전막을 드러내는 투과부를 가진다
한편, 앞에서 설명한 바와 같이 본 발명의 실시예에 따른 박막 트랜지스터 표시판(100) 도 6에서 보는 바와 같이, 가로 방향으로 뻗어 있는 검사선(125), 게이트선(121) 또는 데이터선(171)과 전기적으로 연결되어 주사 신호 또는 게이트 신호를 전달하는 신호선(127), 외부로부터 전달되는 신호를 입력받기 위한 리드선(321)이 배치되어 있다.
신호선(127), 검사선(125) 및 리드선(321)은 단일층으로 형성될 수도 있지 만, 이중층 이상으로 형성될 수도 있다. 이때, 한 층은 비저항이 작은 물질로 하고 다른 층은 다른 물질과의 접촉 특성이 좋은 물질로 형성하는 것이 바람직하다. 도 7 내지 도 9에서 보는 신호선(127), 검사선(125) 및 리드선(321)은 게이트선(121)과 동일한 층이며, 알루미늄 또는 알루미늄 합금으로 이루어진 게이트 도전막(125g, 127g, 321g), 데이터선(171)과 동일한 층이며 크롬과 몰리브덴 또는 몰리브덴 합금의 단일막 또는 이중막, 또는 이중 하나의 도전막과 알루미늄 또는 알루미늄 합금의 이중막으로 이루어진 데이터 도전막(125d, 127d, 321d) 및 화소 전극(190)과 동일한 층이며 ITO 또는 IZO를 포함하는 화소 도전막(125p, 127p, 321p)을 포함한다.
더욱 상세하게, 신호선(127)은 데이터 구동 IC(540, 도 3 및 도 6 참조)의 출력 범퍼가 접촉하는 출력 범퍼 접촉부(a1)를 가지는데, 게이트 도전막(127g)은 출력 범퍼 접촉부(a1)까지는 뻗어 있지 않으며, 제1 층간 절연막(601)의 접촉 구멍(127c)을 통하여 게이트 도전막(127g)과 데이터 도전막(127d)은 서로 연결되어 있으며, 화소 도전막(127p)은 데이터 도전막(127d)을 덮고 있다. 따라서, 데이터 구동 IC(540)의 출력 범퍼와 출력 범퍼 접촉부(a1)가 접촉하지 않아 레이저를 이용하여 수리를 하더라도 접촉부에서는 부식이 발생하지 않아 수리를 용이하게 할 수 있다. 즉, 데이터 구동 IC(540)을 실장하였을 때 출력 범퍼 접촉부(a1)에서 접촉 불량이 발생하면, 레이저를 이용하여 출력 범퍼 접촉부(a1)와 데이터 구동 IC(540)의 출력단을 단락시켜야 한다. 이때, 본 발명의 실시예에 따른 구조와 달리 알루미늄을 포함하는 게이트 도전막(127g)이 출력 범퍼 접촉부(a1)까지 연장되어 있을 경우에는 레이저 조사시 알루미늄을 포함하는 게이트 도전막(127g)과 ITO를 포함하는 화소 도전막(127p)이 서로 단락되어 접촉부(a1)에서 부식이 발생한다. 하지만, 본 발명에서와 같이 출력 범퍼 접촉부(a1)에 알루미늄의 도전막이 제거되어 있어 용이하게 접촉 불량을 수리할 수 있는 동시에 접촉부에서는 부식이 발생하지 않아 접촉부의 접촉 신뢰도를 확보할 수 있으며, 이를 통하여 액정 표시 장치의 표시 특성을 향상시킬 수 있다. 여기서, 3층의 도전막(127p, 127d.127g)이 모두 필수적인 것은 아니며, 선택적인 적용이 가능하다. 또한, 화소 도전막(127p)은 데이터 도전막(127d) 또는 게이트 도전막(127g)을 전면적으로 덮고 있으나, 국부적으로 접촉 구멍(127c)이 군집되어 있는 연결부에만 배치할 수도 있으며, 화소 전극(190)이 투명 도전막과 반사 도전막을 포함하는데, 화소 도전막(127p)은 투명 도전막 또는 반사 도전막을 선택적으로 이용할 수 있다.
검사선(125)은 게이트 도전막(125g), 화소 도전막(125p) 및 데이터 도전막(125d)을 포함하는데, 제1 층간 절연막(601)은 게이트 도전막(125g)을 드러내는 접촉 구멍(125c)을 가지며, 접촉 구멍(125c)을 통하여 검사선(125)의 게이트 도전막(125g)은 신호선(127)의 데이터 도전막(127d)과 연결되어 있다. 이때, 화소 도전막(125p)은 접촉 구멍(125c)의 상부에만 국부적으로 섬형으로 형성되어 있지만, 게이트 도전막(125g)과 같이 선형으로 형성될 수도 있다.
리드선(321)은 검사선(125)에 인접한 한쪽에 위치하며 데이터 구동 IC(540)의 입력 범퍼가 연결되는 입력 범퍼 접촉부(a3)와 입력 범퍼 접촉부(a3)와 마주하는 다른 쪽에 위치하며 FPC 기판(511)이 연결되는 FPC 접촉부(a2)를 가진다. 입력 범퍼 접촉부(a3)와 FPC 접촉부(a2) 사이의 리드선(321) 중앙부(a4)는 그 상부에 형성되어 있는 제2 층간 절연막(602)으로 덮여 있으며, 중앙부(4a)는 낮은 비저항을 가지는 게이트 도전막(321g)과 크롬 등으로 이루어진 데이터 도전막(321d)의 이중막으로 이루어져 있으며, 접촉부(a3, a2)에서 접촉 구멍(321c)을 통하여 서로 접촉하고 있다. 이때, 접촉부(a2, a3)에서 데이터 도전막(321d)은 게이트 도전막(321g)을 완전히 덮고 있어, 화소 도전막(321p)은 게이트 도전막(321g)과 접하는 부분이 없다. 따라서, 접촉부에서는 접촉 저항을 최소화할 수 있는 동시에 부식이 발생하는 것을 방지할 수 있다. 이를 통하여 접촉부(a2, a3)의 접촉 신뢰도를 확보할 수 있으며, 표시 장치의 표시 특성을 향상시킬 수 있다.
이러한 본 발명의 실시예에 따른 구조에서 화소 도전막(125p, 127, 321p)은 접촉부(a1, a2, a3)의 접촉 특성을 보완하며 게이트 도전막(125g, 127g, 321g) 또는 데이터 도전막(125d, 127d, 321d)을 보호하여, 접촉부에서 부식이 발생하는 것을 방지하는 접촉 보조 부재 기능을 가진다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다.
PCB(550)에 구비되어 있는 신호 제어부(600)는 외부의 그래픽 제어기(graphic controller)(도시하지 않음)로부터 RGB 데이터 신호(R, G, B) 및 이의 표시를 제어하는 제어 입력 신호(input control signal), 예를 들면 수직 동기 신호(vertical synchronizing signal, Vsync)와 수평 동기 신호(horizontal synchronizing signal, Hsync), 메인 클록(main clock, CLK), 데이터 인에이블 신호(data enable signal, DE) 등을 제공받는다. 신호 제어부(600)는 제어 입력 신호를 기초로 게이트 제어 신호 및 데이터 제어 신호를 생성하고 계조 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리한 후, 게이트 제어 신호를 게이트 구동부(400)와 구동 전압 생성부(700)로 내보내고 데이터 제어 신호와 처리한 계조 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.
게이트 제어 신호는 게이트 온 펄스(게이트 신호의 하이 구간)의 출력 시작을 지시하는 수직 동기 시작 신호(vertical synchronization start signal, STV), 게이트 온 펄스의 출력 시기를 제어하는 게이트 클록 신호(gate clock signal, CPV) 및 게이트 온 펄스의 폭을 한정하는 게이트 온 인에이블 신호(gate on enable signal, OE) 등을 포함한다. 이중에서 게이트 온 인에이블 신호(OE)와 게이트 클록 신호(CPV)는 게이트 구동부(400)에 공급된다. 데이터 제어 신호는 계조 신호의 입력 시작을 지시하는 수평 동기 시작 신호(horizontal synchronization start signal, STH)와 데이터선에 해당 데이터 전압을 인가하라는 로드 신호(load signal, LOAD 또는 TP), 데이터 전압의 극성을 반전시키는 반전 제어 신호(RVS) 및 데이터 클록 신호(data clock signal, HCLK) 등을 포함한다.
이때, 게이트 구동부(400)에 공급되는 게이트 제어 신호는 구동 신호선(523, 323)을 통하여 전달되고, 데이터 제어 신호 및 계조 신호는 리드선(321)을 통하여 데이터 구동부(500)에 전달된다.
한편, 구동 전압 생성부(700)는 신호 제어부(550)로부터의 제어 신호에 따라 게이트 온 전압(Von), 게이트 오프 전압(Voff) 및 기준 전극(270)에 인가되는 공통 전압(Vcom)을 생성하고, 게이트 온 전압(Von)과 게이트 오프 전압(Voff )을 구동 신호선(523, 323)을 통해 게이트 구동부(400)에 공급한다. 그리고 계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압을 생성하여 리드선(321)을 통해 데이터 구동부(500)에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호에 따라 게이트 온 전압(Von)을 차례로 게이트선(G1-Gn)에 인가하여 이 게이트선(G 1-Gn)에 연결된 스위칭 소자(Q)를 턴온시킨다. 이와 동시에 데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호에 따라, 턴온된 스위칭 소자(Q)를 포함하는 화소에 대한 계조 신호(R', G', B')에 대응하는 계조 전압 생성부(800)로부터의 아날로그 계조 전압을 데이터 신호로서 해당 데이터선(D1-Dm)에 공급한다. 데이터선(D1-Dm)에 공급된 데이터 신호는 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 신호를 인가한다. 이때 한 프레임이 끝나고 데이터 구동부(500)에 반전 제어 신호(RVS)가 공급되면 다음 프레임의 모든 데이터 신호의 극성이 바뀐다.
이 과정을 좀더 상세하게 설명한다.
수직 동기 시작 신호(STV)를 받은 첫 번째 게이트 구동 IC(440)는 구동 전압 생성부(700)로부터의 두 전압(Von, Voff) 중 게이트 온 전압(Von)을 선택하여 첫 번째 게이트선(G1)으로 출력한다. 이때 다른 게이트선(G2-Gn)에는 게이트 오프 전압(Voff)이 인가되고 있다.
첫 번째 게이트선(G1)에 연결된 스위칭 소자(Q)는 게이트 온 전압(Von)에 의하여 도통되고, 첫 번째 행의 데이터 신호가 도통된 스위칭 소자(Q)를 통하여 첫째 행의 화소의 액정 축전기(Clc) 및 유지 축전기(Cst)에 인가된다. 일정 시간이 지나 첫째 행의 화소의 축전기(Clc, Cst)의 충전이 완료되면, 첫 번째 게이트 구동 IC(440)는 첫째 게이트선(G1)에 게이트 오프 전압(Voff)을 인가하여 연결된 스위칭 소자(Q)를 오프시키고, 둘째 게이트선(G2)에 게이트 온 전압(Von)을 인가한다.
이러한 방식으로 연결된 모든 게이트선에 게이트 온 전압(Von)을 적어도 한번씩 인가한 첫째 게이트 구동 IC(440)는 주사가 완료되었음을 알리는 캐리(carry) 신호를 신호선(323)을 통하여 두 번째 게이트 구동 IC(440)에 제공한다.
캐리 신호를 받은 둘째 게이트 구동 IC(440)는 마찬가지 방식으로 자신과 연결된 모든 게이트선에 대한 주사를 행하고 이를 마치면 캐리 신호를 신호선(323)을 통하여 다음 게이트 구동 IC(440)에 공급한다. 이러한 방식으로 마지막 게이트 구동 IC(440)의 주사 동작이 완료되면 한 프레임이 완료된다.
본 발명에서는 신호선에서 구동 IC의 출력단이 연결되는 접촉부에서 알루미늄의 도전막을 제거하여 접촉 불량을 용이하게 수리할 수 있으며, 리드선을 이중으로 형성함으로써 리드선이 단선되는 것을 방지할 수 있고, 리드선의 접촉부에서 부식이 발생하는 것을 방지하여 접촉부의 접촉 저항을 안정적으로 확보할 수 있다. 또한, 접촉 보조 부재를 추가하여 접촉부에서 부식이 발생하는 것을 방지하여 접촉 신뢰도를 확보할 수 있다. 따라서, 액정 표시 장치의 표시 특성을 향상시킬 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (12)

  1. 게이트선,
    상기 게이트선과 교차하는 데이터선,
    상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자,
    상기 스위칭 소자에 연결되어 있는 화소 전극,
    상기 게이트선 또는 상기 데이터선에 연결되어 있으며, 상기 데이터선 또는 상기 게이트선에 구동 신호를 공급하는 구동 회로의 출력단에 연결되는 출력 범퍼 접촉부를 가지는 신호선
    을 포함하고,
    상기 신호선은 상기 게이트선과 동일한 층으로 이루어진 제1 도전막, 상기 데이터선과 동일한 층으로 이루어진 제2 도전막을 포함하고,
    상기 제2 도전막은 상기 게이트선과 상기 데이터선 사이의 절연막에 형성된 접촉 구멍을 통해서 상기 제1 도전막과 접촉하는 액정 표시 장치.
  2. 제1항에서,
    상기 신호선의 상기 출력 범퍼 접촉부의 상기 제1 도전막은 제거되어 있는 액정 표시 장치.
  3. 제2항에서,
    상기 제1 도전막은 알루미늄 또는 알루미늄 합금으로 이루어져 있으며, 상기 제2 도전막은 크롬 또는 몰리브덴 또는 몰리브덴 합금으로 이루어진 액정 표시 장치.
  4. 삭제
  5. 제2항에서,
    상기 화소 전극과 동일한 층으로 이루어진 제3 도전막을 더 포함하는 액정 표시 장치.
  6. 제5항에서,
    상기 제3 도전막은 투명한 도전 물질로 이루어진 투명 도전막 또는 반사도를 가지는 도전 물질로 이루어진 반사 도전막을 포함하는 액정 표시 장치.
  7. 게이트선,
    상기 게이트선과 교차하는 데이터선,
    상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자,
    상기 스위칭 소자에 연결되어 있는 화소 전극,
    상기 게이트선 및 상기 데이터선으로부터 이격되어 있으며, 상기 데이터선 또는 상기 게이트선에 구동 신호를 공급하는 구동 회로의 입력 범퍼가 연결되는 입력 범퍼 접촉부와 외부의 전기적인 신호를 공급하는 FPC 기판이 접촉하는 FPC 접촉부와 상기 입력 범퍼 접촉부와 상기 FPC 접촉부 사이에 위치하는 중앙부를 가지는 리드선
    을 포함하고,
    상기 리드선은 상기 게이트선, 상기 데이터선 또는 상기 화소 전극과 동일한 층으로 이루어진 적어도 하나 이상의 도전막으로 이루어져 있으되,
    상기 중앙부는 상기 게이트선 및 상기 데이터선과 동일한 층으로 각각 이루어진 제1 도전막과 제2 도전막으로 이루어지고,
    상기 게이트선과 상기 데이터선을 절연하는 제1 층간 절연막에 형성된 접촉 구멍을 통해서 상기 제1 도전막과 상기 제2 도전막은 전기적으로 연결되어 있는 액정 표시 장치.
  8. 삭제
  9. 제7항에서,
    상기 제1 도전막은 알루미늄 또는 알루미늄 합금으로 이루어져 있으며, 상기 제2 도전막은 크롬 또는 몰리브덴 또는 몰리브덴 합금으로 이루어진 액정 표시 장치.
  10. 제7항에서,
    상기 리드선은 적어도 상기 접촉 구멍을 덮고 있으며, 상기 화소 전극과 동일한 층으로 이루어진 제3 도전막을 더 포함하는 액정 표시 장치.
  11. 제10항에서,
    상기 중앙부의 상기 제2 도전막을 덮는 제2 층간 절연막을 더 포함하며,
    상기 제3 도전막은 상기 제2 층간 절연막 상부까지 연장되어 있는 액정 표시 장치.
  12. 제11항에서,
    제3 도전막은 투명한 도전 물질로 이루어진 투명 도전막 또는 반사도를 가지는 도전 물질로 이루어진 반사 도전막을 포함하는 액정 표시 장치.
KR1020030079693A 2003-11-12 2003-11-12 액정 표시 장치 KR101006438B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020030079693A KR101006438B1 (ko) 2003-11-12 2003-11-12 액정 표시 장치
JP2004325786A JP4832749B2 (ja) 2003-11-12 2004-11-10 液晶表示装置
CN2004100908338A CN1617034B (zh) 2003-11-12 2004-11-12 液晶显示器
US10/986,651 US7486367B2 (en) 2003-11-12 2004-11-12 Display panel including signal lines having multiple conductive lines
TW093134738A TWI376539B (en) 2003-11-12 2004-11-12 Display panel
US12/353,045 US7868986B2 (en) 2003-11-12 2009-01-13 Liquid crystal display having a driver contact structure for preventing corrosion of conductive films

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030079693A KR101006438B1 (ko) 2003-11-12 2003-11-12 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20050045570A KR20050045570A (ko) 2005-05-17
KR101006438B1 true KR101006438B1 (ko) 2011-01-06

Family

ID=34545854

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030079693A KR101006438B1 (ko) 2003-11-12 2003-11-12 액정 표시 장치

Country Status (5)

Country Link
US (2) US7486367B2 (ko)
JP (1) JP4832749B2 (ko)
KR (1) KR101006438B1 (ko)
CN (1) CN1617034B (ko)
TW (1) TWI376539B (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101006438B1 (ko) * 2003-11-12 2011-01-06 삼성전자주식회사 액정 표시 장치
KR101046927B1 (ko) * 2004-09-03 2011-07-06 삼성전자주식회사 박막 트랜지스터 표시판
KR101112549B1 (ko) * 2005-01-31 2012-06-12 삼성전자주식회사 박막 트랜지스터 표시판
KR101112551B1 (ko) * 2005-02-07 2012-02-15 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
US7911568B2 (en) * 2005-05-13 2011-03-22 Samsung Electronics Co., Ltd. Multi-layered thin films, thin film transistor array panel including the same, and method of manufacturing the panel
JP5103717B2 (ja) * 2005-08-09 2012-12-19 セイコーエプソン株式会社 電気光学装置、及びこれを備えた電子機器
TWI322319B (en) * 2005-12-30 2010-03-21 Au Optronics Corp Active component array substrate
KR101404542B1 (ko) * 2006-05-25 2014-06-09 삼성디스플레이 주식회사 액정 표시 장치
KR100884463B1 (ko) * 2007-07-31 2009-02-20 삼성모바일디스플레이주식회사 발광 표시 장치 및 그의 제조 방법
US8432344B2 (en) * 2008-05-27 2013-04-30 Samsung Display Co., Ltd. Liquid crystal display
KR101041144B1 (ko) * 2009-08-13 2011-06-13 삼성모바일디스플레이주식회사 박막트랜지스터, 그의 제조방법 및 그를 포함하는 유기전계발광표시장치
TWI424411B (zh) * 2009-12-31 2014-01-21 Au Optronics Corp 電致發光裝置
KR102099311B1 (ko) 2013-05-31 2020-04-10 삼성디스플레이 주식회사 표시장치
CN104795029B (zh) * 2014-01-16 2017-06-06 矽创电子股份有限公司 栅极驱动器及其电路缓冲器
CN105679967B (zh) * 2014-11-18 2018-06-26 昆山国显光电有限公司 掩膜板、制备有机发光显示装置的方法
JP2016224297A (ja) * 2015-06-01 2016-12-28 株式会社ジャパンディスプレイ 表示装置
KR102622269B1 (ko) * 2016-04-26 2024-01-08 삼성디스플레이 주식회사 표시 장치
KR102439673B1 (ko) * 2017-06-19 2022-09-05 삼성디스플레이 주식회사 표시 장치
KR20200017012A (ko) * 2018-08-07 2020-02-18 삼성디스플레이 주식회사 표시 장치
KR20200117098A (ko) * 2019-04-02 2020-10-14 삼성디스플레이 주식회사 표시 장치
TWI718772B (zh) 2019-11-20 2021-02-11 元太科技工業股份有限公司 顯示裝置
CN113498553B (zh) * 2020-01-22 2023-06-23 京东方科技集团股份有限公司 显示面板及显示装置
CN113724592B (zh) * 2021-08-27 2023-10-10 京东方科技集团股份有限公司 一种显示模组及显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100250853B1 (ko) * 1995-10-05 2000-04-01 니시무로 타이죠 표시장치용 어레이 기판 및 그 제조방법

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3125411B2 (ja) * 1992-02-21 2001-01-15 株式会社日立製作所 液晶表示装置
KR950010661B1 (ko) * 1992-11-07 1995-09-21 엘지전자주식회사 티에프티 엘씨디(tft-lcd)용 신호선 제조방법 및 구조
US5748179A (en) * 1995-05-15 1998-05-05 Hitachi, Ltd. LCD device having driving circuits with multilayer external terminals
JP3315834B2 (ja) * 1995-05-31 2002-08-19 富士通株式会社 薄膜トランジスタマトリクス装置及びその製造方法
KR100338480B1 (ko) * 1995-08-19 2003-01-24 엘지.필립스 엘시디 주식회사 액정표시장치및그제조방법
JP3663261B2 (ja) * 1995-10-05 2005-06-22 株式会社東芝 表示装置用アレイ基板及びその製造方法
KR100190041B1 (ko) * 1995-12-28 1999-06-01 윤종용 액정표시장치의 제조방법
JPH10133216A (ja) 1996-11-01 1998-05-22 Hitachi Ltd アクティブマトリクス型液晶表示装置
KR100264162B1 (ko) 1997-08-28 2000-08-16 구본준 액정표시장치의 기판에 형성되는 패드의 구조 및 그 제조방법
JP3805523B2 (ja) * 1998-03-10 2006-08-02 シャープ株式会社 薄膜デバイス
JP3752846B2 (ja) * 1998-06-08 2006-03-08 カシオ計算機株式会社 表示装置
JP2000137445A (ja) * 1998-11-02 2000-05-16 Toshiba Corp 平面表示装置
JP4381498B2 (ja) 1999-02-16 2009-12-09 エーユー オプトロニクス コーポレイション Cog構造の液晶表示装置
JP2001118994A (ja) 1999-10-20 2001-04-27 Matsushita Electronics Industry Corp 半導体装置
KR100695303B1 (ko) * 2000-10-31 2007-03-14 삼성전자주식회사 제어 신호부 및 그 제조 방법과 이를 포함하는 액정 표시장치 및 그 제조 방법
JP3670580B2 (ja) * 2000-12-20 2005-07-13 シャープ株式会社 液晶表示装置およびその製造方法
KR100715943B1 (ko) 2001-01-29 2007-05-08 삼성전자주식회사 액정표시장치 및 그 제조방법
KR100737896B1 (ko) 2001-02-07 2007-07-10 삼성전자주식회사 어레이 기판과, 액정표시장치 및 그 제조방법
KR100816335B1 (ko) 2001-09-18 2008-03-24 삼성전자주식회사 박막 트랜지스터 기판 및 이를 이용한 구동 집적회로 부착방법
KR100813019B1 (ko) * 2001-10-19 2008-03-13 삼성전자주식회사 표시기판 및 이를 갖는 액정표시장치
JP2003255381A (ja) * 2001-12-28 2003-09-10 Advanced Display Inc 画像表示装置およびその製造方法
KR101006438B1 (ko) * 2003-11-12 2011-01-06 삼성전자주식회사 액정 표시 장치
KR101046927B1 (ko) * 2004-09-03 2011-07-06 삼성전자주식회사 박막 트랜지스터 표시판

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100250853B1 (ko) * 1995-10-05 2000-04-01 니시무로 타이죠 표시장치용 어레이 기판 및 그 제조방법

Also Published As

Publication number Publication date
KR20050045570A (ko) 2005-05-17
US20090179204A1 (en) 2009-07-16
JP4832749B2 (ja) 2011-12-07
US7486367B2 (en) 2009-02-03
CN1617034B (zh) 2010-04-07
US20050098785A1 (en) 2005-05-12
TW200516305A (en) 2005-05-16
CN1617034A (zh) 2005-05-18
US7868986B2 (en) 2011-01-11
TWI376539B (en) 2012-11-11
JP2005148734A (ja) 2005-06-09

Similar Documents

Publication Publication Date Title
KR101006438B1 (ko) 액정 표시 장치
KR100895311B1 (ko) 액정 표시 장치 및 그 검사 방법
KR100900537B1 (ko) 액정 표시 장치, 그 검사 방법 및 제조 방법
KR100864501B1 (ko) 액정 표시 장치
US8624820B2 (en) Liquid crystal display with plural gate lines and pairs of pixels
TWI387800B (zh) 顯示裝置
US7733433B2 (en) Liquid crystal display having a reduced number of data driving circuit chips
US20070085797A1 (en) Thin film transistor array panel and liquid crystal display
US7626670B2 (en) TFT array panel with improved connection to test lines and with the addition of auxiliary test lines commonly connected to each other through respective conductive layers which connect test lines to respective gate or data lines
US7646017B2 (en) Thin film transistor array panel including assistant lines
KR20050035500A (ko) 박막 트랜지스터, 박막 트랜지스터 표시판 및 표시 장치
US20100207935A1 (en) Display device and driving apparatus thereof
KR100973803B1 (ko) 액정 표시 장치
KR100840329B1 (ko) 액정 표시 장치
KR20060099883A (ko) 액정 표시 장치
KR20050110745A (ko) 검사 수단을 가지는 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131129

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141128

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee