KR910010529A - 시프트 레지스터 장치 - Google Patents

시프트 레지스터 장치 Download PDF

Info

Publication number
KR910010529A
KR910010529A KR1019900017659A KR900017659A KR910010529A KR 910010529 A KR910010529 A KR 910010529A KR 1019900017659 A KR1019900017659 A KR 1019900017659A KR 900017659 A KR900017659 A KR 900017659A KR 910010529 A KR910010529 A KR 910010529A
Authority
KR
South Korea
Prior art keywords
unit
register
clock signal
data
unit register
Prior art date
Application number
KR1019900017659A
Other languages
English (en)
Other versions
KR100210335B1 (ko
Inventor
도시까즈 마에까와
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR910010529A publication Critical patent/KR910010529A/ko
Application granted granted Critical
Publication of KR100210335B1 publication Critical patent/KR100210335B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

내용 없음

Description

시프트 레지스터 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명의 제1실시예의 개략도,
제10도는 본 발명의 제2실시예의 회로도,
제13도는 본 발명의 제3실시예의 회로도.

Claims (9)

  1. 직렬 연결된 다수의 단위 레지스터르 구비하여, 상기 단위 레지스터 각각은 선행 단위 레지스터의 출력 단자에 연결된 입력 단자와 후속 단위 레지스터의 입력 단자에 연결된 출력 단자를 가져서 상기 단위 레지스터 들은 직렬 연결되며, 상기 단위 레지스터에 클럭 신호를 공급하기 위한 클럭 공급 수단을 구비하며, 여기서 각각의 상기 단위 레지스터는 상기 클럭 신호가 공급될 때에만 선행 단위 레지스터로부터 얻은 데이타를 후속 단위 레지스터에 전달하며, 상기 단위 레지스터와 상기 클럭 공급 수단사이에 제공되어 상기 클럭 공급 수단으로부터 상기 클럭 신호를 임의의 상기 단위 레지스터에 선택적으로 공급하기 위한 게이팅 수단을 구비하여,여기서 상기 게이팅 수단은 선행 단위 레지스터로부터 데이타 전달이 일어날 때 단위 레지스터에 상기 클럭 신호 공급을 개시하고 후속 단위 레지스터로 데이타 전달이 발생할 때 단위 레지스터의 상기 클럭 신호 공급을 중단하도록 되어 있는 시프트 레지스터 장치.
  2. 제1항에 있어서, 많아야 두개의 상기 단위 레지스터가 한 2진 데이타를 출력시키는 반면 나머지 상기 단위 레지스터는 다른 2진 데이타를 출력시키는 시프트 레지스터 장치.
  3. 제1항에 있어서, 상기 게이팅 수단은 상기 단위 레지스터에 각각 대응하는 다수의 스위치를 구비하는 시프트 레지스터 장치.
  4. 제3항에 있어서, 상기 스위치 각각은 대응 단위 레지스터의 상기 입력 단자 및 출력 단자에서의 데이타에 따라 대응 단위 레지스터에 상기 클럭 신호를 공급하는 시프트 레지스터 장치.
  5. 제4항에 있어서, 상기 게이팅 수단은 단위 레지스터의 상기 입력단자 및 출력 단자에의 데이타가 한 2진데이타일 때 단위 레지스터의 상기 클럭 신호의 공급을 금지시키는 시프트 레지스터 장치.
  6. 제5항에 있어서, 상기 한 2진 데이타는 하이 레벨을 가리키는 시프트 레지스터 장치.
  7. 제1항에 있어서, 상기 단위 레지스터 각각은 상기 단위 레지스터의 상기 입력 단자로부터 데이타를 수신하는 제1인버터와, 상기 제1인버터에 의해 반전된 데이타를 수신하는 제2인버터와, 상기 제2인버터에 의해 반전된 데이타를 수신하는 제3인버터를 구비하여, 상기 제1 및 제3인버터는 상기 클럭 신호가 상기 단위 레지스터에 공급될때에만 동작하는 시프트 레지스터 장치.
  8. 제1항에 있어서, 상기 클럭 공급 수단은 서로 180。위상이 벗어난 제1 및 제2클럭 신호를 공급하는 시프트 레지스터 장치.
  9. 직렬 연결된 다수의 단위 레지스터를 구비하며, 상기 단위 레지스터 각각은 선행 단위 레지스터의 출력 단자에 연결된 입력 단자와 후속 단위 레지스터의 입력 단자에 연결된 출력 단자를 거쳐서 상기 단위 레지스터들은 직렬 연결되며, 상기 단위 레지스터에 클럭 신호를 공급하기 위한 클럭 공급 수단을 구비하며, 여기서 각각의 상기 단위 레지스터는 상기 클럭 신호가 공급될 때에만 선행 단위 레지스터로부터 얻은 데이타를 후속 단위 레지스터에 전달하며,상기 단위 레지스터와 상기 클럭 공급 수단사이에 제공되어 상기 클럭 공급 수단으로부터 상기 클럭 신호를 임의의 하나의 상기 단위 레지스터에 선택적으로 공급하기 위한 게이팅 수단을 구비하며, 여기서 상기 게이팅 수단은 단위 레지스터의 상기 입력 단자에서 제1방향으로 데이타 변동이 발생할 때 또는 그 직후 단위 레지스터에 상기 클럭 신호 공급을 개시하고, 상기 단위 레지스터의 출력 단자에서 상기 제1방향과 반대인 제2방향으로 데이타 변동이 발생할 때 또는 그 직후 단위 레지스터로의 상기 클럭 신호 공급을 중단하도록 되어 있는 시프트 레지스터 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900017659A 1989-11-02 1990-11-01 시프트 레지스터 장치 KR100210335B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1284691A JPH03147598A (ja) 1989-11-02 1989-11-02 シフトレジスタ
JP1-284691 1989-11-02

Publications (2)

Publication Number Publication Date
KR910010529A true KR910010529A (ko) 1991-06-29
KR100210335B1 KR100210335B1 (ko) 1999-07-15

Family

ID=17681730

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900017659A KR100210335B1 (ko) 1989-11-02 1990-11-01 시프트 레지스터 장치

Country Status (3)

Country Link
US (1) US5128974A (ko)
JP (1) JPH03147598A (ko)
KR (1) KR100210335B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933669B1 (ko) * 2008-04-11 2009-12-23 주식회사 하이닉스반도체 저전력 쉬프트 레지스터 및 이를 포함하는 반도체메모리장치

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2773786B2 (ja) * 1991-02-15 1998-07-09 日本電気アイシーマイコンシステム株式会社 書き込み電圧発生回路
JPH0528789A (ja) * 1991-07-25 1993-02-05 Sharp Corp 論理回路
US5166960A (en) * 1992-04-20 1992-11-24 Xerox Corporation Parallel multi-phased a-Si shift register for fast addressing of an a-Si array
JP3372970B2 (ja) * 1992-09-02 2003-02-04 シャープ株式会社 自己同期型転送制御回路
US5677849A (en) * 1993-11-08 1997-10-14 Cirrus Logic, Inc. Selective low power clocking apparatus and method
CN100550116C (zh) * 1994-08-16 2009-10-14 株式会社半导体能源研究所 液晶电光器件的外部驱动器电路
TW283230B (ko) 1994-08-16 1996-08-11 Handotai Energy Kenkyusho Kk
US5909247A (en) * 1995-12-05 1999-06-01 Olympus Optical Co., Ltd. Solid-state image pickup apparatus
JPH11145789A (ja) * 1997-07-29 1999-05-28 Sharp Corp 低消費電力化レジスタ回路
JPH11296140A (ja) * 1998-04-15 1999-10-29 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動装置及び駆動方法
US6580411B1 (en) 1998-04-28 2003-06-17 Sharp Kabushiki Kaisha Latch circuit, shift register circuit and image display device operated with a low consumption of power
US7196699B1 (en) 1998-04-28 2007-03-27 Sharp Kabushiki Kaisha Latch circuit, shift register circuit, logical circuit and image display device operated with a low consumption of power
US6879313B1 (en) 1999-03-11 2005-04-12 Sharp Kabushiki Kaisha Shift register circuit, image display apparatus having the circuit, and driving method for LCD devices
JP3705985B2 (ja) * 1999-05-28 2005-10-12 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP3473745B2 (ja) 1999-05-28 2003-12-08 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP2001159877A (ja) * 1999-09-20 2001-06-12 Sharp Corp マトリクス型画像表示装置
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
JP3589926B2 (ja) * 2000-02-02 2004-11-17 シャープ株式会社 シフトレジスタ回路および画像表示装置
GB2361121A (en) * 2000-04-04 2001-10-10 Sharp Kk A CMOS LCD scan pulse generating chain comprising static latches
TWI237802B (en) * 2000-07-31 2005-08-11 Semiconductor Energy Lab Driving method of an electric circuit
US6815992B1 (en) * 2003-06-25 2004-11-09 Atmel Corporation Circuit for testing and fine tuning integrated circuit (switch control circuit)
WO2005122178A1 (en) 2004-06-14 2005-12-22 Semiconductor Energy Laboratory Co., Ltd. Shift register and semiconductor display device
JP4741293B2 (ja) * 2004-06-14 2011-08-03 株式会社半導体エネルギー研究所 シフトレジスタ及び半導体表示装置
US7645228B2 (en) * 2004-12-23 2010-01-12 Flores Samuel O Sexual enhancement device
JP5019427B2 (ja) * 2006-12-07 2012-09-05 ルネサスエレクトロニクス株式会社 駆動ドライバ、シフトレジスタ及び表示装置
KR100846971B1 (ko) * 2007-01-03 2008-07-17 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
KR100833754B1 (ko) * 2007-01-15 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
KR100807062B1 (ko) * 2007-04-06 2008-02-25 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
KR102347024B1 (ko) 2014-03-19 2022-01-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
TWI695383B (zh) 2014-12-25 2020-06-01 日商半導體能源研究所股份有限公司 移位暫存器、半導體裝置及電子裝置
US20160267854A1 (en) * 2015-03-09 2016-09-15 Qualcomm Mems Technologies, Inc. Driver circuit with reduced leakage
US10163385B2 (en) * 2015-04-10 2018-12-25 Apple Inc. Display driver circuitry with selectively enabled clock distribution
CN104900210B (zh) * 2015-06-30 2017-09-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3573498A (en) * 1967-11-24 1971-04-06 Rca Corp Counter or shift register stage having both static and dynamic storage circuits
US3683203A (en) * 1969-09-08 1972-08-08 Gen Instrument Corp Electronic shift register system
US3993916A (en) * 1975-05-21 1976-11-23 Bell Telephone Laboratories, Incorporated Functionally static type semiconductor shift register with half dynamic-half static stages
JPS53112040A (en) * 1977-03-11 1978-09-30 Citizen Watch Co Ltd Shift register circuit
JPS5637890A (en) * 1979-08-31 1981-04-11 Toshiba Corp Static sequence circuit
JPS57158095A (en) * 1981-03-25 1982-09-29 Seiko Instr & Electronics Ltd Shift register circuit
US4484087A (en) * 1983-03-23 1984-11-20 General Electric Company CMOS latch cell including five transistors, and static flip-flops employing the cell

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933669B1 (ko) * 2008-04-11 2009-12-23 주식회사 하이닉스반도체 저전력 쉬프트 레지스터 및 이를 포함하는 반도체메모리장치

Also Published As

Publication number Publication date
US5128974A (en) 1992-07-07
KR100210335B1 (ko) 1999-07-15
JPH03147598A (ja) 1991-06-24

Similar Documents

Publication Publication Date Title
KR910010529A (ko) 시프트 레지스터 장치
KR920008768A (ko) 반도체기억장치
KR860002870A (ko) 집적회로 장치
KR900005311A (ko) 인터럽트제어장치
KR890008690A (ko) 그룹핑 장치
KR920704428A (ko) 고속 프리스케일러
KR950006592A (ko) 전력 소비가 작은 파이프라인 프로세싱 장치
KR910003486A (ko) 비트 순서 전환 장치
KR840007185A (ko) 다중동기장치
KR960042413A (ko) 데이터 처리 시스템
KR840000114A (ko) 위상 비교기
KR850006745A (ko) 프로세서간 결합방식
KR920702095A (ko) 2진 정보를 부호화하는 디지탈 회로
KR910006986A (ko) 기능선택회로
KR850006802A (ko) 데이터 전송 장치
KR920009091A (ko) A/d 변환기
KR850004669A (ko) 연산 기능 회로 내의 선택 및 로킹회로
KR910003475A (ko) 시퀀스 제어장치
KR960032930A (ko) 데이터 전송 회로
KR910021030A (ko) 스큐 클램프 회로
KR940027299A (ko) 모듈러 클럭 신호 발생 회로
KR950006613A (ko) 중앙처리장치와 주변장치간의 버스이양장치
KR960036334A (ko) 가변형 지연회로
KR900002190A (ko) 다중 채널 제어기
KR930010686A (ko) I/o디바이스의 액세스 타이밍 셋팅장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100420

Year of fee payment: 12

EXPY Expiration of term