KR20000028680A - 절연체 상 실리콘 기판 제조 방법 - Google Patents

절연체 상 실리콘 기판 제조 방법 Download PDF

Info

Publication number
KR20000028680A
KR20000028680A KR1019990039510A KR19990039510A KR20000028680A KR 20000028680 A KR20000028680 A KR 20000028680A KR 1019990039510 A KR1019990039510 A KR 1019990039510A KR 19990039510 A KR19990039510 A KR 19990039510A KR 20000028680 A KR20000028680 A KR 20000028680A
Authority
KR
South Korea
Prior art keywords
region
silicon
dielectric
layer
dielectric material
Prior art date
Application number
KR1019990039510A
Other languages
English (en)
Other versions
KR100353174B1 (ko
Inventor
볼람로날드제이
에반스리차드제임스
파라고니아앤소니마이클
Original Assignee
포만 제프리 엘
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 포만 제프리 엘, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 포만 제프리 엘
Publication of KR20000028680A publication Critical patent/KR20000028680A/ko
Application granted granted Critical
Publication of KR100353174B1 publication Critical patent/KR100353174B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76272Vertical isolation by lateral overgrowth techniques, i.e. ELO techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Element Separation (AREA)

Abstract

본 발명은 단결정 실리콘 기판 상에 절연체 상 실리콘(silicon on insulator) 영역을 형성하는 방법에 관한 것이며, 본 방법은 식각, 증착, 및 화학-기계적 폴리싱(chemical-mechanical polishing)에 의해 실리콘 기판에 제1 유전체 영역을 형성하는 단계; 폴리실리콘 증착 및 재성장 또는 에피택셜 성장에 의해 기판 상에 단결정층을 형성하는 단계; 실리콘 고립 영역(silicon islands) 모두를 제1 유전체 영역 상에 형성하기 위해 단결정층 부분을 제거하는 단계; 및 증착 및 화학-기계적 폴리싱에 의해 제1 유전체의 주변부와 중첩되는 제2 유전체로 실리콘 고립 영역들 사이의 공간을 매립(fill)하는 단계를 포함한다. 고립 영역 내의 트렌치를 식각하고 증착 및 화학-기계적 폴리싱에 의해 제3 유전체로 다시 매립함으로써 완전히 분리된 절연체 상 실리콘 영역을 다시 분할하는 추가 단계를 수행한다.

Description

절연체 상 실리콘 기판 제조 방법 {METHOD FOR FABRICATION OF SILICON ON INSULATOR SUBSTRATES}
본 발명은 절연체 상 실리콘(silicon on insulator; SOI) 기술 분야에 관한 것이며, 더 구체적으로는 실리콘 웨이퍼 상에 SOI 영역을 제조하는 방법에 관한 것이다.
SOI 기술은 종래의 벌크 실리콘 기술에 비해 다수의 이점을 제공한다. 이들 중 하나의 이점은 고성능, 고속, 저전력의 CMOS (complementary-metal-oxide-semiconductor; 상보형 금속 산화막 반도체) 소자를 구축할 수 있다는 것이다.
종래 기술에 대하여 설명하자면, 고온의 확산로(furnace)를 사용하는 열처리 단계에서 2개의 실리콘 웨이퍼―여기서 각 실리콘 웨이퍼는 산화막을 가짐―를 함께 본딩(bonding)함으로써, SOI 기판을 생산하기 위한 방법이 잘 알려져 있다. 일반적으로 융해(fuse)된 웨이퍼의 한쪽 면을 화학-기계적 폴리싱(chemical-mechanical polishing) 방법에 의해 박막화해야 한다. 잘 알려진 다른 방법으로 SIMOX(Separation by Implanted Oxygen; 산소 주입에 의한 분리) 기술을 들 수 있다. 이 기술을 사용하는 경우, 실리콘 웨이퍼의 표면으로부터 정해진 거리에 산소 원자를 제공하기 위해 고농도 산소 이온 주입 단계(high dose oxygen ion implantation step)가 수행된다. 그 후 어닐링 단계가 수행되어 매립형(buried) 산화막이 형성된다. 이들 양 공정에 의해 모든 SOI 웨이퍼가 생산된다.
SOI 기판을 제조하기 위한 다른 기술은 실리콘 기판에 분리된 실리콘 고립 영역(isolated silicon islands)을 생산하기 위해 식각 및 산화 공정을 사용하는 것이다. 예를 들어 Eguchi에게 특허 허여된 미합중국 특허 번호 제 5,185,286호는 실리콘 웨이퍼 상의 산화막에 개구부들(opening)을 형성하는 단계, 개구부들 사이의 중앙에 실리콘 질화물 고립 영역을 형성하는 단계, 실리콘을 에피택셜(epitaxial; 결정축을 따라) 성장시키는 단계, 평면 표면을 형성하기 위해 폴리싱하는 단계, 및 산화막의 원래 개구부 상의 에피택셜 실리콘을 선택적으로 산화하는 단계를 포함하는 적층 반도체 생산 공정을 개시한다. 이러한 방법을 사용하는 경우 생성된 실리콘 고립 영역이 실리콘 질화물(silicon nitride) 블록과 열적으로 산화된 실리콘 영역 사이에 위치하는데, 이는 실리콘 고립 영역에 스트레스를 인가하는 문제를 발생시킨다.
Moslehi에게 특허 허여된 미합중국 특허 번호 제 5,321,298호는 단결정 반도체 기판을 사용하여 절연체 웨이퍼 상에 반도체를 형성하는 방법을 개시하는데, 이 방법은 기판 내의 트렌치(trenches)를 식각하는 단계, 트렌치의 하부 상에 산화물을 형성하는 단계, 트렌치를 부분적으로 매립하기 위해 에피택셜 실리콘을 성장시키는 단계, 트렌치의 상부 상에 질화물 스페이서(spacer)를 형성하는 단계, 트렌치를 매립하기 위해 제2 에피택셜 실리콘을 성장시키는 단계, 질화물 스페이서를 제거하는 단계, 에피택셜 실리콘을 원래 트렌치의 하부에 형성된 산화물 아래로 식각하고 새로운 트렌치를 산화물로 매립하는 단계를 포함한다. 이러한 방법을 사용하는 경우, 방법 자체가 복잡하며 다수의 에피택셜 전면 상부에서 성장하는 실리콘 결정 구조의 완전성(integrity)이 열화되는 문제가 발생한다.
미합중국 특허 번호 제 5,691,230호는 여러 줄의 SOI 및 고립 영역을 실리콘 기판 상에 형성하는 방법을 개시한다. 실리콘 기판 내의 트렌치는 방향성(directionally) 식각된다. 여러 줄의 SOI의 상부 및 트렌치의 하부는 실리콘 질화물로 코팅된다. 등방성 식각을 사용하여 여러 줄의 실리콘을 부분적으로 언더컷(undercut)한다. 추후의 산화 단계에서 여러 줄의 실리콘을 완전히 언더컷하며, 여러 줄의 실리콘을 인접한 능동 영역으로부터 분리시킨다. 이러한 방법은 고밀도(high density) 회로 제조에 있어서 단점이 될 수 있는 토폴로지(topology) 문제를 수반한다.
본 발명은 기판 상에서, 양호한 결정 완전성, 낮은 인장 강도(stress), 및 나머지 웨이퍼 표면과 공면 관계를 갖는 실리콘 고립 영역을 형성하며, 쉽게 제조될 수 있는 SOI 영역을 제조하는 방법에 관한 것이다.
본 발명은 벌크형 실리콘 웨이퍼에 SOI 영역을 형성하는 방법을 제공한다. 먼저 제1 식각 공정에 의해 벌크형 실리콘 웨이퍼에 트렌치 또는 리세스(recess)를 형성한 후, 제1 유전체(dielectric)로 매립한다. 표면을 평탄화하기 위한 화학-기계적 폴리싱 이후에, 유전체로 매립된 트렌치 또는 고립 영역은 벌크 실리콘에 의해 둘러싸이게 된다. 이 시점에서 폴리실리콘이 증착되고 재결정화 단계가 수행되거나, 노출된 벌크 실리콘을 시드층(seed layer)으로 사용하여 에피택셜 실리콘이 즉시 성장된다. 이러한 공정에 의해 유전체로 매립된 트렌치 또는 고립 영역 상에서 연장되는 단결정 실리콘층이 생성된다. 매립형 제1 유전체의 바로 위에 위치하는 영역을 제외한 모든 단결정 실리콘을 제거하기 위해 제2 실리콘 식각 공정이 수행된다. 이 때 제1 유전체의 가장자리(lip) 또는 주변 영역이 모두 나머지 단결정 실리콘 주위에서 노출되도록 주의를 기울여야 한다. 따라서 화학-기계적 폴리싱 단계 이후에, 서로 분리되거나 벌크형 실리콘 웨이퍼와 분리된 단결정 실리콘 고립 영역이 형성된다.
본 발명의 구체적인 이점은 벌크형 및 절연체 상 실리콘 소자 모두가 제조되는 경우, 특히 다이(die)의 벌크 및 절연체 상 실리콘 부분 모두에 동일한 CMOS 소자가 동시에 제조되는 경우, 본 방법이 다이 상의 초기제조 공정(pre-fabrication process)으로 적합하다는 것이다. 따라서 본 발명의 목적은 SOI 웨이퍼를 제조하는 경우 및 SOI 영역을 가지는 실리콘 웨이퍼를 제조하는 경우 모두에 적합한 방법을 제공하기 위한 것이다.
전술한 종래의 단결정 실리콘층 형성 방법은 오정합 결정면의 틈(seam of mismatched crystal plane) 및 성장 에지가 만나는 불완전 결정 구조(non-perfect crystal structure)의 문제를 수반한다. 단결정 고립 영역의 크기가 다수의 소자를 제조할 수 있을 만큼 충분히 큰 경우, 각 고립 영역의 단결정 실리콘 틈 영역이 형성되는 것을 방지할 수 있다. 예를 들어 이들 영역에는 게이트를 형성시키지 않는다. 그러나 매우 작은 크기의 실리콘 고립 영역에서 개별적인 소자를 분리시키는 것이 바람직한 경우, 이들 실리콘 고립 영역은 초기에 요구되는 크기보다 큰 크기로 제조된 후, 틈 경계선을 따라 세부적으로 분할되어야 한다. 이는 틈 경계선을 따라 각각의 실리콘 고립 영역 내의 트렌치를 식각하고 제3 유전체 매립 물질로 다시 매립함으로써 구현될 수 있다. 따라서 본 발명의 다른 목적은 고품질의 결정 구조를 가지는 SOI 영역을 제조하기에 적합한 방법을 제공하는 것이다.
도 1 내지 도 12는 본 발명의 실시예에 따라 SOI(silicon on insulator) 구조를 형성하는 방법의 단계를 예시하는 부분 단면도.
도 13은 도 1 내지 도 12에 예시된 방법에 의해 형성된 SOI 구조의 평면도.
도 14 내지 도 17은 본 발명의 실시예에 따라 SOI 구조를 형성하는 방법의 추가 단계를 예시하는 부분 단면도.
도 18은 도 1 내지 도 12에 예시된 방법이 수행된 이후에 도 14 내지 도 17에 예시된 추가 단계에 의해 제조된 SOI 구조의 평면도.
도 19는 본 발명의 다른 실시예를 예시하는 부분 단면도.
도 20은 본 발명의 다른 실시예에 따라 제조된 SOI 구조의 부분 단면도.
도 21은 본 발명의 다른 실시예에 따른 도 14 내지 도 17에 예시된 추가 단계에 의해 제조된 SOI 구조의 부분 단면도.
본 발명에 따른 신규한 특징은 다음의 특허청구범위에 명시되어 있다. 그러나 첨부된 도면을 참조하여 다음의 예시적인 실시예에 대한 상세한 설명을 읽는다면 본 발명의 바람직한 실시형태, 추가 목적, 및 이점뿐만이 아니라 본 발명 자체를 잘 이해하게 될 것이다.
도 1은 상부 표면(12)을 가지는 단결정 <100> 방향 실리콘 기판(10)을 예시한다. 이후에 상부 표면(12)이 후속 공정이 진행되는 동안 에피택셜 성장과 식각 특성을 제어하기 위한 시드층의 역할을 하므로, 실리콘 기판(10)은 단결정체이다. 도 2에서 실리콘 기판(10)의 상부에 제1 마스크층(20)을 형성하고, 실리콘 기판(10)의 상부 표면(12)을 노출시키도록 마스크층(20) 내로 식각하여 트렌치(22)를 형성한다. 제1 마스크층(20)은 실리콘 산화물(silicon oxide) 또는 실리콘 질화물(silicon nitride) 등을 증착시킴으로써 형성될 수 있다. 도 3에 예시되어 있는 바와 같이, 트렌치(30)가 실리콘 기판(10) 내에서 식각된다. 실리콘 트렌치(30)는 측벽(32) 및 하부(34)를 포함한다. 트렌치(30)는 이방성 기본 식각(anisotropic basic etch)으로 실리콘 기판을 식각함으로써 형성된다. 강염기로 식각되는 경우, <111> 면의 실리콘이 다른 평면에 비해 쉽게 식각되지 않으며, 이때 측벽은 <100> 면의 법선에 비해 약 35°기울어진 경사를 가진다. 적당한 식각제(etchant) 중의 하나로 테트라메틸암모늄 수산화물(tetramethylammonium hydroxide)의 수용액(aqueous solution)을 들 수 있다. 1 리터의 물당 450 그램의 펜타하이드레이트 염(pentahydrate salt)이 용해된 용액은 65 ℃에서 0.4 미크론/분(microns/minute)의 측면 식각비를 가진다. 제1 마스크층(20) 내의 트렌치(22)가 4,000 옹스트롬(angstrom) 폭을 가지며, 트렌치(30)가 4,000 옹스트롬 깊이로 식각되면, 돌출부(overhang; 24)는 650 옹스트롬이 된다. 이러한 돌출부(24)는 다음 마스킹 단계에서 동일한 포토마스크(photomask)의 사용을 허용한다. 유사한 우선 식각(preferential etch)이 가능한 다른 식각제로는 80 ℃에서 이소프로판올(isopropanol)로 포화된 20%의 수산화칼륨(potassitum hydroxide) 수용액 및 에틸렌디아민/피로카테콜/물(ethylenediamine/pyrocatechol/water) 혼합물을 들 수 있으며, 이들 둘 모두는 당업계에 잘 알려져 있다. 도 4에서 마스크층(20)이 제거되며, 실리콘 기판(10) 내에 실리콘 트렌치(30)가 형성된다.
도 5에서 실리콘 기판(10) 상에 제1 유전체층(40)을 형성하여, 트렌치(30)를 매립한다. 제1 유전체층(40)은 예를 들어 실리콘 산화물로 형성될 수 있으며, 제1 유전체층(40)이 CVD(chemical vapor deposition; 화학적 기상 증착)법 또는 저압 CVD법 또는 기타 유사한 공정에 의해 형성되면, 비교적 적은 인장 강도가 실리콘에 인가된다. 도 6에 예시되어 있는 바와 같이, 화학-기계적 폴리싱 공정을 수행한 후, 실리콘 기판(10)의 상부 표면(12)과 공면 관계를 갖도록 제1 유전체층(40)을 폴리싱함으로써, 실리콘 기판(10)에서 상부 표면(42)을 가지는 유전체 영역(44)이 형성된다.
도 7을 참조하여 설명하면, 실리콘 기판(10) 상에 폴리실리콘층(50)이 증착된다. 이러한 폴리실리콘층(50)은 능동 소자가 제조될 수 있는 실리콘이다. 이 예에서 폴리실리콘층(50)의 두께는 약 2,000 옹스트롬이며, 이 두께는 가변적이다. 다음으로 폴리실리콘층(50)을 단결정체(mono-crystalline)층으로 변환하기 위해, 적어도 400 ℃의 어닐링(annealing) 단계가 수행된다. 폴리실리콘층(50)의 영역(52)과 실리콘 기판(10)의 상부가 접촉하는 지점에서 단결정체로의 변환이 시작되어, 폴리실리콘층(50)의 중앙 영역(54)으로 진행된다. 도 8은 실리콘 기판(10)과 동일한 결정 방향을 가지는 완성된 단결정체층(60)을 예시한다. 도 8에 예시된 실리콘층(60)을 생성하는 다른 방법은 도 6에 예시된 구조에서 시작하는 에피택셜 성장 방법이다. 에피택셜 성장은 실리콘 기판(10)의 노출된 상부 표면(12)으로부터 시작한다. 실리콘층(60)의 상부 표면(62)을 평탄화(flatten)하기 위해 화학-기계적 폴리싱을 수행할 수 있다.
도 9에서, 실리콘층(60)의 상부에 제2 마스크층(70)이 형성되며, 실리콘층(60)의 상부 표면(62)을 노출시키면서, 횡단 트렌치(intersecting trench; 72)가 제2 마스크층(70)의 내부로 식각된다. 제2 마스크층(70)은 실리콘 산화물 또는 실리콘 질화물 등에 의해 형성될 수 있다. 도 10에서, 실리콘층(60) 내의 횡단 트렌치(74)를 식각하여, 상부 표면(62) 및 측벽(66)을 가지는 실리콘 영역(64)을 형성한다. 반응성 이온 식각 방법 또는 다른 적당한 공정을 사용하여 트렌치(74)를 식각할 수 있다. 도 10의 단면도에는 단지 하나의 트렌치만이 예시되어 있지만, 복수의 트렌치(74)를 그리드 패턴(grid pattern)으로 서로 수직으로 식각하여, 노출된 실리콘층(60)의 실리콘 영역(64)을 메사(mesa)형으로 형성한다. 실리콘 영역(64)이 모두 유전체 영역(44)의 상부 표면(42) 상에서 형성되므로, 제1 유전체 영역(44)의 상부 표면(42)의 바깥 부분(48)이 노출된다. 각각의 실리콘 영역(64)들을 서로 분리시키고 또한 실리콘 영역(64)을 실리콘 기판(10)과 분리시키기 위해, 상부 표면(42)의 바깥 부분(48)이 실리콘 영역(64)의 주위를 따라 노출된다는 것은 본 발명의 중요한 특징이다. 실리콘 기판(10) 내로 식각이 진행되어, 트렌치(74)와 동일한 그리드 패턴으로 내부 트렌치(14)를 형성한다. 실리콘 기판에서, 내부 트렌치(14)는 하부 표면(16) 및 측벽(18)을 가진다. 이러한 내부 트렌치(14)를 형성하는 것이 바람직하지만, 반드시 필요한 것은 아니다.
도 11을 참조하여 설명하면, 제2 유전체층(80)이 실리콘 기판(10) 상에 증착된다. 제2 유전체층(80)은 예를 들어 실리콘 산화물로 형성될 수 있으며, 제2 유전체층(80)이 CVD법 또는 저압 CVD법 또는 다른 유사한 공정에 의해 형성되면, 비교적 적은 인장강도가 실리콘에 인가된다. 도 12에 예시되어 있는 바와 같이, 화학-기계적 폴리싱 공정을 수행하여 실리콘 영역(64)의 상부 표면(62)과 공면 관계를 갖도록 제2 유전체층(80)을 폴리싱하여, 횡단 유전체 트렌치(84)를 형성한다. 이들 유전체 트렌치(84)는 실리콘 영역(64)의 상부 표면(62)과 공면 관계를 갖는 상부 표면(82), 유전체 영역(44)의 상부 표면(42)의 바깥 부분(48)과 동일한 공간에 걸쳐있는(coextensive) 하부 주변 표면(86), 및 하부 표면(88)을 가진다. 따라서 실리콘 영역(64)은 절연체 영역(44)에 의해 실리콘 기판(10)과 분리되며, 제1 횡단 절연체 트렌치(84)에 의해 서로 분리된다.
도 13은 기판(10)의 평면도이다. 예시되어 있는 바와 같이, 측벽(66)을 가지는 실리콘 영역(64)이 유전체 영역(44) 상에 위치하는데, 이에 대해서는 도 10과 관련된 상기 설명에서 설명하였다. 또한 예시되어 있는 바와 같이, 실리콘 기판(10)의 측벽은 실리콘 영역(44)의 상부 표면(42)의 바깥 부분(48)을 형성한다. 실리콘 영역(64)은 횡단 유전체 트렌치(84)에 의해 둘러싸인다.
이 시점에서 실리콘 영역(64)에 소자를 구축함으로써 종래의 소자를 형성할 수 있다. 그렇지 않으면, 도 14 내지 도 17에 예시되어 있는 추가 단계를 수행할 수 있다. 실리콘 영역(64)이 외부 에지에서 시작하는 결정화 또는 에피택셜 성장에 의해 형성되기 때문에, 결정화 전면 또는 성장 전면이 만나는 실리콘 영역의 중앙 부분의 결정 구조의 품질은 불량해지기 쉬우며, 불량한 결정 구조를 가지는 평면 또는 오정합 결정 평면을 형성하기 쉽다. 에지부(68) 및 중앙부(66)를 가지는 실리콘 영역(64)이 도 14에 예시되어 있다.
도 15에 예시되어 있는 바와 같이, 실리콘 영역(64)의 중앙부(66)에서 여러 쌍의 횡단 트렌치(90)가 식각된다. 도 15의 단면도에는 하나의 영역만이 도시되어 있지만, 영역(64)을 4개의 부분으로 분할하기 위해 각 실리콘 영역(64) 내의 트렌치를 서로 수직이 되도록 식각한다. 반응성 이온 식각 또는 다른 적당한 공정을 사용하여 트렌치(90)를 식각할 수 있다. 도 16에서 제3 유전체층(100)이 증착된다. 제3 유전체층(100)은 예를 들어 실리콘 산화물로 형성될 수 있으며, 제3 유전체층(100)을 CVD법 또는 저압 CVD법 또는 다른 유사한 공정에 의해 형성하면, 비교적 적은 인장강도가 실리콘에 인가된다. 도 17에 예시되어 있는 바와 같이, 화학-기계적 폴리싱 공정을 수행하여 실리콘 영역(64)의 상부 표면(62) 및 실리콘 영역(84)의 상부 표면(82)과 공면 관계를 갖도록 제3 유전체층(100)을 폴리싱하며, 상부 표면(62, 82)과 공면 관계를 갖는 상부 표면(102)을 가지는 횡단 유전체 영역(104)을 형성한다.
도 18은 기판(10)의 평면도이다. 예시되어 있는 바와 같이, 유전체 영역(44) 상에 측벽(66)을 가지는 실리콘 영역(64)이 위치한다. 역시 예시되어 있는 바와 같이, 실리콘 기판(10)의 측벽(18)은 실리콘 영역(44)의 상부 표면(42)의 바깥 부분(48)을 형성한다. 횡단 유전체 영역(104)은 실리콘 영역(64)을 4개의 작은 크기의 실리콘 섹션(68)으로 분할한다.
이 시점에서 종래의 소자를 형성할 수 있다. 전체 반도체 다이의 위에 또는 다이부에 직접 전술한 공정을 수행하여, 종래 기술과 혼합된 소자 및 SOI 소자를 제조할 수 있다.
제2 실시예에 있어서, 방향성 반응성 이온 식각 또는 다른 적당한 공정을 사용하여 도 3에 예시된 트렌치(30)를 식각하여, 도 19에 예시된 실질적으로 수직 측면을 가지는 트렌치 측벽(32)을 형성한다. 실리콘 기판은 결정 방향<100>을 가질 필요가 없다. 이를 제외하면, 전술한 공정과 거의 동일한 공정이 될 수 있다. 도 1, 도 2, 도 19, 및 도 4 내지 도 12에 예시된 공정이 수행된 후 그 결과로 형성된 구조가 도 20에 예시되어 있으며, 도 14 내지 도 17에 예시된 추가 공정 단계가 수행된 후 그 결과로 형성된 구조가 도 21에 예시되어 있다. 실리콘 영역(64) 모두를 유전체 영역(44) 상에 증착시키기 위해서는 2개의 서로 다른 크기의 마스크가 필요하다.
전술한 본 발명의 실시예에 대한 설명은 본 발명에 대한 이해를 돕기 위한 것이다. 당업자들은 본 발명이 본 명세서에 기술된 특정 실시예에 한정되지 않으며, 본 발명의 범위를 벗어나지 않고 본 발명에 대하여 여러 가지 변경, 재배치 및 대체를 실시할 수 있다는 것을 명확하게 이해할 것이다. 따라서 다음의 특허청구범위는 본 발명의 진실한 사상과 범위 내에서 이러한 모든 변경 및 수정을 포함하는 것으로 한다.
본 발명에 의하면 양호한 결정 완전성, 낮은 인장 강도, 및 나머지 웨이퍼 표면과 공면 관계를 갖는 실리콘 고립 영역을 기판 상에 형성하며, 쉽게 제조될 수 있는 SOI 영역을 제조할 수 있다.

Claims (19)

  1. 상부 표면을 가지는 실리콘 기판 상에 절연체 상 실리콘 영역(silicon on insulator region)을 제조하는 방법에 있어서,
    a) 상기 실리콘 기판에 제1 유전체 재료로 제1 유전체 영역―여기서 제1 유전체 영역은 상기 실리콘 기판의 상부 표면과 공면 관계를 갖는 상부 표면을 가짐―을 형성하는 단계;
    b) 상기 제1 유전체 영역 상에 상부 표면을 가지는 실리콘 영역―여기서 실리콘 영역 모두는 상기 제1 유전체 영역의 상부 표면 상에 증착됨―을 형성하는 단계; 및
    c) 제2 유전체 재료로 제2 유전체 영역―여기서 제2 유전체 영역은 상기 실리콘 영역 주위에 형성되며, 상기 실리콘 영역의 상부 표면과 공면 관계를 갖는 상부 표면 및 상기 제1 유전체 영역의 상부 표면의 주변 영역과 동일한 공간에 걸쳐있는 하부 주변 표면을 가짐―을 형성하는 단계
    를 포함하는 절연체 상 실리콘 영역 제조 방법.
  2. 제1항에 있어서,
    상기 실리콘 영역을 적어도 2개의 전기적으로 절연된 부분으로 분리하기 위해, 상기 실리콘 영역의 중심축 영역(middle axial region) 내에서, 상기 실리콘 영역에 제3 유전체 재료로 제3 유전체 영역―여기서 제3 유전체 영역은 상기 제1 유전체 영역의 상부 표면과 접촉하는 하부 표면, 상기 실리콘 영역의 상부 표면과 공면 관계를 갖는 상부 표면, 및 상기 제2 유전체 영역의 주변 영역과 중첩되는 단부를 가짐―을 형성하는 단계를 추가로 포함하는 절연체 상 실리콘 영역 제조 방법.
  3. 제2항에 있어서,
    상기 제1 유전체 재료, 제2 유전체 재료, 및 제3 유전체 재료가 각각 증착에 의해 형성되는 절연체 상 실리콘 영역 제조 방법.
  4. 제3항에 있어서,
    상기 제1 유전체 재료, 제2 유전체 재료, 및 제3 유전체 재료가 각각 실리콘 산화물을 포함하는 절연체 상 실리콘 영역 제조 방법.
  5. 제3항에 있어서,
    상기 실리콘 영역을 형성하는 단계가 에피택셜 성장 단계를 포함하는 절연체 상 실리콘 영역 제조 방법.
  6. 제3항에 있어서,
    상기 실리콘 영역을 형성하는 단계가
    ⅰ) 폴리실리콘층을 증착하는 단계; 및
    ⅱ) 상기 폴리실리콘층을 재결정화하는 단계
    를 포함하는 절연체 상 실리콘 영역 제조 방법.
  7. 상부 표면을 가지는 실리콘 기판 상에 절연체 상 실리콘 영역(silicon on insulator region)을 제조하는 방법에 있어서,
    a) 상기 실리콘 기판의 상부 표면 상에 제1 마스크층―여기서 제1 마스크층은 상기 실리콘 기판의 상부 표면의 제1 부분을 노출시키는 개구부를 가짐―을 형성하는 단계;
    b) 상기 제1 부분을 통해 상기 실리콘 기판 내로 제1 트렌치를 형성하는 단계;
    c) 상기 실리콘 기판 내의 트렌치를 매립(fill)하기 위해 제1 유전체층을 증착시키는 단계;
    d) 제1 평면 표면에 제1 유전체 영역을 형성하기 위해, 상기 실리콘 기판에 대하여 상기 제1 유전체층을 평탄화하는 단계;
    e) 상기 제1 평면 표면 상에 상부 표면을 가지는 실리콘층을 형성하는 단계;
    f) 상기 실리콘층 상에 제2 마스크층―여기서 제2 마스크층은 상기 실리콘층의 상부 표면의 일부를 노출시키는 개구부를 가짐―을 형성하는 단계;
    g) 상기 상부 표면의 일부를 통해 상기 실리콘층 내로 제2 트렌치―여기서 제2 트렌치는 상기 실리콘 기판의 제2 부분과 상기 제1 평면 표면의 제1 유전체의 상부 표면의 주변을 노출시킴―를 형성하는 단계;
    h) 상기 실리콘층의 제2 트렌치를 매립하기 위해 제2 유전체층을 증착시키는 단계; 및
    i) 제2 평면 표면에 제2 유전체 영역 및 단결정 실리콘 영역을 형성하기 위해 상기 실리콘층에 대하여 상기 유전체층을 평탄화하는 단계
    를 포함하는 절연체 상 실리콘 영역 제조 방법.
  8. 제7항에 있어서,
    a) 상기 제2 평면 표면 상에 제3 마스크층―여기서 제3 마스크층은 상기 단결정 실리콘 영역의 상부 표면의 일부를 노출시키는 개구부를 가짐―을 형성하는 단계;
    b) 상기 실리콘 영역의 중심축 영역 내에서, 상기 실리콘 영역에 적어도 하나의 트렌치―여기서 트렌치는 상기 제1 유전체 영역의 상부 표면과 접촉하는 하부 표면 및 상기 제1 유전체 영역의 상부 표면의 주변 영역과 동일한 공간에 걸쳐있는 단부를 가짐―를 형성하는 단계;
    c) 상기 실리콘 영역 내의 트렌치를 매립하기 위해 제3 유전체층을 증착시키는 단계; 및
    d) 상기 제2 평면 표면에 상기 실리콘 영역을 적어도 2개의 전기적으로 분리된 부분으로 분할하는 제2 유전체 영역을 형성하기 위해, 상기 실리콘층에 대하여 상기 제3 유전체층을 평탄화하는 단계
    를 추가로 포함하는 절연체 상 실리콘 영역 제조 방법.
  9. 제8항에 있어서,
    상기 제1 유전체 재료, 제2 유전체 재료, 및 제3 유전체 재료가 각각 증착에 의해 형성되는 절연체 상 실리콘 영역 제조 방법.
  10. 제9항에 있어서,
    상기 제1 유전체 재료, 제2 유전체 재료, 및 제3 유전체 재료가 각각 실리콘 산화물을 포함하는 절연체 상 실리콘 영역 제조 방법.
  11. 제9항에 있어서,
    상기 실리콘층을 형성하는 단계가 에피택셜 성장 단계를 포함하는 절연체 상 실리콘 영역 제조 방법.
  12. 제9항에 있어서,
    상기 실리콘 영역을 형성하는 단계가
    ⅰ) 폴리실리콘층을 증착하는 단계; 및
    ⅱ) 상기 폴리실리콘층을 재결정화하는 단계
    를 포함하는 절연체 상 실리콘 영역 제조 방법.
  13. 제8항에 있어서,
    상기 제1 트렌치는 등방성 식각제로 상기 실리콘 기판을 식각함으로써 형성되고,
    상기 제1 마스크층을 제거하는 단계를 추가로 포함하는
    절연체 상 실리콘 영역 제조 방법.
  14. 제8항에 있어서,
    상기 제1 트렌치가 방향성 식각 공정으로 상기 실리콘 기판을 식각함으로써 형성되는 절연체 상 실리콘 영역 제조 방법.
  15. 제13항에 있어서,
    상기 식각제가 테트라메틸암모늄 수산화물(tetramethylammonium hydroxide), 알코올성 수산화칼륨(alcoholic potassitum hydroxide) 또는 수용성 에틸렌디아민/피로카테콜(aqueous ethylenediamine/ pyrocatechol)의 수용액(aqueous solution)인 절연체 상 실리콘 영역 제조 방법.
  16. 제14항에 있어서,
    상기 방향성 식각 공정이 반응성 이온 식각 공정을 포함하는 절연체 상 실리콘 영역 제조 방법.
  17. 절연체 상 실리콘 기판(silicon on insulator substrate)에 있어서,
    a) 실리콘 기판;
    b) 상기 실리콘 기판에 제1 유전체 재료로 형성되고 제1 깊이만큼 실리콘 기판 내로 연장되는 제1 유전체 영역―여기서 제1 유전체 영역은 상부 표면을 가짐―;
    c) 상기 제1 유전체 영역 상에 형성되고, 상부 표면을 가지는 실리콘 영역―여기서 전체 실리콘 영역은 상기 제1 유전체 영역의 상부 표면 상에 증착됨―; 및
    d) 제2 깊이만큼 상기 실리콘 기판 내로 연장되는 제2 유전체 영역―여기서 제2 유전체 영역은 상기 실리콘 영역 주위에서 제2 유전체 재료로 형성되며, 상기 실리콘 영역의 상부 표면과 공면 관계를 갖는 상부 표면, 상기 제1 유전체 영역의 상부 표면의 주변 영역과 동일한 공간에 걸쳐있는 하부 주변 표면, 및 제2 깊이까지 상기 실리콘 기판 내로 연장되는 하부 표면을 가짐―
    을 포함하는 절연체 상 실리콘 기판.
  18. 제17항에 있어서,
    상기 실리콘 영역을 적어도 2개의 전기적으로 절연된 부분으로 분리하기 위해, 상기 실리콘 영역의 중앙 축방향 영역에서 제3 유전체 재료로 형성되는 제3 유전체 영역―여기서 제3 유전체 영역은 상기 제1 유전체 영역의 상부 표면과 접촉하는 하부 표면, 상기 실리콘 영역의 상부 표면과 공면 관계를 갖는 상부 표면, 및 상기 제1 유전체 영역의 상부 표면의 주변 영역과 동일한 공간에 걸쳐있는 단부를 가짐―을 추가로 포함하는 절연체 상 실리콘 기판.
  19. 제18항에 있어서,
    상기 제1 유전체 재료, 제2 유전체 재료, 및 제3 유전체 재료가 각각 실리콘 산화물을 포함하는 절연체 상 실리콘 기판.
KR1019990039510A 1998-10-07 1999-09-15 절연체 상 실리콘 기판 제조 방법 KR100353174B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US9/167,693 1998-10-07
US09/167,693 1998-10-07
US09/167,693 US6194253B1 (en) 1998-10-07 1998-10-07 Method for fabrication of silicon on insulator substrates

Publications (2)

Publication Number Publication Date
KR20000028680A true KR20000028680A (ko) 2000-05-25
KR100353174B1 KR100353174B1 (ko) 2002-09-18

Family

ID=22608417

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990039510A KR100353174B1 (ko) 1998-10-07 1999-09-15 절연체 상 실리콘 기판 제조 방법

Country Status (2)

Country Link
US (2) US6194253B1 (ko)
KR (1) KR100353174B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6261876B1 (en) * 1999-11-04 2001-07-17 International Business Machines Corporation Planar mixed SOI-bulk substrate for microelectronic applications
KR100363554B1 (ko) * 2001-03-30 2002-12-05 삼성전자 주식회사 소이형 반도체 장치 및 그 형성 방법
US6720620B1 (en) 2002-04-12 2004-04-13 Cenymer Corporation Material and method for manufacturing semiconductor on insulator substrates and devices
US6830962B1 (en) 2003-08-05 2004-12-14 International Business Machines Corporation Self-aligned SOI with different crystal orientation using wafer bonding and SIMOX processes
JP4449076B2 (ja) * 2004-04-16 2010-04-14 セイコーエプソン株式会社 半導体装置の製造方法
JP2006276079A (ja) * 2005-03-28 2006-10-12 National Institute Of Advanced Industrial & Technology 光リソグラフィの光近接補正におけるマスクパターン設計方法および設計装置ならびにこれを用いた半導体装置の製造方法
CN100346479C (zh) * 2005-06-21 2007-10-31 电子科技大学 一种部分绝缘层上硅材料结构及制备方法
WO2007040255A1 (ja) * 2005-10-06 2007-04-12 Sumco Corporation 半導体基板およびその製造方法
US7998815B2 (en) * 2008-08-15 2011-08-16 Qualcomm Incorporated Shallow trench isolation

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61121433A (ja) 1984-11-19 1986-06-09 Sharp Corp 半導体基板
US4778775A (en) 1985-08-26 1988-10-18 Intel Corporation Buried interconnect for silicon on insulator structure
US4948755A (en) * 1987-10-08 1990-08-14 Standard Microsystems Corporation Method of manufacturing self-aligned conformal metallization of semiconductor wafer by selective metal deposition
JPH04137723A (ja) * 1990-09-28 1992-05-12 Nippon Steel Corp 半導体積層基板の製造方法
US5143862A (en) * 1990-11-29 1992-09-01 Texas Instruments Incorporated SOI wafer fabrication by selective epitaxial growth
US5057450A (en) 1991-04-01 1991-10-15 International Business Machines Corporation Method for fabricating silicon-on-insulator structures
JP2786081B2 (ja) 1993-07-27 1998-08-13 日本電気株式会社 Soi基板
JP2985691B2 (ja) 1994-03-23 1999-12-06 株式会社デンソー 半導体装置
JPH0832039A (ja) 1994-07-12 1996-02-02 Nippondenso Co Ltd 半導体装置およびその製造方法
US5539229A (en) * 1994-12-28 1996-07-23 International Business Machines Corporation MOSFET with raised STI isolation self-aligned to the gate stack
KR100189966B1 (ko) * 1995-06-13 1999-06-01 윤종용 소이 구조의 모스 트랜지스터 및 그 제조방법
US5736435A (en) 1995-07-03 1998-04-07 Motorola, Inc. Process for fabricating a fully self-aligned soi mosfet
US5691230A (en) 1996-09-04 1997-11-25 Micron Technology, Inc. Technique for producing small islands of silicon on insulator
JPH1174522A (ja) * 1996-12-19 1999-03-16 Texas Instr Inc <Ti> 絶縁体上にソースとドレインと共にプレーナー型fetを形成する方法および装置
JPH10223747A (ja) * 1997-02-06 1998-08-21 Nec Corp 半導体装置の製造方法
US5956597A (en) * 1997-09-15 1999-09-21 International Business Machines Corporation Method for producing SOI & non-SOI circuits on a single wafer

Also Published As

Publication number Publication date
US6239469B1 (en) 2001-05-29
KR100353174B1 (ko) 2002-09-18
US6194253B1 (en) 2001-02-27

Similar Documents

Publication Publication Date Title
US5321298A (en) Soi wafer fabrication by selective epitaxial growth
US4891092A (en) Method for making a silicon-on-insulator substrate
KR100353174B1 (ko) 절연체 상 실리콘 기판 제조 방법
EP0488344A2 (en) SOI wafer fabrication by selective epitaxial growth
JP3153632B2 (ja) Soi構造の製造方法
JPS6038832A (ja) 半導体装置とその製造方法
US6506663B1 (en) Method for producing an SOI wafer
US5208167A (en) Method for producing SOI substrate
US20080045023A1 (en) Method for manufacturing semiconductor device, and semiconductor device
JPS59182538A (ja) 半導体装置およびその製造方法
USRE34400E (en) Method for fabricating isolation region in semiconductor devices
KR0150998B1 (ko) 이중 스토퍼를 이용한 소이 웨이퍼 제조방법
JP2643015B2 (ja) 完全誘電体分離基板の製造方法
JPH0370155A (ja) 誘電体分離型半導体装置の製造方法
KR940005737B1 (ko) SOI(silicon on insulator)구조의 반도체 장치 제조방법
JPH02288248A (ja) Soi構造体及びその製造方法
JPH03292723A (ja) シリコン単結晶薄膜の作製方法
JPS61174736A (ja) 誘電体分離基板の製造方法
TW202405886A (zh) 具有全隔離之單晶矽島的塊體半導體基材及其製作方法
JPS595644A (ja) 半導体装置の製造方法
KR20020034471A (ko) 반도체 소자의 소자 분리막 형성 방법
JPS61285754A (ja) 半導体装置の製造方法
JPS60249311A (ja) 半導体単結晶薄膜の製造方法
JPH01238033A (ja) 誘電体分離型半導体基板及びその製造方法
JPH05243536A (ja) Soi構造の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050812

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee