KR101008929B1 - 인쇄회로기판 제조방법 - Google Patents

인쇄회로기판 제조방법 Download PDF

Info

Publication number
KR101008929B1
KR101008929B1 KR1020080065871A KR20080065871A KR101008929B1 KR 101008929 B1 KR101008929 B1 KR 101008929B1 KR 1020080065871 A KR1020080065871 A KR 1020080065871A KR 20080065871 A KR20080065871 A KR 20080065871A KR 101008929 B1 KR101008929 B1 KR 101008929B1
Authority
KR
South Korea
Prior art keywords
seed layer
insulating layer
forming
release film
printed circuit
Prior art date
Application number
KR1020080065871A
Other languages
English (en)
Other versions
KR20100005816A (ko
Inventor
황미선
오창건
이석원
서병배
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020080065871A priority Critical patent/KR101008929B1/ko
Publication of KR20100005816A publication Critical patent/KR20100005816A/ko
Application granted granted Critical
Publication of KR101008929B1 publication Critical patent/KR101008929B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/429Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • H05K3/188Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material by direct electroplating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0703Plating
    • H05K2203/0723Electroplating, e.g. finish plating

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

인쇄회로기판 제조방법이 개시된다. 제1 회로패턴이 형성된 제1 기판의 일면에 절연층을 적층하는 단계; 절연층의 표면에 제1 시드층을 형성하는 단계; 시드층이 형성된 절연층에 이형필름을 적층하는 단계; 이형필름 및 절연층에 비아홀을 천공하는 단계; 비아홀의 내벽에 제2 시드층을 형성하는 단계; 전해도금을 수행하여, 비아홀의 내부에 도금물질을 형성하는 단계; 이형필름을 제거하는 단계; 제1 시드층이 형성된 절연층 상에 제2 회로패턴을 형성하는 단계; 및 제1 시드층의 일부를 제거하는 단계를 포함하는 인쇄회로기판 제조방법은, 회로패턴의 밀집도를 높여 제품의 소형화 및 고밀도화를 구현할 수 있다.
인쇄회로기판, 랜드리스, landless, 이형필름

Description

인쇄회로기판 제조방법{manufacturing method of printed circuit board}
본 발명은 인쇄회로기판 제조방법에 관한 것이다.
전자기기의 부품실장 및 배선에 사용되는 인쇄회로 기판은 층간의 안정적인 전기도통을 위하여 비아홀과 상층 회로가 연결되는 부위에 필수적으로 랜드를 형성하고 있다. 랜드는 비아를 형성하는 기계가공기기의 가공오차와 상층부에 회로배선을 형성하기 위해 사용하는 노광 설비의 오차, 그리고 사용하는 원자재의 공정 중의 변형을 감안하여 설계된다. 설비 및 자재, 공정간의 편차는 피할 수 없이 존재하는 것이어서 인쇄회로 기판을 제조할 때 생산성 및 공정수율을 높이기 위하여 랜드의 설계는 당연시 되어 왔다.
그러나 전자산업이 발달함에 따라 고집적 반도체가 개발되고 전자부품의 소형화, 박형화가 가속되어 이러한 전자부품들이 실장되는 인쇄회로 기판에도 소형화, 박형화, 고밀도화가 요구되고 있다. 이를 위하여 인쇄회로 기판의 배선을 미세화하고, 비아의 간격을 세밀화하기 위한 노력들이 지속되고 있으나 랜드의 존재로 인하여 인쇄회로기판의 고밀도화가 제한되고 있다.
고밀도 기판의 층간 정합을 개선하기 위하여 비아를 형성하는 레이저 설비의 정합력을 개선하거나 미세회로를 형성하기 위한 새로운 고정합 노광설비들이 개발되고 있으나 이러한 설비의 개선은 근본적으로 랜드를 완전히 제거할 수 없다는 한계를 지니고 있다.
본 발명은 고밀도 배선이 요구되는 인쇄회로기판에 있어서 보다 배선밀도를 높이기 위하여 랜드가 제거된 형태의 인쇄회로기판을 제조하는 방법을 제공하는 것이다.
본 발명의 일 측면에 따르면, 제1 회로패턴이 형성된 제1 기판의 일면에 절연층을 적층하는 단계; 절연층의 표면에 제1 시드층을 형성하는 단계; 시드층이 형성된 절연층에 이형필름을 적층하는 단계; 이형필름 및 절연층에 비아홀을 천공하는 단계; 비아홀의 내벽에 제2 시드층을 형성하는 단계; 전해도금을 수행하여, 비아홀의 내부에 도금물질을 형성하는 단계; 이형필름을 제거하는 단계; 제1 시드층이 형성된 절연층 상에 제2 회로패턴을 형성하는 단계; 및 제1 시드층의 일부를 제거하는 단계를 포함하는 인쇄회로기판 제조방법을 제공할 수 있다.
이 때, 도금물질을 형성하는 단계는 비아홀 내부가 충전(充塡)되도록 수행될 수 있다.
한편, 제1 시드층을 형성하는 단계 이전에, 졀연층의 표면에 조도(roughness)를 형성하는 단계를 수행할 수도 있다.
본 발명의 바람직한 실시예에 따르면, 회로패턴의 밀집도를 높여 제품의 소형화 및 고밀도화를 구현할 수 있다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변환, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 본 발명을 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것 으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 본 발명에 따른 인쇄회로기판 제조방법의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명하기로 하며, 첨부 도면을 참조하여 설명함에 있어, 동일하거나 대응하는 구성 요소는 동일한 도면번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
도 1은 본 발명의 일 실시예에 따른 인쇄회로기판 제조방법을 나타내는 순서도이고, 도 2 내지 도 10은 본 발명의 일 실시예에 따른 인쇄회로기판 제조방법을 나타내는 흐름도이다. 도 2 내지 도 10을 참조하면, 제1 기판(10), 제1 회로패턴(12), 비아(14), 절연층(20), 제1 시드층(22), 비아홀(24), 제2 시드층(25), 도금물질(26), 이형필름(30), 도금레지스트(42), 및 제2 회로패턴(44)가 도시되어 있다.
우선, 제1 회로패턴(12)이 형성된 제1 기판(10)의 일면에 절연층을 적층한다(S110). 즉, 도 2에 도시된 바와 같이 제1 회로패턴(12)과 비아(14) 등이 형성된 제1 기판(10)을 준비한 다음, 이러한 제1 기판(10)에, 도 3에 도시된 바와 같이, 절연층을 형성하는 것이다.
제1 기판(10)에 제1 회로패턴(12)을 형성하기 위하여, 동박적층판(CCL)과 같은 자재에 서브트랙티브 공법(subtractive process), 세미에디티브 공법(semi-additive process), 또는 MSAP(modified semi-additive process) 등을 이용하여 패터닝을 수행하는 방법을 이용할 수 있다.
다층회로기판의 경우, 제1 기판(10)은 내층회로가 형성된 내층기판일 수도 있다.
이렇게 절연층을 적층하고 나서, 도 4에 도시된 바와 같이, 절연층의 표면에 제1 시드층(22)을 형성한다(S120). 절연층의 표면에 제1 시드층(22)을 형성하는 방법으로는 무전해 화학동도금과 같은 방법을 이용할 수 있다.
한편, 제1 시드층(22)이 보다 잘 형성될 수 있도록 하기 위하여, 제1 시드층(22)을 형성하기에 앞서, 절연층(20)의 표면에 조도(roughness)를 형성할 수도 있다. 조도를 형성하는 방법으로는 디스미어(desmear) 공정 등을 이용할 수 있다.
이렇게 제1 시드층(22)을 형성한 다음, 도 5에 도시된 바와 같이, 시드층이 형성된 절연층에 이형필름(30)을 적층한다(S130). 이형필름(30)으로는, 접착계면의 접착력이 낮아, 부착 후에도 용이하게 제거될 수 있는 자재라면 어느 것이라도 이용될 수 있다. 뿐만 아니라, 온도에 따라 접착력이 변화되는 자재 역시 이형필름(30)으로 이용될 수 있다.
그리고 나서, 도 6에 도시된 바와 같이 비아홀(24)을 천공한다(S140). 즉, 이형필름(30)과 시드층 및 절연층을 모두 관통하여 제1 기판(10)에 형성된 제1 회로패턴(12)이 노출될 수 있도록 비아홀(24)을 가공하는 것이다. 이러한 비아홀(24) 은 층간 도통을 위한 비아를 형성하기 위한 것으로, 비아홀(24)을 형성하기 위하여 CO2 레이저, YAG 레이저 등을 이용할 수 있다.
비아홀(24)을 천공한 다음, 도 7에 도시된 바와 같이, 비아홀(24)의 내벽에 제2 시드층(25)을 형성한다(S150). 제2 시드층(25)은 전해도금을 수행하기 위한 밑바탕이 되는 것으로서, 무전해 화학동도금과 같은 방법을 통해 형성될 수 있다.
이 후, 전해도금을 수행하여 비아홀(24)의 내부에 도금물질(26)을 형성한다(S160). 도금물질(26)은 층간 도통을 구현하는 비아로서의 기능을 수행하게 되는 것으로, 구리(Cu)와 같이 도전성을 갖는 물질로 이루어질 수 있다. 구리 이 외의 다른 도전성 물질을 이용할 수도 있음은 물론이다.
이 때, 이러한 공정은 비아홀(24)의 내부에 구리와 같은 도금물질(26)이 충전(充塡)되도록 수행될 수 있다. 즉, 비아홀(24) 내부에 도금물질(26)이 가득 찰 때까지 전해도금을 수행할 수 있는 것이다. 비아홀(24) 내부에 형성되는 도금물질(26)은 추후 층간 도통을 구현하는 비아로서의 기능을 수행하게 되므로, 기 형성된 비아홀(24) 내부에 도전성 물질을 가득 채움으로써, 층간도통의 신뢰성을 확보하는 데에 유리한 구조를 형성할 수 있게 된다.
이렇게 비아홀(24) 내부에 도금물질(26)을 형성한 다음, 도 8에 도시된 바와 같이 이형필름(30)을 제거한다(S170). 이렇게 이형필름(30)을 제거하게 되면, 비아홀(24)의 내부에만 도금물질(26)이 형성되고, 아직 회로패턴은 형성되지 않은 구조를 형성할 수 있게 된다.
상술한 바와 같이, 이형필름(30)은 접착계면의 접착력이 낮아, 부착 후에도 용이하게 제거될 수 있으므로, 이형필름(30)을 제거하기 위해 별도의 화학적 에칭 등과 같은 공정을 수행하지 않을 수 있다.
이형필름(30)을 제거한 다음, 도 9에 도시된 바와 같이, 제1 시드층(22)이 형성된 절연층 상에 제2 회로패턴(44)을 형성한다(S180). 이형필름(30)을 제거함에 따라, 절연층(20) 상에 형성되어 있던 제1 시드층(22)이 노출되므로, 그 위에 형성하고자 하는 제2 회로패턴(44)에 상응하여 패터닝 된 도금레지스트(42)를 형성한 후, 전해도금을 통하여 제2 회로패턴(44)을 형성하는 것이다.
이 후, 도 10에 도시된 바와 같이, 제1 시드층(22)의 일부, 즉 노출된 제1 시드층(22)을 제거한다(S190). 제1 시드층(22)은 여전히 절연층(20)의 표면 전체에 걸쳐 형성되어 있고, 그 위에 제2 회로패턴(44)이 형성되어 있으므로, 제2 회로패턴(44) 사이에 노출된 제1 시드층(22)의 일부를 제거함으로써, 제2 회로패턴(44)이 기능을 수행할 수 있게 하는 것이다.
이 후, 제2 회로패턴(44)이 형성된 절연층(20)의 표면에 솔더레지스트(미도시)를 형성할 수도 있으며, 다층 구조를 구현하고자 하는 경우에는, 제2 회로패턴(44)이 형성된 절연층(20) 상에 다시 절연층(미도시)를 형성하고, 상술한 공정을 반복하여 수행할 수도 있을 것이다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
전술한 실시예 외의 많은 실시예들이 본 발명의 특허청구범위 내에 존재한다.
도 1은 본 발명의 일 실시예에 따른 인쇄회로기판 제조방법을 나타내는 순서도.
도 2 내지 도 10은 본 발명의 일 실시예에 따른 인쇄회로기판 제조방법을 나타내는 흐름도.
<도면의 주요부분에 대한 부호의 설명>
10: 제1 기판
12: 제1 회로패턴
14: 비아
20: 절연층
22: 제1 시드층
24: 비아홀
25: 제2 시드층
26: 도금물질
30: 이형필름
42: 도금레지스트
44: 제2 회로패턴

Claims (3)

  1. 제1 회로패턴이 형성된 제1 기판의 일면에 절연층을 적층하는 단계;
    상기 절연층의 표면에 제1 시드층을 형성하는 단계;
    상기 제1 시드층이 형성된 절연층에 이형필름을 적층하는 단계;
    상기 이형필름과 제1 시드층 및 절연층 모두를 관통하는 비아홀을 천공하는 단계;
    상기 비아홀의 내벽에 제2 시드층을 형성하는 단계;
    전해도금을 수행하여, 상기 비아홀의 내부에 도금물질을 형성하는 단계;
    상기 이형필름을 제거하는 단계; - 이로써 상기 제1 시드층이 노출되고 상기 비아홀의 내부에만 상기 도금물질이 존재하게 됨 -
    전해도금을 수행하여 상기 제1 시드층이 형성된 절연층 상에 제2 회로패턴을 형성하는 단계; 및
    상기 제1 시드층의 노출된 부분을 제거하는 단계를 포함하는 인쇄회로기판 제조방법.
  2. 제1항에 있어서,
    상기 도금물질을 형성하는 단계는,
    상기 비아홀 내부가 충전(充塡)되도록 수행되는 것을 특징으로 하는 인쇄회로기판 제조방법.
  3. 제1항 또는 제2항에 있어서,
    상기 제1 시드층을 형성하는 단계 이전에,
    상기 절연층의 표면에 조도(roughness)를 형성하는 단계를 더 포함하는 것을 특징으로 하는 인쇄회로기판 제조방법.
KR1020080065871A 2008-07-08 2008-07-08 인쇄회로기판 제조방법 KR101008929B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080065871A KR101008929B1 (ko) 2008-07-08 2008-07-08 인쇄회로기판 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080065871A KR101008929B1 (ko) 2008-07-08 2008-07-08 인쇄회로기판 제조방법

Publications (2)

Publication Number Publication Date
KR20100005816A KR20100005816A (ko) 2010-01-18
KR101008929B1 true KR101008929B1 (ko) 2011-01-17

Family

ID=41815095

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080065871A KR101008929B1 (ko) 2008-07-08 2008-07-08 인쇄회로기판 제조방법

Country Status (1)

Country Link
KR (1) KR101008929B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101363076B1 (ko) * 2010-09-10 2014-02-17 삼성전기주식회사 인쇄회로기판 및 그 제조 방법
WO2013103265A1 (ko) * 2012-01-04 2013-07-11 주식회사 잉크테크 양면 인쇄회로기판의 제조방법
KR101505049B1 (ko) 2012-01-04 2015-04-07 주식회사 잉크테크 양면 인쇄회로기판의 제조방법
KR102186147B1 (ko) 2014-04-15 2020-12-03 삼성전기주식회사 코어기판 및 이의 제조방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060132182A (ko) * 2005-06-17 2006-12-21 삼성전기주식회사 적층 패키지용 인쇄회로기판의 제조방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060132182A (ko) * 2005-06-17 2006-12-21 삼성전기주식회사 적층 패키지용 인쇄회로기판의 제조방법

Also Published As

Publication number Publication date
KR20100005816A (ko) 2010-01-18

Similar Documents

Publication Publication Date Title
KR100990588B1 (ko) 랜드리스 비아를 갖는 인쇄회로기판 및 그 제조방법
US7524429B2 (en) Method of manufacturing double-sided printed circuit board
KR20090057820A (ko) 인쇄회로기판 및 그 제조방법
KR100674316B1 (ko) 레이저드릴을 이용한 비아홀 형성방법
JP6778667B2 (ja) 印刷配線板およびその製造方法
KR101008929B1 (ko) 인쇄회로기판 제조방법
KR101044787B1 (ko) 인쇄회로기판 제조방법
KR101023372B1 (ko) 다중 층구성 인쇄회로기판의 제조방법 및 이에 의한 인쇄회로기판
KR100771293B1 (ko) 인쇄회로기판 및 그 제조방법
KR101044790B1 (ko) 인쇄회로기판 제조방법
KR101070798B1 (ko) 인쇄회로기판 및 그 제조방법
US8197702B2 (en) Manufacturing method of printed circuit board
JP2006287007A (ja) 多層プリント配線板とその製造方法
KR100945080B1 (ko) 인쇄회로기판 제조방법
JP4802402B2 (ja) 高密度多層ビルドアップ配線板及びその製造方法
KR100632579B1 (ko) 인쇄회로기판의 비아홀 형성방법
KR20030037738A (ko) 인쇄회로기판의 블라인드 비아 홀 형성방법
KR100658437B1 (ko) 범프기판를 이용한 인쇄회로기판 및 제조방법
KR101067074B1 (ko) 인쇄회로기판 및 인쇄회로기판의 제조방법
KR101171100B1 (ko) 회로기판 제조방법
KR101022902B1 (ko) 매립패턴을 갖는 인쇄회로기판 및 그 제조방법
KR100960954B1 (ko) 인쇄회로기판 제조방법
KR100745520B1 (ko) 다층 인쇄회로기판 및 그 제조방법
KR100997801B1 (ko) 인쇄회로기판 제조방법
KR20090086830A (ko) 인쇄회로기판 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131224

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141231

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160111

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee