KR100257983B1 - 액티브-매트릭스형 액정 표시 패널 및 그것을 이용한 액정 표시 장치 - Google Patents

액티브-매트릭스형 액정 표시 패널 및 그것을 이용한 액정 표시 장치 Download PDF

Info

Publication number
KR100257983B1
KR100257983B1 KR1019960043657A KR19960043657A KR100257983B1 KR 100257983 B1 KR100257983 B1 KR 100257983B1 KR 1019960043657 A KR1019960043657 A KR 1019960043657A KR 19960043657 A KR19960043657 A KR 19960043657A KR 100257983 B1 KR100257983 B1 KR 100257983B1
Authority
KR
South Korea
Prior art keywords
substrate
liquid crystal
wiring
crystal display
signal lines
Prior art date
Application number
KR1019960043657A
Other languages
English (en)
Inventor
히로까즈 나까세
후미오 기노시따
Original Assignee
마찌다 가쯔히꼬
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=17295447&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR100257983(B1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 마찌다 가쯔히꼬, 샤프 가부시키가이샤 filed Critical 마찌다 가쯔히꼬
Application granted granted Critical
Publication of KR100257983B1 publication Critical patent/KR100257983B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)

Abstract

액티브 매트릭스형 액정 표시 패널은, 액정층을 사이에 두고 대향 배치된 제1기판 제2기판을 갖는다. 절연성의 제1기판상에는, 복수의 게이트 신호선과 복수의 소오스 신호선이 교차하여 형성됨과 동시에, 각 교차부에는 화소를 구동하는 박막 트랜지스터가 형성되어 있다. 제1기판상의 단부 부근에는, 게이트 및 소오스의 각 신호선의 단부로부터 소정 거리만 사이를 두고 단락용 배선 잔존선이 형성되어 있다. 그리고, 이 단락용 배선 잔존선을 제2기판상에 형성되어 있는 공통전극에 전기적으로 접속한다. 이로써, 각 게이트 신호선 및 각 소오스 신호선을 단락하고 있던 단락용 배선이 절단된 이후에 있어서도, 정전기에 의한 액정 표시 패널의 손상을 방지할 수 있다.

Description

액티브 매트릭스형 액정 표시 패널 및 그것을 이용한 액정 표시 장치
제1(a)도는 본 발명의 제1실시예에 따른 액티브 매트릭스형 액정 표시 패널의 평면도.
제1(b)도는 제1(a)도의 액티브 매트릭스형 액정 표시 패널의 정면도.
제2도는 제1(a)도의 액티브 매트릭스형 액정 표시 패널을 구성하는 제1기판(액티브 매트릭스 기판)의 요부의 개략 평면도.
제3도는 제2도의 제1기판의 등가 회로도.
제4도는 제1(a)도에서의 A-A′선에 따른 단면도.
제5도는 제1(a)도의 액티브 매트릭스형 액정 표시 패널의 요부 단면도.
제6도는 대전체가 가까이 있는 경우의 정전기의 흐름을 도시하고, 제1(a)도의 액티브 매트릭스형 액정 표시 패널의 요부 단면도.
제7도는 제1기판상의 단락용 배선 잔존선과 제2기판상의 공통 전극의 접속 방법을 도시하는 것이고, 본 발명의 제2실시예에 따른 액티브 매트릭스형 액정 표시 장치의 평면도.
제8도는 본 발명의 제3실시예에 따른 액티브 매트릭스형 액정 표시 장치에서의, 제1기판상의 단락용 배선 잔존선과 제2기판상의 공통 전극의 접속 방법을 도시하는 설명도.
제9(a)도는 제8도의 액티브 매트릭스형 액정 표시 장치를 구성하는 액티브 매트릭스형 액정 표시 패널의 평면도.
제9(b)도는 제9(a)도의 액태브 매트릭스형 액정 표시 패널의 정면도.
제10도는 종래의 액티브 매트릭스 기판상에 설치되어 있던 단락용 배선의 배선예를 설명하는 도면.
제11도는 제10도의 액티브 매트릭스 기판에서의, 기판과 단락용 배선을 동시에 절단할 경우의 절단 개소를 설명하는 도면.
제12도는 제10도의 액티브 매트릭스 기판에서의, 레이저에 의한 단락용 배선을 절단할 경우의 절단 개소를 설명하는 도면.
제13도는 제11도에 도시하는 개소에서 단락용 배선을 절단한, 액티브 매트릭스 기판의 측면도.
제14도는 제12도에 도시하는 개소에서 단락용 배선을 절단한, 액티브 매트릭스 기판의 측면도.
제15도는 제11도의 액티브 매트릭스 기판의 요부 단면도.
제16도는 제12도의 액티브 매트릭스 기판의 요부 단면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 제1기판 2 : 제2기판
3 : 게이트 신호선 4 : 소오스 신호선
5 : 박막 트랜지스터(화소 구동 단자) 6 : 화소 전극
7 : 단락 회로 잔존선(보호 배선) 10 : 공통 전극
11 : 공통 전이재(轉移材) 11′ : 전이재
12 : 단락 회로 배선 단자 12′ : 단락 회로 배선 단자
13 : 액정층 15 : 필름 터넥터(배선 기판)
16 : 공통 전극 단자 16′ : 공통 전극 단자
18 : 회로 기판(외부 회로) 19 : TCP(배선 기판)
[발명의 목적]
[발명이 속하는 기술분야 및 그 분야의 종래기술]
본 발명은, 화소를 구동하는 화소 구동 소자가 형성된 액티브 매트릭스 기판과 공통 전극이 형성된 대향 기판에서 액정층을 끼워 놓아서 이루어지는 액티브 매트릭스형 액정 표시 패널 및 그를 이용한 액정 표시 장치에 관한 것이다.
액티브 매트릭스형 액정 표시 패널은, 액티브 매트릭스 기판과 대향 기판을 갖고, 이들 기판사이에 액정층이 끼워져 놓여 있다. 상기 액티브 매트릭스 기판은, 복수의 게이트 신호선과, 이들 게이트 신호선과 교차하는 복수의 소오스 신호선, 각 게이트 신호선 및 각 소오스 신호선의 각 교차부에 배치된, 화소를 구동하는 화소 구동 소자, 이들 각 화소 구동 소자를 매개로 상기 매트릭스 배선에 접속된 화소 전극을 갖는 유리 등의 투명한 절연성의 기판이다. 또한, 상기 대향 기판은, 단이막 모양의 공통 전극을 갖는 유리 등의 투명한 절연성 기판이다. 상기 화소 구동 소자로서는, 비결정질 실리콘에 의해 구성한 박막 트랜지스터(TFT:Thiin Film Transister)나, MIM(Metal Insulator Metal)소자 등이 있다. 또한, 각 게이트 신호선, 각 신호선 및 공통 전극은, ITO(Indium Tin Oxide)막 등의 투명 전극막으로 이루어진다.
한편, 이와 같은 액티브 매트릭스형 액정 표시 패널에서는, 예를 들어 액정의 배향 방향을 제어하는 배향막의 러빙(rubbing) 공정 등의 패널 제조 공정에서 발생하는 정전기에 의해, 화소 구동 소자가 파괴될 우려가 있고, 특성 불량 등이 특히 발생하기 쉽다. 그래서, 종래 게이트 신호선 및 소오스 신호선이 형성되는 액티브 매트릭스 기판에는, 정전기에 의한 상기한 액정 표시 패널의 손상을 방지하기 위한 목적으로, 각 게이트 신호선 및 각 소오스 신호선을 전기적으로 접속하여 동전위로 하는 단락 회로 배선이 형성되어 있다. 이 단락 회로 배선은, 액티브 매트릭스 기판의 단부를 따라 링 모양으로 형성되기 때문에, 쇼트 링(short ring)이라고도 호칭된다. 제10도에 상기 단락 회로 배선의 배선예를 도시한다. 같은 도면에 있어서, 단락 회로 배선(30; 도면중 사선으로 표시함)은, 각 게이트 신호선 혹은 각 소오스 신호선인 각 신호선(31)의 단부를 상호 접속하도록, 투명 기판(32)의 단부측에 배치되어 있다.
그러나, 액정 표시 패널로서 제품화 할 때에는, 각 신호선(31)을 개별적으로 동작시킬 필요가 있기 때문에, 당연히 각 신호선(31)끼리를 단락시키고 있는 단락 회로 배선(30)의 절단이 행해진다.
1매의 투명 기판(32)에서 복수의 액정 표시 패널을 제조할 경우에는, 단락 회로 배선(30)의 절단은 각 액정 표시 패널을 투명 기판(32)으로 절단할 때에 함께 이루어진다. 일반적으로, 투명 기판(32)은 제11도의 파선으로 표시하는 절단선(33)을 따라 스크라이브(scribe), 다이싱(dicing) 등의 방법을 통해 절단되고, 이를 통해서 투명기판(32)의 단부와 단락 회로 배선(30)이 절단된다(방법 1). 제13도에, 절단선(33)을 따라 절단을 행한 액티브 매트릭스 기판의 측면도를 도시한다.
또한, 일본 공개 특허 공보인 특개평 4-221926호 공보에는, 단락 회로 배선을 레이저 광에 의해 절단하는 기술이 개시되어 있다. 더 구체적으로는, 제12도에 도시하는 바와 같이, 각 액정 표시 패널은 투명 기판(32)으로부터 기판 단면으로 되는 절단선(34)을 따라 분리되고 그 후에, 접속 부분(도면중, 크로스 헤치(cross hatch)로 나타냄; 35)을 레이저 광에 의해 절단하므로써 단락 회로 배선(30)이 각 신호선(31)으로부터 절단된다(방법 2). 제14도에, 절단선(34)을 따라 절단을 행하고, 레이저 광에 의해 접속 부분(35)을 절단한 액티브 매트릭스 기판의 측면도를 도시한다. 단, 같은 도면중에 참조 부호 30′으로 표시되어 있는 것은, 단락 회로 배선(30)을 절단한 후의 단락 회로 배선 잔존선이다.
그런고로, 상기한 방법 1 및 방법 2에서는, 액정 표시 패널의 제조시에 발생하는 정전기에 의한 액정 표시 패널의 손상은 방지할 수 있지만, 단락 회로 배선(30)을 절단한 이후는 어떤 정전기 대책도 실시되어 있지 않다. 이 때문에, 단락 회로 배선(30)을 절단한 이후의 정전기에 의해, 액정 표시 패널이 소자 파괴나 그에 의한 특성 불량 등의 손상을 받는다고 하는 문제가 있다.
요컨대, 상술의 방법 1과 같이, 투명 기판(32)의 절단과 동시에 단락 회로 배선(30)의 절단을 실시하고, 액정 표시 패널의 조립을 행하였을 경우, 액정 표시 패널의 단면은, 제15도에 도시하는 바와 같이, 패널측 단면에 신호선(31)이 직접 마주한 상태로 되기 때문에, 정전기를 갖는 대전체(40)가 패널측 단면 부근에 가까이 접근하거나 접촉했을 경우, 대전체(40)로부터 신호선(31)을 통해 패널 내부로 정전기가 방전하게 된다. 그리고, 이 방전에 의해, 신호선(31)에 접속되어 있는 화소 구동 소자가 파괴되고, 특성 불량 등이 생기게 된다. 이와 같은 패널 내부로의 정전기 방전은, 대전체(40)가 패널측 단면 부근에 가까이 접근하거나 접촉할 경우 뿐만 아니라, 패널 표면측에 대전체(40)가 가까이 올 경우에도 마찬가지로 일어날 수 있다. 즉, 대전체(40)로부터의 연면(沿面) 방전(creeping discharge)에 의해 액정 표시 패널 표면을 흐르는 정전기가, 패널 측단면에 면하고 있는 신호선(31)을 통하여 패널 내부로 방전될 수도 있다. 제15도에 있어서, 참조 부호 37로 표시되는 것은 공통 전극(38)을 갖는 대향 기판측의 투명 기판, 참조 부호 36으로 표시되는 것은 액티브 매트릭스 기판과 대향 기판과의 사이에 끼워져 놓여진 액정층, 참조 부호 39로 표시되는 것은 액정층을 밀봉하는 밀봉재이다.
한편, 상술의 방법 2와 같이, 레이저 광에 의해 단락 회로 배선(30)에서의 각 신호선(31)과의 접속 부분(35)의 절단을 실시하고, 액정 표시 패널의 조립을 행한 경우의 액정 표시 패널의 단면을 제16도에 도시한다. 이 경우에는, 절단 후의 단락 회로 배선 잔존선(30′)이 각 신호선(31)과 분리된 상태로 투명 기판(32)상에 남는 것으로 된다. 이와 같은 액정 표시 패널에서는, 이 단락 회로 배선 잔존선(30′)이 설치되어 있기 때문에, 대전체(40)가 패널 측단면 부근에 가까이 접근 또는 접촉하여도, 신호선(31)으로 정전기가 직접 방전되는 것은 아니다. 그러나, 단락 회로 배선 잔존선(30′)은 패널 외주를 따라서 패널 측단면에 가장 근접하게 설치되어 있고, 또 그 전위는 들뜬 상태(floating potenitial)로 있기 때문에, 이 단락용 배선 잔존선(30′)을 통해서 패널 내부에 형성되어 있는 신호선(31)으로 정전기가 방전될 수 있으며, 역시 이 때에 소자 파괴가 일어나고, 특성 불량 등이 생기기 쉽게 된다. 이와 같은 단락 회로 배선 잔존선(30′)을 매개로 한 방전도, 대전체(40)가 패널 측단면에 가까이 접근 또는접촉하는 경우뿐만 아니라, 상기와 마찬가지로 패널 표면측으로 대전체(40)가 가까이 올 경우에도 일어날 수 있다.
그리고, 이러한 현상은 역으로, 액정 표시 패널측이 대전되어 있는 상태일 경우에도 마찬가지이다. 즉, 대전하고 있는 액정 표시 패널의 패널 측단면 부근에 대전체가 가까이 접근 또는 접촉하는 경우, 제15도의 액정 표시 패널에서는 단면에 면하고 있는 신호선(31)에 의해, 제16도의 액정 표시 패널에서는 단면에 면하고 있는 단락 회로 배선 잔존선(30′)을 통하여 신호선(31)으로부터 외부의 도전체로 방전이 일어나기 쉬우며, 이 때 소자 파괴가 일어나 특성 불량이 생기게 된다.
[발명이 이루고자 하는 기술적 과제]
본 발명의 목적은, 각 게이트 신호선 및 각 소오스 신호선을 상호 단락시키는 것으로 정전기에 의한 액정 표시 패널의 손상을 방지하고 있던 단락 회로 배선이 절단된 이후에도, 정전기에 의한 액정 표시 패널의 손상을 방지할 수 있는 액티브 매트릭스형 액정 표시 패널 및 액티브 매트릭스형 액정 표시 장치를 제공하는데 있다.
[발명의 구성 및 작용]
본 발명에 따른 액티브 매트릭스형 액정 표시 패널은, 복수의 게이트 신호선과, 이들 게이트 신호선과 교차하는 복수의 소오스 신호선, 각 게이트 신호선 및 각 소오스 신호선의 각 교차부에 배치된 화소를 구동하는 화소 구동 소자를 갖는 절연성 제1기판과, 액정층을 사이에 두고 상기 제1기판과 대향하여 배치되고, 단일막의 공통전극을 갖는 절연성 제2기판을 포함하는 것에 있어, (a) 상기 제1기판상의, 상기 게이트 신호선 및 소오스 신호선의 적어도 일부의 단부로부터 소정의 거리만큼 떨어진 기판 단부측 부위에 도전성 보호 배선이 형성되고, (b) 상기보호 배선과 상기 제2기판상의 공통 전극이 전기적으로 접속되어 있는 것을 특징으로 하고 있다.
상기 구성에 있어서, 패널 측단면 부근에 외부로부터 대전체가 가까이 접근 또는 접촉하거나, 또는 대전체가 패널 표면측에 접촉하여 연면 방전에 의해 액정 표시 패널 표면에 정전기가 방전되는 경우를 생각한다. 본 액정 표시 패널에서는, 게이트 신호선이나 소오스 신호선들의 단부로부터 소정의 거리만큼 떨어진 기판 단부측(요컨대 패널 측단면)에 보호 배선이 설치되어 있기 때문에, 정전기는 게이트 및 소오스 신호선들로는 도입되지 않고 보호 배선으로 방전되게 된다. 그리고, 이 보호 배선은 제2기판측의 공통 전극과 전기적으로 접속되어 있기 때문에, 방전과 동시에 공통 전극은 보호 배선과 같은 전위로 되고, 액정층을 사이에 두고 공통 전극과 대향하고 있는 각 게이트 신호선 및 각 소오스 신호선은 같은 극성으로 대전되게 된다. 따라서, 보호 배선과, 게이트 및 소오스 신호선들 사이의 방전은 일어나지 않게 된다.
또한, 액정 표시 패널 자체가 대전한 상태에 있고, 패널 측단면 부근에 외부에서 도전 부재가 가까이 접근 또는 접촉하는 경우에도, 대전에 의한 정전기는 공통전극과 접속된 보호 배선을 경유해 외부의 도전체로 방전된다. 따라서, 게이트 신호선이나 소오스 신호선으로부터 외부의 도전체로의 방전은 생기지 않게 된다.
그 결과, 본 발명의 액정 표시 패널에서는, 예를 들어 각 게이트 신호선 및 각 소오스 신호선을 단락시키는 것으로 정전기에 의한 액정 표시 패널의 손상을 방지하고 있던 단락 회로 배선이 절단되고, 각 게이트 신호선 및 각 소오스 신호선을 개별적으로 구동 가능한 상태로 된 이후에 있어서도, 정전기에 의한 화소 구동 소자의 파괴나 그에 의한 특성 불량의 발생을 방지하는 것이 가능하게 된다.
또한, 보호 배선으로부터 공통 전극으로의 전류 경로의 배선 저항이 클수록, 보호 배선과 그 근방의 게이트 신호선이나 소오스 신호선과의 사이에서 방전이 쉽게 일어나는 경향이 있다. 이 때문에, 되도록 보호 배선의 배선폭을 넓게 하는 등에 의해 배선 저항을 작게 할 필요가 있다. 그러나, 보호 배선의 배선폭을 넓게 한다면, 그만큼 액정 표시 패널의 유효 표시 영역 이외 부분의 면적 증대를 초래하게 되어 바람직하지 않다. 그리고, 상기의 본 발명의 구성에 있어서, 보호 배선과 공통 전극은 패널 내부에서 접속하는 것이 바람직하다. 즉, 패널 내부에서 보호 배선과 공통 전극을 접속한다면, 보호 배선과 공통 전극을 연결하는 배선 거리가 비교적 짧게 되고, 따라서 보호 배선의 배선폭을 좁게 하더라도 배선 저항을 작게 유지할 수 있기 때문이다.
그 결과, 제1기판의 기판 단부측에 필요한 보호 배선을 설치하기 위한 공간이 적게 되고, 보호 배선을 설치함으로써 생기는 액정 표시 패널의 유효 표시 영역 이외의 부분의 면적 증대를 효과적으로 억제할 수 있다.
또한, 상기 본 발명의 구성에 있어서, 상기 게이트 신호선 및 소오스 신호선의 각 단부끼리를 결선한 단락 회로 배선을 상기 게이트 및 소오스의 각 신호선으로부터 절단한 후에 남은 단락 회로 배선 잔존선을 상기 제1기판상의 보호 배선으로 사용하는 것이 바람직하다. 이는, 보호 배선을 설치하는 공정을 필요없게 하여 공정수를 삭감할 수 있게 한다. 또한, 종래로부터 이용되고 있는 단락 회로 배선의 잔존선을 이용하여, 그 단락 회로 배선 잔존선과 제2기판측의 공통 전극을 전기적으로 접속하는 것만으로 본 발명에 따른 액티브 매트릭스형 액정 표시 패널을 실현할 수 있다.
상기의 액티브 매트릭스형 액정 표시 패널을 구비한 액티브 매트릭스형 액정 표시 장치에 대해서는, 상기 보호 배선이, 액정 표시 패널의 본체에 접속되는 외부회로에 형성된 도전 패턴을 매개로 하여 상기 공통 전극과 전기적으로 접속되는 구성이 바람직하다. 이와 같은 구성을 따르면, 제1기판상의 보호 배선과, 제2기판상의 공통 전극과의 전기적 접속이 단지 패널 본체 자체에 외부 회로를 접속하는 것만으로 이루어지기 때문에, 패널 본체의 설계의 자유도가 높게 된다.
본 발명의 또 다른 목적, 특징 및 우수한 점은, 이하에 나타내는 기재에 의해 충분히 알려지게 된다. 또한, 본 발명의 이익은, 첨부 도면을 참조한 다음의 설명으로 명백하게 된다.
[실시예 1]
본 발명의 실시예 1을 제1(a)도, 제1(b)도 및 제2도 내지 제6도를 기초로 설명한다면 다음과 같다.
본 실시예에 따른 액티브 매트릭스형 액정 표시 패널은, 제1(a)도의 평면도 및 제1(b)도의 정면도에 도시하는 바와 같이, 대향하여 배치된 제1기판과 제2기판을 갖고 있고, 이들 제1기판(1)과 제2기판(2)과의 사이에 액정층(도시하지 않음)이 배치되어 있다.
제2기판(2)은, 유리 등의 투명한 절연성 기판으로 이루어지고, 그 제1기판(1)과의 대향면에 단일막 모양의 공통 전극(10)이 형성되어 있다. 이 제2기판(2)이 소위 대향 기판이다.
상기 제2기판(2)과 대향하여 배치되는 제1기판(1)은, 제2기판(2)과 마찬가지로, 유리 등의 투명한 절연성 기판으로 이루어진다. 이 제1기판(1)은, 제2도의 개략 평면도, 혹은 제3도의 등가 회로도에 도시하는 바와 같이, 복수의 게이트 신호선(3), 이들 복수의 게이트 신호선(3)과 교차하는 복수의 소오스 신호선(4), 각 게이트 및 소오스 신호선의 교차부에 배치된 화소 구동 소자로서의 박막 트랜지스터(5), 이 박막 트랜지스터(5)를 매개로 매트릭스 배선에 접속되는 화소 전극(6)가 형성되어 있다. 이 제1기판(1)은, 소위 액티브 매트릭스 기판이다.
또한, 제1(a)도에 도시하는 바와 같이, 제1기판(1)의 단부 부근에는, 게이트 구동칩(Dc) 및 소오스 구동 칩(Ds)이 각각 형성되어 이다. 상기 게이트 구동 칩(Dc) 및 소오스 구동 칩(Ds)은, 예를 들어 GOG(칩 온 글래스) 등의 수법을 이용해 제1기판(1)상에 실장되어 있다. 그리고, 제1기판(1)에서의 게이트 구동 칩(Dc), 소오스 구동 칩(Ds)이 형성되어 있는 측의 반대측의 2변에는, 단락 회로 배선 잔존선(7; 제1(a)도, 제2도중 사선으로 표시함)이 형성되어 있다. 단락 회로 배선 잔존선(7)은, 정전기에 의한 박막 트랜지스터(5)의 파괴나 특성 불량 등의, 액정 표시 패널의 손상을 방지하기 위해, 각 게이트 신호선(3)의 단부끼리와 각 소오스 신호선(4)의 단부끼리를 단락하고 있던 단락 회로 배선이 제2도 및 제3도에 도시하는 일점 쇄선(9)의 부분에서 레이저 광에 의해 각 게이트 신호선(3) 및 각 소오스 신호선(4)으로부터 분리된 것이다. 단락 회로 배선의 분리는, 제품화 단계, 즉 제1기판(1)과 제2기판(2)을 적층하고 기판사이에 액정층의 주입 및 기판의 외주부에 밀봉재를 배치하여 밀봉하여 액정 표시 패널을 조립한 후에 행하여진다.
그리고, 상기 단락 회로 배선 잔존선(7)은, 본 발명에서의 제1기판의 기판단부측에, 각 게이트 신호선 및 각 소오스 신호선의 단부로부터 소정 거리 사이를 두어 설치된 보호 배선이다. 이 단락 배선 잔존선(7)은, 제2기판(2)상의 공통 전극(10)에 전기적으로 접속되어 있다. 단, 여기서 말하는 소정 거리로는, 게이트 혹은 소오스의 각 신호선(3,4)과, 단락 회로 배선 잔존선(7)을 전기적으로 절연할 수 있는 거리이다.
단락 회로 배선 잔존선(7)과 공통 전극(10)의 전기적 접속은, 제1(a)도 및 제1(a)도의 A-A′선을 따른 단면도인 제4도에 도시하는 바와 같이, 제1기판(1)상에 형성된, 단락 회로 배선 잔존선(7)의 단락 회로 배선 단자(12; 제1(a)도중, 사선으로 표시함)와, 제2기판(2)의 공통 전극(10)의 공통 단자(10a)를, 은이나 카본페이스트 등으로 이루어지는 도전성 공통 전이제(11; 도전성 부재)를 매개로 접속하는 것으로 이루어져 있다.
상기의 액티브 매트릭스형 액정 표시 패널의 제조 방법은 다음과 같다. 제1기판(1)상의 게이트 신호선(3) 및 소오스 신호선(4)의 각 단부끼리를 결선한 단락 회로 배선을 형성한 후, 그 단락 회로 배선과 제2기판(2)상의 공통 전극(10)을 전기적으로 접속하여 액정 표시 패널로서 조립하고 있다. 그 후, 상기 단락 회로 배선을, 레이저 광에 의해 상기 게이트 및 소오스의 각 신호선(3,4)으로 절단함으로써 단락 회로 배선 잔존선(7)을 형성한다. 이와 같이, 레이저 광에 의한 절단전에 단락 회로 배선과 공통 전극(10)은 전기적으로 접속되어 있기 때문에, 단락 회로 배선을 신호선(3,4)으로부터 절단하여 단락 회로 배선 잔존선(7; 보호 배선)을 형성한 시점에서, 단락 회로 배선 잔존선(7)과 공통 전극(10)의 전기적인 접속 상태가 얻어진다. 따라서, 단락 회로 배선이 절단된 직후부터, 정전기에 의한 액정 표시 패널의 손상을 방지하는 효과(후술)가 얻어진다.
제5도에, 본 액정 표시 패널의 조립으로 완료시의 요부 단면도를 도시한다. 게이트 혹은 소오스의 각 신호선(3,4)과 단락 회로 배선 잔존선(7)과는, 제1기판(1)상에 있어서 분리된 공간부를 매개로 설치되어 있고, 단락 회로 배선 잔존선(7)은 패널측 단면에 면하고 있다. 그리고, 상술한 바와 같이, 제1기판(1)상의 단락 회로 배선 잔존선(7)은 제2기판(2)에 형성되어 있는 공통 전극(10)과 접속되어 있다. 단, 제5도중, 참조 부호 13으로 표시되는 것은 액정층이고, 참조 부호 14로 표시되는 것은 밀봉재이다.
이와 같은 구성의 액정층 표시 패널에 있어서, 제6도에 도시하는 바와 같이, 패널측 단면 부근에 대전체(17)가 가깝게 혹은 접촉하는 경우, 또는 대전체(17)가 패널 표면측에 접촉하여 연면 방전에 의해 액정 표시 패널 표면에 정전기가 방전되면, 먼저 정전기는 패널측 단면에 위치하는 단락 회로 배선 잔존선(7)에 방전된다. 여기서, 단락 회로 배선 잔존선(7)이 플러스(+) 극성으로 대전하게 한다. 단락 회로 배선 잔존선(7)은, 제2기판(2)상의 공통 전극(10)과 전기적으로 접속되어 있기 때문에, 방전과 동시에 공통 전극(10)이 단락 회로 배선 잔존선(7)과 같은 전위로 되고, 액정층(13)을 사이에 두고 공통 전극(10)과 대향하는 게이트 및 소오스의 각 신호선(3,4)도 같은 극성, 요컨대 이 경우는 플러스(+) 극성으로 대전하는 것으로 된다. 따라서, 단락 회로 배선 잔존선(7)과 게이트 및 소오스의 각 신호선(3,4) 사이에서 방전이 일어나는 일 없이, 게이트 및 소오스의 각 신호선(3,4)을 통해서 패널 내부로의 방전을 방지할 수 이다.
한편, 본 액정 표시 패널 자체가 대전된 상태로 있고, 패널 측단면 부근에 외부 도전체가 가까이 접근 또는 접촉하게 되는 경우에는, 대전에 의한 정전기는, 공통전극(10)과 접속된 단락 회로 배선 잔존선(7)을 경유하여 외부의 도전체로 방전되는 것으로 된다. 따라서, 게이트 및 소오스의 각 신호선(3,4)으로부터 외부의 도전체로, 직접 또는 단락 회로 배선 잔존선(7)을 경유하여, 방전이 생기던 것은 아니다.
그 결과, 각 게이트 신호선(3) 및 각 소오스 신호선(4)을 단락시킴으로써 정전기에 의한 액정 표시 패널의 손상을 방지하고 있던 단락 회로 배선을, 그 접속 부분에서 분리하고, 각 게이트 신호선(3) 및 소오스 신호선(4)을 개별적으로 구동 가능한 상태로 한 이후에서도, 정전기에 의한 박막 트랜지스터(5)의 파괴를 방지하고, 이 이에 따라 특성 불량 등의 발생을 방지할 수 있다.
또한, 본 액정 표시 패널은, 보호 배선으로서 단락 회로 배선 잔존선(7)을 이용하고 있음으로써, 보호 배선을 설치하는 공정의 삭감이 가능하다. 그 뿐 아니라, 종래로부터 이용되고 있는 단락 회로 배선 부착 기판을 제1기판(1)으로서 이용하고, 그 단락 회로 배선 잔존선(7)과 제2기판(2)의 공통 전극(10)을 전기적으로 접속하는 것만으로, 상기한 단락 회로 배선을 분단한 후의, 정전기에 의한 박막 트랜지스터(5)의 파괴나, 그것에 의한 특성 불량의 발생 방지가 가능하게 되어 있다.
단, 본 액정 표시 패널의 경우, 보호 배선으로서 단락 회로 배선 잔존선(7)을 이용함으로써, 게이트 신호선(3…) 및 소오스 신호선(4…)의 모든 단부로부터 절연거리 사이 떨어진 부위에 보호 배선이 설치된 구성으로 되어 있지만, 이에 한정되는 것은 아니다. 예를 들어, 일부의 신호선만을 다른 신호선보다도 기판 단면측에 돌출시킨 상태로 형성하고 있는 경우, 그 돌출하여 형성된 신호선에 대해서 정전기가 방전되기 쉽게 된다. 그래서, 이런 모양일 경우는 돌출하여 형성된 신호선의 단부에 대해서만, 보호 배선을 형성하는 것도 가능하다.
또한, 단락 보호 배선 잔존선(7)으로부터 공통 전극(10)으로의 전류 경로의 배선 저항이 클수록, 단락 회로 배선 잔존선(7)과 그 근방의 게이트 신호선(3)이나 소오스 신호선(4)과의 사이에서 방전이 일어나기 쉬운 경향이 있다. 이 때문에, 되도록 단락 회로 배선 잔존선(7)의 배선폭을 넓게 하여 배선 저항을 작게 할 필요가 있다. 그러나, 단락 회로 배선 잔존선(7)의 배선폭을 넓게 하면, 그만큼 액정 패널의 유효 표시 영역 이외 부분의 면적 증대를 초래하게 되어 그리 바람직하지는 않다. 이에 대해, 본 액정 표시 패널에서는, 제1기판(1)상의 단락 회로 배선 잔존선(7)과, 제2기판(2)상의 공통 전극(10)과의 접속을, 패널 본채내에서 행하고 있기 때문에, 단락 회로 배선 잔존선(7)과 공통 전극(10)을 연결하는 배선 거리가 비교적 짧게 하고, 단락 회로 배선 잔존선(7)의 배선폭을 세밀하게 해도, 그 배선 저항을 작게 유지할 수 있다. 그 결과, 제1기판(1)의 기판 단부측에 필요한 보호 배선(여기서는, 단락 회로 배선 잔존선(7)이지만)을 설치하기 위한 공간이 작게 되고, 액정 표시 패널의 유효 표시 영역 이외의 부분의 면적이 증대하는 것을 효과적으로 억제할 수 있다.
[실시예 2]
본 발명의 그 외 다른 실시예에 대해서 제7도를 기초로 설명하면, 이와 같다. 단, 설명의 편의상, 상기의 실시예에 나타낸 부재와 동일한 기능을 갖는 부재에는 동일한 부호를 병기하고, 그 설명을 생략한다.
상술의 실시예 1의 액티브 매트릭스형 액정 표시 패널에서는, 제1기판(1)상의 단락 회로 배선 잔존선(7)과 제2기판(2)상의 공통 전극(10)이 패널 본체 내부에서 전기적으로 접속되어 있었다. 이에 대해서, 본 실시예에 따른 액티브 매트릭스형 액정 표시 장치에 있어서는, 배선 기판을 포함하는 외부 회로를 패널 본채에 접속하고, 액정 표시 장치에 조립함으로써, 제1기판(1)상의 단락 회로 배선 잔존선(7)과 제2기판(2)상의 공통 전극(10)이 전기적으로 접속된다. 그 외의 패널 본체내의 구성은 실시예 1의 것과 마찬가지이다.
상기 외부 회로는, 패널 본체에 직접적으로 접속되는 배선 기판과, 그 배선 기판을 매개로 패널 본체에 접속되는 외부 회로 기판을 포함하고 있다.
그리고, 제7도에 도시하는 바와 같이, 액정 표시 패널에서의 제1기판(1)상의 단락 회로 배선 잔존선(7)과 제2기판(2)상의 공통 전극(10)의 전기적 접속은, 제1기판(1)과 도시되지 않은 외부 회로 기판을 연결하기 위한 플렉시블(flexible) 회로 기판 등의 필름 커넥터(15; 배선 기판)에 의해 이루어진다. 제1기판(1)의 기판 단자부(1a)에는 공통 전극 단자(16; 공통 전극의 전이 단자)가 형성되어 있다. 이 공통 전극 단자(16)는 도전 전이재(11)를 통하여 제2기판(2)상에 형성되어 있는 공통전극(10)의 공통 단자(10a)에 접속된다. 상기 공통 전극 단자(16a)는, 제7도중에 사선으로 표시되어 있다. 또한, 제1기판(1)의 기판 단자부(1a)에는, 단락 회로 배선 잔존선(7)과 접속된 단락 회로 배선 단자(12; 제7도중 사선으로 표시함)도 형성되어 있다. 그리고, 제1기판(1)상에 설치된 공통 전극 단자(16)와 단락 회로 배선 단자(12)간의 전기적 접속은, 필름 커넥터(15)를 제1기판(1)에 접속할 때, 필름 커넥터(15)상에 형성된 도전부(15a; 도전 패턴)를 통해 이루어진다.
대안적으로, 제1기판(1)상의 공통 전극 단자(16)와 단락 회로 배선 단자(12)간의 전기적 접속은, 플렉시블 회로 기판 등의 배선 기판을 통해 제1기판(1)과 접속하는 외부 회로 기판상에서 이루어질 수도 있다. 단락 회로 배선 잔존선(7)과 공통 전극(10)을 외부 회로 기판상에서 전기적으로 접속하는 구성예에 대해서는 후술하는 실시예 3에서도 설명한다.
이와 같이, 본 실시예에서는, 액정 표시 패널에 접속되는 배선 기판을 포함하는 외부 회로에 의해, 단락 회로 배선 잔존선(7)과 공통 전극(10)을 전기적으로 접속하는 구성이기 때문에, 단락 회로 배선 잔존선(7)과 공통 전극(10)과의 전기적 접속을 패널 내부에서 행한 상술하는 실시예 1의 액정 표시 패널에 비해서, 설계의 자유도를 높게 할 수 있다는 효과가 있다.
여기서, 제7도에 도시한, 필름 커넥터(15)를 매개로 단락 회로 배선 잔존선(7)과 공통 전극(10)을 접속하는 구성의 샘플을 제작하고, 정전기 내전압을 검사하는 시험과, 그 샘플을 이용해 액정 모듈을 조립해 양품율을 구하는 시험을 행한 결과를 서술한다.
정전기 내압 강도를 측정하는 시험에 있어서는, 액정 표시 장치 자체인 경우와, 통상 취급할 때의 상태에 있는 액정 표시 장치 즉, 표시 영역을 제외한 부분을 아연강판 등의 도전성 차폐 케이스로 씌운 액정 표시 장치의 경우의 2조건으로 행하였다. 또한, 양품율을 구할 경우는, 정전기 불량을 전혀 갖지 않는 것을 양품으로 하고, 하나라도 박막 트랜지스터(5)에 파괴가 생긴 것은 불량품으로 했다. 그리고, 비교를 위해, 단락 회로 배선 잔존선(7)과 공통 전극(10)을 접속시키고 있지 않은 액정 표시 장치(종래 구성의 장치에 있어 비교예의 샘플)를 제작하고, 마찬가지의 시험을 행하였다.
또한, 시험에서 사용한 단락 회로 배선 잔존선(7)의 배선 조건은, 이하와 같다.
표 1에는 정전기 내전압을 조사한 결과를, 또 표 2에는 양품율을 구한 결과를 각각 나타낸다.
[표 1]
[표 2]
표 1의 결과로부터, 본 발명에 따른 샘플에서는, 종래 구성을 갖는 비교예의 샘플에 비해서, 장치 자체일 경우, 정전기 내압 강도가 거의 2배로 되어 있다. 그러나, 차폐 케이스로 덮인 상태에서는, 비교예의 샘플에 비해 정전기 내압 강도가 거의 2.5배로 되어 있고, 이것에서도, 본 발명에 따른 액정 표시 장치(액정 표시 패널)는, 패널 본체의 외부측에 차폐 케이스와 같은 도전체가 배치되어 있어도(즉, 어떤 상태이어도), 정전기를 패널 내부로 끌어 들이기 어려운 구조인 것을 알았다.
또한, 표 2에 도시하는 바와 같이, 본 발명에 따른 샘플을 사용한 경우의 불량율(약 12%)은, 종래 구성을 갖는 비교예의 샘플을 사용한 경우의 불량율(약 24%)의 약 반만큼이었다. 이 결과로부터 명확해진 바와 같이, 본 발명에 따른 샘플을 사용하여 액정 모듈을 조립함으로써, 액정 모듈의 양품율을 대폭으로 향상할 수 있다.
[실시예 3]
본 발명의 또 다른 실시예에 대해서 제8도, 제9(a)도, 제9(b)도를 기초로 설명하면, 이하와 같다. 단, 설명의 편의상, 상기 실시예에서 도시한 부재와 동일한 기능을 갖는 부재에는, 동일한 부호를 병기하고, 그 설명을 생략한다.
상술의 실시예 2의 액티브 매트릭스형 액정 표시 장치에서는, 패널 본체의 제1기판(1)에 접속된 필름 커넥터(15)를 매개로, 단락 회로 배선 잔존선(7)과 공통 전극(10)이 전기적으로 접속되어 있었다. 이에 대해, 본 실시예에 따른 액티브 매트릭스형 액정 표시 장치는, 제9(a)도에 그 패널 본체의 평면도, 제9(b)도에 그 정면도를 도시하는 바와 같이, 제2기판(2′)측에도 기판 단자부(2′a)가 형성된 구성이고, 제8도에 도시하는 바와 같이, 제1기판(1′)상의 단락 회로 배선 잔존선(7)과 제2기판(2′)상의 공통 전극(10)은 제2기판(2′)에 접속되는 배선 기판을 포함하는 외부 회로를 통하여 서로 전기적으로 접속되어 있다.
요컨대, 제2기판(2′)에서의 기판 단자부(2′a)에는, 제1기판(1′)상의 단락 회로 잔존선(7)의 일단과 전이재(11′)를 매개로 접속된 단락 회로 배선 단자(12′; 보호 배선의 전이 단자)가 형성되어 있다. 상기 단락 회로 배선 단자(12′)는, 제8도중에 사선으로 표시하고 있다. 상기 전이재(11′)로서는, 은 혹은 카본 페이스트 등을 이용할 수 있다. 또한, 기판 단자부(2′a)에는, 공통 전극(10)의 공통 전극 단자(16′)가 형성되어 있다. 그리고, 이 제2기판(2′)에, 외부 회로 기판(18)이 납땜 접속된 TCP(칩케리어 패키지; 19; 배선 기판)를 접속하는 것으로, 이하와 같이 공통 전극 단자(16′)와 단락 회로 배선 단자(12′)가 접속된다. 즉, TCP(19)에는, 공통 전극 단자(16′) 및 단락 회로 배선 단자(12′)와 각각 접속되는 2개의 도전부(19a; 제1도전 패턴)가 형성되어 있다. 또한, 외부 회로 기판(19)에는, 상기의 TCP(19)상의 2개의 도전부(19a)를 단락하는 도전부(18a; 제2도전 패턴)가 형성되어 있다. 단, 도전부(18a)는, 제8도중에 사선으로 표시하고 있다. 따라서, 제2기판(2′)에 TCP(19)를 접속하는 것으로, TCP(19)상의 2개의 도전부(19a) 및 외부 회로 기판(18)상의 도전부(18a)를 통하여 제2기판(2′)상의 공통 전극 단자(16′)와 단락 회로 배선 단자(12′)가 전기적으로 접속된다.
발명의 상세한 설명항에 있어서 없는 구체적인 실시 태양 또는 실시예는, 어디까지나 본 발명의 기술 내용을 명확하게 하는 것에 있어, 그와 같은 구체예에만 한정하여 협의로 해석해야 하는 것은 아니고, 본 발명의 정신과 다음에 기재하는 특허 청구 사항의 범위에서 여러가지로 변경하여 실시할 수 있는 것이다.

Claims (12)

  1. 액티브 매트릭스형 액정 표시 패널에 있어서, 복수의 게이트 신호선과, 이들 게이트 신호선과 교차하는 복수의 소오스 신호선과, 상기 게이트 및 소오스 신호선들의 각 교차부에 배치된 화소를 구동하기 위한 화소 구동 소자를 포함하는 절연성 제1기판과; 액정층과; 상기 액정층을 사이에 두고 상기 제1기판과 대향 배치되고, 단일막 모양의 공통 전극을 갖는 절연성 제2기판; 및 상기 제1기판상의 측단부에, 상기 게이트 신호선 및 소오스 신호선들의 적어도 일부의 단부로부터 소정의 거리만큼 떨어진 위치에서 상기 제1기판상에 형성된 도전성 보호 배선을 포함하되, 상기 보호 배선은 상기 게이트 신호선 및 상기 소오스 신호선들과는 전기적으로 절연되어 있으며, 상기 제2기판상의 공통 전극과는 서로 전기적으로 접속되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 패널.
  2. 제1항에 있어서, 상기 제1기판상의 보호 배선은, 상기 게이트 신호선 및 소오스신호선들의 단부를 단락시키기 위해 제공되었던 단락 회로 배선과 상기 게이트 및 소오스 신호선들간의 접속을 절단한 후에 상기 제1기판상에 잔존해 있는 단락 회로 잔존 배선인 것을 특징으로 하는 액티브 매트릭스형 액정 표시 패널.
  3. 제1항에 있어서, 상기 보호 배선은 상기 제1기판의 단부를 따라 형성되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 패널.
  4. 제1항에 있어서, 상기 제1기판의 제1단부 부근에 형성되고, 상기 각 게이트 신호선을 구동하는 게이트 구동부; 및 상기 제1기판의 제2단부 부근에 형성되고, 상기 각 소오스 신호선을 구동하는 소오스 구동부를 더 포함하되, 상기 보호 배선은 상기 게이트 구동부 및 상기 소오스 구동부가 형성되어 있지 않은 상기 제1기판의 단부를 따라 형성되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 패널.
  5. 제1항에 있어서, 도전성 부재를 더 포함하되, 상기 보호 배선은 상기 공통 전극과의 전기적 접속을 행하기 위해 상기 제1기판상에 형성된 제1단자를 포함하고, 상기 공통 전극은 상기 보호 배선과의 전기적 접속을 행하기 위해 상기 제2기판상에 형성된 제2단자를 포함하며, 상기 도전성 부재는 상기 제1단자 및 제2단자 사이에 설치되어 상기 단자들을 전기적으로 접속하는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 패널.
  6. 액티브 매트릭스형 액정 표시 장치에 있어서, 복수의 게이트 신호선과, 이들 게이트 신호선과 교차하는 복수의 소오스 신호선과, 상기 게이트 신호선 및 소오스 신호선들의 각 교차부에 배치된 화소를 구동하기 위한 화소 구동 소자를 포함하는 절연성 제1기판과; 액정층과; 상기 액정층을 사이에 두고 상기 제1기판과 대향 배치되고, 단일막 모양의 공통 전극을 절연성 제2기판; 및 상기 제1기판상의 측단부에, 상기 게이트 신호선 및 소오스 신호선들의 적어도 일부의 단부로부터 소정의 거리만큼 떨어진 위치에서 상기 제1기판상에 형성된 도전성 보호 배선을 포함하고, 상기 보호 배선은 상기 게이트 신호선 및 상기 소오스 신호선들과는 전기적으로 절연되어 있으며, 상기 제2기판상의 공통 전극과는 서로 전기적으로 접속되어 있는 액티브 매트릭스형 액정 표시 패널; 및 상기 액정 표시 패널의 본체에 접속되는 외부 회로를 포함하되, 상기 보호 배선은 상기 외부 회로에 형성된 도전 패턴을 매개로 상기 공통전극과 전기적으로 접속되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 장치.
  7. 제6항에 있어서, 상기 제1기판상의 보호 배선은, 상기 게이트 신호선 및 소오스 신호선들의 단부를 단락시키기 위해 제공되었던 단락 회로 배선과 상기 게이트 및 소오스 신호선들간의 접속을 절단한 후에 상기 제1기판상에 잔존해 있는 단락 회로 잔존 배선인 것을 특징으로 하는 액티브 매트릭스형 액정 표시 장치.
  8. 제6항에 있어서, 상기 외부 회로는 상기 액정 표시 패널의 본체에 직접적으로 접속되는 배선 기판; 및 상기 배선 기판을 매개로 상기 액정 표시 패널의 본체로 접속되는 외부 회로 기판을 포함하되, 상기 보호 배선은 상기 배선 기판에 형성된 도전 패턴을 매개로 상기 공통전극에 전기적으로 접속되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 장치.
  9. 제6항에 있어서, 상기 외부 회로는 상기 액정 표시 패널의 본체에 직접적으로 접속되는 배선 기판; 및 상기 배선 기판을 매개로 상기 액정 표시 패널의 본체에 접속되는 외부 회로기판을 포함하되, 상기 보호 배선은 상기 배선 기판에 형성된 제1도전 패턴과 상기 외부 회로기판에 형성된 제2도전 패턴을 매개로 상기 공통 전극에 전기적으로 접속되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 장치.
  10. 제6항에 있어서, 전이재와; 상기 제1기판상에서 상기 전이재와 접속된 상기 공통 전극의 전이 단자를 더 포함하되, 상기 보호 배선은 상기 제1기판상에 형성되고 상기 공통 전극과의 전기적 접속을 행하기 위한 제1단자를 포함하고, 상기 공통 전극은 상기 제2기판상에 형성되고, 상기 보호 배선과의 전기적 접속을 행하기 위한 제2단자를 포함하며, 상기 전이재는 상기 제2기판상의 상기 제2단자를 상기 제1기판상으로 전이시키되, 그 일단은 상기 제2단자에 접속되는 한편 나머지 일단은 상기 제1기판쪽으로 연장되어 있고, 상기 제1단자와 상기 공통 전극의 전이 단자는 상기 제1기판에 접속된 상기 외부 회로상의 도전 패턴을 매개로 서로 접속되어 있는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 장치.
  11. 제6항에 있어서, 상기 제1기판상의 상기 보호 배선의 일부를 상기 제2기판으로 전이시키기 위해, 그 일단은 상기 보호 배선의 일부와 접속되는 한편 나머지 일단은 상기 제2기판쪽으로 연장되어 있는 도전성의 전이재와; 상기 제2기판상에서 상기 전이재와 접속되는 상기 보호 배선의 전이 단자를 더 포함하되, 상기 공통 전극은, 상기 제2기판상에 형성되고 상기 보호 배선과의 전기적 접속을 행하기 위한 제1단자를 포함하고, 상기 제1단자와 상기 보호 배선의 전이 단자는 상기 제2기판에 접속된 상기 외부 회로상의 도전 패턴을 매개로 서로 접속되어 있는 것을 특징으로 하는 액티브 매트릭스 액정 표시 장치.
  12. 복수의 게이트 신호선과, 이들 게이트 신호선과 교차하는 복수의 소오스 신호선과 각 게이트 신호선 및 각 소오스 신호선의 각 교차부에 배치된 화소를 구동하는 화소 구동 소자를 갖는 절연성 제1기판과; 액정층과; 상기 액정층을 사이에 두고 상기 제1기판과 대향 배치되고, 단일막 모양의 공통 전극을 갖는 절연성 제2기판과; 상기 제1기판상의 측단부에, 상기 게이트 신호선 및 소오스 신호선들의 적어도 일부의 단부로부터 소정의 거리만큼 떨어진 위치에서 상기 제1기판상에 형성된 도전성 보호 배선을 포함하되, 상기 보호 배선은 상기 게이트 신호선 및 상기 소오스 신호선들과는 전기적으로 절연되어 있으며, 상기 제2기판상의 공통 전극과는 서로 전기적으로 접속되어 있는 액티브 매트릭스형 액정 표시 패널의 제조 방법에 있어서, (1) 제1기판상의 게이트 신호선 및 소오스 신호선들의 단부를 단락시키는 단락 회로 배선을 형성하는 단계와, (2) 상기 단락 회로 배선과 상기 제2기판상의 공통 전극을 전기적으로 접속하는 단계와, (3) 상기 단락 회로 배선과 상기 게이트 및 소오스 신호선들간의 접속을 레이저 빔을 사용하여 절단함으로써, 상기 게이트 신호선 및 상기 소오스 신호선들과는 전기적으로 절연되어 있으며, 상기 공통 전극과는 전기적으로 접속되어 있는 상기 보호 배선으로서의 단락 회로 잔존 배선을 형성하는 단계를 포함하는 것을 특징으로 하는 액티브 매트릭스형 액정 표시 패널 제조 방법.
KR1019960043657A 1995-10-03 1996-10-02 액티브-매트릭스형 액정 표시 패널 및 그것을 이용한 액정 표시 장치 KR100257983B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP25664295A JP3276545B2 (ja) 1995-10-03 1995-10-03 アクティブマトリクス型液晶表示パネル及びアクティブマトリクス型液晶表示装置
JP95-256642 1995-10-03

Publications (1)

Publication Number Publication Date
KR100257983B1 true KR100257983B1 (ko) 2000-06-01

Family

ID=17295447

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960043657A KR100257983B1 (ko) 1995-10-03 1996-10-02 액티브-매트릭스형 액정 표시 패널 및 그것을 이용한 액정 표시 장치

Country Status (3)

Country Link
US (1) US5760855A (ko)
JP (1) JP3276545B2 (ko)
KR (1) KR100257983B1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6011607A (en) * 1995-02-15 2000-01-04 Semiconductor Energy Laboratory Co., Active matrix display with sealing material
JP3477301B2 (ja) * 1995-12-19 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型液晶表示装置及びその製造方法
KR100239779B1 (ko) * 1996-12-04 2000-01-15 구본준 액정표시장치
JPH11101986A (ja) * 1997-09-26 1999-04-13 Sanyo Electric Co Ltd 表示装置及び表示装置用大基板
TWI255934B (en) * 1998-12-04 2006-06-01 Samsung Electronics Co Ltd A substrate and a liquid crystal display panel capable of being cut by using a laser and a method for manufacturing the same
TW538246B (en) * 2000-06-05 2003-06-21 Semiconductor Energy Lab Display panel, display panel inspection method, and display panel manufacturing method
JP3531633B2 (ja) * 2000-09-14 2004-05-31 セイコーエプソン株式会社 液晶装置及び電子機器
JP3695307B2 (ja) * 2000-10-25 2005-09-14 セイコーエプソン株式会社 配線基板、表示装置、半導体チップ及び電子機器
USRE41914E1 (en) 2002-05-10 2010-11-09 Ponnusamy Palanisamy Thermal management in electronic displays
US6849935B2 (en) 2002-05-10 2005-02-01 Sarnoff Corporation Low-cost circuit board materials and processes for area array electrical interconnections over a large area between a device and the circuit board
KR100487808B1 (ko) * 2002-12-10 2005-05-06 엘지.필립스 엘시디 주식회사 그라인딩 공정 전의 액정표시패널 및 액정표시패널의 제조 방법
KR100534583B1 (ko) * 2003-11-03 2005-12-07 삼성에스디아이 주식회사 분리구조를 갖는 유기전계발광표시장치의 전자계방지보호회로
JP4187015B2 (ja) * 2006-06-15 2008-11-26 エプソンイメージングデバイス株式会社 液晶表示パネル
TWI335482B (en) * 2006-10-16 2011-01-01 Chimei Innolux Corp Liquid crystal display panel and method for manufacturing the same
JP4723654B2 (ja) * 2006-12-22 2011-07-13 シャープ株式会社 アクティブマトリクス基板及びそれを備えた表示パネル
KR100830331B1 (ko) 2007-07-23 2008-05-16 삼성에스디아이 주식회사 유기발광 표시 장치 및 그의 제조 방법
CN101256297B (zh) * 2008-03-28 2010-06-23 昆山龙腾光电有限公司 液晶显示装置及其阵列基板和母基板
KR101182229B1 (ko) * 2010-01-08 2012-09-12 삼성디스플레이 주식회사 액정 표시 패널 및 그의 형성 방법
KR101960532B1 (ko) * 2012-04-19 2019-03-20 엘지디스플레이 주식회사 표시장치용 정전용량 방식 터치 스크린 패널 및 그 제조방법
CN103676345B (zh) * 2012-09-20 2017-06-27 上海中航光电子有限公司 一种防静电显示面板
KR102201623B1 (ko) 2014-02-27 2021-01-13 삼성디스플레이 주식회사 어레이 기판 및 이를 포함하는 표시 장치
CN104793362B (zh) * 2015-03-30 2017-12-26 深超光电(深圳)有限公司 液晶显示面板
CN109212849B (zh) * 2017-07-03 2020-11-03 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
TWI648720B (zh) 2017-10-25 2019-01-21 元太科技工業股份有限公司 顯示裝置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02190820A (ja) * 1989-01-19 1990-07-26 Mitsubishi Electric Corp 表示装置の製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04221926A (ja) * 1990-12-25 1992-08-12 Sharp Corp 液晶表示装置の製造方法
JP2901028B2 (ja) * 1991-12-03 1999-06-02 シャープ株式会社 誘電性表示素子およびその製造方法
JPH07146481A (ja) * 1993-11-25 1995-06-06 Hitachi Ltd 液晶表示基板

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02190820A (ja) * 1989-01-19 1990-07-26 Mitsubishi Electric Corp 表示装置の製造方法

Also Published As

Publication number Publication date
JP3276545B2 (ja) 2002-04-22
US5760855A (en) 1998-06-02
JPH09101530A (ja) 1997-04-15

Similar Documents

Publication Publication Date Title
KR100257983B1 (ko) 액티브-매트릭스형 액정 표시 패널 및 그것을 이용한 액정 표시 장치
KR0145342B1 (ko) 액정표시장치
KR100358660B1 (ko) 표시패널
EP0772073B1 (en) Liquid crystal display
JP3029531B2 (ja) 液晶表示装置
KR100336827B1 (ko) 액정표시장치 및 액정표시장치의 기판 제조방법
US5953086A (en) Liquid crystal display device with protection circuit for electrostatic break down
US6122030A (en) Insulating-film layer and sealant arrangement for protective circuit devices in a liquid crystal display device
KR19990029397A (ko) 표시장치의 어레이기판, 어레이기판을 구비한 액정표시장치 및 어레이기판 제조방법
JP4238469B2 (ja) 電気光学装置及び電子機器
JP3807096B2 (ja) アクティブマトリクス基板及びこれを備えた電気光学パネル
JP3464467B2 (ja) アクティブマトリクス型液晶表示パネル
JPH1026750A (ja) 液晶表示パネル
JPH09146112A (ja) 液晶表示素子
JP3752824B2 (ja) アクティブマトリクス基板装置の製造方法及び該アクティブマトリクス基板装置並びにこれを備えた電気光学パネル
JPH05188362A (ja) 液晶表示装置の製造方法とそのガラス基板
JP2005115049A (ja) アクティブマトリクス基板
US5777348A (en) Active matrix substrate and inspecting method thereof
JPH05232511A (ja) アクティブマトリックス型液晶表示装置の製造方法
CN114594637B (zh) 显示基板、阵列基板及显示装置
JP4089886B2 (ja) 表示パネル
JP2002174820A (ja) アクティブマトリクス基板
JPH07175075A (ja) アクティブマトリックス型液晶パネル
JPH10161146A (ja) 液晶表示パネル
JPH11282017A (ja) マトリクス型表示装置用マトリクス基板

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140220

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee