JPS6331212A - 位相同期回路 - Google Patents

位相同期回路

Info

Publication number
JPS6331212A
JPS6331212A JP61174532A JP17453286A JPS6331212A JP S6331212 A JPS6331212 A JP S6331212A JP 61174532 A JP61174532 A JP 61174532A JP 17453286 A JP17453286 A JP 17453286A JP S6331212 A JPS6331212 A JP S6331212A
Authority
JP
Japan
Prior art keywords
phase
pulse
circuit
pulse signal
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61174532A
Other languages
English (en)
Inventor
Hiromi Kaneko
金子 浩美
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61174532A priority Critical patent/JPS6331212A/ja
Publication of JPS6331212A publication Critical patent/JPS6331212A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 炎恒」J 本発明は位相同期回路に関し、特に入力パルスを封を本
どなる基本パルスに位相同期せしめる位相同期回路に関
する。
[(記術 従来の、この種の位相同期回路はPLL(フェイズロッ
クドループ)方式による自動位相同期回路を用いるか、
または遅延素子を用いて位相同期させるべき入力パルス
信号を遅延させ、基本パルス信号に最も近い位相関係に
ある遅延パルス信号を選択する方式が用いられている。
かかる1述の位相同期回路では、必要とするパルス信号
の何倍かの周波数を有する特別のパルス信号が必要であ
ったり、特にPLI一方式の場合に【五位相検出器、L
PF(ローパスフィルタ)0位相補償器更にはプログラ
マブルカウンタ等の回路が必要となり、構成が複雑でか
つ高価となる欠点がある。また、遅延素子を用いた方式
の場合には、位相関係が最も近いパルス信号の選択のた
めに、何等かの人手による調整が必要であるという欠点
がある。
W吋匁出−的 本発明はこの様な従来のものの欠点を解決すべくなされ
たーしのであって、その目的とするところは、簡単な回
路構成で何等人手による調整を必要とすることなく位相
同期を自動的に可能とした位相同期回路を提供すること
にある。
免」へ貰減 本発明によれば、入力パルスを基本パルスに位相同期さ
せる位相同期回路であって、前記入力パルスの位相を順
次移相して万いに位相が責/Tる複数のパルス信号列を
導出する移相手段と、前記パルス信号列の各々のレベル
を、前記基本パルスの一方向へのレベル遷移タイミング
に−C夫々ラッチするラッチ手段と、Nいに位相が近接
する一対の前記パルス信号列に対応する前記ラッチ手段
のラップ結果が相違したときの前記−・対のパルス信8
列の一方をゲートして出力するグー1〜手段とを右する
ことを特徴とする位相同期回路が19られる。
実」1例 以下に図面を用いて本発明の詳細な説明する。
第1図は本発明の実施例を示す基本的ブロック図であり
、位相同期の対象となる入力パルス信号は遅延回路1へ
供給され、その位相が順次移相されて互いに位相が異な
る複数のパルス信号列が生成される。これ等パルス信号
列はラッチ回路2及びグー1−回路3へ夫々入力される
ラッチ回路2では、各パルス信号列の各々のレベルを、
基本パルスの一方向へのレベル遷移タイミングにて夫々
ラッチする構成である。このラッチ回路2の各ラッチ出
力がグー1〜回路3へ供給され、このラッチ結束に応じ
て遅延回路1による複数のパルス信号列の1つが選択的
にゲートされて回路出力となるのである。
第2図はラッチ回路2及びゲート回路3の具体例の回路
図であり、遅延回路1の出力パルス信号列が3個の場合
につき示しており、この3個のパルス信号列す、c、d
は互いに位相がずれたものどなっていることは前述した
とおりである。これ等パルス信号列す、c、dは対応す
るラッチ用D「「(ディレイドフリップ70ツブ)21
.22゜23の各D(データ)入力へ供給されている。
これ等各DFF21,22.23のCK(クロック)入
力には基本となる基本パルスaが導入されており、この
基本パルスaの立上り遷移タイミングにて各r)FF2
1〜23はD入力のレベルをラッチする様になされてい
る。
rlFF21,22.23のQ出力e、f、gは夫々3
入力アンドゲ−1〜33.31.32の各1入力とイT
っており、またr)FF21,22.23の○出力は夫
々アンドゲート31,32.33の各他入力となってい
る。そして、アンドゲート31.32.33の夫々別の
入力には基本パルス信号aが入力されている。これ等ア
ントゲ−1−31。
32.33の各ゲート出力は3入力オアゲート30の各
入力となり、このオーアゲート30の出力りが同期出力
となる。
第3図は第2図の回路の動作波形を示すタイムヂャ−1
〜であり、第3図(a)〜(h)は第2図の回路の各部
信号a〜hの波形を夫々対応して示したものである。基
本パルス信号aの波形(a)に対して各遅延パルス信号
列す、c、dの波形は夫々(b)、(c)、(d)の如
くなっているものとする。このどき、各ラッチ用DFF
21,22.23は基本パルスの立上りタイミングにて
D入力のレベルをラッチするものであるから、各DFF
21,22.23のQ出力e、f、gは(e)、(f)
、(q)の如くなっている。
基本パルスaの立上りタイミング以前においては、アン
ドゲート33の2つのゲート入力であるDFF21のQ
出力eとDFF23のQ出力とが共に高レベル(Hレベ
ル)にあり、よってこのゲート33のみが開状態にあり
、仙ゲートは閉状態にある。そのためにパルス信号列d
がゲート33及び30を通過して回路出力りとして導出
される。
一方、基本パルスaの立上りタイミング以後においては
、ゲート31の2つのゲート入力であるDFF21のQ
出力とDFF2217)Q出力fとが共に高レベルにあ
り、よってこのゲート31のみが開状態にある。そのた
めに、パルス信号列すがゲート31及び30を介して回
路出力りとなるのである。
以上のことから判る様に、各アンドゲート31〜33【
ま、互いに近接する位相関係を右J−62つのパルス信
号列す、cど、c、dと、更に【まd。
bとの間の当該ラッチタイミング(基本パルスのひ上り
タイミング)にお(Jるレベル変化を夫々識別している
ことになる。本例では、開状態になったアントゲ−1−
により通過せしめられるパルス信号列は、そのラッチ結
果がラッチタイミングにおいて低レベル(1,、レベル
)でありかつこのパルス信号列」;り遅延量が1段だけ
多い近接パルス信号列の当該ラッチ結果が高レベルにあ
る如きパルス信号列となる。
第3図のタイムヂil−1−の例では、位相が近接する
パルス列同士のうち進んだ位相のパルス列のラッチ結果
が低レベルで、かつ遅れた位相のパルス列のラッチ結果
が高レベルの場合において、進んだ位相のパルス列すを
基本パルスの位相に近い同期パルスとして選IRシてい
る。しかじなhくら、逆に遅れた位相のパルス列C@基
本パルスの位相に近い同期パルスどして選択する様にし
でも良いものである。この場合には、アンドゲート31
゜32.33へのラッチ結果出力の組合ゼを適当に変更
すれば可能となることは明白である。
第4図は遅延回路1の具体例をも含んだ本発明の実施例
の回路図であり、遅延回路1による遅延パルス信号り1
1が5個の場合の例である。遅延回路1としては、図示
する如くバッファゲート11〜15からなる5段直列接
続構成とし、各バッファゲート11〜15の各出力がパ
ルス信号列となる。
各パルス信号列はバッファゲートの伝搬遅延時間の0倍
〈nは1〜5)に相当する位相だり入力パルス信号に対
して夫々遅れることになる。
これ等5個のパルス信号列が対応して設けられた5個の
DFF21〜25の各り入力となり、各DFF21〜2
5のQ及び○出力が5個の3入力アンドゲート31〜3
5の各ゲート入力へ適宜組合されて供給される。基本パ
ルス信号はDFF21〜250GK入力となっており、
また各アンドゲート31〜35の他入力には遅延パルス
信号列が夫々対応して供給されている。これ等アントゲ
−]〜31〜35の各出力がオーアゲート30の入力と
され、そのゲー1〜30の出力が回路出力となる。
本例でも第2.3図の例と同様に動作することは勿論で
ある。
尚、本回路は、基本パルス信号の位相に最も近い位相を
有する同期パルスを自動的に選択して出力する位相同期
回路どして用いることは勿論、希望する位相のパルス信
号列を選択的に出力する回路としても使用できる。すな
わち、基本パルス信号の位相に同期したパルス信号列か
らある一定時間遅延したパルス信号列(すなわち、基本
パルス信号の位相に対しである一定帛だけ位相がずれ!
、:パルス信号列)を選択的に−F成する回路として使
用可能である。この場合、グー1〜回路3のアンドゲー
ト3i(iは2以上の整数)への2個のゲート入力の組
合せを所望に設定することにより可能であることは容易
に理解される。
穴明の効果 以上説明したように、本発明によれば、遅延回路により
作成された互いに位相が夫々異なるパルス信号列の中か
ら希望する位相のパルス信号列19 一 つを選択することにより、少ない部品点数で、特別なパ
ルス信号を使用せずに自動的に、2種類の位相的に無関
係なパルス信号の位相を合わせることができる効果があ
る。
【図面の簡単な説明】
第1図は本発明の基本原理を示すブロック図、第2図は
本発明の一部具体例の回路図、第3図は第2図の回路の
動作を示すタイムチャ−+−1第4図は本発明の実施例
の回路図である。 主要部分の符号の説明 1・・・・・・遅延回路 2・・・・・・ラッチ回路 3・・・・・・ゲート回路

Claims (1)

    【特許請求の範囲】
  1. 入力パルスを基本パルスに位相同期させる位相同期回路
    であつて、前記入力パルスの位相を順次移相して互いに
    位相が異なる複数のパルス信号列を導出する移相手段と
    、前記パルス信号列の各々のレベルを、前記基本パルス
    の一方向へのレベル遷移タイミングにて夫々ラッチする
    ラッチ手段と、互いに位相が近接する一対の前記パルス
    信号列に対応する前記ラッチ手段のラッチ結果が相違し
    たときの前記一対のパルス信号列の一方をゲートして出
    力するゲート手段とを有することを特徴とする位相同期
    回路。
JP61174532A 1986-07-24 1986-07-24 位相同期回路 Pending JPS6331212A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61174532A JPS6331212A (ja) 1986-07-24 1986-07-24 位相同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61174532A JPS6331212A (ja) 1986-07-24 1986-07-24 位相同期回路

Publications (1)

Publication Number Publication Date
JPS6331212A true JPS6331212A (ja) 1988-02-09

Family

ID=15980174

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61174532A Pending JPS6331212A (ja) 1986-07-24 1986-07-24 位相同期回路

Country Status (1)

Country Link
JP (1) JPS6331212A (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1990000329A1 (en) * 1988-06-27 1990-01-11 Akira Yokomizo Syncrhonizing-signal selection circuit and pll circuit using said selection circuit
JPH03235513A (ja) * 1990-02-13 1991-10-21 Matsushita Electric Ind Co Ltd 遅延装置
JPH05218820A (ja) * 1991-09-20 1993-08-27 Internatl Business Mach Corp <Ibm> 半導体チツプ回路
JPH05275988A (ja) * 1992-01-31 1993-10-22 Konica Corp 信号遅延方法、信号遅延装置及び信号遅延装置用回路
JPH09238058A (ja) * 1995-12-18 1997-09-09 Lg Semicon Co Ltd クロック信号モデリング回路
JP2795942B2 (ja) * 1988-06-27 1998-09-10 彰 横溝 同期信号選択回路及びそれを用いたpll装置
JP2005057768A (ja) * 2003-08-04 2005-03-03 Samsung Electronics Co Ltd 遅延クロック信号発生装置および遅延クロック信号発生方法
US7116746B2 (en) 2002-04-03 2006-10-03 Renesas Technology Corp. Synchronous clock phase control circuit
CN1318853C (zh) * 2002-09-24 2007-05-30 安捷伦科技有限公司 跳变调整

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1990000329A1 (en) * 1988-06-27 1990-01-11 Akira Yokomizo Syncrhonizing-signal selection circuit and pll circuit using said selection circuit
JP2795942B2 (ja) * 1988-06-27 1998-09-10 彰 横溝 同期信号選択回路及びそれを用いたpll装置
JPH03235513A (ja) * 1990-02-13 1991-10-21 Matsushita Electric Ind Co Ltd 遅延装置
JPH05218820A (ja) * 1991-09-20 1993-08-27 Internatl Business Mach Corp <Ibm> 半導体チツプ回路
JPH05275988A (ja) * 1992-01-31 1993-10-22 Konica Corp 信号遅延方法、信号遅延装置及び信号遅延装置用回路
JPH09238058A (ja) * 1995-12-18 1997-09-09 Lg Semicon Co Ltd クロック信号モデリング回路
US7116746B2 (en) 2002-04-03 2006-10-03 Renesas Technology Corp. Synchronous clock phase control circuit
CN1318853C (zh) * 2002-09-24 2007-05-30 安捷伦科技有限公司 跳变调整
US9103887B2 (en) 2002-09-24 2015-08-11 Advantest Corporation Method and apparatus for adjusting transitions in a bit stream
JP2005057768A (ja) * 2003-08-04 2005-03-03 Samsung Electronics Co Ltd 遅延クロック信号発生装置および遅延クロック信号発生方法

Similar Documents

Publication Publication Date Title
US6157694A (en) Fractional frequency divider
JP3019814B2 (ja) クロックリカバリ回路
JPS60227541A (ja) ディジタルpll回路
JPS6331212A (ja) 位相同期回路
US4797575A (en) Flip-flop with identical propagation delay in clock pass through mode and in normal operation
KR860008676A (ko) 텔레비젼 동기 장치
GB2375666A (en) High speed phase selector
JPS6098716A (ja) 移相器
JP2702257B2 (ja) ビット位相同期回路
JP2737607B2 (ja) クロック切替回路
KR100212551B1 (ko) 개선된 동기 클럭 발생장치
KR920022272A (ko) 동기데이타 도입 방법 및 시스템
JPH088892A (ja) 位相制御回路
JPS61234617A (ja) 信号同期クロツクパルス作成回路
JPH01268309A (ja) 二相クロツクジエネレータ
JP2982138B2 (ja) ビット位相同期回路
JPS58151143A (ja) 多重信号分離回路
JPS5939152A (ja) 搬送波抽出装置
JP2764579B2 (ja) 高速追従形pll装置
JP3088377B2 (ja) 伝送路位相変動吸収回路および方法
JPH0522548A (ja) 像形成装置の印字同期制御回路
JP3132583B2 (ja) 位相検出回路
JPS60116253A (ja) ビット同期装置
JPH0661993A (ja) クロック抽出回路とクロック抽出方法
JPH03186912A (ja) クロック信号選択回路