JPS61272786A - グラフイツク表示装置 - Google Patents

グラフイツク表示装置

Info

Publication number
JPS61272786A
JPS61272786A JP60114879A JP11487985A JPS61272786A JP S61272786 A JPS61272786 A JP S61272786A JP 60114879 A JP60114879 A JP 60114879A JP 11487985 A JP11487985 A JP 11487985A JP S61272786 A JPS61272786 A JP S61272786A
Authority
JP
Japan
Prior art keywords
address
frame memory
address signal
memory
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60114879A
Other languages
English (en)
Other versions
JPH0571112B2 (ja
Inventor
賢一 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP60114879A priority Critical patent/JPS61272786A/ja
Publication of JPS61272786A publication Critical patent/JPS61272786A/ja
Publication of JPH0571112B2 publication Critical patent/JPH0571112B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、計算機によって制御されるラスクスキャン・
リフレッシュタイプのグラフィック表示装置に関し、更
に詳しくは、フレームメモリ〈リフレッシュメモリ)の
中の画像情報を、コントローラから与えられるアドレス
信号に従って読み出し、これをCRTのような表示手段
に表示する、計算機によって制御されるグラフィック表
示装置に関する。
(従来の技術) グラフィック表示装置は、一般に大容量のフレームバッ
ファメモリを持ち、このメモリ内容の任意の矩形部々を
組み合わせ、CRT管面上に重ねて表示するウィンドウ
機能を備えている。
このようなウィンドウJR能を実現するには、従来より
大きく分けて次の2種の方法があった。
(a)CRTへの表示時にフレームバッファメモリをア
クセスするアドレス(通常はシーケンシャルアクセス)
を何らかの方法でモディファイし、任意部分を表示する
手法。
(Mフレームバッファメモリ上にCRT表示用固定領域
を持ち、この固定領域に同じフレームバッファメモリ又
は主記憶メモリ等からプログラム又はダイレクト・メモ
リ・アクセス<DMA)によって画像を重ね描きする手
法。
(発明が解決しようとする問題点) これらの各手法において、(a)の手法は、動的な表示
画面の複数枚重ね合わせが可能であり、<b)の手法は
、強力なりMA機能を用いて、メモリ間転写による画像
の高速コピーが行える等の特徴を有するが、何れも複雑
なハードウェアが必要であるという問題点があった。
本発明はこのような問題点に鑑みてなされたもので、そ
の目的は、簡単なハードウェアによって、画像のリアル
タイムの転写機能と、プログラマブルなメモリ間のDM
A転送機能とを有するグラフィック表示装置を実現する
ことにある。
(問題点を解決するための手段) 前記した問題点を解決するための本発明は、フレームメ
モリの中の画像情報をコントローラから与えられるアド
レス信号に従って読み出し、これを表示手段に表示する
、計算機によって制御されるグラフィック表示装置にお
いて、前記コントローラから与えられるアドレス信号を
前記フレームメモリの読み出しのためにアクセスするア
ドレス信号に変換する読み出し用アドレス変換器と、前
記コントローラから与えられるアドレス信号を前記フレ
ームメモリの書き込みのためにアクセスするアドレス信
号に変換する書込み用アドレス変換器と、これらの各ア
ドレス変換器からの出力及び前記計算機からのアドレス
信号を時分割で切換えて前記フレームメモリに与えるア
ドレス信号セレ     )フタと、前記読み出し用ア
ドレス変換器からのアドレス信号が前記フレームメモリ
に与えられた時、当該フレームメモリから出力される内
容をレジスタにラッチし、このレジスタの内容を書き込
み用アドレス変換器からのアドレス信号が前記フレーム
メモリに与えられた時、当該フレームメモリに再び書き
込む回路手段とを設けたことを特徴とするものである。
(実施例) 以下、図面を参照して本発明の実施例を詳細に説明する
第1図は、本発明の一実施例の構成ブロック図である。
図において、1は装置全体を制御するマイクロプロセッ
サユニット(MPU)、2はアドレスバス3及びデータ
バス4を介してMPU1に結合するコントローラ、5は
画像情報を記憶するフレームメモリ(リフレッシュメモ
リ)である。
コントローラ2はCRT表示タイミングに従い、フレー
ムメモリ5に対しCRTポジションを指すアドレス情報
を出力するCRTアドレス生成器として癲能する。6は
フレームメモリ5にMPU1からアクセスするためのア
ドレスバス・セレクタ、7はフレームメモリ5から読み
出された出力データを保持するレジスタ、8はビデオイ
ンターフェース、9はフレームメモリ5に格納された画
像情報を、レジスタ7、ビデオインターフェース8を介
して表示するCRTのような表示手段である。
10はフレームメモリ5からの出力データをラッチする
レジスタ、11及び12はそれぞれMPU1から導かれ
ているデータバス4と、フレームメモリ5とをつなぐバ
スドライバ、13はレジスタ7からのデータと、MPt
Jlからの書込みデータとを切換えるセレクタである。
コントローラ2.フレームメモリ5.ビデオインターフ
ェース89表示手段9.パスドライバ11.12からな
る構成要素は、計算機によって制御される通常のグラフ
ィック表示装置と共通であって、MPU1によって書き
込まれたフレームメモリ5の内容を、コントローラ2に
よる制御のもとに逐次読み出して、ビデオインターフェ
ース8を通じて表示手段9に表示するものである。
14はコントローラ2からのCRTポジションアドレス
と、MPU1からアドレスバス3を介して与えられるア
ドレスとを選択するセレクタ、15及び16はセレクタ
14を介して与えられるポジションアドレスからフレー
ムメモリ5のアクセス用アドレスに変換を行うプログラ
ム可能なアドレス変換器で、このうち15はフレームメ
モリ5を読み出しのためにアクセスするためのアドレス
信号に変換する読み出し用アドレス変換器であり、16
はフレームメモ1〕5への書き込みのためにアクセスす
るためのアドレス信号に変換する書き込み用アドレス変
換器である。17は各アドレス変換器15と16の出力
を選択するセレクタで、その出力はセレクタ6に印加さ
れている。18及び19はデータバス4と各アドレス変
換器15及び16とをつなぐトランシーバである。
本発明の装置は、アドレス変換器15.16、これらの
アドレス変換器からの出力を時分割で切換えてフレーム
メモリ5のアドレスとして与えるセレクタ17,6、フ
レームメモリ5からの出力をラッチするレジスタ7及び
このレジスタにラッチされた内容をフレームメモリに再
び書き込むセレクタ13を設けた点に構成上の特徴があ
る。
第2図乃至第4図は、ポジションアドレスからフレーム
メモリ5のアドレスに変換するアドレス変換器15及び
16の構成図である。
第2図の変換器は、ポジションアドレスの分解能の分だ
け、変換データを持つメモリで構成したものである。例
えば18ビツトの表示分解能(ポジション分解能)があ
る場合、出力として、18ビツトの変換データを持つ必
要があり、B 2 ×18ピットー262.144X18ビットのメモ
リ容」のものが用いられる。
第3図の変換器は、ポジションアドレス線のうちの一部
を、メモリによって変換するようにしたものである。
第4図の変換器は、ポジションアドレス線の一部をメモ
リによって変換し、この変換したアドレスと、元のアド
レスとを加算器によって加算するようにしたものである
第5図は、第1図装置の動作を示すタイムチャートであ
る。
コントローラ2は、(イ)に示すようにCR7表示ポジ
ションアドレスを、CRT表示タイミングに合せて順次
生成する。このアドレスは、セレクタ14を介して各ア
ドレス変換器15.16に与えられ、アドレス変換器1
5はこのアドレスを(ロ)に示すように読み出しアドレ
ス(メモリ転送元アドレス)に変換し、アドレス変換器
16は(ハ)に示すように書き込みアドレス(メモリ転
送先アドレス)に変換する。セレクタ17は、(ニ)に
示すような切換タイミングで動作しており、各アドレス
変換115.16からのアドレスA、8を(ホ)に示す
ように交互に時分割で出力する。尚、セレクタ14は、
トランシーバ4.7と共にMPU1から各アドレス変換
器15.16をプログラミングする際に用いられる。
セレクタ6は、(へ)に示すような切換タイミングで動
作しており、MPIJlからアドレスバス3を介して送
られるフレームメモリ5をアクセスするためのアドレス
Cと、セレクタ17によって時分割で出力されるアドレ
ス変換器15.16からのアドレス△、Bを選択する。
この結果、セレクタ6からは、(ト)に示すように、M
PUアドレスC,メモリ転送元アドレスA、メモリ転送
先アドレスBの3種のアドレスが順番に出力され、これ
らのアドレスがフレームメモリ5に順番に与えられる。
フレームメモリ5は、これらの3種のアドレスC,A、
Bに対し、〈チ)に示すように当該アドレスに格納され
ているメモリデータを順次出力する。
ここで、メモリ転送元アドレスAに対するデータAoが
、表示手段9に表示するデータでもあり、又、メモリ転
送先アドレスBへ書き込むべきデータでもある。即ち、
レジスタ7は、このデータAOを(す)に示すようなラ
ッチタイミングで保持し、これが(ヌ)に示すようにビ
デオインターフェース8へ出力され、表示手段9へ表示
される。
又、このデータAoは、同時に(ル)に示すような切換
タイミングで動作しているデータセレクタ13を介して
、(ヲ)に示すようにフレー・ムメモリ5へ入力データ
として与えられ、これが〈ワ)に示すような書き込みタ
イミングでフレームメモリ5に書き込まれる。このよう
な一連の動作によって、MPU 1を介することなく、
メモリからメモリへのlIi像転写(コピー)を高速で
行うことができる。
MPIJlからのアクセスで、フレームメモリ5から読
み出すべきデータは、レジスタ10でラッチされ、又、
フレームメモリ5へ書き込まれるデータは、バスドライ
バ12を介して、セレクタ13がMPtJlをセレクト
している時間に書き込まれる。
(発明の効果) 以上説明したように、本発明は、CRTポジションアド
レスをフレームメモリアクセス用アドレスに変換するア
ドレス変換器、フレームメモリからの出力をラッチし、
フレームメモリに再び書き込む手段を設けるようにした
ものである。従って、本発明によれば、簡単なハードウ
ェアで、次のような効果を挙げることができる。
(a )フレームメモリ(リフレッシュメモリ)の内部
において、表示中の画像をリアルタイム(表示画像のリ
フレッシュレート)で、他のメモリ位置にコピーできる
(b)計算機を介することなく、メモリ間の転送が行え
るので、計算機の負担が軽くなる。又、この転送は、プ
ログラマブルであるため任意の位置の任意の形状領域を
、任意の位置へ転送することができる。
【図面の簡単な説明】
第1図は本発明の一実施例の構成ブロック図、第2図乃
至第4図はアドレス変換器の構成図、第5図は第1図装
置の動作を示すタイムチャートである。 1・・−MPU       2・・・コントローラ5
・・・フレームメモリ 6.12.14.17・・・セレクタ 7.10・・・レジスタ  9・・・表示手段15・・
・読み出し用アドレス変換器 16・・・書き込み用アドレス変換器 負零2図 第3図

Claims (1)

    【特許請求の範囲】
  1. フレームメモリの中の画像情報をコントローラから与え
    られるアドレス信号に従って読み出し、これを表示手段
    に表示する、計算機によって制御されるグラフィック表
    示装置において、前記コントローラから与えられるアド
    レス信号を、前記フレームメモリの読み出しのためにア
    クセスするアドレス信号に変換する読み出し用アドレス
    変換器と、前記コントローラから与えられるアドレス信
    号を前記フレームメモリの書き込みのためにアクセスす
    るアドレス信号に変換する書込み用アドレス変換器と、
    これらの各アドレス変換器からの出力及び前記計算機か
    らのアドレス信号を時分割で切換えて前記フレームメモ
    リに与えるアドレス信号セレクタと、前記読み出し用ア
    ドレス変換器からのアドレス信号が前記フレームメモリ
    に与えられた時、当該フレームメモリから出力される内
    容をレジスタにラッチし、このレジスタの内容を書き込
    み用アドレス変換器からのアドレス信号が前記フレーム
    メモリに与えられた時、当該フレームメモリに再び書き
    込む回路手段とを設けたことを特徴とするグラフィック
    表示装置。
JP60114879A 1985-05-28 1985-05-28 グラフイツク表示装置 Granted JPS61272786A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60114879A JPS61272786A (ja) 1985-05-28 1985-05-28 グラフイツク表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60114879A JPS61272786A (ja) 1985-05-28 1985-05-28 グラフイツク表示装置

Publications (2)

Publication Number Publication Date
JPS61272786A true JPS61272786A (ja) 1986-12-03
JPH0571112B2 JPH0571112B2 (ja) 1993-10-06

Family

ID=14648964

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60114879A Granted JPS61272786A (ja) 1985-05-28 1985-05-28 グラフイツク表示装置

Country Status (1)

Country Link
JP (1) JPS61272786A (ja)

Also Published As

Publication number Publication date
JPH0571112B2 (ja) 1993-10-06

Similar Documents

Publication Publication Date Title
KR930013968A (ko) 그래픽 시스템용의 확장 가능한 다영상 버퍼
US4692759A (en) Apparatus for modifying the appearance of the points of an image on the screen of a graphic image display console
JPS61272786A (ja) グラフイツク表示装置
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JP3043077B2 (ja) フレームバッファ制御装置
JP3862976B2 (ja) 表示機構
JPH1069428A (ja) ビデオ表示装置
JP2604153B2 (ja) ビデオゲームマシンにおける画像書換方法
JP3265791B2 (ja) Ohp用表示装置
JP3862983B2 (ja) 表示機構およびコンピュータシステム
KR100228265B1 (ko) 고속데이타 처리시스템의 그래픽 처리 서브시스템
JPH10161618A (ja) 複数表示装置を持つ情報処理システム
JPS62113193A (ja) 記憶回路
JPS6235394A (ja) 汎用グラフイツクデイスプレイ装置
JPS60251431A (ja) メモリ表示装置
JPH0682267B2 (ja) 表示装置
JPS6332588A (ja) 表示制御装置
JPH0570833B2 (ja)
JP2626294B2 (ja) カラー画像処理装置
JPS58102982A (ja) 画像表示装置
JPS60209786A (ja) カラ−デイスプレイ装置
JPS61184587A (ja) 画像表示制御装置
JPH1011047A (ja) 画像表示制御装置
JPS60195588A (ja) 表示制御装置
JPH04205678A (ja) 画像情報処理装置