JPH05328165A - Vertical blanking signal generating circuit - Google Patents

Vertical blanking signal generating circuit

Info

Publication number
JPH05328165A
JPH05328165A JP15286092A JP15286092A JPH05328165A JP H05328165 A JPH05328165 A JP H05328165A JP 15286092 A JP15286092 A JP 15286092A JP 15286092 A JP15286092 A JP 15286092A JP H05328165 A JPH05328165 A JP H05328165A
Authority
JP
Japan
Prior art keywords
signal
vertical
vertical blanking
circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15286092A
Other languages
Japanese (ja)
Inventor
Nobuyoshi Yamagishi
信義 山岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP15286092A priority Critical patent/JPH05328165A/en
Publication of JPH05328165A publication Critical patent/JPH05328165A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

PURPOSE:To display a picture of a video signal with a different aspect ratio by providing a signal comparator means to the circuit, comparing a signal corresponding to a vertical defection signal with a threshold level and outputting a vertical blanking signal having a time width of an output signal. CONSTITUTION:A reference voltage V0 set by a reference voltage source 7 is fed to a reference potential generating circuit 8. The circuit 8 generates reference voltages Vh, VI corresponding to two voltages being able to cut a level around upper and lower peak levels in a sawtooth waveform of a signal corresponding to a vertical deflection signal having an amplitude required to form a picture with a picture frame having a standard size on a fluorescent screen of a cathode ray tube. The voltages Vh, VI are set as threshold levels of the comparators 9, 10, and compares with a signal corresponding to the vertical deflection signal. Then the comparators 9, 10 output a vertical blanking signal having the same time width as that of a vertical blanking signal output circuit 11. Since the signal width is revised even when the aspect ratio is made different by using the signal, the picture is displayed on the fluorescent screen in an excellent way.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は垂直帰線消去信号発生回
路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a vertical blanking signal generation circuit.

【0002】[0002]

【従来の技術】従来の垂直帰線消去信号発生回路は、例
えば図5に例示されているように、図7の(a)に示さ
れている複合映像信号Scoから垂直同期分離回路22
によって同期分離されて垂直発振及び励振段23に供給
される垂直同期信号Pv{図7の(b)参照}の時間位置
を基準とし、図中に示されているブロック24において
例えばデジタル回路を用いたクロックパルスの計数によ
り所定のパルス幅の信号を発生させた後に、図中のブロ
ック25により前記の信号に単安定マルチバイブレータ
による時間遅延を与えることにより、図7の(c)に例
示されているような垂直帰線消去信号Pb1を発生させ
るようにしたり、あるいは例えば図6に例示されている
ように、垂直発振及び励振段14から励振波が供給され
ている垂直出力段15の出力側に現われた図7の(d)
に例示されているような垂直出力信号Ssvを波形整形
回路26に与えて波形整形して図7の(e)に示されて
いるようなパルスPsvを得た後に、パルス幅設定回路
24によって所定のパルス幅のパルスを得た後に、その
パルスに遅延回路25で時間遅延を与えて図7の(f)に
例示されているような垂直帰線消去信号Pb2を発生さ
せるようにしていた。なお、図5及び図6において12
は垂直帰線消去信号の出力端子であり、また、3は垂直
偏向コイル、4はコンデンサ、5は帰還抵抗、6は帰還
回路、7は基準電圧源である。
2. Description of the Related Art A conventional vertical blanking signal generation circuit, as shown in FIG. 5, for example, a vertical sync separation circuit 22 from a composite video signal Sco shown in FIG.
Based on the time position of the vertical synchronizing signal Pv {see (b) of FIG. 7} which is synchronized and separated by and is supplied to the vertical oscillation and excitation stage 23, a digital circuit is used in a block 24 shown in the drawing. After generating a signal having a predetermined pulse width by counting the number of clock pulses, the block 25 in the figure gives the signal a time delay by a monostable multivibrator, which is illustrated in FIG. 7C. The vertical blanking signal Pb1 is generated, or, for example, as shown in FIG. 6, the vertical oscillation and excitation stage 14 supplies the excitation wave to the output side of the vertical output stage 15. Figure 7 (d) appears
The vertical output signal Ssv as illustrated in FIG. 7 is applied to the waveform shaping circuit 26 to perform waveform shaping to obtain the pulse Psv as shown in (e) of FIG. After obtaining the pulse having the pulse width of, the pulse is delayed by the delay circuit 25 to generate the vertical blanking signal Pb2 as illustrated in FIG. 7 (f). Note that in FIGS. 5 and 6, 12
Is an output terminal for a vertical blanking signal, 3 is a vertical deflection coil, 4 is a capacitor, 5 is a feedback resistor, 6 is a feedback circuit, and 7 is a reference voltage source.

【0003】[0003]

【発明が解決しようとする課題】前記した従来の垂直帰
線消去信号発生回路には、基準とする信号の時間位置に
対して、1垂直走査期間に近い時間遅延を与える構成部
分を備えているために、垂直同期信号期間を含む一定の
時間幅の期間を有している垂直帰線消去信号は、基準と
される信号の時間位置から1垂直走査期間に近い時間だ
け遅れた時間位置に発生するから、最初の1垂直走査期
間の画面における垂直帰線消去が良好に行なわれないこ
とも起こり、また、垂直帰線消去期間が予め定められた
時間長に固定されているために、例えば、再生の対象に
される映像信号が、走査標準を異にする映像信号に変更
された場合に、それに対応して垂直偏向信号の振幅を変
化させて、陰極線管の蛍光面上に形成される画枠の形状
寸法を変化させても、垂直帰線消去期間の時間長が変化
しないために、前記した垂直偏向信号の振幅の変化が振
幅を大きくする方向に変化させた状態のときに、電子ビ
ームが陰極線管のネックの管壁に射突してその部分を加
熱してネックの破損を招いたり、あるいは前記した余分
な偏向部分の電子ビームの射突によって生じた一次電子
の管内反射や、発生した二次電子の散乱によって蛍光面
を光らせてしまう等の不具合いを生じさせることにな
る。前記のような諸点は、アスペクト比を異にしている
各種方式の映像信号の画像を切換え自在に陰極線管の蛍
光面上に映出させることが要望される際に特に重大な問
題となるために、それの解決策が求められた。
The above-mentioned conventional vertical blanking signal generation circuit is provided with a component for giving a time delay close to one vertical scanning period to the time position of the reference signal. Therefore, the vertical blanking signal having a fixed time width including the vertical synchronization signal period is generated at a time position delayed by a time close to one vertical scanning period from the time position of the reference signal. Therefore, it may happen that the vertical blanking erase on the screen in the first vertical scanning period is not performed well, and the vertical blanking period is fixed to a predetermined time length. When the video signal to be reproduced is changed to a video signal with a different scanning standard, the amplitude of the vertical deflection signal is correspondingly changed, and the image formed on the fluorescent screen of the cathode ray tube is changed. By changing the shape and dimensions of the frame Since the time length of the vertical blanking period does not change, the electron beam is applied to the tube wall of the neck of the cathode ray tube when the change in the amplitude of the vertical deflection signal is changed in the direction of increasing the amplitude. The fluorescent surface is caused by the collision of the primary electron caused by the collision of the electron beam of the above-mentioned extra deflection portion or the scattering of the generated secondary electron, by causing the neck to break by heating the portion by collision. It causes troubles such as shining light. Since the above-mentioned points become a particularly serious problem when it is desired to project images of video signals of various systems having different aspect ratios on the fluorescent screen of the cathode ray tube in a switchable manner. , A solution for it was sought.

【0004】[0004]

【課題を解決するための手段】本発明は陰極線管の蛍光
面上に標準の大きさの画枠の画像を形成させるのに必要
な振幅を有する垂直偏向信号の鋸歯状波形における上下
の各ピーク値付近を所定の時間幅で切取ることができる
2つの電圧値と対応する2種類の電圧を第1,第2の基
準電位として設定する手段と、前記した第1,第2の基
準電位を閾値として、垂直偏向用信号と対応する信号と
前記の閾値とを比較する信号比較手段と、前記した信号
比較手段からの出力信号の時間幅を有する垂直帰線消去
信号を出力する手段とからなる垂直帰線消去信号発生回
路を提供する。
According to the present invention, upper and lower peaks in a sawtooth waveform of a vertical deflection signal having an amplitude required to form an image of a standard size picture frame on the fluorescent screen of a cathode ray tube. A means for setting two types of voltages corresponding to two voltage values capable of cutting out the vicinity of the value within a predetermined time width as the first and second reference potentials, and the above-mentioned first and second reference potentials. As the threshold value, there is provided signal comparison means for comparing a signal corresponding to the vertical deflection signal with the threshold value, and means for outputting a vertical blanking signal having the time width of the output signal from the signal comparison means. A vertical blanking signal generation circuit is provided.

【0005】[0005]

【作用】陰極線管の蛍光面上に標準の大きさの画枠の画
像を形成させるうるような振幅の垂直偏向信号の鋸歯状
波形における上下の各ピーク値付近を所定の時間幅で切
取ることができるような2つの電圧値と対応して設定し
た第1,第2の基準電位を閾値として垂直偏向用信号の
波形比較を行なって、垂直偏向用信号の波形が前記した
第1,第2の基準電位による閾値を超えている時間幅と
対応するパルス幅の垂直帰線消去信号を発生させる。
[Function] Cutting around the upper and lower peak values in the sawtooth waveform of the vertical deflection signal having the amplitude capable of forming the image of the standard size picture frame on the fluorescent screen of the cathode ray tube with a predetermined time width. By comparing the waveforms of the vertical deflection signals with the first and second reference potentials set corresponding to the two voltage values that enable A vertical blanking signal having a pulse width corresponding to the time width exceeding the threshold value of the reference potential of is generated.

【0006】[0006]

【実施例】以下、添付図面を参照して本発明の垂直帰線
消去信号発生回路の具体的な内容を詳細に説明する。図
1及び図2は本発明の垂直帰線消去信号発生回路の各異
なる実施例のブロック図、図3は本発明の垂直帰線消去
信号発生回路の構成原理及び動作原理を説明するための
波形図、図4は垂直偏向信号の波形と陰極線管の蛍光面
上に映出される波形と垂直帰線消去期間との関係を示す
図、図5及び図6は従来の垂直帰線消去信号発生回路の
構成例を示すブロック図、図7は図5及び図6に示す従
来の垂直帰線消去信号発生回路の動作説明用の波形図で
ある。図1において1はバスラインにより制御可能な垂
直発振及び励振段であり、このバスラインにより制御可
能な垂直発振及び励振段1は、図示されていない制御回
路からバス13を介して与えられているデータ及び制御
信号によって動作態様が変更されることにより、それか
ら垂直出力段2に供給される垂直偏向信号の励振波は、
振幅、波形、直流レベル等が調節された状態の信号にな
っている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The specific contents of the vertical blanking signal generation circuit of the present invention will be described in detail below with reference to the accompanying drawings. 1 and 2 are block diagrams of different embodiments of the vertical blanking erase signal generating circuit of the present invention, and FIG. 3 is a waveform for explaining a configuration principle and an operating principle of the vertical blanking erase signal generating circuit of the present invention. FIG. 4 is a diagram showing the relationship between the waveform of the vertical deflection signal, the waveform displayed on the fluorescent screen of the cathode ray tube, and the vertical blanking period, and FIGS. 5 and 6 are conventional vertical blanking signal generation circuits. FIG. 7 is a block diagram showing an example of the construction of FIG. 7, and FIG. 7 is a waveform diagram for explaining the operation of the conventional vertical blanking signal generation circuit shown in FIGS. In FIG. 1, reference numeral 1 denotes a vertical oscillation and excitation stage controllable by a bus line, and the vertical oscillation and excitation stage 1 controllable by this bus line is given from a control circuit (not shown) via a bus 13. By changing the operation mode by the data and control signals, the excitation wave of the vertical deflection signal supplied to the vertical output stage 2 from
The signal is in a state where the amplitude, waveform, DC level, etc. are adjusted.

【0007】垂直出力段2に接続されている基準電圧源
7に設定された基準電圧Voは、陰極線管の蛍光面上に
標準の大きさの画枠の画像を形成させるのに必要な振幅
を有する垂直偏向信号が出力された場合に、画枠の縦方
向における1/2の位置を陰極線管の蛍光面の縦方向の
1/2の位置に設定できるような大きさのものにされて
いる。垂直出力段2から出力された垂直偏向信号は垂直
偏向コイル3とコンデンサ4と帰還信号発生用の抵抗5
との直列回路に供給される。それにより、垂直偏向コイ
ル3に発生された垂直偏向磁界によって陰極線管の電子
ビームが垂直方向に偏向され、また、帰還信号発生用の
抵抗5の非接地端と垂直出力段2の入力側とに接続され
た帰還回路6による負帰還動作により、垂直出力段2の
入出力特性は良好な直線性を示すものとされる。
The reference voltage Vo set in the reference voltage source 7 connected to the vertical output stage 2 has an amplitude necessary for forming an image of a standard size image frame on the fluorescent screen of the cathode ray tube. The size is set such that when the vertical deflection signal is output, the half position in the vertical direction of the image frame can be set to the half position in the vertical direction of the fluorescent screen of the cathode ray tube. .. The vertical deflection signal output from the vertical output stage 2 is a vertical deflection coil 3, a capacitor 4, and a resistor 5 for generating a feedback signal.
Is supplied to the series circuit with. As a result, the electron beam of the cathode ray tube is vertically deflected by the vertical deflection magnetic field generated in the vertical deflection coil 3, and the non-grounded end of the resistor 5 for generating the feedback signal and the input side of the vertical output stage 2 are connected. Due to the negative feedback operation by the connected feedback circuit 6, the input / output characteristics of the vertical output stage 2 exhibit good linearity.

【0008】前記した基準電圧源7に設定されている基
準電圧Voは、基準電位発生回路8にも供給されている
が、前記した基準電位発生回路8では前記の基準電圧V
oに基づいて、陰極線管の蛍光面上に標準の大きさの画
枠の画像を形成させるのに必要な振幅を有する垂直偏向
信号と対応する信号の鋸歯状波形における上下の各ピー
ク値付近を切取ることができるような2つの電圧値と対
応する第1,第2の基準電位Vh,Vlを発生させる。
図3の(b)は、前記した基準電圧Voと第1,第2の基
準電位Vh,Vlとの関係が容易に理解できるようにす
るために、垂直出力段2から出力される垂直偏向信号の
波形Ssvと、基準電圧Voと第1,第2の基準電位V
h,Vlとの関係を図示したものである。図3の(a)
は複合映像信号Scoを例示したものであり、図中のP
vは垂直同期信号である(水平同期信号の図示説明は省
略してある)。
The reference voltage Vo set in the reference voltage source 7 is also supplied to the reference potential generating circuit 8, but in the reference potential generating circuit 8, the reference voltage V0 is set.
Based on o, the vertical deflection signal having the amplitude necessary for forming an image of a standard size image frame on the phosphor screen of the cathode ray tube and the peak and bottom peak values in the corresponding sawtooth waveform of the corresponding signal are determined. First and second reference potentials Vh and Vl corresponding to two voltage values that can be cut off are generated.
FIG. 3B shows a vertical deflection signal output from the vertical output stage 2 in order to facilitate understanding of the relationship between the reference voltage Vo and the first and second reference potentials Vh and Vl. Waveform Ssv, reference voltage Vo, and first and second reference potentials V
The relationship between h and Vl is illustrated. FIG. 3 (a)
Is an example of the composite video signal Sco, and P in the figure
v is a vertical synchronizing signal (illustration of the horizontal synchronizing signal is omitted).

【0009】前記した基準電位発生回路8で発生された
第1,第2の基準電位Vh,Vlの内で、第1の基準電
位Vhは比較器9の反転入力端子に供給されており、ま
た、第2の基準電位Vlは比較器10の非反転入力端子
に供給されている。前記した比較器9の非反転入力端子
と、比較器10の反転入力端子とには、バスラインによ
り制御可能な垂直発振及び励振段1から出力された垂直
偏向信号の励振波が供給されている。そして前記した各
比較器9,10では基準電位発生回路8で発生された第
1,第2の基準電位Vh,Vlと、前記したバスライン
により制御可能な垂直発振及び励振段1から出力された
垂直偏向信号の励振波とを比較して、前記した第1,第
2の基準電位Vh,Vlよりも超えている信号部分と対
応する時間幅を有している信号を出力して、垂直帰線消
去信号出力回路11に与える。垂直帰線消去信号出力回
路11では、前記の時間幅を有する信号によって垂直帰
線消去信号Pbを発生して出力端子12に出力する。
Of the first and second reference potentials Vh and Vl generated by the reference potential generating circuit 8, the first reference potential Vh is supplied to the inverting input terminal of the comparator 9, and , The second reference potential Vl is supplied to the non-inverting input terminal of the comparator 10. The non-inverting input terminal of the comparator 9 and the inverting input terminal of the comparator 10 are supplied with the vertical oscillation signal controllable by the bus line and the excitation wave of the vertical deflection signal output from the excitation stage 1. .. In each of the comparators 9 and 10 described above, the first and second reference potentials Vh and Vl generated by the reference potential generation circuit 8 and the vertical oscillation and excitation stage 1 controllable by the bus line are output. A signal having a time width corresponding to the signal portion exceeding the above-mentioned first and second reference potentials Vh and Vl is output by comparing with the excitation wave of the vertical deflection signal, and the vertical return signal is output. It is given to the line erase signal output circuit 11. The vertical blanking signal output circuit 11 generates a vertical blanking signal Pb by the signal having the above-mentioned time width and outputs it to the output terminal 12.

【0010】図4の(a)〜(i)は、バスラインによ
り制御可能な垂直発振及び励振段1から出力された垂直
偏向信号の励振波と、第1,第2の基準電位Vh,Vl
との比較を行なう比較器9,10から出力される信号の
時間幅は、バスラインにより制御可能な垂直発振及び励
振段1から出力された垂直偏向信号の励振波の振幅の変
化に従って変化すること、及び、バスラインにより制御
可能な垂直発振及び励振段1から出力された垂直偏向信
号の励振波の直流分の変化に従って変化することを図示
説明している図であるが、前記の点は図3の(b),
(c)に示されている図示の内容からも、容易に理解で
きるところであろう。なお、図3及び図4においては第
1,第2の基準電位Vh,Vlとの比較を行なう信号が
垂直出力段2からの出力信号Ssvであるとして図示し
ているが、垂直出力段2からの出力信号Ssvは、バス
ラインにより制御可能な垂直発振及び励振段1から出力
された垂直偏向信号の励振波とは相似な波形を有してい
るものであるから、本発明の構成原理及び動作原理の説
明に図3及び図4を使用しても支障は生じない。
FIGS. 4A to 4I show the excitation wave of the vertical deflection signal output from the vertical oscillation and excitation stage 1 controllable by the bus line and the first and second reference potentials Vh and Vl.
The time widths of the signals output from the comparators 9 and 10 that perform the comparison with the above are changed according to the change in the amplitude of the excitation wave of the vertical oscillation signal output from the excitation stage 1 and the vertical oscillation controllable by the bus line. , And the vertical oscillation controllable by the bus line and the change in accordance with the change of the direct-current component of the excitation wave of the vertical deflection signal output from the excitation stage 1. 3 (b),
It can be easily understood from the illustrated contents shown in (c). 3 and 4, the signal to be compared with the first and second reference potentials Vh and Vl is shown as the output signal Ssv from the vertical output stage 2, but from the vertical output stage 2. Output signal Ssv has a waveform similar to the excitation wave of the vertical deflection signal output from the vertical oscillation and excitation stage 1 that can be controlled by the bus line, and thus the configuration principle and operation of the present invention. Even if FIGS. 3 and 4 are used for explaining the principle, no trouble occurs.

【0011】前記した図4の(a)〜(c)において、
実線図示の枠20は陰極線管の蛍光面における画像の表
示面を示しており、また、点線図示の枠21は前記した
陰極線管の蛍光面に画像を表示させる際における電子ビ
ームの偏向の状態を例示したものであり、図4の(a)
は陰極線管の蛍光面上に標準の大きさの画枠の画像を形
成させるのに必要な振幅を有する垂直偏向信号Ssv
{図4の(d)参照}によって垂直偏向動作を行なって
いる場合の表示画像を示しており、図4の(g)にはこ
の場合の垂直帰線消去信号Pbを示している。次に、図
4の(b)は陰極線管の蛍光面上に標準の大きさの画像
に比べて垂直方向に伸長させた状態の画像を形成させる
のに必要な振幅を有する垂直偏向信号Ssv{図4の
(e)参照}によって垂直偏向動作を行なっている場合
の表示画像を示しており、図4の(h)にはこの場合に
発生される垂直帰線消去信号Pbを示しており、また、
図4の(c)は陰極線管の蛍光面上に標準の大きさの画
像に比べて垂直方向に伸長させた状態の画像を、画枠の
位置を垂直方向にずらした状態で形成させるのに必要な
振幅と直流成分とを有する垂直偏向信号Ssv{図4の
(f)参照}によって垂直偏向動作を行なっている場合
の表示画像を示しており、図4の(i)にはこの場合に
発生される垂直帰線消去信号Pbを示している。図4か
らも明らかなように、本発明の垂直帰線消去信号発生回
路によって発生された垂直帰線消去信号は、それの信号
幅(パルス幅)が垂直偏向信号の振幅や直流分に応じ
て、自動的に所要のように変化するために、電子ビーム
が陰極線管のネックの管壁に射突してその部分を加熱し
てネックの破損を招いたり、余分な偏向部分の電子ビー
ムの射突によって生じた一次電子の管内反射や、発生し
た二次電子の散乱によって蛍光面を光らせてしまう等の
不具合いを生じさせることがない。
In FIGS. 4A to 4C described above,
A frame 20 shown by a solid line shows the image display surface on the phosphor screen of the cathode ray tube, and a frame 21 shown by a dotted line shows the state of deflection of the electron beam when the image is displayed on the phosphor screen of the cathode ray tube. FIG. 4A is an example.
Is a vertical deflection signal Ssv having an amplitude required to form an image of a standard size picture frame on the fluorescent screen of the cathode ray tube.
A display image when the vertical deflection operation is performed is shown by {see (d) of FIG. 4}, and the vertical blanking signal Pb in this case is shown in (g) of FIG. Next, FIG. 4 (b) shows a vertical deflection signal Ssv {having an amplitude necessary to form an image in a state in which it is elongated in the vertical direction as compared with an image of a standard size on the phosphor screen of the cathode ray tube. 4 (e)} shows a display image when the vertical deflection operation is performed, and FIG. 4 (h) shows the vertical blanking signal Pb generated in this case. Also,
FIG. 4C shows that an image in a state in which it is extended in the vertical direction as compared with an image of a standard size is formed on the phosphor screen of the cathode ray tube with the position of the image frame being shifted in the vertical direction. A display image when the vertical deflection operation is performed by the vertical deflection signal Ssv having the required amplitude and DC component (see (f) in FIG. 4) is shown. FIG. The vertical blanking signal Pb generated is shown. As is apparent from FIG. 4, the vertical blanking signal generated by the vertical blanking signal generating circuit of the present invention has a signal width (pulse width) depending on the amplitude and DC component of the vertical deflection signal. , Because the electron beam changes automatically as required, the electron beam impinges on the tube wall of the neck of the cathode ray tube and heats that part, causing damage to the neck, and the electron beam of the extra deflection part is emitted. There is no problem such as internal reflection of primary electrons caused by a collision and scattering of generated secondary electrons that cause the fluorescent screen to shine.

【0012】図2に例示した本発明の垂直帰線消去信号
発生回路は、垂直発振及び励振段14が、バスラインに
より制御可能な垂直発振及び励振段ではなく、垂直出力
段に基準電圧源7が接続されていない場合の実施例を示
したものである。この図2に示す回路配置において、基
準電圧Voは電源Vccと接地間に接続された可変抵抗
16によって設定される。前記した可変抵抗器16の可
動接点に生じた基準電圧Voは基準電位発生回路17に
与えられている。前記した基準電位発生回路17では前
記の基準電圧Voに基づいて、陰極線管の蛍光面上に標
準の大きさの画枠の画像を形成させるのに必要な振幅を
有する垂直偏向信号と対応する信号の鋸歯状波形におけ
る上下の各ピーク値付近を切取ることができるような2
つの電圧値と対応する第1,第2の基準電位Vh,Vl
を発生させる。垂直出力段15から出力された垂直偏向
信号は垂直偏向コイル3とコンデンサ4と帰還信号発生
用の抵抗5との直列回路に供給される。それにより、垂
直偏向コイル3に発生された垂直偏向磁界によって陰極
線管の電子ビームが垂直方向に偏向され、また、帰還信
号発生用の抵抗5の非接地端と垂直出力段2の入力側と
に接続された帰還回路6による負帰還動作により、垂直
出力段15の入出力特性は良好な直線性を示すものとさ
れる。
In the vertical blanking signal generation circuit of the present invention illustrated in FIG. 2, the vertical oscillation and excitation stage 14 is not a vertical oscillation and excitation stage controllable by a bus line, but a reference voltage source 7 at the vertical output stage. 2 shows an embodiment in which the is not connected. In the circuit arrangement shown in FIG. 2, reference voltage Vo is set by variable resistor 16 connected between power supply Vcc and ground. The reference voltage Vo generated at the movable contact of the variable resistor 16 is applied to the reference potential generation circuit 17. In the reference potential generation circuit 17, the signal corresponding to the vertical deflection signal having the amplitude necessary for forming the image of the standard size image frame on the fluorescent screen of the cathode ray tube based on the reference voltage Vo. It is possible to cut around the upper and lower peak values in the sawtooth waveform of 2
First and second reference potentials Vh, Vl corresponding to one voltage value
Generate. The vertical deflection signal output from the vertical output stage 15 is supplied to a series circuit of a vertical deflection coil 3, a capacitor 4, and a resistor 5 for generating a feedback signal. As a result, the electron beam of the cathode ray tube is vertically deflected by the vertical deflection magnetic field generated in the vertical deflection coil 3, and the non-grounded end of the resistor 5 for generating the feedback signal and the input side of the vertical output stage 2 are connected. Due to the negative feedback operation by the connected feedback circuit 6, the input / output characteristics of the vertical output stage 15 exhibit good linearity.

【0013】前記した基準電位発生回路17で発生され
た第1,第2の基準電位Vh,Vlの内で、第1の基準
電位Vhは比較器18の反転入力端子に供給されてお
り、また、第2の基準電位Vlは比較器19の非反転入
力端子に供給されている。前記した比較器18の非反転
入力端子と、比較器19の反転入力端子とには、垂直出
力段15に設けられている帰還信号発生用の抵抗5に発
生された垂直偏向信号の波形信号が供給されている。前
記した各比較器18,19では、前記の基準電位発生回
路17で発生された第1,第2の基準電位Vh,Vl
と、前記した垂直出力段15に設けられている帰還信号
発生用の抵抗5に発生された垂直偏向信号の波形信号と
を比較して、前記した第1,第2の基準電位Vh,Vl
よりも超えている信号部分と対応する時間幅を有してい
る信号を出力して、垂直帰線消去信号出力回路11に与
える。垂直帰線消去信号出力回路11では、前記の時間
幅を有する信号によって垂直帰線消去信号Pbを発生し
て出力端子12に出力する。図2に例示した本発明の垂
直帰線消去信号発生回路によって発生された垂直帰線消
去信号も、既述した図1に示す本発明の垂直帰線消去信
号発生回路の場合と同様に、発生された垂直帰線消去信
号の信号幅(パルス幅)は垂直偏向信号の振幅や直流分
に応じて、自動的に所要のように変化するために、電子
ビームが陰極線管のネックの管壁に射突してその部分を
加熱してネックの破損を招いたり、余分な偏向部分の電
子ビームの射突によって生じた一次電子の管内反射や、
発生した二次電子の散乱によって蛍光面を光らせてしま
う等の不具合いを生じさせることがない。
Of the first and second reference potentials Vh and Vl generated by the reference potential generation circuit 17, the first reference potential Vh is supplied to the inverting input terminal of the comparator 18, and , The second reference potential Vl is supplied to the non-inverting input terminal of the comparator 19. The waveform signal of the vertical deflection signal generated in the feedback signal generating resistor 5 provided in the vertical output stage 15 is supplied to the non-inverting input terminal of the comparator 18 and the inverting input terminal of the comparator 19. Is being supplied. In each of the comparators 18 and 19 described above, the first and second reference potentials Vh and Vl generated by the reference potential generation circuit 17 are generated.
And the waveform signal of the vertical deflection signal generated in the feedback signal generating resistor 5 provided in the vertical output stage 15 are compared, and the first and second reference potentials Vh and Vl described above are compared.
A signal having a time width corresponding to the signal portion exceeding the above is output and given to the vertical blanking signal output circuit 11. The vertical blanking signal output circuit 11 generates a vertical blanking signal Pb by the signal having the above-mentioned time width and outputs it to the output terminal 12. The vertical blanking signal generated by the vertical blanking signal generation circuit of the present invention illustrated in FIG. 2 is also generated as in the case of the vertical blanking signal generation circuit of the present invention shown in FIG. Since the signal width (pulse width) of the generated vertical blanking signal automatically changes as required according to the amplitude and DC component of the vertical deflection signal, the electron beam is directed to the wall of the neck of the cathode ray tube. When it hits and heats that part, it causes damage to the neck, and in-tube reflection of primary electrons caused by the electron beam hitting the extra deflection part,
The generated secondary electrons are not scattered so that the fluorescent surface is not illuminated.

【0014】[0014]

【発明の効果】以上、詳細に説明したところから明らか
なように本発明の垂直帰線消去信号発生回路は、陰極線
管の蛍光面上に標準の大きさの画枠の画像を形成させる
うるような振幅の垂直偏向信号の鋸歯状波形における上
下の各ピーク値付近を所定の時間幅で切取ることができ
るような2つの電圧値と対応して設定した第1,第2の
基準電位を閾値として垂直偏向用信号の波形比較を行な
い、垂直偏向用信号の波形が前記した第1,第2の基準
電位による閾値を超えている時間幅と対応するパルス幅
の垂直帰線消去信号を発生させるようにしたので、再生
の対象にされる映像信号が走査標準を異にする映像信号
に変更されるのに応じて垂直偏向信号の振幅が変化され
て、陰極線管の蛍光面上に形成される画枠の形状寸法を
変化された場合には、電子ビームが陰極線管のネックの
管壁に射突してその部分を加熱してネックの破損を招い
たり、余分な偏向部分の電子ビームの射突によって生じ
た一次電子の管内反射や、発生した二次電子の散乱によ
って蛍光面を光らせてしまう等の不具合いを生じさせる
ことがない状態となるように垂直帰線消去期間の時間長
を変化させるから、本発明によればアスペクト比を異に
している各種方式の映像信号の画像を切換え自在に陰極
線管の蛍光面上に映出させる場合でも、既述のような従
来の問題を生じることがない。
As is apparent from the above detailed description, the vertical blanking signal generating circuit of the present invention can form an image of a standard size picture frame on the fluorescent screen of the cathode ray tube. Of the first and second reference potentials set in correspondence with two voltage values that can cut around the upper and lower peak values in the sawtooth waveform of the vertical deflection signal of various amplitudes with a predetermined time width As a result, the vertical deflection signal waveforms are compared to generate a vertical blanking signal having a pulse width corresponding to the time width in which the waveform of the vertical deflection signal exceeds the threshold value based on the first and second reference potentials. Thus, the amplitude of the vertical deflection signal is changed in response to the change of the video signal to be reproduced to the video signal having a different scanning standard, and the vertical deflection signal is formed on the fluorescent screen of the cathode ray tube. When the shape of the picture frame is changed , The electron beam impinges on the tube wall of the neck of the cathode ray tube and heats that part, causing damage to the neck, and the internal reflection of the primary electron caused by the impingement of the electron beam on the extra deflected part, and the generation. Since the time length of the vertical blanking period is changed so that the fluorescent screen is not illuminated by the scattering of the secondary electrons, the aspect ratio is changed according to the present invention. Even when the images of various types of video signals are displayed on the phosphor screen of the cathode ray tube in a freely switchable manner, the conventional problems described above do not occur.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の垂直帰線消去信号発生回路のブロック
図である。
FIG. 1 is a block diagram of a vertical blanking signal generation circuit of the present invention.

【図2】本発明の垂直帰線消去信号発生回路のブロック
図である。
FIG. 2 is a block diagram of a vertical blanking signal generation circuit of the present invention.

【図3】本発明の垂直帰線消去信号発生回路の構成原理
及び動作原理を説明するための波形図である。
FIG. 3 is a waveform diagram for explaining a configuration principle and an operation principle of a vertical blanking signal generation circuit of the present invention.

【図4】垂直偏向信号の波形と陰極線管の蛍光面上に映
出される波形と垂直帰線消去期間との関係を示す図であ
る。
FIG. 4 is a diagram showing a relationship between a waveform of a vertical deflection signal, a waveform displayed on a phosphor screen of a cathode ray tube, and a vertical blanking period.

【図5】従来の垂直帰線消去信号発生回路の構成例を示
すブロック図である。
FIG. 5 is a block diagram showing a configuration example of a conventional vertical blanking signal generation circuit.

【図6】従来の垂直帰線消去信号発生回路の構成例を示
すブロック図である。
FIG. 6 is a block diagram showing a configuration example of a conventional vertical blanking signal generation circuit.

【図7】図5及び図6に示す従来の垂直帰線消去信号発
生回路の動作説明用の波形図である。
FIG. 7 is a waveform diagram for explaining the operation of the conventional vertical blanking signal generation circuit shown in FIGS. 5 and 6.

【符号の説明】[Explanation of symbols]

1…バスラインにより制御可能な垂直発振及び励振段、
2,15…垂直出力段、3…垂直偏向コイル、4…コン
デンサ、5…帰還抵抗、6…帰還回路、7…基準電圧
源、8…基準電位発生回路、9,10,18,19…比
較器、11…垂直帰線消去信号出力回路、14…垂直発
振及び励振段、15…垂直出力段、22…垂直同期分離
回路、24…パルス幅設定回路、25…遅延回路、26
…波形整形回路、
1 ... Vertical oscillation and excitation stage controllable by a bus line,
2, 15 ... Vertical output stage, 3 ... Vertical deflection coil, 4 ... Capacitor, 5 ... Feedback resistor, 6 ... Feedback circuit, 7 ... Reference voltage source, 8 ... Reference potential generating circuit, 9, 10, 18, 19 ... Comparison 11 ... Vertical blanking erase signal output circuit, 14 ... Vertical oscillation and excitation stage, 15 ... Vertical output stage, 22 ... Vertical sync separation circuit, 24 ... Pulse width setting circuit, 25 ... Delay circuit, 26
… Waveform shaping circuit,

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 陰極線管の蛍光面上に標準の大きさの画
枠の画像を形成させるのに必要な振幅を有する垂直偏向
信号の鋸歯状波形における上下の各ピーク値付近を所定
の時間幅で切取ることができる2つの電圧値と対応する
2種類の電圧を第1,第2の基準電位として設定する手
段と、前記した第1,第2の基準電位を閾値として、垂
直偏向用信号と対応する信号と前記の閾値とを比較する
信号比較手段と、前記した信号比較手段からの出力信号
の時間幅を有する垂直帰線消去信号を出力する手段とか
らなる垂直帰線消去信号発生回路。
1. A predetermined time width near each upper and lower peak value in a sawtooth waveform of a vertical deflection signal having an amplitude necessary for forming an image of a standard size image frame on the fluorescent screen of a cathode ray tube. Means for setting two kinds of voltages corresponding to the two voltage values that can be cut off with the first and second reference potentials, and a signal for vertical deflection using the above-mentioned first and second reference potentials as threshold values. A vertical blanking signal generation circuit comprising a signal comparing means for comparing a signal corresponding to the above with the threshold value and a means for outputting a vertical blanking signal having the time width of the output signal from the signal comparing means. ..
JP15286092A 1992-05-20 1992-05-20 Vertical blanking signal generating circuit Pending JPH05328165A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15286092A JPH05328165A (en) 1992-05-20 1992-05-20 Vertical blanking signal generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15286092A JPH05328165A (en) 1992-05-20 1992-05-20 Vertical blanking signal generating circuit

Publications (1)

Publication Number Publication Date
JPH05328165A true JPH05328165A (en) 1993-12-10

Family

ID=15549707

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15286092A Pending JPH05328165A (en) 1992-05-20 1992-05-20 Vertical blanking signal generating circuit

Country Status (1)

Country Link
JP (1) JPH05328165A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100234406B1 (en) * 1997-01-30 1999-12-15 윤종용 Apparatus and method for generating vertical blank signal in monitor system

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57183181A (en) * 1981-05-07 1982-11-11 Sanyo Electric Co Ltd Vertical deflecting circuit
JPH04180363A (en) * 1990-11-14 1992-06-26 Sharp Corp Television receiver
JPH0531463B2 (en) * 1987-04-06 1993-05-12 Showa Aluminium Co Ltd
JPH05207318A (en) * 1992-01-30 1993-08-13 Matsushita Electric Ind Co Ltd Vertical blanking pulse generating circuit
JPH05316381A (en) * 1992-05-11 1993-11-26 Matsushita Electric Ind Co Ltd Blanking circuit

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57183181A (en) * 1981-05-07 1982-11-11 Sanyo Electric Co Ltd Vertical deflecting circuit
JPH0531463B2 (en) * 1987-04-06 1993-05-12 Showa Aluminium Co Ltd
JPH04180363A (en) * 1990-11-14 1992-06-26 Sharp Corp Television receiver
JPH05207318A (en) * 1992-01-30 1993-08-13 Matsushita Electric Ind Co Ltd Vertical blanking pulse generating circuit
JPH05316381A (en) * 1992-05-11 1993-11-26 Matsushita Electric Ind Co Ltd Blanking circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100234406B1 (en) * 1997-01-30 1999-12-15 윤종용 Apparatus and method for generating vertical blank signal in monitor system

Similar Documents

Publication Publication Date Title
JPH0446434B2 (en)
US5304898A (en) High voltage generating circuit
CA1241469A (en) Digital image correction circuit for cathode ray tube displays
US4942471A (en) Blanking circuit for television receiver
JPH05328165A (en) Vertical blanking signal generating circuit
US4767971A (en) Horizontal blanking pulse generation circuit used for display unit with cathode-ray tube
EP0393839B1 (en) Self-adapting vertical scan circuit for raster-scanned cathode ray tube displays
US3931545A (en) Horizontal deflection circuit
US3418519A (en) Yoke driving circuit for cathode ray tube display
US5917292A (en) Controller for applications pertaining to the display of images on cathode-ray tube screens
US5923387A (en) Picture display apparatus and method of generating a focusing voltage
JPH0147949B2 (en)
KR100245286B1 (en) Circuit for producing a dynamic focussing voltage in a television set
KR100234406B1 (en) Apparatus and method for generating vertical blank signal in monitor system
JPH10112810A (en) Picture correction circuit
JPH067631Y2 (en) Video signal processing circuit
JPH06178143A (en) Horizontal blanking signal generation circuit
KR0173269B1 (en) Generating device of synchronous signal
JPS59121087A (en) Cathode ray tube device
JPH05161029A (en) Horizontal phase adjustment circuit
JP2747137B2 (en) Television receiver
JPH0832829A (en) Pattern position adjustment circuit
JP2653079B2 (en) Color unevenness correction device for image display devices
JP3473713B2 (en) Blanking pulse generation circuit
JPH06197234A (en) Blanking pulse producing circuit