JPH06178143A - Horizontal blanking signal generation circuit - Google Patents

Horizontal blanking signal generation circuit

Info

Publication number
JPH06178143A
JPH06178143A JP32507192A JP32507192A JPH06178143A JP H06178143 A JPH06178143 A JP H06178143A JP 32507192 A JP32507192 A JP 32507192A JP 32507192 A JP32507192 A JP 32507192A JP H06178143 A JPH06178143 A JP H06178143A
Authority
JP
Japan
Prior art keywords
signal
voltage
horizontal
horizontal blanking
blanking signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP32507192A
Other languages
Japanese (ja)
Inventor
Hisanori Iwasaki
久典 岩崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP32507192A priority Critical patent/JPH06178143A/en
Publication of JPH06178143A publication Critical patent/JPH06178143A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

PURPOSE:To improve the performance as a monitor by preventing the occurrence of a horizontal loop back bright line which is easy to appear at a raster end by generating a blanking signal which coincides with a true horizontal fly-back line period in a phase and in a pulse width. CONSTITUTION:A horizontal drive signal voltage A from a horizontal drive transformer 4 is impressed on the base of a transistor TR 1. By this signal, pulse voltage B is generated in the collector of the TR 1. The time T1 of this voltage B becomes a horizontal fly-back line period and coincides with the fly-back line period of horizontal deflection current E. At the inversion input terminal of an arithmetic amplifier 1, the voltage A is inputted, the reference voltage of voltage Vc is grounded and impressed by a negative polarity at a non-inversion input terminal. The output voltage C of the amplifier 1 is inputted in an FF(flip flop) 3 and the type of the FF 3 inverting the output every the rise part of the input signal is used. By this operation, the FF 3 outputs a rectangular blanking signal D. This signal D becomes the signal which coincides with a period T1 in a phase and in a pulse width.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、ディスプレイモニタや
テレビ受信機等における、水平ブランキングの性能を向
上した水平ブランキング信号生成回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a horizontal blanking signal generation circuit having improved horizontal blanking performance in a display monitor, a television receiver or the like.

【0002】[0002]

【従来の技術】図3(A)は従来の水平ブランキング信
号生成回路の一例を示す要部回路図、同図(B)は
(A)の符号を付した部分の電圧波形図、および関連す
る波形図、さらにこれら波形相互の位相関係を示した図
である。以下、図3に基づき、従来の水平ブランキング
信号の生成につき説明する。図3(A)に示すブランキ
ング信号生成回路の入力信号(イ)としては、水平偏向
回路で発生している水平AFC(自動周波数制御)用パ
ルスを兼用している。このAFC用パルスをコンデンサ
C31で直流カットし、コンデンサC32でスピードアップ
するとともにR31とR32とにより所定振幅に分割し、零
電位付近に含まれる不要成分を除去するためダイオード
D31で平均値レベルから負方向の成分(V1)をカットす
る。このカットした信号がトランジスタTR31のベース電
圧となる。
2. Description of the Related Art FIG. 3A is a circuit diagram of a main part showing an example of a conventional horizontal blanking signal generation circuit, FIG. 3B is a voltage waveform diagram of a portion with a reference numeral of FIG. 3A and 3B are diagrams showing a waveform diagram and a phase relationship between these waveforms. Hereinafter, the conventional generation of the horizontal blanking signal will be described with reference to FIG. A horizontal AFC (automatic frequency control) pulse generated in the horizontal deflection circuit is also used as the input signal (a) of the blanking signal generation circuit shown in FIG. This AFC pulse is cut by direct current with a capacitor C31, speeded up with a capacitor C32, divided into a predetermined amplitude by R31 and R32, and a negative value is added to the average value level by a diode D31 in order to remove an unnecessary component near the zero potential. Cut the directional component (V1). This cut signal becomes the base voltage of the transistor TR31.

【0003】一方、TR31は図示のようにエミッタ抵抗を
零とし、コレクタ負荷抵抗R33を選定して、ベース入力
の所定電圧以上ではコレクタとエミッタ間を飽和させ、
コレクタ出力を矩形波状にする。この矩形波状のコレク
タ電圧出力を反転回路31で位相反転と所定振幅にして水
平ブランキング信号(ロ)を得る。この水平ブランキン
グ信号(ロ)はブラウン管のカソードに印加する映像信
号に重畳するが、その重畳したものが図(ハ)である。
尚、(ニ)図は水平偏向ヨーク(コイル)に流れる水平
偏向電流(鋸波)の波形図例である。波形図(イ)と
(ロ)において、水平ブランキング信号(ロ)の立ち上
がり部分はパルス(イ)の立ち上がり点T1より時間Td遅
れる。このTdが生じる理由は、前述のようにダイオード
D31によるカットを主原因として、その他TR31の応答遅
れ時間等があるためである。
On the other hand, as shown in the figure, TR31 has an emitter resistance of zero, and a collector load resistor R33 is selected to saturate the collector and the emitter when the base input voltage exceeds a predetermined voltage.
Make the collector output rectangular wave. This rectangular wave collector voltage output is subjected to phase inversion and a predetermined amplitude by the inverting circuit 31 to obtain a horizontal blanking signal (b). The horizontal blanking signal (b) is superimposed on the video signal applied to the cathode of the cathode ray tube, and the superimposed signal is shown in FIG.
It should be noted that FIG. 6D is a waveform diagram example of the horizontal deflection current (sawtooth wave) flowing in the horizontal deflection yoke (coil). In the waveform diagrams (a) and (b), the rising portion of the horizontal blanking signal (b) is delayed by the time Td from the rising point T1 of the pulse (a). The reason why this Td occurs is that the cut by the diode D31 is the main cause as described above, and there is the response delay time of the other TR31 and the like.

【0004】このTdは当然に波形(ハ)に影響し、水平
偏向電流(ニ)の帰線期間の開始点(画面状では右側に
なる)で同時にブランキングが開始されず、Td後に開始
されることになる。このことは、Tdの間、走査ビームの
ブランキングが充分かからないこととなり、その部分、
画面が折り返ったような縦方向の輝線となって表れる。
カラーテレビ受信機等では、一般に、水平振幅を原則と
する大きさよりやや大きめ(オーバスキャン)に設定す
る場合が多く、このような場合には上記の折り返りの輝
線が回路上で生じていても実際には画面上には表れな
い。しかし、ディスブレイモニタにおいては、その用途
および性能上から前記のオーバスキャンとは反対にラス
タ部分全てをブラウン管上に映出する、いわゆるアンダ
ースキャンにする場合がある。このような場合には、前
記折り返りの輝線が画面上に表れ、ディスブレイモニタ
としての品位を低下させることになる。
This Td naturally affects the waveform (c), and blanking does not start simultaneously at the start point of the blanking period of the horizontal deflection current (d) (to the right in the screen state), but after Td. Will be. This means that the blanking of the scanning beam is not sufficient during Td, and that part,
It appears as a vertical bright line that looks like the screen is folded.
In color TV receivers, etc., in general, the horizontal amplitude is often set slightly larger (overscan) than the size in principle, and in such a case, even if the above-mentioned folded bright line occurs on the circuit, It does not actually appear on the screen. However, in the display monitor, the so-called underscan may be performed in which the entire raster portion is displayed on the cathode ray tube, in contrast to the above-described overscan in view of its application and performance. In such a case, the folded bright line appears on the screen, which deteriorates the quality of the display monitor.

【0005】[0005]

【発明が解決しようとする課題】本発明は、前記折り返
りの輝線という水平ブランキング処理の不具合を解決す
ることを課題とし、その課題解決のための水平ブランキ
ング信号生成回路を提供することを目的とする。
SUMMARY OF THE INVENTION An object of the present invention is to solve the problem of the horizontal blanking process of the above-mentioned folded bright line, and to provide a horizontal blanking signal generation circuit for solving the problem. To aim.

【0006】[0006]

【課題を解決するための手段】本発明は、水平帰線期間
の開始時と終了時に負方向になる所定幅のパルスと、負
の一定基準電圧とがそれぞれ入力され、該パルスが該基
準電圧よりさらに負となる部分を位相反転して出力する
差動増幅回路と、前記差動増幅回路よりの信号の立ち上
がり部分ごとで出力を反転するフリップフロップ回路と
で構成した水平ブランキング信号生成回路を提供するも
のである。
According to the present invention, a pulse having a predetermined width in the negative direction at the start and end of a horizontal blanking period and a constant negative reference voltage are input, and the pulse is supplied to the reference voltage. A horizontal blanking signal generation circuit including a differential amplifier circuit that further inverts the negative portion and outputs the inverted signal, and a flip-flop circuit that inverts the output at each rising portion of the signal from the differential amplifier circuit. It is provided.

【0007】[0007]

【作用】差動増幅回路は、水平帰線期間の開始時と終了
時に負方向になる所定幅の入力パルスが一定基準電圧よ
り更に負となる部分を位相反転して出力する。この位相
反転したパルスが入力されるフリップフロップは、該パ
ルスの立ち上がり部分ごとに出力を反転する。この結
果、水平帰線期間の開始時に立ち上がり、同終了時に立
ち下がるブランキング信号が生成される。
The differential amplifier circuit phase-inverts and outputs a portion in which the input pulse having a predetermined width in the negative direction at the start and end of the horizontal blanking period becomes more negative than the constant reference voltage. The flip-flop to which the phase-inverted pulse is input inverts the output at each rising portion of the pulse. As a result, a blanking signal is generated which rises at the start of the horizontal blanking period and falls at the end thereof.

【0008】[0008]

【実施例】以下、図面に基づいて本発明による水平ブラ
ンキング信号生成回路を説明する。図1は本発明による
水平ブランキング信号生成回路の一実施例を示す要部回
路図、図2は図1の同一符号箇所(イ〜ニ)の電圧波形
図および水平偏向ヨーク(コイル)に流れる水平偏向電
流波形(ホ)である。図1において、1は差動増幅回路
としての演算増幅器、2は基準電圧としての電源、3は
フリップフロップである。また、既存のものとして、4
は水平ドライブトランス、TR1は水平出力トランジス
タ、D1はダンパーダイオードである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A horizontal blanking signal generating circuit according to the present invention will be described below with reference to the drawings. FIG. 1 is a circuit diagram of an essential part showing an embodiment of a horizontal blanking signal generation circuit according to the present invention, and FIG. 2 is a voltage waveform diagram of the same reference numerals (a to d) and a horizontal deflection yoke (coil) in FIG. It is a horizontal deflection current waveform (e). In FIG. 1, 1 is an operational amplifier as a differential amplifier circuit, 2 is a power supply as a reference voltage, and 3 is a flip-flop. As an existing one, 4
Is a horizontal drive transformer, TR1 is a horizontal output transistor, and D1 is a damper diode.

【0009】次に、本発明の動作について説明する。水
平出力トランジスタTR1のベースには水平ドライブトラ
ンス4より図2(イ)に示す波形の水平ドライブ信号電
圧が印加される。この信号(イ)により、TR1のコレク
タには同図(ロ)に示す波形のパルス電圧が発生する。
このコレクタパルス(ロ)の時間T1が水平帰線期間とな
り、同図(ホ)に示す水平偏向電流の帰線期間と一致す
る。演算増幅器1の反転入力端(−端)には、前記の水
平ドライブ信号(イ)を入力し、非反転入力端(+端)
には、図示のように電圧Vcの基準電圧を接地に対し負と
なる極性で印加する。この結果、差動増幅の作用をなす
演算増幅器1は、図(イ)に示すように、(−Vc)以下
の水平ドライブ信号(イ)を位相反転して出力する。こ
の出力電圧を図(ハ)に示す。
Next, the operation of the present invention will be described. A horizontal drive signal voltage having the waveform shown in FIG. 2A is applied from the horizontal drive transformer 4 to the base of the horizontal output transistor TR1. Due to this signal (a), a pulse voltage having the waveform shown in FIG.
The time T1 of this collector pulse (b) becomes the horizontal blanking period, which coincides with the horizontal blanking current blanking period shown in FIG. The horizontal drive signal (a) is input to the inverting input terminal (-terminal) of the operational amplifier 1, and the non-inverting input terminal (+ terminal) is input.
, A reference voltage of the voltage Vc is applied with a negative polarity with respect to the ground as shown. As a result, the operational amplifier 1, which functions as a differential amplifier, phase-inverts and outputs the horizontal drive signal (a) of (-Vc) or less, as shown in FIG. This output voltage is shown in FIG.

【0010】上記出力電圧(ハ)はフリップフロップ3
に入力するが、該フリップフロップ3は入力信号の立ち
上がり部分ごとにその出力を反転するタイプ(例えば、
T形フリップフロップ)を使用する。この動作により、
フリップフロップ3は図(ニ)に示す矩形波状のブラン
キング信号を出力する。該ブランキング信号(ニ)は前
記水平帰線期間T1と位相的にもパルス幅的にも一致した
信号となる。このようにして得た水平ブランキング信号
(ニ)は図3で説明したと同様に、映像信号に重畳し、
所定の水平ブランキングに供するが、図3の場合のよう
な「Td」は存在しないので、正常にブランキング動作が
なされることになる。
The output voltage (c) is the flip-flop 3
The flip-flop 3 has a type which inverts its output at every rising portion of the input signal (for example,
T-type flip-flop) is used. By this operation,
The flip-flop 3 outputs a rectangular-wave blanking signal shown in FIG. The blanking signal (d) becomes a signal which matches the horizontal blanking period T1 both in terms of phase and pulse width. The horizontal blanking signal (d) thus obtained is superimposed on the video signal in the same manner as described with reference to FIG.
Although it is used for predetermined horizontal blanking, since "Td" as in the case of FIG. 3 does not exist, the blanking operation is normally performed.

【0011】[0011]

【発明の効果】以上説明したように本発明によれば、真
の水平帰線期間に位相的にもパルス幅的にも一致したブ
ランキング信号が生成されるので、いわゆるアンダース
キャンが要求されるディスプレイモニタでのラスタ端に
現れやすい水平折り返り状の輝線の発生を防止すること
ができ、当該モニタとしての性能向上を図ることができ
る。
As described above, according to the present invention, since a blanking signal which is matched in phase and in pulse width is generated in a true horizontal blanking period, so-called underscan is required. It is possible to prevent the generation of horizontal folded bright lines that are likely to appear on the edge of the raster on the display monitor, and improve the performance of the monitor.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明による水平ブランキング信号生成回路の
一実施例を示す要部回路図である。
FIG. 1 is a circuit diagram of essential parts showing an embodiment of a horizontal blanking signal generation circuit according to the present invention.

【図2】図1を説明するための信号波形図である。FIG. 2 is a signal waveform diagram for explaining FIG.

【図3】(A)は従来の水平ブランキング信号生成回路
の要部回路図、(B)は図(A)を説明するための信号
波形図である。
3A is a circuit diagram of a main part of a conventional horizontal blanking signal generation circuit, and FIG. 3B is a signal waveform diagram for explaining FIG.

【符号の説明】[Explanation of symbols]

1 演算増幅器 2 基準電源 3 フリップフロップ TR1 水平出力トランジスタ 31 反転回路 1 operational amplifier 2 reference power supply 3 flip-flop TR1 horizontal output transistor 31 inverting circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 ディスプレイモニタ等の水平ブランキン
グ信号生成において、水平帰線期間の開始時と終了時に
負方向になる所定幅のパルスと、負の一定基準電圧とが
それぞれ入力され、該パルスが該基準電圧よりさらに負
となる部分を位相反転して出力する差動増幅回路と、前
記差動増幅回路よりの信号の立ち上がり部分ごとで出力
を反転するフリップフロップ回路とで構成したことを特
徴とする水平ブランキング信号生成回路。
1. When generating a horizontal blanking signal for a display monitor or the like, a pulse having a predetermined width in the negative direction at the start and end of a horizontal blanking period and a constant negative reference voltage are input, and the pulse is supplied. A differential amplifier circuit for inverting the phase of a portion more negative than the reference voltage for output, and a flip-flop circuit for inverting the output at each rising edge of the signal from the differential amplifier circuit. Horizontal blanking signal generator circuit.
JP32507192A 1992-12-04 1992-12-04 Horizontal blanking signal generation circuit Pending JPH06178143A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32507192A JPH06178143A (en) 1992-12-04 1992-12-04 Horizontal blanking signal generation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32507192A JPH06178143A (en) 1992-12-04 1992-12-04 Horizontal blanking signal generation circuit

Publications (1)

Publication Number Publication Date
JPH06178143A true JPH06178143A (en) 1994-06-24

Family

ID=18172831

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32507192A Pending JPH06178143A (en) 1992-12-04 1992-12-04 Horizontal blanking signal generation circuit

Country Status (1)

Country Link
JP (1) JPH06178143A (en)

Similar Documents

Publication Publication Date Title
JPH05284380A (en) Deflection system
US5223927A (en) Image signal average picture level detecting apparatus
US4289994A (en) Vertical drive circuit for video display
JPS6348981A (en) Video display
JPH029504B2 (en)
RU2131170C1 (en) Displaying device with synchronized commuted inductance coil
JPH06178143A (en) Horizontal blanking signal generation circuit
US5920157A (en) Circuit and method for compensating for fluctuations in high voltage of fly back transformer for semiwide-screen television receiver
US4691147A (en) Circuit arrangement for correcting horizontal pincushion distortion using a voltage proportional to vertical sync period
JPS61247179A (en) Video signal processing and display unit
US4767971A (en) Horizontal blanking pulse generation circuit used for display unit with cathode-ray tube
US6211908B1 (en) Television apparatus with supplementary kinescope blanking and spot burn protection circuitry
US5923387A (en) Picture display apparatus and method of generating a focusing voltage
US5856730A (en) Scan loss detector
JP3369171B2 (en) Circuit for generating dynamic focusing voltage in television equipment
JP3203158B2 (en) Display device
KR100759294B1 (en) Video display apparatus including scanning beam velocity modulation at multiple scanning frequencies, and method for controlling scanning velocity modulation thereof
JP3749957B2 (en) Device for controlling the blanking period
KR0137275B1 (en) Vertical tracking circuit
JP3407677B2 (en) Speed modulation circuit
JP3660062B2 (en) Analog blanking pulse generator
JP3473713B2 (en) Blanking pulse generation circuit
JPS5948591B2 (en) Image display device that displays a mixed image signal as an interlaced television image
JPH05328165A (en) Vertical blanking signal generating circuit
JP2000004375A (en) Distortion correction wave generation circuit