JPH0346371A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JPH0346371A
JPH0346371A JP18310889A JP18310889A JPH0346371A JP H0346371 A JPH0346371 A JP H0346371A JP 18310889 A JP18310889 A JP 18310889A JP 18310889 A JP18310889 A JP 18310889A JP H0346371 A JPH0346371 A JP H0346371A
Authority
JP
Japan
Prior art keywords
source
drain
insulating film
substrate
resist
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18310889A
Other languages
English (en)
Inventor
Kenji Aoki
健二 青木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP18310889A priority Critical patent/JPH0346371A/ja
Priority to EP19900910930 priority patent/EP0436038A4/en
Priority to PCT/JP1990/000889 priority patent/WO1991001569A1/ja
Publication of JPH0346371A publication Critical patent/JPH0346371A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、コンピュータのスイッチング素子等として
用いられる絶縁ゲート型電界効果トランジスタ(以下、
MOS F ETと略す)の製造方法に関する。
〔発明の概要〕
この発明は、ソース領域及びドレイン領域の下側に絶縁
膜層を設けるに際して、酸素をイオン住人することを特
徴とし、その結果、基板とソース・ドレインとの間の接
合容量を大幅に低減化している。
〔従来の技術〕
短チヤネル効果やCMO3のラッチアップを防止するう
えで基板の抵抗を下げることは有力な手段であり、従来
においても第2図fatに示すようなエピタキシャル成
長層を有する低抵抗基板上に第2図(blに示すように
MOSFETを形成することが行われていた。
〔発明が解決しようとする課題〕
しかしながら、第2図に示すような構造のMOSFET
においては、基板とソース・ドレイン間の接合容量が大
きく、その結果インバータ等の動特性を低下させるとい
う問題点があった。
〔課題を解決するための手段〕
上記のような従来技術のもつ問題点を克服するためにこ
の発明では、以下のような手段を講じている。即ち、ソ
ース及びドレインを形成する前の工程において酸素をイ
オン注入することによって絶縁膜層を設けた後、前記絶
縁膜上にソース及びドレインを形成している。
〔作用〕
基板とソース・ドレインとの間に絶縁膜層を設けること
により、基板とソース・ドレインとの間の接合容量を大
幅に低減している。
〔実施例〕
以下に第1図を用いてこの発明の実施例を詳細に説明す
る。第1図(al〜(C1は本発明を用いたNチャネル
MOS F ETの製造工程順断面図である。
第1図(alは低抵抗の半導体基Fi1の上にゲート絶
縁膜2を設けた後、ゲート電8i3をレジスト4を用い
てパターニングした状態である0次に第1図(blにお
いて前記レジスト4を残したままで酸素をイオン注入す
ることにより、前記半導体基板1の表面よりも下側(基
板側)に絶縁膜層5を設けている。この後、レジスト4
を除去し、アニールを行うことにより、酸素のイオン注
入時に基板1の表面に誘起されたダメージを回復させる
ことができる。
このあと第1図(C)で示すように、レジスト4を除去
して、ヒ素のイオン注入を行うことにより、noのソー
ス6と同じくドレイン7を設けている。
以上のようにして製造されたMOS F ETは半導体
基板1とソース6、ドレイン7との間の接合容量(寄生
容量)が少ないという構造上の特徴を有している。
〔発明の効果) 以上のような構造のMOS F ETを用いたCMOS
インバータなどは、寄生容量が小さいために遅延時間が
大幅に改善される。従って、この発明により高速ICを
製造することが可能となる。
【図面の簡単な説明】
第1図(司〜(C1は本発明を用いたNチャネルMO3
FETの製造工程順断面図である。第2図(a)。 (b)は従来方法によるNチャネルMOS F ETの
製造工程順断面図である。 ・半導体基板 ・ゲート絶縁膜 ・ゲート電極 ・レジスト ・絶縁膜層 ◆ソース ・ドレイン ・エピタキシャル成長層 以 上

Claims (1)

    【特許請求の範囲】
  1. 第1導電型の半導体基板の上にゲート絶縁膜を形成し、
    前記ゲート絶縁膜を介してゲート電極を設ける第1の工
    程と、前記第1の工程においてゲート電極上にレジスト
    を残した状態で酸素をイオン注入することにより、前記
    半導体基板のソース・ドレイン形成領域の下側に酸化膜
    層を設ける第2の工程と、前記第2の工程において残さ
    れていたレジストを除去し前記第1導電型と異なる第2
    導電型の不純物原子をイオン注入し、第2導電型のソー
    ス・ドレインを形成する第3の工程とからなる製造工程
    を特徴とする半導体装置の製造方法。
JP18310889A 1989-07-14 1989-07-14 半導体装置の製造方法 Pending JPH0346371A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP18310889A JPH0346371A (ja) 1989-07-14 1989-07-14 半導体装置の製造方法
EP19900910930 EP0436038A4 (en) 1989-07-14 1990-07-11 Semiconductor device and method of producing the same
PCT/JP1990/000889 WO1991001569A1 (en) 1989-07-14 1990-07-11 Semiconductor device and method of producing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18310889A JPH0346371A (ja) 1989-07-14 1989-07-14 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPH0346371A true JPH0346371A (ja) 1991-02-27

Family

ID=16129916

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18310889A Pending JPH0346371A (ja) 1989-07-14 1989-07-14 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JPH0346371A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000027959A (ko) * 1998-10-27 2000-05-15 윤종용 이동통신단말기의 세계시각 표시 방법
KR20040021956A (ko) * 2002-09-06 2004-03-11 박원용 휴대폰에서 세계 지도상의 낮과 밤을 표시하는 방법 및 그 장치
US9737123B2 (en) 2015-08-04 2017-08-22 Catalyst Lifestyle Limited Waterproof case for electronic device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000027959A (ko) * 1998-10-27 2000-05-15 윤종용 이동통신단말기의 세계시각 표시 방법
KR20040021956A (ko) * 2002-09-06 2004-03-11 박원용 휴대폰에서 세계 지도상의 낮과 밤을 표시하는 방법 및 그 장치
US9737123B2 (en) 2015-08-04 2017-08-22 Catalyst Lifestyle Limited Waterproof case for electronic device

Similar Documents

Publication Publication Date Title
US5595919A (en) Method of making self-aligned halo process for reducing junction capacitance
US20020168802A1 (en) SiGe/SOI CMOS and method of making the same
KR970703616A (ko) 바이폴라 트랜지스터 및 모스 트랜지스터를 구비한 반도체 장치의 제조 방법(method of manufacturing a semiconductor device with bicmos circuit)
JPH0730107A (ja) 高耐圧トランジスタ及びその製造方法
JPH01196818A (ja) 半導体装置の製造方法
JPH0346371A (ja) 半導体装置の製造方法
JPH0738095A (ja) 半導体装置及びその製造方法
JPH09312397A (ja) 半導体装置およびその製造方法
JPS63181378A (ja) 半導体装置の製造方法
JPS63275179A (ja) Mis型半導体集積回路装置
KR100329749B1 (ko) 반도체소자의코발트실리사이드막을이용한모스트랜지스터형성방법
KR100604044B1 (ko) 반도체 소자의 제조 방법
JP2956538B2 (ja) 半導体装置の製造方法
JP2682426B2 (ja) 半導体集積回路装置およびその製造方法
JPH02219237A (ja) Mis型半導体装置
JPS63142866A (ja) 絶縁ゲ−ト電界効果トランジスタの製造方法
JPS6251248A (ja) 半導体装置の製造方法
US20020038896A1 (en) Semiconductor device including a depletion type lateral mosfet and method of forming the same
JPH04158529A (ja) 半導体素子の製造方法
JPS5864064A (ja) 半導体装置の製造方法
JPH03181136A (ja) 半導体装置の製造方法
JPH0311731A (ja) 半導体装置の製造方法
JPS5992549A (ja) 半導体装置の製造方法
JPH0355879A (ja) 半導体装置とその製造方法
JPH02101748A (ja) 電界効果トランジスタの製造方法