JPH027083B2 - - Google Patents

Info

Publication number
JPH027083B2
JPH027083B2 JP55135651A JP13565180A JPH027083B2 JP H027083 B2 JPH027083 B2 JP H027083B2 JP 55135651 A JP55135651 A JP 55135651A JP 13565180 A JP13565180 A JP 13565180A JP H027083 B2 JPH027083 B2 JP H027083B2
Authority
JP
Japan
Prior art keywords
output
circuit
drive transistor
regular
output circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP55135651A
Other languages
English (en)
Other versions
JPS5760404A (en
Inventor
Toshitada Suzuki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Omron Corp
Original Assignee
Omron Tateisi Electronics Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omron Tateisi Electronics Co filed Critical Omron Tateisi Electronics Co
Priority to JP55135651A priority Critical patent/JPS5760404A/ja
Publication of JPS5760404A publication Critical patent/JPS5760404A/ja
Publication of JPH027083B2 publication Critical patent/JPH027083B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • G05B19/058Safety, monitoring
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/11Plc I-O input output
    • G05B2219/1181Detection of I-O faults, shut down of I-O
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/14Plc safety
    • G05B2219/14136Redundancy, masking redundancy, avoid failure but no fault detection

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Hardware Redundancy (AREA)
  • Safety Devices In Control Systems (AREA)
  • Programmable Controllers (AREA)

Description

【発明の詳細な説明】 この発明は、常用出力回路の故障を検知して自
動的に予備の出力回路に切替える機能を有するプ
ログラマブル・ロジツク・コントローラの出力ユ
ニツトに関する。
周知の如く、プログラマブル・ロジツク・コン
トローラ(以下、PLCという。)の出力ユニツト
は、データバス上に送出される出力データをラツ
チするためのデイレイ・フリツプフロツプ(以
下、DEFという。)と、このDEFの出力で駆動さ
れるドライブ用トランジスタ等を出力点数分だけ
並設して構成されているが、従来の出力ユニツト
においては上記DEFあるいはドライブ用トラン
ジスタ等が1点でも故障するとその出力ユニツト
全体を停止させて別のユニツトと交換したり、あ
るいは当該故障基板だけを交換せざるを得ないこ
とになり、被制御対象全体に大きな影響をおよぼ
すという問題があつた。
この発明は上記の問題に鑑み創案されたもの
で、その目的とするところはこの種出力ユニツト
の信頼性を向上させることにある。
すなわち、この発明は上記の如き目的を達成す
るため、バスラインに接続されてなるデータライ
ン上に複数個並列に接続されてなる出力ユニツト
において、 上記各出力ユニツトは少なくともデータラツチ
回路、フオトカプラ及びドライブ用トランジスタ
を備えるとともに、上記データラインに対して互
いに並列接続されてなる常用出力回路及び予備出
力回路と、 上記常用出力回路のデータラツチ回路及びドラ
イブ用トランジスタの出力信号がそれぞれ入力さ
れるとともに、上記両入力信号の論理状態に基づ
き2値化信号を出力する一致判別回路と、 上記一致判別回路に入力される論理状態を検出
して、上記常用出力回路の故障を検出する故障検
出回路と、 上記常用出力回路のドライブ用トランジスタと
外部出力端子間に介挿されるb接点リレーと、 上記予備出力回路のドライブ用トランジスタと
上記外部出力端子との間に並列に介挿されるa接
点リレーと、 上記常用出力回路が故障した場合、上記故障検
出回路の検出出力を受けて、上記予備出力回路の
接点リレーに切替える切替回路と、 を備えてなることを特徴とするものである。
以下に、この発明の好適一実施例を添付図面に
基づいて詳述する。
図はn個の出力点数を有する出力ユニツトの1
台分の電気回路を示すもので、図中1点鎖線で囲
まれた部分は1出力点数分のデータ処理回路を示
すものである。
各データ処理回路1には同一構成よりなる2つ
の出力回路、すなわち常用出力回路2及び予備出
力回路3が設けられており、これらの出力回路
2,3は当該データ処理回路の対応するデータラ
インD0〜Dnに対して互いに並列に接続されてい
る。
常用出力回路2はストローブラインS上のスト
ローブ信号に応答して各データラインD0〜Dn上
の出力データを取り込むDFF4と、このDEF4
の出力“L”で駆動されるフオトカプラ5と、
このフオトカプラ5の出力で駆動されるオープン
コレクタ側のドライブ用トランジスタ6とからな
り、又予備出力回路は同様に機能するDFF7、
フオトカプラ8及びドライブ用トランジスタ9と
により構成されている。
また、常用出力回路2のDFF4のQ出力は一
致判別回路10の入力端子Aに供給されており、
この一致判別回路10の入力端子Bにはフオトカ
プラ11及びノンインバータ12を介してトラン
ジスタ6の出力が供給されるように構成されてい
る。従つて、常用出力回路2のフオトカプラ5及
びトランジスタ6等が健全な状態においては必ら
ず一致判別回路10の各入力端子A,Bの論理状
態は一致することになり、逆に各入力端子A,B
の論理状態が不一致の場合には上記フオトカプラ
5あるいはトランジスタ6等が故障したことを示
すことになる。
一方、一致判別回路10は両入力端子A,Bの
論理状態が一致の場合には“L”、不一致の場合
には“H”となる故障警報信号を出力し、この故
障警報信号は各データ処理回路1の警報出力端子
VCO〜VCNを経てORゲート13に供給される。
ORゲート13の出力はDFF14の入力Dに供
給されるとともに、このDFF14の入力Tには
遅延回路15を介してストローブ信号が各故障警
報信号に同期して供給されている。従つて、
DFF14のQ出力はいずれかの一致判別回路1
0から故障警報信号“H”が供給された場合、す
なわちいずれかの常用出力回路2に何らかの異常
が発生した場合に限り“H”となり、この“H”
出力を受けてトランジスタ16がオンしてリレー
17及び故障警報用発光ダイオード18が同時に
駆動されることになる。
リレーXはa接点リレーX及びb接点リレー
を出力点数n分だけ有するもので、これらのb接
点は常用出力回路2のドライブ用トランジスタ
6から外部出力端子1〜Nへ至る信号系路に介挿
されており、またa接点Xについては予備出力回
路3のドライブ用トランジスタ9から外部出力端
子1〜Nへ至る信号系路に並列に介挿されてい
る。
以上の構成によれば、各データ処理回路1内に
おいて常用出力回路2が健全な場合には、各一致
判別回路10の出力(故障警報信号)は“L”に
維持されているため、リレー17は消勢されてい
る。このため各常用出力回路2のドライブ用トラ
ンジスタ6の出力はb接点を経て各外部出力端
子1〜nへと出力され、また各予備出力回路3の
ドライブ用トランジスタ9の出力はa接点Xによ
つて遮断されて各外部出力端子1〜nには出力さ
れない。
これに対して、各常用出力回路2のいずれかが
故障した場合には、当該データ処理回路1の一致
判別回路10の出力が“H”となることによつて
DFF14のQ出力は“H”となり、この“H”
出力を受けてリレー17が駆動される。このた
め、各常用出力回路2のドライブ用トランジスタ
6の出力はb接点が開路することによつて遮断
されてしまい外部出力端子1〜nに誤まつた信号
が出力されることが防止されるとともに、その替
りに予備出力回路3のドライブ用トランジスタ9
の出力がa接点Xが閉路することによつて外部出
力端子1〜nへと自動的に切替え出力されること
になり、常用出力回路2の故障にも拘らず外部出
力接点1〜nには正常な信号が出力され続けるこ
とになる。
また、このようにいずれかの常用出力回路2が
故障した場合には自動的に予備出力回路3への切
替が行なわれるとともに、この切替と同時に発光
ダイオード18が点灯し、これに基づいてオペレ
ータ等は出力回路が常用から予備に切替つたこと
を外部からでも視認することができる。
この発明は上記の如く構成されているため次の
ような優れた効果が奏し得られる。
(a) この発明によれば、常用出力回路に故障が生
じた場合、その故障を一致判別回路及び故障検
出回路が検出して自動的に予備出力回路に切替
えるように構成したため、当該故障ユニツトを
停止させて別のユニツトに交換したり、あるい
は当該故障基板を交換する必要がないので、稼
動率の向上を図ることができるとともに、機器
の信頼性を著しく向上させることができる。
(b) また、本願発明によれば常用出力回路が故障
した場合には自動的に予備出力回路へ切替えが
行われるとともに、この切替えと同時に故障検
出回路の発光ダイオード等が点灯し、これに基
づいてオペレータ等は出力回路が予備に切替わ
つたことを外部から視認することができるので
使い勝手がよく、かつ常用出力回路の故障に対
して迅速に対処できる。
(c) さらに、本願発明による常用出力回路の故障
検出は常用出力回路のデータラツチ回路及びド
ライブ用トランジスタの間に設けた一致判別回
路によつて検出するように構成したため、故障
検出のための回路構成は極めて簡単で、この種
出力ユニツトを低コストに製作できる等の効果
を有する。
ものである。
【図面の簡単な説明】
図はこの発明に係る出力ユニツトの電気回路図
である。 1……1出力点数分のデータ処理回路、2……
常用出力回路、3……予備出力回路、4,7……
データラツチ用DFF、6,9……ドライブ用ト
ランジスタ、10……一致判別回路、X,……
切替用接点(a接点、b接点リレー)、17……
リレー、1〜n……外部出力端子。

Claims (1)

  1. 【特許請求の範囲】 1 バスラインに接続されてなるデータライン上
    に複数個並列に接続されてなる出力ユニツトにお
    いて、 上記各出力ユニツトは少なくともデータラツチ
    回路、フオトカプラ及びドライブ用トランジスタ
    を備えるとともに、上記データラインに対して互
    いに並列接続されてなる常用出力回路及び予備出
    力回路と、 上記常用出力回路のデータラツチ回路及びドラ
    イブ用トランジスタの出力信号がそれぞれ入力さ
    れるとともに、上記両入力信号の論理状態に基づ
    き2値化信号を出力する一致判別回路と、 上記一致判別回路に入力される論理状態を検出
    して、上記常用出力回路の故障を検出する故障検
    出回路と、 上記常用出力回路のドライブ用トランジスタと
    外部出力端子間に介挿される接点リレーと、 上記予備出力回路のドライブ用トランジスタと
    上記外部出力端子との間に並列に介挿される接点
    リレーと、 上記常用出力回路が故障した場合、上記故障検
    出回路の検出出力を受けて、上記予備出力回路の
    接点リレーに切替える切替回路と、 を備えてなることを特徴とするプログラマブル・
    ロジツク・コントローラにおける出力ユニツト。
JP55135651A 1980-09-29 1980-09-29 Output unit of programmable logic controller Granted JPS5760404A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP55135651A JPS5760404A (en) 1980-09-29 1980-09-29 Output unit of programmable logic controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55135651A JPS5760404A (en) 1980-09-29 1980-09-29 Output unit of programmable logic controller

Publications (2)

Publication Number Publication Date
JPS5760404A JPS5760404A (en) 1982-04-12
JPH027083B2 true JPH027083B2 (ja) 1990-02-15

Family

ID=15156769

Family Applications (1)

Application Number Title Priority Date Filing Date
JP55135651A Granted JPS5760404A (en) 1980-09-29 1980-09-29 Output unit of programmable logic controller

Country Status (1)

Country Link
JP (1) JPS5760404A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2547075B1 (fr) * 1983-06-03 1986-03-28 Telemecanique Electrique Procede et dispositif pour la protection et le controle de la transmission des informations entre l'unite centrale d'un automate programmable et les capteurs et/ou les actionneurs du processus commande

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52121184A (en) * 1976-04-02 1977-10-12 Hitachi Ltd Electronic control equipment
JPS5430383A (en) * 1977-08-10 1979-03-06 Hitachi Ltd Back-up system of digital process controlling apparatus
JPS5595108A (en) * 1979-01-10 1980-07-19 Toyoda Mach Works Ltd Sequence controller equipped with substitute output terminal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52121184A (en) * 1976-04-02 1977-10-12 Hitachi Ltd Electronic control equipment
JPS5430383A (en) * 1977-08-10 1979-03-06 Hitachi Ltd Back-up system of digital process controlling apparatus
JPS5595108A (en) * 1979-01-10 1980-07-19 Toyoda Mach Works Ltd Sequence controller equipped with substitute output terminal

Also Published As

Publication number Publication date
JPS5760404A (en) 1982-04-12

Similar Documents

Publication Publication Date Title
KR100190479B1 (ko) 전기/전자스위치의기능감시장치
US5216674A (en) Method of and device for bringing a network interface out of a sleep mode into a wake-up state
JPH02501244A (ja) 故障許容出力回路
JPH027083B2 (ja)
US4322771A (en) Triac-protected output circuit
JP2505386B2 (ja) 信号灯制御システム
JP2760164B2 (ja) スイッチング電源回路
JP2861595B2 (ja) 冗長化cpuユニットの切り替え制御装置
JPH08123705A (ja) 電気系とケーブル系の障害識別方法及び識別回路
JP3733697B2 (ja) 制御装置の出力回路
JPH0298747A (ja) 多重制御装置
JPS60191339A (ja) 冗長化デイジタル式制御装置
JP2569892B2 (ja) 切替制御監視回路
JP2888025B2 (ja) 耐故障コンピュータシステム
KR0128198Y1 (ko) 분산 제어 시스템의 고장 검출회로
JP2970164B2 (ja) 切替回路
JPS6351295B2 (ja)
JPS59201126A (ja) 共通バス制御方式
JP2000156144A (ja) 制御回路
JPH03149610A (ja) キー入力装置
JPS62140155A (ja) 装置のデ−タバス自動切替回路
JPS6331303Y2 (ja)
JP3012561B2 (ja) 信号保持回路および方法
JPH05143381A (ja) 待機冗長方式
JPS61134846A (ja) 電子計算機システム