JPH0213082A - Picture display device - Google Patents

Picture display device

Info

Publication number
JPH0213082A
JPH0213082A JP63160598A JP16059888A JPH0213082A JP H0213082 A JPH0213082 A JP H0213082A JP 63160598 A JP63160598 A JP 63160598A JP 16059888 A JP16059888 A JP 16059888A JP H0213082 A JPH0213082 A JP H0213082A
Authority
JP
Japan
Prior art keywords
signal
image
address
transmission
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63160598A
Other languages
Japanese (ja)
Other versions
JPH0787573B2 (en
Inventor
Shigeyuki Matsuki
茂之 松木
Toshio Akagawa
赤川 俊夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tamura Electric Works Ltd
Original Assignee
Tamura Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tamura Electric Works Ltd filed Critical Tamura Electric Works Ltd
Priority to JP63160598A priority Critical patent/JPH0787573B2/en
Publication of JPH0213082A publication Critical patent/JPH0213082A/en
Publication of JPH0787573B2 publication Critical patent/JPH0787573B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

PURPOSE:To instantaneously execute a time necessary for density conversion by providing a signal converting means and executing a signal conversion so as to make the low-order bit data of an address signal to execute the address designation of a memory into all the same. CONSTITUTION:To respective least significant bits of a horizontal address signal line and a vertical address signal line inside an image memory address control circuit 15, AND circuits 150 and 151, switches 153 and 154 and resistances 155 and 156 are provided. When the switches 153 and 154 are connected to a grounding side, the AND circuit is made inactive, and the signal at '0' level is always sent. For such a reason, as the address signal, a picture element to be adjoining is selected every time the level of the least significant bit is changed. For such a reason, by always making the least significant bit into the '0' bit, the selection of the picture element is executed by the high- order bit, and the picture element is selected every other one. Consequently, the processing time is made much faster than a software.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は電話線を介して静止画情報を伝送し、表示す
る画像表示装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an image display device that transmits and displays still image information via a telephone line.

[従来の技術] 近年、大容量メモリが容易に入手できるようになったこ
とから、静止画情報を伝送する装置が容易に実現できる
ようになった。これは撮像した画像信号を一度メモリに
記憶させ、それを読み出して伝送するものである。伝送
されたデータは受信側においてもメモリに記憶され、そ
れが読み出されて表示されるようになっている。
[Prior Art] In recent years, large-capacity memories have become easily available, making it easier to implement devices that transmit still image information. In this method, the captured image signal is once stored in a memory, and then read out and transmitted. The transmitted data is also stored in memory on the receiving side, and is read out and displayed.

このような装置を用いることによって、送信側および受
信側とも伝送する画像を見ながら情報交換ができる。一
般電話回線を用いながら静止画ではあるものの、画像伝
送が数秒で行えるので、言葉だけの通信よりも、より正
確に情報をやりとりすることができる。
By using such a device, both the sending and receiving sides can exchange information while viewing images to be transmitted. Although it is a still image, it can be transmitted in a few seconds using a regular telephone line, making it possible to exchange information more accurately than through verbal communication.

この場合、漂準密度画面で送受信するのが一般的である
が、それより細かい情報まで伝送する必要があるときは
分解能を高くし、アドレス信号をより細かく指定しなけ
ればならない。この要求にこたえるため、装置としては
最も高密度の画面を送れるようにしておき、それより密
度が低くても良い画面を送るときにはソフトウェアによ
ってアドレスを粗く指定するようにしている。
In this case, it is common to transmit and receive on a quasi-density screen, but if it is necessary to transmit even more detailed information, the resolution must be increased and the address signal must be specified more precisely. In order to meet this demand, the device is designed to be able to send the highest-density screen, and when sending a screen that can be sent at a lower density, the software roughly specifies the address.

[発明が解決しようとする課題] しかしながら画質の変更はソフトウェアで行つているた
め、送信前に送る予定の画面確認を行おうとすると、ソ
フトウェアの処理が終了するまで画面の確認ができない
という問題があった。
[Problem to be Solved by the Invention] However, since the image quality is changed using software, there is a problem in that when attempting to check the screen that is scheduled to be sent before sending, the screen cannot be checked until the software processing is completed. Ta.

[課題を解決するための手段] このような問題を解決するためにこの発明は、メモリの
アドレス指定を行うアドレス信号の下位ビットデータが
全て同一になるように信号変換を行う信号変換手段を備
えたものである。
[Means for Solving the Problems] In order to solve such problems, the present invention includes a signal conversion means that performs signal conversion so that lower bit data of an address signal for specifying a memory address is all the same. It is something that

[作用] 最下位ビットを全て同一にすることによって密度が半分
になる。これを垂直および水平アドレスの双方について
行えば、垂直および水平とも半分の密度になる。
[Operation] By making all the least significant bits the same, the density is halved. If this is done for both vertical and horizontal addresses, the density will be halved both vertically and horizontally.

[実施例] 第2図はこの発明の一実施例を示すブロック図である。[Example] FIG. 2 is a block diagram showing an embodiment of the present invention.

カメラ1によって撮像された信号は入力処理回路2で信
号処理が行われ、同期分離回路3で同期信号と画像信号
に分離され、同期信号はスイッチ4を介して内部同期制
御回路5に供給され映像信号はA/D変換回路6に供給
される。 A/D変換回路6に供給された画像信号は操
作部7のスイッチが「見る」に設定されているとマルチ
プレクサ8およびD/A変換回路9を介して同期合成回
路10に供給される。ここで内部同期制御回路5から供
給された同期信号と合成され、出力処理回路11によっ
て信号処理され、表示器12によって表示される。この
ことによって操作者は自分のカメラが撮像している画像
をモニタすることができる。なおこの画像は被写体の動
きに表示が追従する動画である。
The signal captured by the camera 1 undergoes signal processing in the input processing circuit 2, is separated into a synchronization signal and an image signal in the synchronization separation circuit 3, and the synchronization signal is supplied to the internal synchronization control circuit 5 via the switch 4 to display the image The signal is supplied to an A/D conversion circuit 6. The image signal supplied to the A/D conversion circuit 6 is supplied to the synchronous synthesis circuit 10 via the multiplexer 8 and the D/A conversion circuit 9 when the switch on the operation unit 7 is set to "view". Here, it is combined with the synchronization signal supplied from the internal synchronization control circuit 5, processed by the output processing circuit 11, and displayed on the display 12. This allows the operator to monitor the image being captured by his or her camera. Note that this image is a video whose display follows the movement of the subject.

操作部7のスイッチが「撮る」に設定されているとA/
D変換回路6から出力された画像信号はマルチプレクサ
13を介して画像メモリ14のデータ端子に供給される
。一方、内部同期制御回路5から出力された同期信号は
画像メモリアドレス制御回路15によってアドレス信号
に変換され、画像メモリ14のアドレス端子に供給され
る。ただしこの画像メモリ14は記憶容量が256にバ
イトであり、画像メモリアドレス制御回路15から出力
されるアドレス信号は32にバイトまでしか指定できな
いので、バンク制御回路17によってバンク切り換えさ
れるようになっている。
When the switch on the operation panel 7 is set to "take",
The image signal output from the D conversion circuit 6 is supplied to a data terminal of an image memory 14 via a multiplexer 13. On the other hand, the synchronization signal output from the internal synchronization control circuit 5 is converted into an address signal by the image memory address control circuit 15 and supplied to the address terminal of the image memory 14. However, this image memory 14 has a storage capacity of 256 bytes, and the address signal output from the image memory address control circuit 15 can only specify up to 32 bytes, so the banks are switched by the bank control circuit 17. There is.

このようにして撮像した画像信号が画像メモリ14に記
憶されると、今度は記憶された画像信号が読み出され、
それがマルチプレクサ13およびマルチプレクサ8を介
してD/A変換回路9に供給される。そしてD/A変換
回路9でアナログ信号に変換され同期合成回路1o、出
方処理回路11を介して表示器12に供給され、表示さ
れる。
When the image signal captured in this way is stored in the image memory 14, the stored image signal is read out,
It is supplied to the D/A conversion circuit 9 via multiplexer 13 and multiplexer 8. The signal is then converted into an analog signal by the D/A conversion circuit 9, and supplied to the display 12 via the synchronous synthesis circuit 1o and output processing circuit 11 for display.

このとき、マルチプレクサ8,13.16の切り換えは
操作部7およびCPU18がら供給される信に基づき画
像メモリバス制御回路19から発生する切り換え信号に
よって制御される。
At this time, switching of the multiplexers 8, 13, and 16 is controlled by a switching signal generated from the image memory bus control circuit 19 based on signals supplied from the operating section 7 and the CPU 18.

操作者は表示器12に表示された画像を見ることによっ
て相手方に伝送される画像を確認することができるので
、所望の画像を表示器12に表示させた後、操作部7の
送信スイッチを操作し、表示されている画像を相手方に
伝送する。この送信スイッチは「標準送信」、「ファイ
ン1送信」、「ファイン2送信」の3種類があり、その
用途は画質選択用である。
The operator can check the image to be transmitted to the other party by looking at the image displayed on the display 12, so after displaying the desired image on the display 12, operate the transmission switch on the operation unit 7. and transmit the displayed image to the other party. There are three types of transmission switches: "standard transmission,""fine 1 transmission," and "fine 2 transmission," and their purpose is to select image quality.

画質は画面の密度によって決まるが、他のどの機種とで
も画像の送受信ができるようにするためには、共通の規
格としておく必要がある。しかしその規格では画質が不
十分なときはさらに密度の高い画面の伝送を行う必要が
ある。このため、この装置では標準送信によって全ての
機種と送受信できる機能を備えておき、それより高密度
の送受信が可能な機種との間での通信を行うためにファ
イン1送信、ファイン2送信の機能を設けた。
Image quality is determined by the density of the screen, but in order to be able to send and receive images with any other model, it is necessary to have a common standard. However, when the image quality is insufficient under that standard, it is necessary to transmit a screen with even higher density. For this reason, this device is equipped with a function that can send and receive data to and from all models using standard transmission, and in order to communicate with models that can perform higher-density transmission and reception, fine 1 transmission and fine 2 transmission functions are provided. has been established.

先ず、画面は320ドツト×200ドツトのものを使用
し、この密度の伝送を行える機能をファイン2送信とし
、160ドツト×200ドツトの密度の伝送を行える機
能をファイン1送信とし、160ドツトX100ドツト
の密度の伝送を行う機能を標準送信とする。このため、
ファイン1送信のためには水平方向のドツト数320ド
ツトが実質的に半分になれば良く、標準送信のためには
ファイン1送信に対して垂直方向のドツト数200ドツ
トが実質的に半分になれば良い。
First, a screen of 320 dots x 200 dots is used, the function that can transmit at this density is called fine 2 transmission, the function that can transmit at a density of 160 dots x 200 dots is called fine 1 transmission, and 160 dots x 100 dots is used. Standard transmission is a function that performs transmission at a density of . For this reason,
For fine 1 transmission, the number of dots in the horizontal direction (320 dots) should be practically halved, and for standard transmission, the number of dots in the vertical direction (200 dots) for fine 1 transmission should be effectively halved. Good.

この画質を送信前に確認したいことがある。前述の標準
送信、ファイン1送信、ファイン2送信はこの操作をソ
フトウェアで行っているが、これでは時間がかかるので
、本出願はこれをハードウェアによって迅速に行うよう
にしている。
You may want to check the image quality before sending. In the aforementioned standard transmission, fine 1 transmission, and fine 2 transmission, this operation is performed by software, but since this takes time, the present application quickly performs this operation by hardware.

第1図は一実施例を示す回路である。すなわち画像メモ
リアドレス制御回路15の内部の水平アドレス信号線お
よび垂直アドレス信号線のそれぞれの最下位ビットにア
ンド回路150.151、スイッチ153.154、抵
抗155.156を設けている。
FIG. 1 shows a circuit showing one embodiment. That is, an AND circuit 150, 151, a switch 153, 154, and a resistor 155, 156 are provided at the least significant bit of each of the horizontal address signal line and the vertical address signal line inside the image memory address control circuit 15.

スイッチ153.154が抵抗側に接続されているとア
ンド回路150.151はいずれも能動になっているの
で入力信号がそのまま出力されるが、アース側に接続さ
れているとアンド回路は非能動になり常時「0」レベル
の信号を送出する。
When switches 153 and 154 are connected to the resistor side, AND circuits 150 and 151 are both active and the input signal is output as is, but when switches 153 and 154 are connected to the ground side, the AND circuits are inactive. It always sends out a "0" level signal.

このためアドレス信号として、最下位ビットのレベルが
変化する度に隣接する画素が選択されるようになってい
れば、最下位ビットを常時「0」ビットとすることによ
って画素の選択はその上位ビットによって行われること
になる。このため画素はひとつおきに選択されるように
なる。しかもこのために必要なものはアンド回路および
若干の周辺部品だけで良く、処理時間はソフトウェアよ
りもはるかに速い。
Therefore, if the address signal is such that an adjacent pixel is selected every time the level of the least significant bit changes, by always setting the least significant bit to "0" bit, pixel selection can be done by its upper bit. It will be done by. Therefore, every other pixel is selected. Moreover, all that is required for this is an AND circuit and some peripheral components, and the processing time is much faster than that of software.

この回路でスイッチ150.151とも抵抗側に接続さ
れているときがファイン2送信、スイッチ150だけが
抵抗側に接続されているときがファイン1送信、双方と
もアース側に接続されているときが標準送信の状態に相
当する。
In this circuit, when both switches 150 and 151 are connected to the resistance side, fine 2 transmission is sent, when only switch 150 is connected to the resistance side, fine 1 transmission is sent, and when both are connected to the ground side, it is standard. Corresponds to the sending state.

これらスイッチの何れかが操作されると画像メモリ14
からデータが読み出され、マルチプレクサ13、モデム
・NCU20を介して画像信号が電話線に送出される。
When any of these switches is operated, the image memory 14
The data is read out from the terminal, and the image signal is sent to the telephone line via the multiplexer 13 and the modem/NCU 20.

電話線は一般加入電話用の回線を使用しているので、伝
送帯域幅は約3KH7に制約されている。このため、2
KHzの信号をキャリアとし、それを画像信号によって
振幅変調して情報伝送をするようにしている。
Since the telephone line uses a general subscriber telephone line, the transmission bandwidth is limited to approximately 3KH7. For this reason, 2
A KHz signal is used as a carrier, and the signal is amplitude-modulated by an image signal to transmit information.

なお、スイッチがどの状態にあるかは画像信号伝送に先
立ち送信側から受信側にデュアルトーンによって通知さ
れ、受信側ではこれを検出して発光ダイオードによって
表示するようになっているので、受信側ではその状態を
確認することができる。
The state of the switch is notified from the transmitting side to the receiving side by dual tone prior to image signal transmission, and the receiving side detects this and displays it using a light emitting diode. You can check its status.

以上が本出願の要部であるが、つぎに画面のモニタにつ
いて説明する。送信時または受信時において、画像信号
はマルチプレクサ13によって線路ffJ(モデム N
CU側)に切り換えられているために、このままでは表
示器12ffjlには供給されず、送信中は表示器12
で表示が行えない。ところが、電話線への送出は前述の
ように電話線の特性の制限から2KHzのキャリアを使
用しているので、このキャリアが画像メモリをアクセス
するのは0.5msに1回であり、そのアクセス時間は
1.5μsあれば十分実用になる。
The above is the main part of the present application, but next, the screen monitor will be explained. During transmission or reception, the image signal is sent to line ffJ (modem N
CU side), so it will not be supplied to the display 12ffjl as it is, and the display 12ffjl will not be supplied during transmission.
cannot be displayed. However, as mentioned above, transmission to the telephone line uses a 2KHz carrier due to the limitations of telephone line characteristics, so this carrier accesses the image memory only once every 0.5ms, and that access A time of 1.5 μs is sufficient for practical use.

一方、表示器12で表示を行うためには3.5MHz程
度の周波数で読み出しを行うことが必要になる。このた
め表示画面が160ドツト×100ドツトであるとき、
1フイールド中のデータ表示時間は次のようになる。
On the other hand, in order to display on the display 12, it is necessary to read out at a frequency of about 3.5 MHz. Therefore, when the display screen is 160 dots x 100 dots,
The data display time in one field is as follows.

(1/3.5M1lz)  X 160ドツト×100
ドフトー4.57m5また、表示画面が160ドツト×
100ドツトであるとき、1ドツトの表示時間は約28
0nsである。このため1フイールドで失われる表示ド
ツト数は次のようになる。
(1/3.5M1lz) x 160 dots x 100
Dofto 4.57m5 Also, the display screen is 160 dots
When there are 100 dots, the display time of one dot is approximately 28
It is 0ns. Therefore, the number of display dots lost in one field is as follows.

(4,57m510.5m5) X 5 、3 = 4
8すなわち、画像メモリ14から読み出したデータを表
示器12で表示しているとき、画像の伝送を行う期間だ
け、CP[J18が画像メモリ14をアクセスするよう
にしておく。このようにするとそのアクセス期間だけは
画像メモリ14から読み出されたデータを表示器12で
表示することができないが、これは1フイールド中で4
8画素にしかすぎず、全画素数の0,3%であり、全体
に占める割合は非常に小さい。しかも、表示器12での
表示周期とCP018のアクセス周期は独立であるため
失われる画素の位置はランダムになる。
(4,57m510.5m5) X 5, 3 = 4
8. That is, when data read from the image memory 14 is displayed on the display 12, the CP[J18 is configured to access the image memory 14 only during the period when the image is transmitted. In this way, the data read out from the image memory 14 cannot be displayed on the display 12 during that access period, but this means that only 4 data in one field can be displayed.
There are only 8 pixels, which is 0.3% of the total number of pixels, and its proportion to the whole is extremely small. Moreover, since the display period on the display 12 and the access period on the CP018 are independent, the position of the lost pixel becomes random.

このため、表示画面は画素が失われることによって所々
にノイズによる妨害が写し出されたように表示されるが
、その数は画面全体の0.3%であることおよび、それ
がランダムに発生することから、実用上は全く支障なく
表示される。
For this reason, the display screen appears to be affected by noise in some places due to the loss of pixels, but the number of such disturbances is 0.3% of the entire screen, and it is important to note that they occur randomly. Therefore, it is displayed without any problem in practical use.

21は同期信号を発生するための信号発生回路であり、
カメラ1が外されると、内部同期制御回路5によって同
期信号を発生できなくなる。このため、カメラ1からの
信号がなくなるとスイッチ4を信号発生回路21に切り
換え、そこで発生している同期信号を使用することによ
って、継続して動作を行うことができるようにしている
。22はI10制御回路、23はROM、24はRAM
ではある。また、送信中は操作部7から送出される信号
によって「送信中」のLEDが点灯するようになってい
る。
21 is a signal generation circuit for generating a synchronization signal;
If the camera 1 is removed, the internal synchronization control circuit 5 will no longer be able to generate a synchronization signal. For this reason, when the signal from the camera 1 disappears, the switch 4 is switched to the signal generation circuit 21, and the synchronization signal generated there is used to enable continuous operation. 22 is I10 control circuit, 23 is ROM, 24 is RAM
Yes, it is. Further, during transmission, a signal sent from the operation unit 7 lights up the "transmitting" LED.

以上の説明は送信時の動作であるが、受信側も全く同じ
構成となっており、電話線からモデム・NCU20を介
して受信されたデータはマルチプレクサ13を介して画
像メモリ14に記憶され、それが読み出されて表示され
る。このとき、画像メモリ14への記憶は0.5msに
1回の周期で行われるが、記憶されたデータの読み出し
は3゜5M)(Zで行われるので、データが0.5ms
毎に記憶される度に直ちに読み出され表示される。
The above explanation is about the operation at the time of transmission, but the receiving side has exactly the same configuration, and the data received from the telephone line via the modem/NCU 20 is stored in the image memory 14 via the multiplexer 13, and then is read out and displayed. At this time, storage into the image memory 14 is performed once every 0.5ms, but readout of the stored data is performed at 3°5M) (Z), so the data is stored every 0.5ms.
Each time it is stored, it is immediately read out and displayed.

このため、受信側でデータ受信中でも送信側同様に、実
用上支障ない画面が表示される。
Therefore, even when data is being received on the receiving side, a screen that does not cause any practical problems is displayed, just like on the sending side.

[発明の効果] 以上説明したようにこの発明は、アドレス信号の下位ビ
ットデータが全て同一となるように信号変換を行う信号
変換手段を備えたので、密度変換に要する時間がほとん
ど瞬時に行えるようになるという効果を有する。
[Effects of the Invention] As explained above, the present invention is equipped with a signal conversion means that performs signal conversion so that the lower bit data of the address signal are all the same, so that the time required for density conversion can be performed almost instantaneously. It has the effect of becoming

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を示す回路図、第2図はこ
の装置全体の構成を示すブロック図である。 1・・・・カメラ、4・・・・スイッチ、5・・・・内
部同期制御回路、7・・・・操作部、8゜13.16−
−・・マルチプレクサ、12・・・・表示器、14・・
・・画像メモリ、15・・・画像メモリアドレス制御回
路、18・・・・CPU、19・・・−画像メモリバス
制御回路、20・・・・モデム・NCU、21・・・・
信号発生回路。150,151・・・・アンド回路、1
52.153・・・・スイッチ。
FIG. 1 is a circuit diagram showing an embodiment of the present invention, and FIG. 2 is a block diagram showing the overall configuration of this device. 1...Camera, 4...Switch, 5...Internal synchronization control circuit, 7...Operation unit, 8゜13.16-
-...Multiplexer, 12...Display unit, 14...
...Image memory, 15...Image memory address control circuit, 18...CPU, 19...-Image memory bus control circuit, 20...Modem/NCU, 21...
Signal generation circuit. 150,151...AND circuit, 1
52.153...Switch.

Claims (1)

【特許請求の範囲】 撮像した画像信号をメモリに記憶させその画像信号を読
み出して表示器で表示するか、読み出した画像信号を電
話線経由で相手方に伝送して表示する画像表示装置にお
いて、 メモリのアドレス指定を行うアドレス信号の下位ビット
データが全て同一となるように信号変換を行う信号変換
手段を備えたことを特徴とする画像表示装置。
[Scope of Claims] An image display device that stores captured image signals in a memory, reads out the image signals, and displays them on a display, or transmits and displays the read image signals to the other party via a telephone line, comprising: a memory; 1. An image display device comprising a signal converting means for converting signals such that lower bit data of address signals for specifying addresses are all the same.
JP63160598A 1988-06-30 1988-06-30 Image display device Expired - Lifetime JPH0787573B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63160598A JPH0787573B2 (en) 1988-06-30 1988-06-30 Image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63160598A JPH0787573B2 (en) 1988-06-30 1988-06-30 Image display device

Publications (2)

Publication Number Publication Date
JPH0213082A true JPH0213082A (en) 1990-01-17
JPH0787573B2 JPH0787573B2 (en) 1995-09-20

Family

ID=15718406

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63160598A Expired - Lifetime JPH0787573B2 (en) 1988-06-30 1988-06-30 Image display device

Country Status (1)

Country Link
JP (1) JPH0787573B2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55132181A (en) * 1979-03-30 1980-10-14 Mitsubishi Electric Corp Still picture transmitter

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55132181A (en) * 1979-03-30 1980-10-14 Mitsubishi Electric Corp Still picture transmitter

Also Published As

Publication number Publication date
JPH0787573B2 (en) 1995-09-20

Similar Documents

Publication Publication Date Title
JP2615841B2 (en) Still image editing device
KR100188084B1 (en) Apparatus and method for audio data transmission at video signal line
JP2006287826A (en) Image generating device and method for vehicle
JPS6010890A (en) Picture display system
JPH0213082A (en) Picture display device
US20070030260A1 (en) Circuit for controlling display of modulated image in an image display device, and image display method and device
JPH0213083A (en) Picture display device
JPH0213084A (en) Picture display device
JPH0213080A (en) Image display device
JP3342069B2 (en) Image transmission system, image transmission device, and image reception device
JPH065945B2 (en) Image display device
JPH02218279A (en) Picture transmission equipment between digital tv receivers
JPS6024772A (en) Picture information display control device
JPH0267888A (en) Picture transfer display for telephone
EP0690618A1 (en) An imaging apparatus which simultaneously displays images formed in different analog formats on a single monitor
JP2995099B2 (en) Image communication device
JP2595571B2 (en) Television signal processor
JP2578659B2 (en) Image communication device
JPH065946B2 (en) Image display device
JPH0571118B2 (en)
JPH07147673A (en) Human figure video display system
JPH0286451A (en) Video printer
JPH10333653A (en) Image display device
KR0182982B1 (en) Screen processing circuit of a video phone
JP2643291B2 (en) Still image transmission device