JP6893909B2 - シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 - Google Patents
シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 Download PDFInfo
- Publication number
- JP6893909B2 JP6893909B2 JP2018500805A JP2018500805A JP6893909B2 JP 6893909 B2 JP6893909 B2 JP 6893909B2 JP 2018500805 A JP2018500805 A JP 2018500805A JP 2018500805 A JP2018500805 A JP 2018500805A JP 6893909 B2 JP6893909 B2 JP 6893909B2
- Authority
- JP
- Japan
- Prior art keywords
- node
- pull
- supply voltage
- power supply
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 14
- 239000003990 capacitor Substances 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 11
- 230000007423 decrease Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
第1端がシフトレジスタの入力端に接続されて該入力端から入力信号を受信するために用いられ、第2端が第1のクロック信号端に接続され、第3端が第1のノードに接続されて、第1のクロック信号端からの第1のクロック信号の制御により入力信号を第1のノードに提供するように配置される入力手段と、
第1端が第1の電源電圧端に接続され、第2端が第2のノードに接続され、第3端が該シフトレジスタの出力端に接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記出力端に提供するように配置されるプルアップ手段と、
第1端が第2のクロック信号端に接続れ、第2端が第1の電源電圧端に接続され、第3端が第2のノードに接続され、第4端が入力端に接続され、第5端が第2の電源電圧端に接続されて、入力信号の制御下により前記第1の電源電圧端の電圧を前記第2のノードに提供するか、あるいは第2のクロック信号端からの第2のクロック信号の制御により前記第2の電源電圧端の電圧を前記第2のノードに提供するように配置されるプルアップ制御手段と、
第1端が第1のノードに接続され、第2端が第3のクロック信号端に接続され、第3端が出力端に接続されて、第1のノードの電圧の制御により第3のクロック信号端からの第3のクロック信号を前記出力端に提供するように配置されるプルダウン手段と、
第1端が第1の電源電圧端に接続され、第2端が第1のノードに接続され、第3端が第2のノードに接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記第1のノードに提供するように配置されるプルダウン制御手段と、
第1端が第3のクロック信号端に接続され、第2端が出力端に接続され、第3端が第3のノードに接続されて、前記第3のノードの電圧を調節することによって前記入力手段の第1のノードに対する漏電を低減するように配置される第1のデノイズ手段と、
第1端が第4のノードに接続され、第2端が第1のノードに接続され、第3端が第2の電源電圧端に接続されて、前記第4のノードの電圧を調節することによって前記プルダウン制御手段の第1のノードに対する漏電を低減するように配置される第2のデノイズ手段と、
を備え、
ここで、第3のノードは第1のデノイズ手段と入力手段との接続点であり、第4のノードは第2のデノイズ手段とプルダウン制御手段との接続点であるシフトレジスタを提供する。
入力手段により入力信号を第1のノードに提供することと、
プルアップ手段により第1の電源電圧端の電圧を該シフトレジスタの出力端に提供することと、
プルアップ制御手段により第1の電源電圧端の電圧又は第2の電源電圧端の電圧を第2のノードに提供することと、
プルダウン手段により第3のクロック信号端からの第3のクロック信号を前記出力端に提供することと、
プルダウン制御手段により前記第1の電源電圧端の電圧を前記第1のノードに提供することと、
第1のデノイズ手段により第3のノードの電圧を調節することによって、前記入力手段の第1のノードに対する漏電を低減することと、
第2のデノイズ手段により第4のノードの電圧を調節することによって、前記プルダウン制御手段の第1のノードに対する漏電を低減することと、
を含み、
ここで、第1のノードは入力手段、プルダウン手段、プルダウン制御手段と第2のデノイズ手段の接続点であり、第2のノードはプルアップ手段、プルアップ制御手段とプルダウン制御手段の接続点であり、第3のノードは第1のデノイズ手段と入力手段の接続点であり、第4のノードは第2のデノイズ手段とプルダウン制御手段の接続点である駆動方法を提供する。
入力手段11により入力信号を第1のノードN1に提供することと、
プルアップ手段12により第1の電源電圧端VGHの電圧を該シフトレジスタの出力端OUTPUTに提供することと、
プルアップ制御手段13により第1の電源電圧端VGHの電圧又は第2の電源電圧端VGLの電圧を第2のノードN2に提供することと、
プルダウン手段14により第3のクロック信号端CK3からの第3のクロック信号を前記出力端OUTPUTに提供することと、
プルダウン制御手段15により前記第1の電源電圧端VGHの電圧を前記第1のノードN1に提供することと、
第1のデノイズ手段16により第3のノードN3の電圧を調節することによって、前記入力手段11に第1のノードN1に対する漏電を低減することと、
第2のデノイズ手段17により第4のノードN4の電圧を調節することによって、前記プルダウン制御手段15の第1のノードN1に対する漏電を低減することと、
を含み、
ここで、第1のノードN1は入力手段11、プルダウン手段14、プルダウン制御手段15と第2のデノイズ手段17の接続点であり、第2のノードはプルアップ手段12、プルアップ制御手段13とプルダウン制御手段15の接続点であり、第3のノードN3は第1のデノイズ手段16と入力手段11の接続点であり、第4のノードN4は第2のデノイズ手段17とプルダウン制御手段15の接続点である。
12 プルアップ手段
13 プルアップ制御手段
14 プルダウン手段
15 プルダウン制御手段
16 デノイズ手段
17 デノイズ手段
Claims (14)
- シフトレジスタであって、
第1端が前記シフトレジスタの入力端に接続されて前記入力端から入力信号を受信するために用いられ、第2端が第1のクロック信号端に接続され、第3端が第1のノードに接続されて、第1のクロック信号端からの第1のクロック信号の制御により入力信号を第1のノードに提供するように配置される入力手段と、
第1端が第1の電源電圧端に接続され、第2端が第2のノードに接続され、第3端前記シフトレジスタの出力端に接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記出力端に提供するように配置されるプルアップ手段と、
第1端が第2のクロック信号端に接続され、第2端が第1の電源電圧端に接続され、第3端が第2のノードに接続され、第4端が入力端に接続され、第5端が第2の電源電圧端に接続されて、入力信号の制御により前記第1の電源電圧端の電圧を前記第2のノードに提供するか、あるいは第2のクロック信号端からの第2のクロック信号の制御により前記第2の電源電圧端の電圧を前記第2のノードに提供するように配置されるプルアップ制御手段と、
第1端が第1のノードに接続され、第2端が第3のクロック信号端に接続され、第3端が出力端に接続されて、第1のノードの電圧の制御により第3のクロック信号端からの第3のクロック信号を前記出力端に提供するように配置されるプルダウン手段と、
第1端が第1の電源電圧端に接続され、第2端が第1のノードに接続され、第3端が第2のノードに接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記第1のノードに提供するように配置されるプルダウン制御手段と、
第1端が第3のクロック信号端に接続され、第2端が出力端に接続され、第3端が第3のノードに接続されて、前記第3のノードの電圧を調節することによって前記入力手段の第1のノードに対する漏電を低減するように配置される第1のデノイズ手段と、
第1端が第4のノードに接続され、第2端が第1のノードに接続され、第3端が第2の電源電圧端に接続されて、前記第4のノードの電圧を調節することによって前記プルダウン制御手段の第1のノードに対する漏電を低減するように配置される第2のデノイズ手段と、
を備え、
前記第3のノードは第1のデノイズ手段と入力手段との接続点であり、前記第4のノードは第2のデノイズ手段とプルダウン制御手段との接続点であるシフトレジスタ。 - 入力手段は、
ゲートが第1のクロック信号端に接続され、第1極が入力端に接続sれ、第2極が第3のノードに接続される第1のトランジスタと、
ゲートが第1のクロック信号端に接続され、第1極が第3のノードに接続され、第2極が第1のノードに接続される第2のトランジスタと、
を備える、請求項1に記載のシフトレジスタ。 - プルアップ手段は、
ゲートが第2のノードに接続され、第1極が第1の電源電圧端に接続され、第2極が出力端に接続される第3のトランジスタと、
第1端が第2のノードに接続され、第2端が第1の電源電圧端に接続される第1のコンデンサと、
を備える、請求項2に記載のシフトレジスタ。 - プルアップ制御手段は、
ゲートが入力端に接続され、第1極が第1の電源電圧端に接続され、第2極が第2のノードに接続される第4のトランジスタと、
ゲートが第2のクロック信号端に接続され、第1極が第2のノードに接続され、第2極が第2の電源電圧端に接続される第5のトランジスタと、
を備える、請求項3に記載のシフトレジスタ。 - プルダウン手段は、
ゲートが第1のノードに接続され、第1極が出力端に接続され、第2極が第3のクロック信号端に接続される第6のトランジスタと、
第1端が第1のノードに接続され、第2端が出力端に接続される第2のコンデンサと、
を備える、請求項4に記載のシフトレジスタ。 - プルダウン制御手段は、ゲートが第2のノードに接続され、第1極が第1の電源電圧端に接続され、第2極が第4のノードに接続される第7のトランジスタと、
ゲートが第2のノードに接続され、第1端が第4のノードに接続され、第2端が第1のノードに接続される第8のトランジスタと、
を備える、請求項5に記載のシフトレジスタ。 - 第1のデノイズ手段は、
ゲートが出力端に接続され、第1極が第3のクロック信号端に接続され、第2極が第3のノードに接続される第9のトランジスタ
を備える、請求項6に記載のシフトレジスタ。 - 第2のデノイズ手段は、
ゲートが第1のノードに接続され、第1極が第4のノードに接続され、第2極が第2の電源電圧端に接続される第10のトランジスタ
を備える、請求項7に記載のシフトレジスタ。 - 前記トランジスタはいずれもP型トランジスタである、
請求項2ないし8のいずれか一項に記載のシフトレジスタ。 - 前記第1、第2と第3のクロック信号端の第1、第2と第3のクロック信号のデューティ比はいずれも33%である、
請求項1に記載のシフトレジスタ。 - 第1の電源電圧端は高電源電圧端であり、第2の電源電圧端は低電源電圧端である、
請求項1に記載のシフトレジスタ。 - 入力手段、プルアップ手段、プルアップ制御手段、プルダウン手段、プルダウン制御手段、第1のデノイズ手段及び第2のデノイズ手段を備えるシフトレジスタに適用される駆動方式であって、
入力手段により入力信号を、第1のノードに提供することと、
プルアップ手段により第1の電源電圧端の電圧を該シフトレジスタの出力端に提供することと、
プルアップ制御手段により第1の電源電圧端の電圧又は第2の電源電圧端の電圧を、第2のノードに提供することと、
プルダウン手段により第3のクロック信号端からの第3のクロック信号を前記出力端に提供することと、
プルダウン制御手段により前記第1の電源電圧端の電圧を前記第1のノードに提供することと、
第1のデノイズ手段により第3のノードの電圧を調節することによって、前記入力手段の第1のノードに対する漏電を低減することと、
第2のデノイズ手段により第4のノードの電圧を調節することによって、前記プルダウン制御手段の第1のノードに対する漏電を低減することと、
を含み、
前記第1のノードは、入力手段、プルダウン手段、プルダウン制御手段と第2のデノイズ手段の接続点であり、前記第2のノードはプルアップ手段とプルアップ制御手段とプルダウン制御手段の接続点であり、前記第3のノードは第1のデノイズ手段と入力手段の接続点であり、前記第4のノードは第2のデノイズ手段とプルダウン制御手段の接続点であり、
前記第1の電源電圧端は高電源電圧端であり、前記第2の電源電圧端は低電源電圧端であり、
前記第3のクロック信号端の第3のクロック信号のデューティ比は33%である駆動方法。 - 請求項1ないし11のいずれか一項に記載のシフトレジスタを備えるゲート駆動回路。
- 請求項13に記載のゲート駆動回路を備える表示装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610754883.4A CN106297697B (zh) | 2016-08-29 | 2016-08-29 | 移位寄存器及其操作方法 |
CN201610754883.4 | 2016-08-29 | ||
PCT/CN2017/090775 WO2018040711A1 (zh) | 2016-08-29 | 2017-06-29 | 移位寄存器及其中的驱动方法、栅极驱动电路和显示装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020208976A Division JP7001805B2 (ja) | 2016-08-29 | 2020-12-17 | シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019532452A JP2019532452A (ja) | 2019-11-07 |
JP6893909B2 true JP6893909B2 (ja) | 2021-06-23 |
Family
ID=57675334
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018500805A Active JP6893909B2 (ja) | 2016-08-29 | 2017-06-29 | シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 |
JP2020208976A Active JP7001805B2 (ja) | 2016-08-29 | 2020-12-17 | シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020208976A Active JP7001805B2 (ja) | 2016-08-29 | 2020-12-17 | シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 |
Country Status (4)
Country | Link |
---|---|
US (2) | US10223993B2 (ja) |
JP (2) | JP6893909B2 (ja) |
CN (1) | CN106297697B (ja) |
WO (1) | WO2018040711A1 (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106297697B (zh) | 2016-08-29 | 2017-09-15 | 京东方科技集团股份有限公司 | 移位寄存器及其操作方法 |
CN106601176A (zh) | 2017-01-16 | 2017-04-26 | 京东方科技集团股份有限公司 | 移位寄存器单元电路、驱动方法、移位寄存器和显示装置 |
CN106601181B (zh) | 2017-03-08 | 2018-10-16 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、显示面板及驱动方法 |
CN106652918A (zh) | 2017-03-20 | 2017-05-10 | 京东方科技集团股份有限公司 | 一种goa单元及其驱动方法、goa电路、显示装置 |
KR102348667B1 (ko) * | 2017-06-15 | 2022-01-06 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 포함하는 디스플레이 장치 |
CN109147635B (zh) * | 2017-06-27 | 2021-04-16 | 上海天马有机发光显示技术有限公司 | 一种移位寄存器、其驱动方法及显示装置 |
CN107123389B (zh) * | 2017-07-03 | 2020-11-03 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
CN107316599B (zh) * | 2017-07-07 | 2020-09-22 | 上海天马有机发光显示技术有限公司 | 移位寄存单元、其驱动方法及显示面板 |
CN107845403B (zh) * | 2017-11-07 | 2021-04-23 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN109389927B (zh) | 2018-02-09 | 2020-04-24 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路 |
CN110299116B (zh) | 2018-03-23 | 2021-01-26 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 |
CN110503927B (zh) * | 2018-05-16 | 2020-11-10 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN108538238A (zh) * | 2018-05-24 | 2018-09-14 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
CN108766380B (zh) * | 2018-05-30 | 2020-05-29 | 武汉华星光电技术有限公司 | Goa电路 |
KR102615274B1 (ko) * | 2018-06-07 | 2023-12-18 | 삼성디스플레이 주식회사 | 구동 장치 및 이를 포함하는 표시 장치 |
CN109817144B (zh) * | 2019-01-31 | 2022-09-23 | 合肥鑫晟光电科技有限公司 | 栅极驱动电路和显示装置 |
TWI714293B (zh) * | 2019-10-03 | 2020-12-21 | 友達光電股份有限公司 | 移位暫存電路 |
CN111354309A (zh) * | 2020-04-15 | 2020-06-30 | 京东方科技集团股份有限公司 | 显示驱动模组、显示驱动方法和显示装置 |
CN111754944B (zh) * | 2020-07-30 | 2021-11-09 | 京东方科技集团股份有限公司 | 移位寄存单元及其驱动方法、栅极驱动电路和显示装置 |
CN112634974A (zh) * | 2020-12-24 | 2021-04-09 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、显示面板以及控制方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007317288A (ja) | 2006-05-25 | 2007-12-06 | Mitsubishi Electric Corp | シフトレジスタ回路およびそれを備える画像表示装置 |
US8610655B2 (en) * | 2007-05-10 | 2013-12-17 | Samsung Display Co., Ltd. | Method for removing noise, switching circuit for performing the same and display device having the switching circuit |
CN102779478B (zh) * | 2012-04-13 | 2015-05-27 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 |
KR102007906B1 (ko) | 2012-09-28 | 2019-08-07 | 삼성디스플레이 주식회사 | 표시 패널 |
CN103035298B (zh) * | 2012-12-14 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示器件 |
CN103077689B (zh) * | 2013-01-15 | 2015-06-03 | 北京大学深圳研究生院 | 移位寄存器单元、栅极驱动电路、数据驱动电路及显示器 |
CN103198781B (zh) * | 2013-03-01 | 2015-04-29 | 合肥京东方光电科技有限公司 | 移位寄存器单元、栅极驱动装置及显示装置 |
CN103426414B (zh) * | 2013-07-16 | 2015-12-09 | 北京京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
KR101990568B1 (ko) * | 2013-07-24 | 2019-06-19 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 이를 이용한 유기발광표시장치 |
CN104021750B (zh) | 2014-05-30 | 2016-06-08 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及驱动方法和显示装置 |
KR102218479B1 (ko) * | 2015-01-26 | 2021-02-23 | 삼성디스플레이 주식회사 | 센싱 구동 회로 및 이를 포함하는 표시 장치 |
KR20160092584A (ko) | 2015-01-27 | 2016-08-05 | 삼성디스플레이 주식회사 | 게이트 구동회로 |
CN104715710B (zh) | 2015-04-10 | 2016-10-19 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置 |
CN104835476B (zh) * | 2015-06-08 | 2017-09-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板 |
CN105118417B (zh) | 2015-09-25 | 2017-07-25 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN105679229A (zh) | 2016-04-20 | 2016-06-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN106297697B (zh) | 2016-08-29 | 2017-09-15 | 京东方科技集团股份有限公司 | 移位寄存器及其操作方法 |
-
2016
- 2016-08-29 CN CN201610754883.4A patent/CN106297697B/zh active Active
-
2017
- 2017-06-29 US US15/736,543 patent/US10223993B2/en not_active Ceased
- 2017-06-29 JP JP2018500805A patent/JP6893909B2/ja active Active
- 2017-06-29 WO PCT/CN2017/090775 patent/WO2018040711A1/zh active Application Filing
- 2017-06-29 US US17/191,101 patent/USRE49782E1/en active Active
-
2020
- 2020-12-17 JP JP2020208976A patent/JP7001805B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
USRE49782E1 (en) | 2024-01-02 |
JP2021061084A (ja) | 2021-04-15 |
JP2019532452A (ja) | 2019-11-07 |
WO2018040711A1 (zh) | 2018-03-08 |
CN106297697A (zh) | 2017-01-04 |
CN106297697B (zh) | 2017-09-15 |
US10223993B2 (en) | 2019-03-05 |
JP7001805B2 (ja) | 2022-02-04 |
US20180357974A1 (en) | 2018-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7001805B2 (ja) | シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 | |
CN109147635B (zh) | 一种移位寄存器、其驱动方法及显示装置 | |
US10803823B2 (en) | Shift register unit, gate driving circuit, and driving method | |
US10825413B2 (en) | Shift register circuit, gate driving circuit and method for driving the same, and display apparatus | |
JP6114378B2 (ja) | シフトレジスタ素子及びその駆動方法、並びにシフトレジスタを備えた表示装置 | |
WO2017067432A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
CN107316599B (zh) | 移位寄存单元、其驱动方法及显示面板 | |
US20180122289A1 (en) | Shift register, driving method, gate driving circuit and display device | |
US9626933B2 (en) | Shift register unit and driving method, gate drive circuit and display device | |
US11227524B2 (en) | Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device | |
US9824656B2 (en) | Gate driver unit, gate driver circuit and driving method thereof, and display device | |
US11581051B2 (en) | Shift register and driving method thereof, gate drive circuit, and display device | |
US9019192B2 (en) | Shift register unit, shift register circuit, array substrate and display device | |
US20220343841A1 (en) | Signal generation circuit, signal generation method, signal generation module and display device | |
US10204585B2 (en) | Shift register unit, gate driving device, display device and driving method | |
US20170076821A1 (en) | Shift register group | |
CN112687230B (zh) | 移位寄存器、栅极驱动电路和显示面板 | |
US10043585B2 (en) | Shift register unit, gate drive device, display device, and control method | |
US10650768B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display panel | |
US20160275849A1 (en) | Display devices | |
CN110197697B (zh) | 移位寄存器、栅极驱动电路以及显示设备 | |
US20180040273A1 (en) | Shift register unit, driving method, gate driving circuit and display apparatus | |
US11468820B2 (en) | Control circuit configuration for shift register unit, gate driving circuit and display device, and method for driving the shift register unit | |
US11961466B2 (en) | Shift register unit, driving method thereof, gate driving circuit, and display device | |
CN114999557A (zh) | 移位寄存器及其驱动方法、栅极驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200610 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210421 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210510 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210602 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6893909 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |