JP4962563B2 - 電子装置 - Google Patents

電子装置 Download PDF

Info

Publication number
JP4962563B2
JP4962563B2 JP2009506098A JP2009506098A JP4962563B2 JP 4962563 B2 JP4962563 B2 JP 4962563B2 JP 2009506098 A JP2009506098 A JP 2009506098A JP 2009506098 A JP2009506098 A JP 2009506098A JP 4962563 B2 JP4962563 B2 JP 4962563B2
Authority
JP
Japan
Prior art keywords
circuit chip
base
ring
electronic device
rfid tag
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009506098A
Other languages
English (en)
Other versions
JPWO2008117382A1 (ja
Inventor
弘 小林
健二 小八重
周一 竹内
秀彦 吉良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of JPWO2008117382A1 publication Critical patent/JPWO2008117382A1/ja
Application granted granted Critical
Publication of JP4962563B2 publication Critical patent/JP4962563B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/0772Physical layout of the record carrier
    • G06K19/07728Physical layout of the record carrier the record carrier comprising means for protection against impact or bending, e.g. protective shells or stress-absorbing layers around the integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Credit Cards Or The Like (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Details Of Aerials (AREA)

Description

本発明は、電子装置、電子装置が実装された電子機器、電子装置が装着された物品、および電子装置の製造方法に関する。
従来より、プリント配線基板等のベースに回路チップが搭載されてなる電子装置が広く知られている。このような電子装置は、電子機器に内蔵されてこの電子機器を制御したり、あるいは単体として外部機器と情報をやり取りしたりする用途に用いられている。電子装置の一例として、リーダライタに代表される外部機器と、電波によって非接触で情報のやり取りを行う種々のRFID(Radio_Frequency_IDentification)タグが知られている。このRFIDタグの一種として、プラスチックや紙などからなるベースシート上に電波通信用の導体パターンとICチップが搭載された構成のものが提案されている(例えば、特開2001−156110号公報参照。)。このようなタイプのRFIDタグについては、物品などに貼り付けられ、その物品に関する情報を外部機器とやり取りすることで物品の識別などを行うという利用形態が考えられている。
図1は、従来技術のRFIDタグの一例を示す模式断面図である。
ここに示すRFIDタグ90は、折り曲げ可能な、例えばPETフィルム等からなるベース91上に、導体パターンからなるアンテナ92が形成されており、その上に回路チップ93が搭載されている。この回路チップ93には、アンテナ92を介して外部機器との間で情報を伝達するための回路が組み込まれている。この回路チップ93は、その下面に形成されている接続端子93aがはんだ付け等によりアンテナ92と電気的に接続され、さらに接着剤94でベース91上に固定されている。また、RFIDタグ90のベース91上には、回路チップ93を覆うポッティング剤95と、回路チップ93を取り囲んで配置された環状の補強体96が設けられている。さらに、ベース91、アンテナ92、回路チップ93、ポッティング剤95、および補強体96が組み合わされてなるタグ本体の全体が被覆材97によって覆われている。ポッティング剤95のうち、環状の補強体96の内側を埋めた内側部分95aが、回路チップ93上部を覆い、回路チップ93をベース91で封止している。
RFIDタグ90は、例えば衣服など柔軟な材質の物品に装着されて利用され、クリーニング時に折り曲げられることがある。RFIDタグ90では、回路チップ93の周辺にポッティング剤95、および補強体96が設けられており、回路チップ93が保護されている。このため、折り曲げられても、回路チップ93自体の割れや剥れが防止される。
しかし、RFIDタグ90では、補強体96によって回路チップ93は保護されるものの、補強体96周辺の部分が破壊されるおそれがある。例えば、ベース91に曲げ応力がかかると、アンテナ92の、補強体96から露出する部分(図1に破線の円で示す部分)に応力が集中してアンテナ92が断線するおそれがある。
そして、このような補強体96周辺の部分の破壊による問題はRFIDタグに限らず、柔軟性を有数するベースに回路チップが搭載された電子装置に共通の問題である。
本発明は、上記事情に鑑み、回路チップへの曲げ応力が低減され、かつ、導体パターンの断線も回避された電子装置、この電子装置が実装された電子機器、この電子装置が装着された物品、および電子装置の製造方法を提供することを目的とする。
上記目的を達成する本発明の電子装置は、ベースと、
上記ベース上に配線された導体パターンと、
上記導体パターンに電気的に接続された回路チップと、
上記ベース上に上記回路チップを囲んで配置された、環状の外形を有する、内部構造として、互いに同心の複数の環を有する補強体と、
上記補強体の内側を埋めて上記回路チップ上部を覆い、この回路チップを上記ベース上で封止した封止体とを備えたことを特徴とする。
本発明の電子装置は、封止体が、環状の補強体の内側を埋めて回路チップ上部を覆い、回路チップを上記ベース上で封止した構造を有しているため、ベースが折り曲げられても回路チップに応力はかからずに済み、回路チップの割れや剥れが防止される。さらに、本発明の電子装置は、回路チップを囲んで配置された補強体が、内部構造として、互いに同心の複数の環を有しているため、電子装置の折り曲げによりかかる応力が複数の環に分散するため、導体パターンの断線が抑えられる。
ここで、上記本発明の電子装置において、上記補強体が、上記複数の環の相互間が接着剤で埋められてなるものであることが好ましい。
複数の環の相互間が接着剤で埋められた構造では、電子装置が折り曲げられることによりかかる応力が、補強体の複数の環に加え、複数の環の間の接着剤にも分散する。
また、上記本発明の電子装置において、上記補強体は、上記複数の環のうち最外周の環が、残りの環のうち少なくともいずれか1つの環よりも柔らかいものであることが好ましい。
電子装置が全体に亘って折り曲げられられる場合、応力は、補強体の特に最外周の環にかかりやすい。最外周の環が柔らかいことによって、最外周の環にかかる応力がより低減する。
また、上記本発明の電子装置において、上記補強体は、上記複数の環のうち最外周の環における、環の径方向の幅が残りの環のうち少なくともいずれか1つの環における幅よりも狭いものであってもよく、あるいは、電子装置において、上記補強体は、上記複数の環のうち最外周の環における、上記ベースの厚み方向での厚さが残りの環状補強部の少なくともいずれか1つの環における厚さよりも薄いものであってもよい。
最外周の環について、環の径方向の幅を狭く、あるいは厚さを薄くすることによって、複数の環を同一の材料で形成しても、最外周の環を柔らかくすることができる。
また、上記本発明の電子装置において、上記補強部体は、上記複数の環のうち少なくとも2つの環を接続する、環の材料と同じ材料で一体に形成された接続部を有するものであることが好ましい。
2つの環とこの環を接続する接続部とが同じ材料で一体に形成されている場合には、電子装置の製造において、この一体化した部材を配置するだけで、2つの環が相互に適当な間隔をおいて位置決めされ、一度に配置される。したがって、電子装置の製造が容易になる。
また、上記本発明の上記電子装置は、上記導体パターンを通信用のアンテナとして機能させ、上記回路チップをこの導体パターンを介した無線通信を行わせるRFIDタグであってもよい。
商品やカードに取り付けられた状態で使用されるRFIDタグは、折り曲げられる場合が多いため、本発明の電子装置はRFIDタグに好適である。
また、上記目的を達成する本発明の電子機器は、電子装置と、この電子装置が実装された、この電子装置の動作によって駆動される機器本体部とを備えた電子機器であって、
上記電子装置が
ベースと、
上記ベース上に配線された導体パターンと、
上記導体パターンに電気的に接続された回路チップと、
上記ベース上に上記回路チップを囲んで配置された、環状の外形を有する、内部構造として、互いに同心の複数の環を有する補強体と、
上記補強体の内側を埋めて上記回路チップ上部を覆い、この回路チップを上記ベース上で封止した封止体とを備えたことを特徴とする。
本発明の電子機器では、例えば、電子機器自身の折曲げや、修理や点検の際に電子装置が折り曲げられても導体パターンの断線が抑えられるため、電子機器の信頼性が向上する。
また、上記目的を達成する本発明の電子装置が装着された物品は、電子装置と、この電子装置が装着された被装着物品とからなる物品であって、
上記電子装置が
ベースと、
上記ベース上に配線された導体パターンと、
上記導体パターンに電気的に接続された回路チップと、
上記ベース上に上記回路チップを囲んで配置された、環状の外形を有する、内部構造として、互いに同心の複数の環を有する補強体と、
上記補強体の内側を埋めて上記回路チップ上部を覆い、この回路チップを上記ベース上で封止した封止体とを備えたことを特徴とする。
例えばRFIDタグ等の電子装置が装着された物品は、電子装置ごと折り曲げられる場合があるが、この場合にも、回路チップの割れや剥れ、および導体パターンの断線が抑えられる。
また、上記目的を達成する本発明の電子装置の製造方法は、導体パターンが配線されたベースのこの導体パターンに回路チップを接続する接続工程と、
接着剤を上記回路チップ上部を覆って塗布する接着剤塗布工程と、
環状の外形を有し内部構造として複数の環を有する補強体を、上記ベース上に、
この複数の環が互いに同心となるよう、上記回路チップを囲んで配置し、上記接着剤が上記補強体の少なくとも内側を埋めた状態とする補強体配置工程と、
上記接着剤を硬化させることによって、この接着剤に上記回路チップを上記ベース上で封止させるとともに、上記補強体をこのベースに固定させる硬化工程とを有することを特徴とする。
本発明の電子装置の製造方法では、補強体を、上記ベース上に、複数の環が互いに同心となるよう回路チップを囲んで配置し、補強体の内側を埋めた状態の接着剤を硬化させることによって、応力が複数の環に分散する電子装置を製造することができる。
以上説明したように、本発明によれば、回路チップへの曲げ応力の集中を避けながら、導体パターンへの応力集中も回避される。
従来技術のRFIDタグの一例を示す模式断面図である。 本発明の第1実施形態であるRFIDタグを示す断面図である。 本発明の実施形態であるRFIDタグを示す平面図である。 図2および図3に示すRFIDタグの製造方法を説明する図である。 本発明の電子装置の第2実施形態であるRFIDタグを示す平面図である。 本発明の電子装置の第3実施形態であるRFIDタグを示す断面図である。 本発明の電子装置の第4実施形態であるRFIDタグを示す断面図である。 RFIDタグが装着された衣服の製造方法を説明する図である。 本発明の一実施形態としてのプリント回路基板装置と、このプリント回路基板装置が実装された卓上計算機の概略を示す図である。
以下図面を参照して本発明の実施形態について説明する。
図2および図3は、本発明の電子装置の第1実施形態であるRFIDタグを示す、それぞれ断面図および平面図である。なお、図2の断面図には、構造を見やすくするため、RFIDタグの中央部分が図3の平面図に比べ拡大して示されている。
この図2および図3に示すRFIDタグ10は、図1に示すRFIDタグ90とは封止体および補強体の構造が異なり、この点を除き、図1に示すRFIDタグ90と同様である。すなわち、可焼性のベース11上にアンテナ12が形成されるとともに回路チップ13が搭載され、その回路チップ13が接着剤14で固定されている。また、ベース11上には、回路チップ13の上部を覆うポッティング剤15と、回路チップ13を取り囲んで配置された環状の補強体16が設けられている。さらに、ベース11、アンテナ12、回路チップ13、ポッティング剤15、および補強体16が組み合わされてなる装置の全体が被覆材17によって覆われている。なお、図3の平面図では、内部構造の見易さのため、被覆材17の図示が省略されている。
補強体16は、互いに同心に配置された、内周側の内周環16aと外周側の外周環16bとの2つの円環からなる内部構造を有しており、円環状の外形を有している。外周環16bおよび内周環16aは、異なる種類の樹脂材料からなり、外周環16bは、内周環16aより柔らかい材料で形成されている。内周環16aの材料としては、例えばアクリル(PMAA)が採用されるが、アクリル以外にも、例えばポリアセタール(POM)、ポリフェニレンサルファイド(PPS)が採用可能である。また、外周環16bの材料としては、例えば、内周環16aの材料よりも柔らかいポリプロピレン(PP)が採用されるが、ポリプロピレン以外にも、例えばABS樹脂(ABS)、塩化ビニル樹脂(PVC)が採用可能である。また、内周環16aおよび外周環16bの材料としては、同一種類の樹脂を主成分として含み、添加物の種類や添加量によって柔らかさが調整された材料を採用することもできる。
ポッティング剤15は、補強体16の内側を埋めた内側部15a、内周環16aと外周環16bとの間を埋めた中間部15b、外側部15cを外側から囲む外側部15cに区画されている。ポッティング剤15のうち、補強体16の内側を埋めた内側部15aは、回路チップ13上部を覆い、回路チップ13をベース11上で封止している。
ここで、アンテナ12が、本発明にいう導体パターンの一例に相当し、ポッティング剤15の内側部15aが、本発明にいう補強体の一例に相当し、中間部15bが、本発明にいう接着剤の一例に相当し、内周環16aと外周環16bが、本発明にいう環の一例に相当する。また、外周環16bが、本発明にいう最外周の環の一例に相当する。
このRFIDタグ10は、回路チップを囲んで配置された補強体16が、内周環16aと外周環16bを有しており、RFIDタグ10の折曲げによってかかる応力が内周環16aと外周環16bに分散するため、アンテナ12の内周環16aから露出した部分への応力集中、および、外周環16bから露出した部分への応力集中の双方が抑えられ、アンテナ12の断線が防止される。特に、外周環16bが内周環16aより柔らかいので、RFIDタグ10が全体に亘って折り曲げられる場合、最外周に配置された外周環16bに応力の集中が抑えられる。また、このRFIDタグ10は、補強体16に取り囲まれ、回路チップ13の上部が補強体16内部を埋めた、ポッティング剤15の内側部15aで覆われており、回路チップ13は、その内側部15aとベース11の協同により封止されている。このため、回路チップ13への応力集中も防止され、回路チップ13の割れや剥れ等も防止される。また、内周環16aと外周環16bの間がポッティング剤15の中間部15bで埋めらているため、内周環16aと外周環16bの間にかかる応力が中間部15bに分散する。
続いて、RFIDタグの製造方法を説明する。
図4は、図2および図3に示すRFIDタグの製造方法を説明する図である。
図4のパート(a)からパート(e)までには、RFIDタグを製造する各工程が順に示されている。
RFIDタグ10を得るには、まず、図4のパート(a)に示す接続工程で、アンテナ12が配線されたベース11のアンテナ12に回路チップ13を接続する。
次に、図4のパート(b)に示す接着剤塗布工程で、熱硬化性の樹脂からなる液状のポッティング剤15pを回路チップ13上部を覆って塗布する。ポッティング剤15pは、回路チップ13の周辺にも塗布する。
次に、図4のパート(c)および(d)に示す補強体配置工程で、内周環16aおよび外周環16bを、回路チップ13を囲うように位置合わせしてベース11上に搭載する。内周環16aおよび外周環16bを、ポッティング剤15p中に沈み込ませるように配置するとポッティング剤15pは、内周環16aの内側、内周環16aと外周環16bとの間、外周環16bの外側の3つの場所に分かれる。この後、パート(d)に示すように、ポッティング剤15pを加熱することによって、硬化させる。これにより、内周環16aと外周環16bが硬化したポッティング剤15によって一体に結合され、補強体16が完成する。内周環16aの内側には、内側部15aが形成される。
次に、図4のパート(e)に示す被覆工程で、ベース11を表裏面両側から被覆材17によって覆う。被覆材17は加熱および加圧することで密着する。被覆工程が完了すると、図2に示すRFIDタグ10が得られる。
上述した実施形態では、補強体26の外周環26bと内周環26aとの柔らかさが互いに異なる材料からなることによって調整されているが、続いて、複数の環が同一の材料で形成された、本発明の第2実施形態および第3実施形態について説明する。以下の第2実施形態の説明にあたっては、これまで説明してきた実施形態における各要素と同一の要素には同一の符号を付けて示し、前述の実施形態との相違点について説明する。
図5は、本発明の電子装置の第2実施形態であるRFIDタグを示す平面図である。
この図5に示すRFIDタグ20は、図2および図3に示すRFIDタグ10とは、補強体26の構造が異なる。RFIDタグ20の補強体26を構成する外周側の外周環26bと内周側の内周環26aとは、同一の材料で形成されている。また、外周環26bの、この外周環26bの径方向の幅は、内周環26aの径方向の幅よりも狭い。図5に示すRFIDタグ20は、この点を除き、図2および図3に示すRFIDタグ10と同様である。
外周環26bの径方向の幅は、内周環26aの径方向の幅よりも狭いため、外周環26bは、内周環26aよりも柔らかい。したがって、RFIDタグ20が折り曲げられる場合に外周環26bへの応力の集中が抑えられる。
図6は、本発明の電子装置の第3実施形態であるRFIDタグを示す断面図である。
この図6に示すRFIDタグ30において、補強体36を構成する、外周側の外周環36bと内周側の内周環36aとは、同一の材料で形成されている。また、外周環36bの、ベース11の厚み方向での厚さは、内周環36aの厚さよりも薄い。図6に示すRFIDタグ30は、この点を除き、図2および図3に示すRFIDタグ10と同様である。
図6に示すRFIDタグ30は、外周環36bのベース11の厚み方向での厚さが、内周環36aの厚さよりも薄いため、外周環36bは、内周環36aよりも柔らかい。したがって、RFIDタグ30が折り曲げられる場合に外周環36bへの応力の集中が抑えられる。
図7は、本発明の電子装置の第4実施形態であるRFIDタグを示す断面図である。
この図6に示すRFIDタグ40の補強体46は、外周側の外周環46bと、内周側の内周環46aと、外周環46bおよび内周環46aを接続する接続部46cとを有している。外周環46b、内周環46a、および接続部46cは同じ材料で一体に形成されている。補強体46は、RFIDタグ40が製造される前の部品単体の時点で、外周環46bと内周環46aとが、回路チップ13を囲う所定の間隔をおいて同心状に配置された構造を有している。図6に示すRFIDタグ40は、この点を除き、図2および図3に示すRFIDタグ10と同様である。RFIDタグ40を製造する際には、内周環46a、外周環46bおよび接続部46cが一体化した補強体46を、ベース11上の回路チップ13を囲う位置に搭載する。これによって、外周環46bの位置合わせと内周環46aの位置合わせが同時になされる。
続いて、上述したRFIDタグの応用例として、本発明の、電子装置が装着された物品の一実施形態である、RFIDタグ10が装着された衣服について説明する。
図8は、RFIDタグが装着された衣服の製造方法を説明する図である。
例えば、図2および図3に示すRFIDタグ10は、図8に示すように衣服5のタグ5aに貼り付け等によって装着される。そして、衣服5に装着されされたRFIDタグ10に、衣服5の属性を表わす情報が記憶される。例えば、JANコード等の衣服5の属性情報を情報書込装置6からRFIDタグ10に無線通信によって送信し、この属性情報を回路チップ13(図2参照)に記憶させる。
上述した実施形態では、電子装置としてRFIDタグの例を説明したが、本発明の電子装置はRFIDタグに限られず、例えば、可撓性のベースに回路チップが搭載されたプリント回路基板装置に適用できる。
図9は、本発明の一実施形態としてのプリント回路基板装置と、このプリント回路基板装置が実装された卓上計算機の概略を示す図である。
図9に示す卓上計算機7は、計算機本体部71と、計算機本体部71に実装されたプリント回路基板装置75とを有している。プリント回路基板装置75は、図2および3に示すRFIDタグ10と同様の構造を有している。すなわち、ベースとしてのフレキシブル印刷回路77(FPC77)に回路チップ76が搭載されており、また、図示は省略するが、FPC77上には、互いに同心の複数の環を有する補強体が回路チップを囲んで配置され、さらに、封止体が補強体の内側を埋めて回路チップ上部を覆い、回路チップ76をFPC77で封止した構造を有している。ただし、プリント回路基板装置75の回路チップは、計算機本体部71の制御機能を有する点と、FPC77上には、アンテナの代わりに回路チップ76と計算機本体部71との間で信号を伝達する配線パターンが配線されている点が、図2に示すRFIDタグ10と異なる。計算機本体部71には、各種表示を行う表示装部71aおよび操作キー71bが備えられており、回路チップ76の動作に基づいて駆動される。プリント回路基板装置75が実装された卓上計算機7は、計算機本体部71が撓ってもプリント回路基板装置75における配線パターンの断線が防止される。
なお、ここでは、卓上計算機7の計算機本体部71が撓う場合について説明したが、本発明はこれに限られず、例えば硬いケースを有する機器本体部に電子装置が曲がった状態で実装された電子機器や、修理や保守のため機器本体部から電子装置が取り出される際に電子装置が曲がりやすい電子機器にも適用可能である。また、本発明は卓上計算機に限られず、可撓性のベースに回路チップが搭載された電子装置が実装される携帯電話等、種々の電子機器に適用可能である。
また、上述した実施形態では、RFIDタグの複数の例を説明したが、本発明の電子装置は、各実施形態で説明したそれぞれの構成に限られるものではなく、各実施形態の要素が組み合わせられたものであってもよい。例えば、補強体が有する複数の環が異なる材料で形成されるとともに、これら複数の環を厚さや太さが互いに異なるものとするものであってもよい。また、例えば、補強体は、厚さや太さが互いに異なる複数の環が接続部によって接続された一体構造のものであってもよい。
また、上述した実施形態では、補強体が2つの環からなるものとして説明したが、本発明はこれに限られるものではなく、補強体が3つ以上の環からなるものであってもよい。
また、上述した実施形態では、被覆材を有する例を説明したが、本発明の電子装置はこれに限られるものではなく、被覆材が設けられないものであってもよい。

Claims (3)

  1. ベースと、
    前記ベース上に配線された導体パターンと、
    前記導体パターンに電気的に接続された回路チップと、
    前記ベース上に前記回路チップを囲んで配置された、環状の外形を有する、内部構造として、互いに同心の複数の環を有する補強体と、
    前記補強体の内側を埋めて前記回路チップ上部を覆い、該回路チップを前記ベース上で封止した封止体とを備え
    前記補強体は、前記複数の環のうち最外周の環が、残りの環のうち少なくともいずれか1つの環よりも柔らかいものであることを特徴とする電子装置。
  2. ベースと、
    前記ベース上に配線された導体パターンと、
    前記導体パターンに電気的に接続された回路チップと、
    前記ベース上に前記回路チップを囲んで配置された、環状の外形を有する、内部構造として、互いに同心の複数の環を有する補強体と、
    前記補強体の内側を埋めて前記回路チップ上部を覆い、該回路チップを前記ベース上で封止した封止体とを備え、
    前記補強体は、前記複数の環のうち最外周の環における、環の径方向の幅が残りの環のうち少なくともいずれか1つの環における幅よりも狭いものであることを特徴とする電子装置。
  3. ベースと、
    前記ベース上に配線された導体パターンと、
    前記導体パターンに電気的に接続された回路チップと、
    前記ベース上に前記回路チップを囲んで配置された、環状の外形を有する、内部構造として、互いに同心の複数の環を有する補強体と、
    前記補強体の内側を埋めて前記回路チップ上部を覆い、該回路チップを前記ベース上で封止した封止体とを備え、
    前記補強体は、前記複数の環のうち最外周の環における、前記ベースの厚み方向での厚さが残りの環状補強部の少なくともいずれか1つの環における厚さよりも薄いものであることを特徴とする電子装置。
JP2009506098A 2007-03-23 2007-03-23 電子装置 Expired - Fee Related JP4962563B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2007/056077 WO2008117382A1 (ja) 2007-03-23 2007-03-23 電子装置、電子装置が実装された電子機器、電子装置が装着された物品、および電子装置の製造方法

Publications (2)

Publication Number Publication Date
JPWO2008117382A1 JPWO2008117382A1 (ja) 2010-07-08
JP4962563B2 true JP4962563B2 (ja) 2012-06-27

Family

ID=39788126

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009506098A Expired - Fee Related JP4962563B2 (ja) 2007-03-23 2007-03-23 電子装置

Country Status (6)

Country Link
US (1) US7982295B2 (ja)
EP (1) EP2131392A4 (ja)
JP (1) JP4962563B2 (ja)
KR (1) KR101032069B1 (ja)
CN (1) CN101663750B (ja)
WO (1) WO2008117382A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9741633B2 (en) 2015-06-02 2017-08-22 Samsung Electronics Co., Ltd. Semiconductor package including barrier members and method of manufacturing the same

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI421982B (zh) * 2008-11-21 2014-01-01 Advanpack Solutions Pte Ltd 半導體導線元件及其製造方法
JP5358489B2 (ja) * 2010-03-11 2013-12-04 株式会社日立製作所 Rfidタグ及びその製造方法
US8671772B2 (en) * 2011-09-22 2014-03-18 Hana Micron America, Inc. Quality assurance and reliability testing apparatus for RFID tags
KR101326194B1 (ko) * 2012-10-19 2013-11-20 이진재 Rfid 태그 조립체 및 이를 구비한 전자 보호대
CN204650569U (zh) * 2014-04-22 2015-09-16 株式会社村田制作所 无线通信标签
CN105514080B (zh) * 2014-10-11 2018-12-04 意法半导体有限公司 具有再分布层和加强件的电子器件及相关方法
CN106910719A (zh) * 2015-06-02 2017-06-30 三星半导体(中国)研究开发有限公司 封装件和制造封装件的方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59152741A (ja) * 1983-02-18 1984-08-31 Nec Corp 光インタフエ−ス装置
JP2001202490A (ja) * 2000-01-20 2001-07-27 Denso Corp Icカード及びその製造方法
JP2003288568A (ja) * 2002-03-27 2003-10-10 Toppan Forms Co Ltd 非接触型icラベル
JP2005100114A (ja) * 2003-09-25 2005-04-14 Toppan Printing Co Ltd 床面設置用icタグ

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS554917A (en) 1978-06-26 1980-01-14 Hitachi Ltd Resin-enclosed semi-conductor device
JPS5921049A (ja) * 1982-07-27 1984-02-02 Matsushita Electric Ind Co Ltd 樹脂封止型半導体装置
JPS59152741U (ja) 1983-03-31 1984-10-13 松下電器産業株式会社 半導体素子の基板上における樹脂モ−ルド構造
JPS6018934A (ja) 1983-07-13 1985-01-31 Hitachi Micro Comput Eng Ltd 半導体装置
JPS6186886A (ja) 1984-10-04 1986-05-02 Toshiba Corp Icカ−ド
JP2502511B2 (ja) * 1986-02-06 1996-05-29 日立マクセル株式会社 半導体装置の製造方法
DE3924439A1 (de) 1989-07-24 1991-04-18 Edgar Schneider Traegerelement mit wenigstens einem integrierten schaltkreis, insbesondere zum einbau in chip-karten, sowie verfahren zur herstellung dieser traegerelemente
US5581445A (en) 1994-02-14 1996-12-03 Us3, Inc. Plastic integrated circuit card with reinforcement structure for protecting integrated circuit module
US5436203A (en) * 1994-07-05 1995-07-25 Motorola, Inc. Shielded liquid encapsulated semiconductor device and method for making the same
US5989941A (en) * 1997-12-12 1999-11-23 Micron Technology, Inc. Encapsulated integrated circuit packaging
JPH11338995A (ja) * 1998-05-28 1999-12-10 Sony Corp Icカード
JP4095741B2 (ja) 1999-06-29 2008-06-04 シチズンミヨタ株式会社 Icタグ構造
JP3451373B2 (ja) * 1999-11-24 2003-09-29 オムロン株式会社 電磁波読み取り可能なデータキャリアの製造方法
JP2001217352A (ja) * 2000-01-31 2001-08-10 Optrex Corp 回路基板
JP3406270B2 (ja) * 2000-02-17 2003-05-12 沖電気工業株式会社 半導体装置及びその製造方法
JP4753339B2 (ja) 2001-09-28 2011-08-24 Necトーキン株式会社 非接触通信媒体
JP2005038232A (ja) * 2003-07-16 2005-02-10 Matsushita Electric Ind Co Ltd 集積回路装置とそれを用いた非接触型icカード
JP2005157736A (ja) * 2003-11-26 2005-06-16 Sony Corp 無線通信モジュール,無線通信モジュール製造方法
US8109981B2 (en) * 2005-01-25 2012-02-07 Valam Corporation Optical therapies and devices
US7365371B2 (en) * 2005-08-04 2008-04-29 Cree, Inc. Packages for semiconductor light emitting devices utilizing dispensed encapsulants
EP2131312A4 (en) * 2007-03-23 2011-08-24 Fujitsu Ltd ELECTRONIC ARRANGEMENT, ELECTRONIC EQUIPMENT, INCLUDING AN ELECTRONIC ARRANGEMENT, ARTICLE TO WHICH AN ELECTRONIC ARRANGEMENT IS PLACED, AND METHOD FOR PRODUCING AN ELECTRONIC ARRANGEMENT
EP2131393A4 (en) * 2007-03-23 2011-08-31 Fujitsu Ltd ELECTRONIC ARRANGEMENT, ELECTRONIC ARRANGEMENT ATTACHING ELECTRONIC DEVICE, ELECTRONIC ARRANGEMENT ATTACHING ITEM AND METHOD FOR PRODUCING AN ELECTRONIC ARRANGEMENT

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59152741A (ja) * 1983-02-18 1984-08-31 Nec Corp 光インタフエ−ス装置
JP2001202490A (ja) * 2000-01-20 2001-07-27 Denso Corp Icカード及びその製造方法
JP2003288568A (ja) * 2002-03-27 2003-10-10 Toppan Forms Co Ltd 非接触型icラベル
JP2005100114A (ja) * 2003-09-25 2005-04-14 Toppan Printing Co Ltd 床面設置用icタグ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9741633B2 (en) 2015-06-02 2017-08-22 Samsung Electronics Co., Ltd. Semiconductor package including barrier members and method of manufacturing the same

Also Published As

Publication number Publication date
KR20100005029A (ko) 2010-01-13
CN101663750B (zh) 2011-06-29
WO2008117382A1 (ja) 2008-10-02
EP2131392A4 (en) 2011-08-24
KR101032069B1 (ko) 2011-05-02
JPWO2008117382A1 (ja) 2010-07-08
US20100001388A1 (en) 2010-01-07
US7982295B2 (en) 2011-07-19
CN101663750A (zh) 2010-03-03
EP2131392A1 (en) 2009-12-09

Similar Documents

Publication Publication Date Title
JP5024367B2 (ja) 電子装置、電子装置が実装された電子機器、電子装置が装着された物品、および電子装置の製造方法
JP4962563B2 (ja) 電子装置
JP4883175B2 (ja) 電子装置、電子装置が実装された電子機器、電子装置が装着された物品、および電子装置の製造方法
JP4382802B2 (ja) Rfidタグ
US7960752B2 (en) RFID tag
EP1887497B1 (en) RFID tag
JP2007094634A (ja) Rfidタグ
JP5037224B2 (ja) Rfidタグおよびrfidタグの製造方法
JP5145896B2 (ja) 電子装置および電子装置製造方法
JP2007122482A (ja) Rfidタグおよびrfidタグ製造方法
JP2009116649A (ja) Rfidタグ
JP4754344B2 (ja) Rfidタグ
JP2019197313A (ja) 電子部品実装基板、バンド、カード
TW200839897A (en) Electronic device, electronic device-mounted electronic apparatus, electronic device-mounted article and method of manufacturing electronic device
TW200839973A (en) Electronic device, electronic device-mounted electronic apparatus, electronic device-mounted article and method of manufacturing electronic device
TW200839961A (en) Electronic device, electronic device-mounted electronic apparatus, electronic device-mounted article and method of manufacturing electronic device
JP2009277255A (ja) Rfidタグ
JP2004163685A (ja) 表示装置用モジュール及び表示装置
JP2003099746A (ja) 非接触通信媒体

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111206

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120206

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120228

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120312

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150406

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees