JP2010192918A - ダイレクト・コネクト形信号システム - Google Patents
ダイレクト・コネクト形信号システム Download PDFInfo
- Publication number
- JP2010192918A JP2010192918A JP2010089212A JP2010089212A JP2010192918A JP 2010192918 A JP2010192918 A JP 2010192918A JP 2010089212 A JP2010089212 A JP 2010089212A JP 2010089212 A JP2010089212 A JP 2010089212A JP 2010192918 A JP2010192918 A JP 2010192918A
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- substrate
- circuit package
- die
- cable
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/147—Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49805—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/222—Completing of printed circuits by adding non-printed jumper connections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0228—Compensation of cross-talk by a mutually correlated lay-out of printed circuit traces, e.g. for compensation of cross-talk in mounted connectors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10227—Other objects, e.g. metallic pieces
- H05K2201/10356—Cables
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10227—Other objects, e.g. metallic pieces
- H05K2201/10378—Interposers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10431—Details of mounted components
- H05K2201/10507—Involving several components
- H05K2201/1053—Mounted components directly electrically connected to each other, i.e. not via the PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10734—Ball grid array [BGA]; Bump grid array
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Combinations Of Printed Boards (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
【解決手段】ダイレクトコネクト信号システム200は、プリント回路ボード205と、このプリント回路ボード上に配置された第1(201A)と第2(201B)の集積回路パッケージとを備える。複数の電気信号導体203は、第1と第2の集積回路パッケージの間において、プリント回路ボード上に浮かせて延在させる。この構成により、プリント回路ボードの入口および出口の構造(例えば、導電性ビア等)から生ずる寄生容量および信号反射が回避される。
【選択図】図3
Description
図3は、本発明の1実施形態によるダイレクトコネクト信号システム200を示している。信号システム200は、1対の集積回路パッケージ201Aおよび201B(これらは、“集積回路デバイス”とも呼ぶ)を備え、これらは、プリント回路ボード205に装着しまたダイレクトコネクト・ケーブル203を介して互いに結合されている。図示のように、ダイレクトコネクト・ケーブル203は、集積回路パッケージ201の各々に固着され、そしてプリント回路ボード205より上に持ち上げられた形式で延在している。すなわち、ケーブル203は、プリント回路ボード205より上の空中に浮かせ、これにより、プリント回路ボード205内のトレースまたは他の導電性構造を通らずに、集積回路パッケージ201間で高速信号の伝送を可能にする。この構成により、プリント回路ボードの入口および出口の構造(例えば、導電性ビア等)から生ずる寄生容量および信号反射が回避される。さらに、ダイレクトコネクト・ケーブル203が1組の同一長さの導体で構成することができるため、プリント回路ボード205を通る信号経路の異なった長さから生ずるタイミング・スキューも、回避される。尚、ダイレクトコネクト・ケーブル203は、図3においては、集積回路パッケージ201への接続部によってのみ支持されるものとして示したが、1つ以上の機械的な支持部を、オプションとして、ケーブル203の下に配置するようにすることもできる。
Claims (105)
- 集積回路パッケージであって、
基板と、
該基板の第1の表面に配置され、第1の複数のコンタクトを含む集積回路ダイと、
前記基板の前記第1表面に配置された複数の導電性トレースであって、前記第1表面に沿って前記第1の複数のコンタクトから前記第1表面の露出領域まで延在した、前記の複数の導電性トレースと、
を備えた集積回路パッケージ。 - 請求項1記載の集積回路パッケージであって、さらに、前記基板の前記第1表面に配置されかつ前記集積回路ダイを部分的に包囲するハウジングを備え、該ハウジングは、前記第1表面のすべてを、前記露出領域を除き覆ったこと、を特徴とする集積回路パッケージ。
- 請求項1記載の集積回路パッケージにおいて、前記複数の導電性トレースは、前記第1表面の前記露出領域上に配置しかつコネクタに接触するように構成したそれぞれの端子端部を含むこと、を特徴とする集積回路パッケージ。
- 請求項3記載の集積回路パッケージにおいて、前記端子端部は、コネクタと接触するように構成したこと、を特徴とする集積回路パッケージ。
- 請求項3記載の集積回路パッケージであって、さらに前記コネクタを含み、該コネクタは、前記導電性トレースの前記端子端部に結合され、かつケーブル内のそれぞれの信号導体と接触するように構成されたこと、を特徴とする集積回路パッケージ。
- 請求項1記載の集積回路パッケージであって、さらに、
前記基板に固着されたコネクタであって、前記導電性トレースの端子端部に接触する複数の導電性コンタクトを有する、前記のコネクタと、
前記複数の導電性トレースの前記端子端部に対し、前記複数の導電性コンタクトを介して結合された複数の導体を有するケーブルと、
を備えたこと、を特徴とする集積回路パッケージ。 - 請求項6記載の集積回路パッケージにおいて、前記導電性トレースの前記端子端部は、前記第1表面の前記露出領域上に配置したこと、を特徴とする集積回路パッケージ。
- 請求項6記載の集積回路パッケージにおいて、前記コネクタは、前記基板に取り外し可能に固着されること、を特徴とする集積回路パッケージ。
- 請求項1記載の集積回路パッケージにおいて、前記基板は、コネクタの突出要素を受けるように適合させた前記露出領域内の少なくとも1つの凹部区域を含むこと、を特徴とする集積回路パッケージ。
- 請求項9記載の集積回路パッケージにおいて、前記凹部区域は、前記基板中へ延在する孔であって、前記コネクタの前記突出要素の形状に従った形状を有する前記の孔であること、を特徴とする集積回路パッケージ。
- 請求項10記載の集積回路パッケージにおいて、前記孔は、前記基板を貫通して延在すること、を特徴とする集積回路パッケージ。
- 請求項9記載の集積回路パッケージにおいて、前記凹部区域は、前記突出要素の幅に従う幅を有するチャンネルであること、を特徴とする集積回路パッケージ。
- 請求項1記載の集積回路パッケージにおいて、前記集積回路ダイは、さらに、第2の複数のコンタクトを含み、前記基板は、複数の導電性構造を含み、該複数の導電性構造は、前記第2の複数のコンタクトと接触し、かつ前記基板の前記第1表面から第2表面まで前記基板を貫通して延在すること、を特徴とする集積回路パッケージ。
- 請求項13記載の集積回路パッケージにおいて、前記複数の導電性構造のうちの少なくとも1つは、前記基板中へ延在する導電性ビアを含むこと、を特徴とする集積回路パッケージ。
- 請求項13記載の集積回路パッケージにおいて、前記複数の導電性構造は、前記基板の前記第2表面に配置された複数の導電性ランドを含むこと、を特徴とする集積回路パッケージ。
- 請求項15記載の集積回路パッケージにおいて、前記導電性ランドは、プリント回路ボードに配置された対応する導電性ランドに結合されるように構成されたこと、を特徴とする集積回路パッケージ。
- 請求項16記載の集積回路パッケージにおいて、前記導電性ランドは、前記プリント回路ボード上の対応する導電性ランドにハンダ付けされるように構成されたこと、を特徴とする集積回路パッケージ。
- 請求項1記載の集積回路パッケージにおいて、前記複数の導電性トレースは、前記基板のエッジを超えて延在すること、を特徴とする集積回路パッケージ。
- 請求項18記載の集積回路パッケージにおいて、前記複数の導電性トレースは、絶縁材料内に少なくとも部分的にカプセル封入され、前記絶縁材料は、前記導電性トレースを、実質上互いに固定された位置に維持すること、を特徴とする集積回路パッケージ。
- 請求項19記載の集積回路パッケージにおいて、前記絶縁材料は、ポリマー材料であること、を特徴とする集積回路パッケージ。
- 請求項1記載の集積回路パッケージにおいて、前記複数の導電性トレースは、前記第1の複数のコンタクトから前記露出領域の第1の部分まで延在する第1の複数のトレース・セグメントと、前記第1の複数のコンタクトから前記露出領域の第2の部分まで延在する第2の複数のトレース・セグメントとを含むこと、を特徴とする集積回路パッケージ。
- 請求項21記載の集積回路パッケージにおいて、前記第1の複数のトレース・セグメントは、前記第2の複数のトレース・セグメントとは実質上反対の方向に延在すること、を特徴とする集積回路パッケージ。
- 請求項21記載の集積回路パッケージにおいて、前記第1の複数のトレース・セグメントは、前記第2の複数のトレース・セグメントとは実質上直交する方向に延在すること、を特徴とする集積回路パッケージ。
- 請求項21記載の集積回路パッケージにおいて、前記第1の複数のトレース・セグメントは、前記露出領域の前記第1部分上に配置されかつ第1のコネクタを受けるように構成された端子端部を含むこと、を特徴とする集積回路パッケージ。
- 請求項24記載の集積回路パッケージにおいて、前記第2の複数のトレース・セグメントは、前記露出領域の前記第2部分に配置されかつ第2のコネクタを受けるように構成された端子端部を含むこと、を特徴とする集積回路パッケージ。
- 請求項21記載の集積回路パッケージにおいて、前記第1表面の前記露出領域は、前記集積回路ダイを囲む前記第1表面の周辺領域を含み、前記周辺領域は、前記第1基板のエッジにより境界を定められること、を特徴とする集積回路パッケージ。
- 請求項26記載の集積回路パッケージにおいて、前記露出領域の前記第1部分と第2部分は、前記基板の対向するエッジにより境界を定められること、を特徴とする集積回路パッケージ。
- 請求項26記載の集積回路パッケージにおいて、前記露出領域の前記第1部分と第2部分は、前記基板の隣接するエッジにより境界を定められること、を特徴とする集積回路パッケージ。
- 集積回路パッケージであって、
第1の組のコンタクトと第2の組のコンタクトとを有する集積回路ダイと、
該集積回路ダイに隣接して配置された第1の表面と、該第1表面と対向する第1の表面とを有する基板と、
前記第1組のコンタクトに結合した第1の組の導電性構造であって、前記第1表面から前記基板を貫通して前記第2表面へ延在する、前記の第1組の導電性構造と、
前記第2組のコンタクトに結合した第2の組の導電性構造であって、前記第1表面と第2表面との間に形成された前記基板のエッジまで延在する、前記の第2の組の導電性構造と、
を備えた集積回路パッケージ。 - 請求項29記載の集積回路パッケージにおいて、前記第2組の導電性構造は、少なくとも部分的に前記基板内に配置されたこと、を特徴とする集積回路パッケージ。
- 請求項29記載の集積回路パッケージにおいて、前記第1組の導電性構造は、前記第2表面まで延在する導電性ビアを含むこと、を特徴とする集積回路パッケージ。
- 請求項29記載の集積回路パッケージにおいて、前記第1組の導電性構造は、前記集積回路パッケージを、プリント回路ボード上の導電性トレースに電気的に結合できるようにするため、前記第2表面上に配置された複数の導電性ランドを含むこと、を特徴とする集積回路パッケージ。
- 請求項29記載の集積回路パッケージにおいて、前記第2組の導電性構造は、
前記第1表面と第2表面との間において前記基板内に配置され、かつ前記基板の前記エッジまで延在する複数の導電性トレースと、
前記複数の導電性トレースと接触するため前記第1表面から延在した複数の導電性ビアと、
を備えたこと、を特徴とする集積回路パッケージ。 - 請求項33記載の集積回路パッケージにおいて、前記複数の導電性トレースは、前記基板の前記エッジを超えて延在したこと、を特徴とする集積回路パッケージ。
- 請求項34記載の集積回路パッケージであって、さらに、前記基板の前記エッジを超えた前記複数の導電性トレースに対し固着されたコネクタを含むこと、を特徴とする集積回路パッケージ。
- 請求項35記載の集積回路パッケージにおいて、前記コネクタは、別の集積回路パッケージから延在した導電性トレースに対し結合された対応するもう片方のコネクタを受けるように構成されたこと、を特徴とする集積回路パッケージ。
- 請求項35記載の集積回路パッケージにおいて、前記コネクタは、別の集積回路パッケージ上の電気的コンタクト・ポイントに接続するように構成されたこと、を特徴とする集積回路パッケージ。
- 請求項34記載の集積回路パッケージにおいて、前記複数の導電性トレースは、絶縁材料内に少なくとも部分的にカプセル封入され、前記絶縁材料は、前記導電性トレースを、実質上互いに固定された位置に維持すること、を特徴とする集積回路パッケージ。
- 信号システムであって、
プリント回路ボードと、
該プリント回路ボード上に配置された第1の集積回路パッケージと、
前記プリント回路ボード上に配置された第2の集積回路パッケージと、
前記プリント回路ボード上に浮かせた複数の電気信号導体であって、前記第1集積回路パッケージと第2集積回路パッケージとの間に延在する、前記の複数の電気信号導体と、
を備えた信号システム。 - 請求項39記載の信号システムにおいて、前記プリント回路ボードは、前記第1集積回路パッケージおよび第2集積回路パッケージに対し、これらに電力を供給するため結合された導電性構造を含むこと、を特徴とする信号システム。
- 請求項39記載の信号システムにおいて、前記第1集積回路パッケージは、基板と、該基板の第1の表面に配置された集積回路ダイとを含み、該集積回路ダイは、前記複数の電気信号導体に結合された第1の複数のコンタクトを含むこと、を特徴とする信号システム。
- 請求項41記載の信号システムにおいて、前記第1集積回路パッケージは、さらに、複数の導電性トレースを含み、該複数の導電性トレースは、前記基板の前記第1表面に配置され、かつ前記第1表面に沿って前記第1複数のコンタクトから前記第1表面の露出領域まで延在し、前記複数の電気信号導体は、前記第1の複数のコンタクトに対し前記導電性トレースを介して結合されたこと、を特徴とする信号システム。
- 請求項42記載の信号システムにおいて、前記複数の電気信号導体は、前記第1表面の前記露出領域において導電性トレースに結合されたこと、を特徴とする信号システム。
- 請求項41記載の信号システムにおいて、前記プリント回路ボードは、前記第1集積回路パッケージおよび第2集積回路パッケージに対し電力を供給するため導電性構造を含み、前記第1集積回路ダイは、さらに、前記導電性構造に対しこれからの電力を受けるため結合された第2の複数のコンタクトを含むこと、を特徴とする信号システム。
- 請求項44記載の信号システムにおいて、前記基板は、導電性構造を含み、該導電性構造は、前記第2の複数のコンタクトのうちの少なくとも1つに結合され、かつ前記基板を貫通して前記第1表面から前記基板の第2の表面まで延在し、前記第2表面は、前記プリント回路ボードのある表面に対向したこと、を特徴とする信号システム。
- 請求項45記載の信号システムにおいて、前記基板を貫通して延在する前記導電性構造は、導電性ランドを含み、該ランドは、前記基板の前記第2表面に配置され、かつ前記プリント回路ボードの前記導電性構造のうちの少なくとも1つに結合されたこと、を特徴とする信号システム。
- 請求項39記載の信号システムにおいて、前記複数の電気信号導体は、ある材料内にカプセル封入され、前記材料は、前記電気信号導体を、実質上互いに固定した位置に維持すること、を特徴とする信号システム。
- 請求項39記載の信号システムであって、さらに、第1のコネクタを含み、該第1コネクタは、前記複数の電気信号導体の第1の端部に固着され、かつ前記第1集積回路パッケージに結合されたこと、を特徴とする信号システム。
- 請求項48記載の信号システムにおいて、前記コネクタは、前記第1集積回路パッケージに対し取り外し可能に結合されたこと、を特徴とする信号システム。
- 請求項48記載の信号システムであって、さらに、第2のコネクタを含み、該第2コンポーネントは、前記複数の電気信号導体の第2の端部に固着され、かつ前記第2集積回路パッケージに結合されたこと、を特徴とする信号システム。
- 請求項48記載の信号システムにおいて、前記第1集積回路パッケージは、
基板と、
該基板の第1の表面に配置され、第1の複数のコンタクトを含む集積回路ダイと、
前記基板の前記第1表面に配置され、かつ前記第1表面に沿って前記第1の複数のコンタクトから前記第1表面の露出領域まで延在した複数の導電性トレースであって、前記第1コネクタが、前記複数の導電性トレースに対し前記露出領域において結合された、前記の複数の導電性トレースと、
を含むこと、を特徴とする信号システム。 - 請求項39記載の信号システムにおいて、前記第1集積回路パッケージと第2集積回路パッケージとの間に延在した前記複数の電気信号導体は、第1の複数の電気信号導体を構成し、前記信号システムは、さらに、
前記プリント回路ボードに装着された第3の集積回路パッケージと、
前記プリント回路ボード上に浮かせ、かつ前記第1集積回路パッケージと第3集積回路パッケージとの間に延在した第2の複数の電気信号導体と、
を含むこと、を特徴とする信号システム。 - 請求項52記載の信号システムにおいて、第1集積回路パッケージは、基板を含み、該基板は、前記第1の複数の電気信号導体に結合された第1の組のコンタクトと、前記第2の複数の電気信号導体に結合された第2の複数のコンタクトとを有すること、を特徴とする信号システム。
- 請求項53記載の信号システムにおいて、前記第1組のコンタクトと前記第2組のコンタクトは、前記基板の第1の領域と第2の領域とそれぞれ配置されたこと、を特徴とする信号システム。
- 請求項54記載の信号システムにおいて、前記第1組のコンタクトと第2組のコンタクトは、前記基板の互いに対向する表面に配置されたこと、を特徴とする信号システム。
- 請求項54記載の信号システムにおいて、前記第1集積回路パッケージは、さらに、前記基板の第1の表面に配置された集積回路ダイを含み、前記第1組のコンタクトは、前記基板の前記第1表面に対し前記集積回路ダイの第1のエッジに隣接して配置され、前記第2組のコンタクトは、前記基板の前記第1表面に対し前記集積回路ダイの第2のエッジに隣接して配置されたこと、を特徴とする信号システム。
- 請求項56記載の信号システムにおいて、前記第1エッジは、前記第2エッジに対向したこと、を特徴とする信号システム。
- 請求項56記載の信号システムにおいて、前記第1エッジは、前記第2エッジに隣接したこと、を特徴とする信号システム。
- 請求項56記載の信号システムであって、さらに、複数の導電性トレースを含み、該複数の導電性トレースは、前記基板上に配置され、かつ前記集積回路ダイから、前記第1組のコンタクトへまた前記第2組のコンタクトへ延在したこと、を特徴とする信号システム。
- 請求項59記載の信号システムにおいて、前記複数の導電性トレースは、前記基板の前記第1表面に祖って前記集積回路ダイから前記第1組のコンタクトまで延在したこと、を特徴とする信号システム。
- 請求項59記載の信号システムにおいて、前記複数の導電性トレースは、少なくとも部分的に、前記基板の内部層に沿ってルーティングされたこと、を特徴とする信号システム。
- 請求項52記載の信号システムにおいて、前記第2の複数の電気信号導体は、前記第1の複数の電気信号導体に結合されたこと、を特徴とする信号システム。
- 請求項52記載の信号システムであって、さらに、コネクタを含み、該コネクタは、前記第1の複数の電気信号導体の第1の端部にまた前記第2の複数の電気信号導体の第1の端部に結合され、前記コネクタは、前記第1集積回路パッケージに結合されたこと、を特徴とする信号システム。
- 請求項63記載の信号システムにおいて、前記第1の複数の電気信号導体は、前記コネクタ内において前記第2の複数の電気信号導体に結合されたこと、を特徴とする信号システム。
- 請求項52記載の信号システムであって、さらに、
前記第1の複数の電気信号導体の第1の端部に固着され、かつ前記第1集積回路パッケージに結合された第1のコネクタと、
前記第2の複数の電気信号導体の第1の端部に固着され、かつ前記第1集積回路パッケージに結合された第2のコネクタと、
を含むこと、を特徴とする信号システム。 - 信号システムであって、
プリント回路ボードと、
該プリント回路ボード上に配置された第1の集積回路パッケージと、
前記プリント回路ボード上に配置された第2の集積回路パッケージと、
前記第1集積回路パッケージと前記第2集積回路パッケージとに固着されたケーブルであって、複数の電気信号導体を含む、前記のケーブルと、
を備えた信号システム。 - 請求項66記載の信号システムにおいて、前記ケーブルは、その長さの少なくとも一部において空中に浮かせたこと、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記ケーブルの少なくとも1部分は、前記プリント回路ボードに接触すること、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記ケーブルの前記少なくとも1部分は、前記プリント回路ボードに固着されたこと、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記ケーブルは、前記第1プリント回路デバイスに取り外し可能に固着されたこと、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記ケーブルは、非導通材料を含み、該非導通材料は、前記電気信号導体を、実質上互いに固定された位置に維持すること、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記ケーブルは、リボン・スタイルのケーブルであること、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記ケーブルは、フレキシブルのケーブルであること、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記第1集積回路パッケージは、基板と、該基板上に配置された集積回路ダイとを含み、前記ケーブルは、前記基板に固着されたこと、を特徴とする信号システム。
- 請求項74記載の信号システムにおいて、前記第1集積回路パッケージは、さらに、複数の導電性トレースを含み、該複数の導電性トレースは、前記基板上に配置され、かつ第1の端部において前記ケーブルの前記複数の電気信号導体に結合されたこと、を特徴とする信号システム。
- 請求項75記載の信号システムにおいて、前記集積回路ダイは、複数の電気信号領域を含み、該複数の電気信号領域は、前記基板上に配置された前記複数の導電性トレースの第2の端部に結合されたこと、を特徴とする信号システム。
- 請求項76記載の信号システムにおいて、前記集積回路ダイは、前記基板の第1の表面に配置され、前記複数の導電性トレースは、前記基板の前記第1表面に沿ってエンドツーエンドで延在すること、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記第1と第2の集積回路パッケージは、前記プリント回路ボードの互いに対向する側に配置されたこと、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記プリント回路ボードは、前記第1集積回路パッケージの電源電圧端子に結合した導電性構造を含むこと、を特徴とする信号システム。
- 信号システムであって、
第1の回路ボードと、
該第1回路ボード上に配置され、かつ第1のインバータ上に配置された第1の集積回路ダイを含む第1の集積回路パッケージと、
第2の基板上に配置された第2の集積回路ダイを含む第2の集積回路パッケージと、
前記第1基板と前記第2基板とに固着された、複数の電気信号導体を含むケーブルと、
を備えた信号システム。 - 請求項80記載の信号システムであって、さらに、第2の回路ボードを含み、前記第2集積回路パッケージは、前記第2回路ボード上に配置されたこと、を特徴とする信号システム。
- 請求項81記載の信号システムにおいて、前記第1回路ボードは、前記第1回路ボードに対し取り外し可能に結合されたこと、を特徴とする信号システム。
- 請求項81記載の信号システムであって、さらに、前記第1および第2の回路ボードのうちの少なくとも一方に取り外し可能に結合されたバックプレーンを含むこと、を特徴とする信号システム。
- 請求項80記載の信号システムにおいて、前記ケーブルは、その長さの少なくとも一部において空中に浮かせたこと、を特徴とする信号システム。
- 請求項80記載の信号システムにおいて、前記ケーブルは、前記第1集積回路パッケージに取り外し可能に固着されたこと、を特徴とする信号システム。
- 請求項80記載の信号システムにおいて、前記ケーブルは、リボン・スタイルのケーブルであること、を特徴とする信号システム。
- 請求項80記載の信号システムにおいて、前記ケーブルは、フレキシブルのケーブルであること、を特徴とする信号システム。
- 請求項66記載の信号システムにおいて、前記第1集積回路パッケージは、さらに、複数の導電性トレースを含み、該複数の導電性トレースは、前記第1基板上に配置され、かつ前記第1集積回路ダイと前記ケーブルの前記複数の電気信号導体との間に結合されたこと、を特徴とする信号システム。
- 請求項88記載の信号システムにおいて、前記集積回路ダイは、前記基板の第1の表面に配置され、前記複数の導電性トレースは、前記基板の前記第1表面に沿ってエンドツーエンド延在すること、を特徴とする信号システム。
- 回路ボード上に装着するための集積回路パッケージであって、
基板と、
該基板上に配置された第1の集積回路ダイと、
該基板上に配置された第2の集積回路ダイと、
前記第1集積回路ダイと第2集積回路ダイとの間に電気的に結合されたケーブルと、
を備えた集積回路パッケージ。 - 請求項90記載の集積回路パッケージにおいて、前記ケーブルは、前記基板に対し少なくとも1つの端部において取り外し可能に固着されたこと、を特徴とする集積回路パッケージ。
- 請求項91記載の集積回路パッケージにおいて、前記ケーブルは、複数の電気信号導体を含むこと、を特徴とする集積回路パッケージ。
- 第1のダイと第2のダイとを含む集積回路パッケージを製造するための方法であって、
前記第1ダイを、前記集積回路パッケージの表面に装着し、
前記第1ダイを前記基板に装着した後に、前記第1ダイをテスト装置でテストし、
前記第2ダイを前記基板に装着し、
前記第2ダイを前記基板に装着した後に、前記第2ダイを前記テスト装置でテストし、
前記テスト装置により前記第1ダイと前記第2ダイを成功裏にテストできた場合、前記第1ダイと前記第2ダイとの間に第1のケーブルを結合すること、
を備えた製造方法。 - 請求項93記載の方法であって、さらに、前記第1ダイと前記第2ダイとの間に前記第1ケーブルを結合した後に、前記第1ダイ、第2ダイおよび第1ケーブルをハウジング内に封入すること、を含むこと、を特徴とする製造方法。
- 請求項93記載の方法において、前記第1と第2のダイは、前記基板の第1の表面に装着し、前記方法が、さらに、前記基板に複数の構造を配置することを含み、前記複数の構造は、前記基板の前記第1表面から前記基板の第2の表面への導電性経路を確立すること、を特徴とする製造方法。
- 請求項95記載の方法であって、さらに、前記集積回路パッケージをプリント回路ボードに装着できるようにするため、前記基板の前記第2表面に複数のコンタクト構造を配置すること、を含むことを特徴とする製造方法。
- 請求項93記載の方法において、前記第1ダイと前記第2ダイとの間に前記第1ケーブルを結合することは、
前記基板上に配置されかつ前記第1ダイのコンタクトに接続された第1の複数のトレースに対し、前記第1ケーブルの第1の端部を結合し、
前記基板上に配置されかつ前記第2ダイのコンタクトに接続された第2の複数のトレースに対し、前記第1ケーブルの第2の端部を結合すること、
を含むこと、を特徴とする製造方法。 - 請求項97記載の方法において、前記第1ダイを前記テスト装置でテストすることは、前記テスト装置と前記第1の複数のトレースとの間に第2のケーブルを結合すること、を含むことを特徴とする製造方法。
- 請求項98記載の方法において、前記第2ダイを前記テスト装置でテストすることは、前記テスト装置と前記第2の複数のトレースとの間に前記第2ケーブルを結合すること、を含むことを特徴とする製造方法。
- 請求項99記載の方法において、前記第2ダイを前記テスト装置でテストすることは、前記テスト装置と前記第2の複数のトレースとの間に第3のケーブルを結合すること、を含むことを特徴とする製造方法。
- 請求項97記載の方法において、前記第1ケーブルの第1の端部を第1の複数のトレースに結合することは、前記第1ケーブルの前記第1端部を、前記第1の複数のトレースの終端に形成されたコンタクトに結合すること、を含むことを特徴とする製造方法。
- 請求項93記載の方法において、前記第2ダイは、前記第1ダイをテストした後に、前記基板に装着すること、を特徴とする製造方法。
- 請求項93記載の方法において、前記第2ダイは、前記第1ダイを成功裏にテストできた場合に、前記基板に装着すること、を特徴とする製造方法。
- 請求項93記載の方法において、前記第1ダイを前記テスト装置でテストすることは、前記第1ダイが欠陥ダイか非欠陥ダイかを判定すること、を含むことを特徴とする製造方法。
- 請求項104記載の方法において、前記第1ダイが非欠陥ダイであると判定した場合、前記テスト装置により前記第1ダイを成功裏にテストできていること、を特徴とする製造方法。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US37648202P | 2002-04-29 | 2002-04-29 | |
US60/376,482 | 2002-04-29 | ||
US40018002P | 2002-07-31 | 2002-07-31 | |
US60/400,180 | 2002-07-31 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004502330A Division JP2005524239A (ja) | 2002-04-29 | 2003-04-29 | ダイレクト・コネクト形信号システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010192918A true JP2010192918A (ja) | 2010-09-02 |
JP5437137B2 JP5437137B2 (ja) | 2014-03-12 |
Family
ID=29406757
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004502330A Withdrawn JP2005524239A (ja) | 2002-04-29 | 2003-04-29 | ダイレクト・コネクト形信号システム |
JP2010089212A Expired - Fee Related JP5437137B2 (ja) | 2002-04-29 | 2010-04-08 | ダイレクト・コネクト形信号システム |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004502330A Withdrawn JP2005524239A (ja) | 2002-04-29 | 2003-04-29 | ダイレクト・コネクト形信号システム |
Country Status (6)
Country | Link |
---|---|
US (2) | US7307293B2 (ja) |
EP (1) | EP1506568B1 (ja) |
JP (2) | JP2005524239A (ja) |
CN (1) | CN1659810B (ja) |
AU (1) | AU2003223783A1 (ja) |
WO (1) | WO2003094203A2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014096667A (ja) * | 2012-11-08 | 2014-05-22 | Murata Mfg Co Ltd | モジュール |
WO2017127513A1 (en) * | 2016-01-19 | 2017-07-27 | Molex, Llc | Integrated routing assembly and system using same |
Families Citing this family (136)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1659810B (zh) * | 2002-04-29 | 2012-04-25 | 三星电子株式会社 | 直接连接信号传送*** |
US7750446B2 (en) * | 2002-04-29 | 2010-07-06 | Interconnect Portfolio Llc | IC package structures having separate circuit interconnection structures and assemblies constructed thereof |
US6897556B2 (en) * | 2003-09-08 | 2005-05-24 | Intel Corporation | I/O architecture for integrated circuit package |
US7345359B2 (en) * | 2004-03-05 | 2008-03-18 | Intel Corporation | Integrated circuit package with chip-side signal connections |
KR100632469B1 (ko) * | 2004-04-20 | 2006-10-09 | 삼성전자주식회사 | 반도체 칩 패키지 |
EP1759422B1 (en) | 2004-06-04 | 2022-01-26 | The Board Of Trustees Of The University Of Illinois | Electrical device comprising printable semiconductor elements |
US8217381B2 (en) * | 2004-06-04 | 2012-07-10 | The Board Of Trustees Of The University Of Illinois | Controlled buckling structures in semiconductor interconnects and nanomembranes for stretchable electronics |
US7521292B2 (en) | 2004-06-04 | 2009-04-21 | The Board Of Trustees Of The University Of Illinois | Stretchable form of single crystal silicon for high performance electronics on rubber substrates |
US7262121B2 (en) * | 2004-07-29 | 2007-08-28 | Micron Technology, Inc. | Integrated circuit and methods of redistributing bondpad locations |
US7705445B2 (en) * | 2005-02-11 | 2010-04-27 | Rambus Inc. | Semiconductor package with low and high-speed signal paths |
JP4470784B2 (ja) * | 2005-03-28 | 2010-06-02 | トヨタ自動車株式会社 | 半導体装置 |
MY152238A (en) * | 2005-06-02 | 2014-09-15 | Univ Illinois | Printable semiconductor structures and related methods of making and assembling |
US20060289981A1 (en) * | 2005-06-28 | 2006-12-28 | Nickerson Robert M | Packaging logic and memory integrated circuits |
US7518238B2 (en) * | 2005-12-02 | 2009-04-14 | Intel Corporation | Mounting flexible circuits onto integrated circuit substrates |
US8102184B2 (en) * | 2006-01-17 | 2012-01-24 | Johnstech International | Test contact system for testing integrated circuits with packages having an array of signal and power contacts |
US7569916B2 (en) * | 2006-03-14 | 2009-08-04 | Paricon Technologies Corp. | Separable network interconnect systems and assemblies |
US7746661B2 (en) | 2006-06-08 | 2010-06-29 | Sandisk Corporation | Printed circuit board with coextensive electrical connectors and contact pad areas |
TWI351085B (en) * | 2006-08-08 | 2011-10-21 | Silicon Base Dev Inc | Structure and manufacturing method of package base for power semiconductor device |
US20080157320A1 (en) * | 2006-12-29 | 2008-07-03 | Harrison Ray D | Laterally Interconnected IC Packages and Methods |
US7525808B2 (en) * | 2007-01-24 | 2009-04-28 | Gidel Ltd. | Device, system, and method of flexible hardware connectivity |
US7859367B2 (en) * | 2007-02-12 | 2010-12-28 | Finisar Corporation | Non-coplanar high-speed interconnects |
US7978030B2 (en) * | 2007-02-12 | 2011-07-12 | Finisar Corporation | High-speed interconnects |
US20080229371A1 (en) * | 2007-02-22 | 2008-09-18 | Mick Colin K | Digital multimedia network including method and apparatus for high speed user download of digital files |
US20080228964A1 (en) * | 2007-03-13 | 2008-09-18 | Henning Braunisch | Hybrid flex-and-board memory interconnect system |
KR101150454B1 (ko) * | 2007-08-06 | 2012-06-01 | 삼성전자주식회사 | 스타형 분기점을 갖는 메모리 모듈 및 그 형성방법 |
DE102007044602A1 (de) * | 2007-09-19 | 2009-04-23 | Continental Automotive Gmbh | Multilayer-Leiterplatte und Verwendung einer Multilayer-Leiterplatte |
US7880570B2 (en) * | 2007-10-25 | 2011-02-01 | Finisar Corporation | Feed thru with flipped signal plane using guided vias |
US7671450B2 (en) * | 2007-12-17 | 2010-03-02 | Agere Systems Inc. | Integrated circuit package for high-speed signals |
KR101755207B1 (ko) * | 2008-03-05 | 2017-07-19 | 더 보드 오브 트러스티즈 오브 더 유니버시티 오브 일리노이 | 펴고 접을 수 있는 전자장치 |
US7517223B1 (en) * | 2008-03-21 | 2009-04-14 | Sony Corporation | Controlled impedance bus with a buffer device |
US7705447B2 (en) * | 2008-09-29 | 2010-04-27 | Intel Corporation | Input/output package architectures, and methods of using same |
US7888784B2 (en) * | 2008-09-30 | 2011-02-15 | Intel Corporation | Substrate package with through holes for high speed I/O flex cable |
US8886334B2 (en) | 2008-10-07 | 2014-11-11 | Mc10, Inc. | Systems, methods, and devices using stretchable or flexible electronics for medical applications |
US8097926B2 (en) | 2008-10-07 | 2012-01-17 | Mc10, Inc. | Systems, methods, and devices having stretchable integrated circuitry for sensing and delivering therapy |
US8389862B2 (en) | 2008-10-07 | 2013-03-05 | Mc10, Inc. | Extremely stretchable electronics |
JP5646492B2 (ja) | 2008-10-07 | 2014-12-24 | エムシー10 インコーポレイテッドMc10,Inc. | 伸縮可能な集積回路およびセンサアレイを有する装置 |
US8372726B2 (en) | 2008-10-07 | 2013-02-12 | Mc10, Inc. | Methods and applications of non-planar imaging arrays |
US9011177B2 (en) * | 2009-01-30 | 2015-04-21 | Molex Incorporated | High speed bypass cable assembly |
KR101706915B1 (ko) | 2009-05-12 | 2017-02-15 | 더 보드 오브 트러스티즈 오브 더 유니버시티 오브 일리노이 | 변형가능 및 반투과 디스플레이를 위한 초박형, 미세구조 무기발광다이오드의 인쇄 어셈블리 |
US8339760B2 (en) * | 2009-06-15 | 2012-12-25 | Apple Inc. | Thermal protection circuits and structures for electronic devices and cables |
WO2011019856A1 (en) * | 2009-08-12 | 2011-02-17 | Edward Stoneham | Versatile sealed led lamp |
WO2011041727A1 (en) | 2009-10-01 | 2011-04-07 | Mc10, Inc. | Protective cases with integrated electronics |
US8498087B2 (en) * | 2009-11-03 | 2013-07-30 | Apple Inc. | Thermal protection circuits for electronic device cables |
US10441185B2 (en) | 2009-12-16 | 2019-10-15 | The Board Of Trustees Of The University Of Illinois | Flexible and stretchable electronic systems for epidermal electronics |
JP6046491B2 (ja) | 2009-12-16 | 2016-12-21 | ザ ボード オブ トラスティーズ オブ ザ ユニヴァーシティー オブ イリノイ | コンフォーマル電子機器を使用した生体内での電気生理学 |
US9936574B2 (en) | 2009-12-16 | 2018-04-03 | The Board Of Trustees Of The University Of Illinois | Waterproof stretchable optoelectronics |
KR101729507B1 (ko) * | 2010-06-30 | 2017-04-24 | 삼성전자 주식회사 | 회로기판유닛 및 이를 가지는 컴퓨터 디바이스 |
JP2012064338A (ja) * | 2010-09-14 | 2012-03-29 | Fujitsu Ltd | 同軸ケーブルの端末構造、コネクタ及び基板ユニット |
US9352961B2 (en) | 2010-09-18 | 2016-05-31 | Fairchild Semiconductor Corporation | Flexure bearing to reduce quadrature for resonating micromachined devices |
WO2012037537A2 (en) | 2010-09-18 | 2012-03-22 | Fairchild Semiconductor Corporation | Sealed packaging for microelectromechanical systems |
US9278845B2 (en) | 2010-09-18 | 2016-03-08 | Fairchild Semiconductor Corporation | MEMS multi-axis gyroscope Z-axis electrode structure |
WO2012037540A2 (en) | 2010-09-18 | 2012-03-22 | Fairchild Semiconductor Corporation | Micromachined monolithic 3-axis gyroscope with single drive |
EP2616771B8 (en) | 2010-09-18 | 2018-12-19 | Fairchild Semiconductor Corporation | Micromachined monolithic 6-axis inertial sensor |
KR101871865B1 (ko) * | 2010-09-18 | 2018-08-02 | 페어차일드 세미컨덕터 코포레이션 | 멀티-다이 mems 패키지 |
CN103221795B (zh) | 2010-09-20 | 2015-03-11 | 快捷半导体公司 | 包括参考电容器的微机电压力传感器 |
US8841560B1 (en) * | 2010-11-17 | 2014-09-23 | Dawn VME Products | Backplane slot interconnection system, method and apparatus |
KR20140020967A (ko) * | 2011-03-21 | 2014-02-19 | 유니버시티 오브 윈저 | 전자 부품의 자동화된 시험 및 검증을 위한 장치 |
CN103609037A (zh) * | 2011-04-06 | 2014-02-26 | 华为技术有限公司 | 使用软互连来扩展单机箱网络或计算平台的方法 |
WO2012138924A1 (en) * | 2011-04-06 | 2012-10-11 | Huawei Technologies Co., Ltd. | Method for expanding a single chassis network or computing platform using soft interconnects |
WO2012158709A1 (en) | 2011-05-16 | 2012-11-22 | The Board Of Trustees Of The University Of Illinois | Thermally managed led arrays assembled by printing |
WO2012166686A2 (en) | 2011-05-27 | 2012-12-06 | Mc10, Inc. | Electronic, optical and/or mechanical apparatus and systems and methods for fabricating same |
US8934965B2 (en) | 2011-06-03 | 2015-01-13 | The Board Of Trustees Of The University Of Illinois | Conformable actively multiplexed high-density surface electrode array for brain interfacing |
WO2013095402A1 (en) | 2011-12-20 | 2013-06-27 | Intel Corporation | Low profile zero/low insertion force package top side flex cable connector architecture |
JP5795541B2 (ja) * | 2012-01-05 | 2015-10-14 | 株式会社東海理化電機製作所 | 検出信号出力装置 |
US9062972B2 (en) | 2012-01-31 | 2015-06-23 | Fairchild Semiconductor Corporation | MEMS multi-axis accelerometer electrode structure |
KR20150004819A (ko) | 2012-03-30 | 2015-01-13 | 더 보오드 오브 트러스티스 오브 더 유니버시티 오브 일리노이즈 | 표면에 상응하는 부속체 장착가능한 전자 장치 |
US9488693B2 (en) | 2012-04-04 | 2016-11-08 | Fairchild Semiconductor Corporation | Self test of MEMS accelerometer with ASICS integrated capacitors |
EP2647955B8 (en) | 2012-04-05 | 2018-12-19 | Fairchild Semiconductor Corporation | MEMS device quadrature phase shift cancellation |
EP2647952B1 (en) | 2012-04-05 | 2017-11-15 | Fairchild Semiconductor Corporation | Mems device automatic-gain control loop for mechanical amplitude drive |
EP2648334B1 (en) | 2012-04-05 | 2020-06-10 | Fairchild Semiconductor Corporation | Mems device front-end charge amplifier |
US9625272B2 (en) | 2012-04-12 | 2017-04-18 | Fairchild Semiconductor Corporation | MEMS quadrature cancellation and signal demodulation |
US8841845B2 (en) * | 2012-07-24 | 2014-09-23 | Ricardo Montemayor | Proximity-based wireless lighting system |
US20140027157A1 (en) * | 2012-07-26 | 2014-01-30 | Futurewei Technologies, Inc. | Device and Method for Printed Circuit Board with Embedded Cable |
US9240644B2 (en) | 2012-08-22 | 2016-01-19 | Amphenol Corporation | High-frequency electrical connector |
DE102013014881B4 (de) | 2012-09-12 | 2023-05-04 | Fairchild Semiconductor Corporation | Verbesserte Silizium-Durchkontaktierung mit einer Füllung aus mehreren Materialien |
US9171794B2 (en) | 2012-10-09 | 2015-10-27 | Mc10, Inc. | Embedding thin chips in polymer |
US9470858B2 (en) | 2013-01-11 | 2016-10-18 | Multiphoton Optics Gmbh | Optical package and a process for its preparation |
TWI518868B (zh) | 2013-02-05 | 2016-01-21 | 聯詠科技股份有限公司 | 積體電路 |
CN103996677B (zh) * | 2013-02-19 | 2016-12-28 | 联咏科技股份有限公司 | 集成电路 |
US9142921B2 (en) | 2013-02-27 | 2015-09-22 | Molex Incorporated | High speed bypass cable for use with backplanes |
TWI591905B (zh) | 2013-09-04 | 2017-07-11 | Molex Inc | Connector system |
US9837191B2 (en) * | 2014-01-02 | 2017-12-05 | Raytheon Company | Method of connecting an additive communication cable to an electrical harness |
CN105900537B (zh) * | 2014-03-26 | 2018-11-13 | 松下知识产权经营株式会社 | 电子设备以及显示装置 |
US10451652B2 (en) | 2014-07-16 | 2019-10-22 | Teradyne, Inc. | Coaxial structure for transmission of signals in test equipment |
US10297572B2 (en) * | 2014-10-06 | 2019-05-21 | Mc10, Inc. | Discrete flexible interconnects for modules of integrated circuits |
US9685736B2 (en) | 2014-11-12 | 2017-06-20 | Amphenol Corporation | Very high speed, high density electrical interconnection system with impedance control in mating region |
KR102120813B1 (ko) | 2015-01-11 | 2020-06-17 | 몰렉스 엘엘씨 | 회로 기판 바이패스 조립체 및 그를 위한 구성요소 |
US10367280B2 (en) | 2015-01-11 | 2019-07-30 | Molex, Llc | Wire to board connectors suitable for use in bypass routing assemblies |
JP6574266B2 (ja) | 2015-05-04 | 2019-09-11 | モレックス エルエルシー | バイパスアセンブリを用いるコンピュータデバイス |
MX2017015587A (es) | 2015-06-01 | 2018-08-23 | Univ Illinois | Metodo alternativo para sensor uv. |
MX2017015586A (es) | 2015-06-01 | 2018-08-23 | Univ Illinois | Sistemas electronicos miniaturizados con capacidades de energia inalambrica y comunicacion de campo cercano. |
US20230130045A1 (en) * | 2021-10-27 | 2023-04-27 | Teramount Ltd. | Detachable connector for co-packaged optics |
KR102497583B1 (ko) * | 2015-10-27 | 2023-02-10 | 삼성전자주식회사 | 유연한 연결부를 갖는 반도체 장치 및 그 제조방법 |
US10312967B2 (en) * | 2015-12-15 | 2019-06-04 | Nvidia Corporation | System and method for cross-talk cancellation in single-ended signaling |
TWI625010B (zh) | 2016-01-11 | 2018-05-21 | Molex Llc | Cable connector assembly |
CN108713355B (zh) | 2016-01-11 | 2020-06-05 | 莫列斯有限公司 | 路由组件及使用路由组件的*** |
CN109565137A (zh) | 2016-05-31 | 2019-04-02 | 安费诺有限公司 | 高性能线缆终端装置 |
JP2019535122A (ja) * | 2016-09-19 | 2019-12-05 | インテル・コーポレーション | 長ホストルーティングのための代替的回路装置 |
TWI797094B (zh) | 2016-10-19 | 2023-04-01 | 美商安芬諾股份有限公司 | 用於非常高速、高密度電性互連的順應性屏蔽件 |
WO2018124004A1 (ja) * | 2016-12-28 | 2018-07-05 | 株式会社村田製作所 | 電子機器 |
WO2018142884A1 (ja) | 2017-02-03 | 2018-08-09 | 株式会社村田製作所 | インターポーザおよび電子機器 |
US10044155B1 (en) * | 2017-05-10 | 2018-08-07 | Qualcomm Incorporated | Connector for connecting a device to a plurality of pads arranged at different radial distances from the source |
CN115275663A (zh) | 2017-08-03 | 2022-11-01 | 安费诺有限公司 | 用于低损耗互连***的连接器以及电子器件*** |
US20190051587A1 (en) * | 2017-08-11 | 2019-02-14 | Marvell Israel (M.I.S.L) Ltd. | Ic package |
FR3070573A1 (fr) * | 2017-08-25 | 2019-03-01 | Stmicroelectronics (Grenoble 2) Sas | Dispositif electronique incluant au moins une puce electronique et ensemble electronique |
US10879638B2 (en) * | 2017-11-13 | 2020-12-29 | Te Connectivity Corporation | Socket connector for an electronic package |
US11508663B2 (en) | 2018-02-02 | 2022-11-22 | Marvell Israel (M.I.S.L) Ltd. | PCB module on package |
CN111837462A (zh) * | 2018-03-16 | 2020-10-27 | 申泰公司 | 具有高密度压接式互连的多个电路板 |
US10665973B2 (en) | 2018-03-22 | 2020-05-26 | Amphenol Corporation | High density electrical connector |
CN115632285A (zh) | 2018-04-02 | 2023-01-20 | 安达概念股份有限公司 | 受控阻抗线缆连接器以及与其耦接的装置 |
CN208797213U (zh) * | 2018-06-08 | 2019-04-26 | 安费诺电子装配(厦门)有限公司 | 一种带旋转锁杆的线端连接器及连接器组件 |
US10716213B2 (en) | 2018-07-28 | 2020-07-14 | Hewlett Packard Enterprise Development Lp | Direct connection of high speed signals on PCB chip |
CN209016312U (zh) | 2018-07-31 | 2019-06-21 | 安费诺电子装配(厦门)有限公司 | 一种线端连接器及连接器组件 |
US10931062B2 (en) | 2018-11-21 | 2021-02-23 | Amphenol Corporation | High-frequency electrical connector |
CN111367727B (zh) * | 2018-12-25 | 2023-11-17 | 中兴通讯股份有限公司 | 连接器结构,时延差的计算方法及装置 |
CN117175239A (zh) | 2019-01-25 | 2023-12-05 | 富加宜(美国)有限责任公司 | 插座连接器和电连接器 |
WO2020154526A1 (en) | 2019-01-25 | 2020-07-30 | Fci Usa Llc | I/o connector configured for cabled connection to the midboard |
US11437762B2 (en) | 2019-02-22 | 2022-09-06 | Amphenol Corporation | High performance cable connector assembly |
EP3932153A4 (en) * | 2019-02-25 | 2022-11-16 | Smiths Interconnect Canada Inc. | METHOD AND ARRANGEMENT FOR BOARD-TO-BOARD ATTACHMENT OF ACTIVE DEVICES |
CN109856499A (zh) * | 2019-03-22 | 2019-06-07 | 京东方科技集团股份有限公司 | 一种驱动部件及其检测方法、显示装置 |
CN114144875A (zh) | 2019-06-10 | 2022-03-04 | 马维尔以色列(M.I.S.L.)有限公司 | 具有顶侧存储器模块的ic封装 |
US11552432B2 (en) * | 2019-08-12 | 2023-01-10 | High Speed Interconnects, Llc | Methods and apparatus for RF shield and cable attachment system |
US20190387634A1 (en) * | 2019-08-29 | 2019-12-19 | Intel Corporation | System, apparatus and method for providing a symmetric multi-processor high-speed link |
WO2021055584A1 (en) | 2019-09-19 | 2021-03-25 | Amphenol Corporation | High speed electronic system with midboard cable connector |
US11282806B2 (en) * | 2019-10-11 | 2022-03-22 | Marvell Asia Pte, Ltd. | Partitioned substrates with interconnect bridge |
EP3841530B1 (en) * | 2019-11-15 | 2023-11-08 | Kunlunxin Technology (Beijing) Company Limited | Distributed ai training topology based on flexible cable connection |
US11469554B2 (en) | 2020-01-27 | 2022-10-11 | Fci Usa Llc | High speed, high density direct mate orthogonal connector |
CN115428275A (zh) | 2020-01-27 | 2022-12-02 | 富加宜(美国)有限责任公司 | 高速连接器 |
CN113258325A (zh) | 2020-01-28 | 2021-08-13 | 富加宜(美国)有限责任公司 | 高频中板连接器 |
US11862901B2 (en) | 2020-12-15 | 2024-01-02 | Teradyne, Inc. | Interposer |
US11604219B2 (en) | 2020-12-15 | 2023-03-14 | Teradyne, Inc. | Automatic test equipement having fiber optic connections to remote servers |
EP4318564A4 (en) * | 2021-04-29 | 2024-05-22 | Huawei Technologies Co., Ltd. | PRINTED CIRCUIT BOARD COMPONENT AND ELECTRONIC DEVICE |
CN115426541A (zh) * | 2021-05-17 | 2022-12-02 | 华为技术有限公司 | 电子组件、交换机及计算机*** |
USD1002553S1 (en) | 2021-11-03 | 2023-10-24 | Amphenol Corporation | Gasket for connector |
US20230163113A1 (en) * | 2021-11-22 | 2023-05-25 | Qualcomm Incorporated | Package comprising channel interconnects located between solder interconnects |
US20230299035A1 (en) * | 2022-03-18 | 2023-09-21 | Meta Platforms, Inc. | Flex bonded integrated circuits |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0536857A (ja) * | 1991-07-30 | 1993-02-12 | Toshiba Corp | 半導体集積回路実装基板 |
JPH0730224A (ja) * | 1991-12-02 | 1995-01-31 | Nippon Telegr & Teleph Corp <Ntt> | 電子装置の実装構造 |
JPH10270496A (ja) * | 1997-03-27 | 1998-10-09 | Hitachi Ltd | 電子装置、情報処理装置、半導体装置並びに半導体チップの実装方法 |
JPH11340601A (ja) * | 1998-05-25 | 1999-12-10 | Fujikura Ltd | 光素子の取付方法およびフレキシブルプリント配線板 |
JP2000091751A (ja) * | 1998-09-10 | 2000-03-31 | Toyo Commun Equip Co Ltd | 積層基板を用いた高周波回路 |
JP2001185648A (ja) * | 1999-12-24 | 2001-07-06 | Mitsubishi Electric Corp | 半導体装置 |
JP2001244409A (ja) * | 2000-02-29 | 2001-09-07 | Kyocera Corp | 高周波モジュール |
JP2001352001A (ja) * | 2000-06-05 | 2001-12-21 | Shinko Electric Ind Co Ltd | 電子部品搭載用キャリア、電子部品の実装方法及び半導体装置 |
Family Cites Families (127)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3795845A (en) | 1972-12-26 | 1974-03-05 | Ibm | Semiconductor chip having connecting pads arranged in a non-orthogonal array |
JPS5278069A (en) | 1975-12-24 | 1977-07-01 | Fuji Kinzoku Kakou Kk | Printed circuit board |
US4095866A (en) | 1977-05-19 | 1978-06-20 | Ncr Corporation | High density printed circuit board and edge connector assembly |
US4202007A (en) | 1978-06-23 | 1980-05-06 | International Business Machines Corporation | Multi-layer dielectric planar structure having an internal conductor pattern characterized with opposite terminations disposed at a common edge surface of the layers |
DE3038665C2 (de) | 1980-10-13 | 1990-03-29 | Riba-Prüftechnik GmbH, 7801 Schallstadt | Prüfeinrichtung zum Überprüfen von mit Leiterbahnen versehenen Leiterplatten |
FR2495846A1 (fr) | 1980-12-05 | 1982-06-11 | Cii Honeywell Bull | Dispositif de connexion electrique a haute densite de contacts |
US4458297A (en) | 1981-01-16 | 1984-07-03 | Mosaic Systems, Inc. | Universal interconnection substrate |
JPS59155950A (ja) | 1983-02-25 | 1984-09-05 | Shinko Electric Ind Co Ltd | 半導体装置用セラミックパッケージ |
US4543715A (en) | 1983-02-28 | 1985-10-01 | Allied Corporation | Method of forming vertical traces on printed circuit board |
US4543713A (en) * | 1983-08-08 | 1985-10-01 | At&T Technologies, Inc. | Technique for inserting connector leads into a circuit board |
US4812792A (en) | 1983-12-22 | 1989-03-14 | Trw Inc. | High-frequency multilayer printed circuit board |
GB2161033B (en) | 1984-06-21 | 1988-05-25 | Gen Electric Co Plc | Programmable bed-of-nails test access jigs with electro-rheological fluid actuation |
CA1237820A (en) | 1985-03-20 | 1988-06-07 | Hitachi, Ltd. | Multilayer printed circuit board |
JPS61287253A (ja) * | 1985-06-14 | 1986-12-17 | Hitachi Ltd | 半導体装置 |
US4644092A (en) * | 1985-07-18 | 1987-02-17 | Amp Incorporated | Shielded flexible cable |
US4748495A (en) | 1985-08-08 | 1988-05-31 | Dypax Systems Corporation | High density multi-chip interconnection and cooling package |
US4731643A (en) | 1985-10-21 | 1988-03-15 | International Business Machines Corporation | Logic-circuit layout for large-scale integrated circuits |
JPS62136098A (ja) | 1985-12-09 | 1987-06-19 | 富士通株式会社 | 高密度配線基板 |
US4881905A (en) | 1986-05-23 | 1989-11-21 | Amp Incorporated | High density controlled impedance connector |
US4768154A (en) | 1987-05-08 | 1988-08-30 | Telesis Systems Corporation | Computer aided printed circuit board wiring |
FR2616503B1 (fr) * | 1987-06-11 | 1992-07-10 | Ferco Int Usine Ferrures | Amortisseur a double action provoquant le laminage d'un fluide au passage d'un etranglement |
US5136123A (en) | 1987-07-17 | 1992-08-04 | Junkosha Co., Ltd. | Multilayer circuit board |
US4814945A (en) | 1987-09-18 | 1989-03-21 | Trw Inc. | Multilayer printed circuit board for ceramic chip carriers |
FR2621173B1 (fr) | 1987-09-29 | 1989-12-08 | Bull Sa | Boitier pour circuit integre de haute densite |
US4799617A (en) | 1987-10-09 | 1989-01-24 | Advanced Techniques Co., Inc. | Convection heat attachment and removal instrument for surface mounted assemblies |
US4956749A (en) | 1987-11-20 | 1990-09-11 | Hewlett-Packard Company | Interconnect structure for integrated circuits |
US4861251A (en) | 1988-02-29 | 1989-08-29 | Diehard Engineering, Inc. | Apparatus for encapsulating selected portions of a printed circuit board |
US4838800A (en) | 1988-05-23 | 1989-06-13 | Gte Products Corporation | High density interconnect system |
US4935584A (en) | 1988-05-24 | 1990-06-19 | Tektronix, Inc. | Method of fabricating a printed circuit board and the PCB produced |
US5019946A (en) | 1988-09-27 | 1991-05-28 | General Electric Company | High density interconnect with high volumetric efficiency |
US4994938A (en) | 1988-12-28 | 1991-02-19 | Texas Instruments Incorporated | Mounting of high density components on substrate |
US4991115A (en) | 1989-05-16 | 1991-02-05 | Excellon Industries, Inc. | Method of mapping geometric entities from a continuous plane to a discrete plane |
JPH07111971B2 (ja) | 1989-10-11 | 1995-11-29 | 三菱電機株式会社 | 集積回路装置の製造方法 |
US4960386A (en) | 1989-10-17 | 1990-10-02 | Molex Incorporated | High deflection, high density single sided electrical connector |
US5185502A (en) | 1989-12-01 | 1993-02-09 | Cray Research, Inc. | High power, high density interconnect apparatus for integrated circuits |
US4969826A (en) | 1989-12-06 | 1990-11-13 | Amp Incorporated | High density connector for an IC chip carrier |
US5012924A (en) | 1990-03-19 | 1991-05-07 | R. H. Murphy Company, Inc. | Carriers for integrated circuits and the like |
US5009611A (en) | 1990-05-23 | 1991-04-23 | Molex Incorporated | High density electrical connector for printed circuit boards |
US5162792A (en) | 1990-08-03 | 1992-11-10 | American Telephone And Telegraph Company | On-the-fly arrangement for interconnecting leads and connectors |
US5135123A (en) * | 1990-09-20 | 1992-08-04 | Phoenix Closures, Inc. | Tamper-evident closure with a separately formed break away band |
US5220490A (en) | 1990-10-25 | 1993-06-15 | Microelectronics And Computer Technology Corporation | Substrate interconnect allowing personalization using spot surface links |
US5155577A (en) | 1991-01-07 | 1992-10-13 | International Business Machines Corporation | Integrated circuit carriers and a method for making engineering changes in said carriers |
US5634093A (en) | 1991-01-30 | 1997-05-27 | Kabushiki Kaisha Toshiba | Method and CAD system for designing wiring patterns using predetermined rules |
US5227013A (en) | 1991-07-25 | 1993-07-13 | Microelectronics And Computer Technology Corporation | Forming via holes in a multilevel substrate in a single step |
US5165984A (en) | 1991-07-30 | 1992-11-24 | At&T Bell Laboratories | Stepped multilayer interconnection apparatus and method of making the same |
US5291375A (en) | 1991-09-30 | 1994-03-01 | Kabushiki Kaisha Toshiba | Printed circuit board and electric device configured to facilitate bonding |
US5309324A (en) | 1991-11-26 | 1994-05-03 | Herandez Jorge M | Device for interconnecting integrated circuit packages to circuit boards |
US5222014A (en) | 1992-03-02 | 1993-06-22 | Motorola, Inc. | Three-dimensional multi-chip pad array carrier |
US5404047A (en) | 1992-07-17 | 1995-04-04 | Lsi Logic Corporation | Semiconductor die having a high density array of composite bond pads |
US5417577A (en) | 1992-09-23 | 1995-05-23 | At&T Corp. | Interconnection method and apparatus |
JP2595541Y2 (ja) | 1993-01-13 | 1999-05-31 | 住友電装株式会社 | コネクタ |
US5306162A (en) * | 1993-04-14 | 1994-04-26 | Compaq Computer Corporation | Clamp connector apparatus for removably coupling a flexible ribbon cable to a printed circuit board |
DE4313251C2 (de) | 1993-04-23 | 2003-03-27 | Bosch Gmbh Robert | Sensorelement zur Bestimmung der Gaskomponentenkonzentration |
US5572040A (en) | 1993-07-12 | 1996-11-05 | Peregrine Semiconductor Corporation | High-frequency wireless communication system on a single ultrathin silicon on sapphire chip |
US5343074A (en) * | 1993-10-04 | 1994-08-30 | Motorola, Inc. | Semiconductor device having voltage distribution ring(s) and method for making the same |
JP3037043B2 (ja) | 1993-10-29 | 2000-04-24 | 日本電気株式会社 | プリント基板のテスト容易化回路実装方式 |
US5490040A (en) | 1993-12-22 | 1996-02-06 | International Business Machines Corporation | Surface mount chip package having an array of solder ball contacts arranged in a circle and conductive pin contacts arranged outside the circular array |
US5424492A (en) | 1994-01-06 | 1995-06-13 | Dell Usa, L.P. | Optimal PCB routing methodology for high I/O density interconnect devices |
US6339191B1 (en) | 1994-03-11 | 2002-01-15 | Silicon Bandwidth Inc. | Prefabricated semiconductor chip carrier |
JP3192057B2 (ja) | 1994-03-18 | 2001-07-23 | 富士通株式会社 | 配線プログラム生成方法及びその装置 |
TW256013B (en) * | 1994-03-18 | 1995-09-01 | Hitachi Seisakusyo Kk | Installation board |
US5544018A (en) | 1994-04-13 | 1996-08-06 | Microelectronics And Computer Technology Corporation | Electrical interconnect device with customizeable surface layer and interwoven signal lines |
US5684332A (en) | 1994-05-27 | 1997-11-04 | Advanced Semiconductor Engineering, Inc. | Method of packaging a semiconductor device with minimum bonding pad pitch and packaged device therefrom |
JP3202490B2 (ja) | 1994-07-22 | 2001-08-27 | 株式会社東芝 | 集積回路のレイアウト方法及び集積回路のレイアウト装置 |
US5491364A (en) | 1994-08-31 | 1996-02-13 | Delco Electronics Corporation | Reduced stress terminal pattern for integrated circuit devices and packages |
US5498767A (en) | 1994-10-11 | 1996-03-12 | Motorola, Inc. | Method for positioning bond pads in a semiconductor die layout |
US5822214A (en) | 1994-11-02 | 1998-10-13 | Lsi Logic Corporation | CAD for hexagonal architecture |
JP2570637B2 (ja) | 1994-11-28 | 1997-01-08 | 日本電気株式会社 | Mcmキャリア |
US5715274A (en) * | 1995-01-09 | 1998-02-03 | Lsi Logic Corporation | Method and system for communicating between a plurality of semiconductor devices |
US5701233A (en) * | 1995-01-23 | 1997-12-23 | Irvine Sensors Corporation | Stackable modules and multimodular assemblies |
KR0159987B1 (ko) | 1995-07-05 | 1998-12-01 | 아남산업주식회사 | 솔더볼을 입출력 단자로 사용하는 볼그리드 어레이(bga) 반도체 패캐지의 열 방출구조 |
US5578870A (en) | 1995-08-03 | 1996-11-26 | Precision Connector Designs, Inc. | Top loading test socket for ball grid arrays |
US5786631A (en) | 1995-10-04 | 1998-07-28 | Lsi Logic Corporation | Configurable ball grid array package |
TW353223B (en) | 1995-10-10 | 1999-02-21 | Acc Microelectronics Corp | Semiconductor board providing high signal pin utilization |
US5784262A (en) | 1995-11-06 | 1998-07-21 | Symbios, Inc. | Arrangement of pads and through-holes for semiconductor packages |
US6121379A (en) * | 1995-11-27 | 2000-09-19 | Kaneka Corporation | Processes for producing polymers having functional groups |
US5691569A (en) | 1995-12-20 | 1997-11-25 | Intel Corporation | Integrated circuit package that has a plurality of staggered pins |
US5796589A (en) | 1995-12-20 | 1998-08-18 | Intel Corporation | Ball grid array integrated circuit package that has vias located within the solder pads of a package |
JPH09232697A (ja) | 1996-02-20 | 1997-09-05 | Canon Inc | プリント配線板 |
US5587944A (en) | 1996-03-18 | 1996-12-24 | Motorola | High density multistate SRAM and cell |
US5730606A (en) | 1996-04-02 | 1998-03-24 | Aries Electronics, Inc. | Universal production ball grid array socket |
US5781446A (en) | 1996-05-07 | 1998-07-14 | Flexible Solutions, Inc. | System and method for multi-constraint domain electronic system design mapping |
US5723906A (en) * | 1996-06-07 | 1998-03-03 | Hewlett-Packard Company | High-density wirebond chip interconnect for multi-chip modules |
US6361794B1 (en) * | 1996-06-12 | 2002-03-26 | Basf Corporation | Method of making ibuprofen and narcotic analgesic composition |
US5774340A (en) | 1996-08-28 | 1998-06-30 | International Business Machines Corporation | Planar redistribution structure and printed wiring device |
US5715724A (en) * | 1996-09-03 | 1998-02-10 | Chambersburg Engineering Company | Adaptive, self-regulating forging hammer control system |
US5926714A (en) * | 1996-12-03 | 1999-07-20 | Advanced Micro Devices, Inc. | Detached drain MOSFET |
WO1998029625A1 (fr) * | 1996-12-27 | 1998-07-09 | Sumitomo Construction Co., Ltd. | Partie terminale d'amortissement, tige d'amortissement, et dispositif d'amortissement comprenant ces elements |
US6181718B1 (en) * | 1997-01-08 | 2001-01-30 | Matsushita Electric Industrial Co., Ltd. | Electronically cooled semiconductor laser module with modified ground line inductance |
US6281590B1 (en) * | 1997-04-09 | 2001-08-28 | Agere Systems Guardian Corp. | Circuit and method for providing interconnections among individual integrated circuit chips in a multi-chip module |
US6060772A (en) * | 1997-06-30 | 2000-05-09 | Kabushiki Kaisha Toshiba | Power semiconductor module with a plurality of semiconductor chips |
JPH1168031A (ja) * | 1997-08-11 | 1999-03-09 | Mitsubishi Electric Corp | Icモジュールおよび半導体部品 |
US6310303B1 (en) | 1998-03-10 | 2001-10-30 | John J. Luvara | Structure for printed circuit design |
US6121679A (en) | 1998-03-10 | 2000-09-19 | Luvara; John J. | Structure for printed circuit design |
US6704204B1 (en) | 1998-06-23 | 2004-03-09 | Intel Corporation | IC package with edge connect contacts |
US6250934B1 (en) | 1998-06-23 | 2001-06-26 | Intel Corporation | IC package with quick connect feature |
US5977640A (en) | 1998-06-26 | 1999-11-02 | International Business Machines Corporation | Highly integrated chip-on-chip packaging |
US6087732A (en) | 1998-09-28 | 2000-07-11 | Lucent Technologies, Inc. | Bond pad for a flip-chip package |
US6310398B1 (en) | 1998-12-03 | 2001-10-30 | Walter M. Katz | Routable high-density interfaces for integrated circuit devices |
JP3767246B2 (ja) * | 1999-05-26 | 2006-04-19 | 富士通株式会社 | 複合モジュール及びプリント回路基板ユニット |
US6388208B1 (en) | 1999-06-11 | 2002-05-14 | Teradyne, Inc. | Multi-connection via with electrically isolated segments |
US6137064A (en) | 1999-06-11 | 2000-10-24 | Teradyne, Inc. | Split via surface mount connector and related techniques |
US6150729A (en) | 1999-07-01 | 2000-11-21 | Lsi Logic Corporation | Routing density enhancement for semiconductor BGA packages and printed wiring boards |
US6304450B1 (en) | 1999-07-15 | 2001-10-16 | Incep Technologies, Inc. | Inter-circuit encapsulated packaging |
US6285560B1 (en) | 1999-09-20 | 2001-09-04 | Texas Instruments Incorporated | Method for increasing device reliability by selectively depopulating solder balls from a foot print of a ball grid array (BGA) package, and device so modified |
US6559531B1 (en) | 1999-10-14 | 2003-05-06 | Sun Microsystems, Inc. | Face to face chips |
US6264476B1 (en) | 1999-12-09 | 2001-07-24 | High Connection Density, Inc. | Wire segment based interposer for high frequency electrical connection |
US6642808B2 (en) * | 2000-05-30 | 2003-11-04 | Kyocera Corporation | High frequency package, wiring board, and high frequency module having a cyclically varying transmission characteristic |
JP2002252506A (ja) * | 2000-12-22 | 2002-09-06 | Canon Inc | ケーブル接続構造及び該ケーブル接続構造を有する電子機器 |
US6507496B2 (en) | 2001-05-31 | 2003-01-14 | Intel Corporation | Module having integrated circuit packages coupled to multiple sides with package types selected based on inductance of leads to couple the module to another component |
JP2003039331A (ja) * | 2001-08-01 | 2003-02-13 | Noritake Co Ltd | 樹脂製コア部を有する砥石車とその製造方法及び再利用方法 |
US6882034B2 (en) * | 2001-08-29 | 2005-04-19 | Micron Technology, Inc. | Routing element for use in multi-chip modules, multi-chip modules including the routing element, and methods |
US6599031B2 (en) * | 2001-09-12 | 2003-07-29 | Intel Corporation | Optical/electrical interconnects and package for high speed signaling |
US6882546B2 (en) * | 2001-10-03 | 2005-04-19 | Formfactor, Inc. | Multiple die interconnect system |
US6893885B2 (en) * | 2002-01-18 | 2005-05-17 | The Regents Of The University Of Michigan | Method for electrically and mechanically connecting microstructures using solder |
US6867668B1 (en) * | 2002-03-18 | 2005-03-15 | Applied Micro Circuits Corporation | High frequency signal transmission from the surface of a circuit substrate to a flexible interconnect cable |
US6797891B1 (en) * | 2002-03-18 | 2004-09-28 | Applied Micro Circuits Corporation | Flexible interconnect cable with high frequency electrical transmission line |
US7021833B2 (en) * | 2002-03-22 | 2006-04-04 | Ban-Poh Loh | Waveguide based optical coupling of a fiber optic cable and an optoelectronic device |
CN1659810B (zh) * | 2002-04-29 | 2012-04-25 | 三星电子株式会社 | 直接连接信号传送*** |
US7750446B2 (en) * | 2002-04-29 | 2010-07-06 | Interconnect Portfolio Llc | IC package structures having separate circuit interconnection structures and assemblies constructed thereof |
US6686666B2 (en) | 2002-05-16 | 2004-02-03 | Intel Corporation | Breaking out signals from an integrated circuit footprint |
US6839885B2 (en) * | 2002-08-22 | 2005-01-04 | Agilent Technologies, Inc. | Determining via placement in the printed circuit board of a wireless test fixture |
US6919508B2 (en) * | 2002-11-08 | 2005-07-19 | Flipchip International, Llc | Build-up structures with multi-angle vias for chip to chip interconnects and optical bussing |
US20040094328A1 (en) * | 2002-11-16 | 2004-05-20 | Fjelstad Joseph C. | Cabled signaling system and components thereof |
US7550842B2 (en) * | 2002-12-12 | 2009-06-23 | Formfactor, Inc. | Integrated circuit assembly |
JP3936925B2 (ja) * | 2003-06-30 | 2007-06-27 | 日本オプネクスト株式会社 | 光伝送モジュール |
US20050133929A1 (en) * | 2003-12-18 | 2005-06-23 | Howard Gregory E. | Flexible package with rigid substrate segments for high density integrated circuit systems |
-
2003
- 2003-04-29 CN CN038137585A patent/CN1659810B/zh not_active Expired - Lifetime
- 2003-04-29 AU AU2003223783A patent/AU2003223783A1/en not_active Abandoned
- 2003-04-29 US US10/426,930 patent/US7307293B2/en not_active Expired - Lifetime
- 2003-04-29 JP JP2004502330A patent/JP2005524239A/ja not_active Withdrawn
- 2003-04-29 EP EP03719987.4A patent/EP1506568B1/en not_active Expired - Lifetime
- 2003-04-29 WO PCT/US2003/013524 patent/WO2003094203A2/en active Application Filing
-
2007
- 2007-10-31 US US11/930,217 patent/US7989929B2/en not_active Expired - Lifetime
-
2010
- 2010-04-08 JP JP2010089212A patent/JP5437137B2/ja not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0536857A (ja) * | 1991-07-30 | 1993-02-12 | Toshiba Corp | 半導体集積回路実装基板 |
JPH0730224A (ja) * | 1991-12-02 | 1995-01-31 | Nippon Telegr & Teleph Corp <Ntt> | 電子装置の実装構造 |
JPH10270496A (ja) * | 1997-03-27 | 1998-10-09 | Hitachi Ltd | 電子装置、情報処理装置、半導体装置並びに半導体チップの実装方法 |
JPH11340601A (ja) * | 1998-05-25 | 1999-12-10 | Fujikura Ltd | 光素子の取付方法およびフレキシブルプリント配線板 |
JP2000091751A (ja) * | 1998-09-10 | 2000-03-31 | Toyo Commun Equip Co Ltd | 積層基板を用いた高周波回路 |
JP2001185648A (ja) * | 1999-12-24 | 2001-07-06 | Mitsubishi Electric Corp | 半導体装置 |
JP2001244409A (ja) * | 2000-02-29 | 2001-09-07 | Kyocera Corp | 高周波モジュール |
JP2001352001A (ja) * | 2000-06-05 | 2001-12-21 | Shinko Electric Ind Co Ltd | 電子部品搭載用キャリア、電子部品の実装方法及び半導体装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014096667A (ja) * | 2012-11-08 | 2014-05-22 | Murata Mfg Co Ltd | モジュール |
WO2017127513A1 (en) * | 2016-01-19 | 2017-07-27 | Molex, Llc | Integrated routing assembly and system using same |
Also Published As
Publication number | Publication date |
---|---|
JP5437137B2 (ja) | 2014-03-12 |
EP1506568A4 (en) | 2008-09-24 |
US20030222282A1 (en) | 2003-12-04 |
CN1659810A (zh) | 2005-08-24 |
JP2005524239A (ja) | 2005-08-11 |
WO2003094203A3 (en) | 2004-01-08 |
CN1659810B (zh) | 2012-04-25 |
EP1506568B1 (en) | 2016-06-01 |
WO2003094203A2 (en) | 2003-11-13 |
US7307293B2 (en) | 2007-12-11 |
US7989929B2 (en) | 2011-08-02 |
US20090108416A1 (en) | 2009-04-30 |
AU2003223783A8 (en) | 2003-11-17 |
AU2003223783A1 (en) | 2003-11-17 |
EP1506568A2 (en) | 2005-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5437137B2 (ja) | ダイレクト・コネクト形信号システム | |
US7652381B2 (en) | Interconnect system without through-holes | |
US5343366A (en) | Packages for stacked integrated circuit chip cubes | |
USRE42785E1 (en) | Semiconductor module with serial bus connection to multiple dies | |
US7671449B2 (en) | Structures and methods for an application of a flexible bridge | |
KR101118711B1 (ko) | 중앙 콘택을 구비한 적층형 마이크로전자 조립체 | |
JP4647139B2 (ja) | コンタクトストラクチャ | |
US6847529B2 (en) | Ultra-low impedance power interconnection system for electronic packages | |
US20060095639A1 (en) | Structures and methods for proximity communication using bridge chips | |
US7517228B2 (en) | Surface mounted micro-scale springs for separable interconnection of package substrate and high-speed flex-circuit | |
US9768536B2 (en) | Socket with routed contacts | |
US7649245B2 (en) | Structures and methods for a flexible bridge that enables high-bandwidth communication | |
US8450201B2 (en) | Multimode signaling on decoupled input/output and power channels | |
US20030068920A1 (en) | High density, high frequency memory chip modules having thermal management structures | |
KR20010006931A (ko) | 접점 구조물의 패키징 및 상호접속부 | |
US20130181360A1 (en) | Integrated circuit connectivity using flexible circuitry | |
JP4630409B2 (ja) | 光電子集積回路装置 | |
US7068120B2 (en) | Electromagnetic bus coupling having an electromagnetic coupling interposer | |
US7405364B2 (en) | Decoupled signal-power substrate architecture | |
JPH04290258A (ja) | マルチチップモジュール | |
US9245828B2 (en) | High speed signal conditioning package | |
KR101811738B1 (ko) | 중앙 콘택을 구비한 적층형 마이크로전자 조립체 | |
US6697260B1 (en) | High-speed package design with suspended substrates and PCB | |
CN118400872A (en) | Circuit board, ball grid array package module and electronic equipment |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20110119 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110119 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20110120 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110317 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121115 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121120 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130220 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130225 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130319 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131119 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131211 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5437137 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |