JP2009047765A - 表示装置および電子機器 - Google Patents

表示装置および電子機器 Download PDF

Info

Publication number
JP2009047765A
JP2009047765A JP2007211624A JP2007211624A JP2009047765A JP 2009047765 A JP2009047765 A JP 2009047765A JP 2007211624 A JP2007211624 A JP 2007211624A JP 2007211624 A JP2007211624 A JP 2007211624A JP 2009047765 A JP2009047765 A JP 2009047765A
Authority
JP
Japan
Prior art keywords
transistor
pixel
gate electrode
write
light emission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007211624A
Other languages
English (en)
Other versions
JP5056265B2 (ja
Inventor
Takahisa Tanikame
貴央 谷亀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2007211624A priority Critical patent/JP5056265B2/ja
Priority to US12/219,401 priority patent/US8237631B2/en
Priority to TW102117632A priority patent/TWI493525B/zh
Priority to TW097128838A priority patent/TWI405164B/zh
Priority to KR1020080075878A priority patent/KR101563364B1/ko
Priority to CN2008102109770A priority patent/CN101383125B/zh
Publication of JP2009047765A publication Critical patent/JP2009047765A/ja
Priority to US13/548,473 priority patent/US8743026B2/en
Application granted granted Critical
Publication of JP5056265B2 publication Critical patent/JP5056265B2/ja
Priority to US14/246,234 priority patent/US9214477B2/en
Priority to US14/465,079 priority patent/US9142571B2/en
Priority to KR1020150013571A priority patent/KR101653324B1/ko
Priority to US14/826,277 priority patent/US9508780B2/en
Priority to KR1020160108884A priority patent/KR101755164B1/ko
Priority to US15/334,342 priority patent/US9767731B2/en
Priority to KR1020170082594A priority patent/KR101896184B1/ko
Priority to US15/683,919 priority patent/US10102804B2/en
Priority to US16/108,715 priority patent/US10614759B2/en
Priority to KR1020180102728A priority patent/KR102019073B1/ko
Priority to KR1020190107062A priority patent/KR102087555B1/ko
Priority to US16/807,765 priority patent/US11151939B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0833Several active elements per pixel in active matrix panels forming a linear amplifier or follower
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Geometry (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】正常なブートストラップ動作を阻害する要因となる寄生容量をできるだけ小さくして、当該寄生容量に起因する発光輝度の低下を抑制するようにする。
【解決手段】駆動トランジスタ22に加えて、当該駆動トランジスタ22のゲート電極に接続された書き込みトランジスタ23およびスイッチングトランジスタ25を少なくとも有する画素構成の有機EL表示装置10において、書き込み走査線31、好ましくは書き込み走査線31および発光制御走査線32の双方について、駆動トランジスタ22のゲート電極につながる配線パターン306と交差しない配線構造にする、より具体的には、画素20の構成素子が配置される領域の一方側に書き込み走査線31を、他方側に発光制御走査線32をそれぞれ配線することで、駆動トランジスタ22のゲート電極に寄生容量が付かないようにする。
【選択図】図8

Description

本発明は、表示装置および電子機器に関し、特に電気光学素子を含む画素が行列状(マトリクス状)に配置されてなる平面型(フラットパネル型)の表示装置および当該表示装置を有する電子機器に関する。
近年、画像表示を行う表示装置の分野では、発光素子を含む画素(画素回路)が行列状に配置されてなる平面型の表示装置が急速に普及している。平面型の表示装置としては、画素の発光素子として、デバイスに流れる電流値に応じて発光輝度が変化するいわゆる電流駆動型の電気光学素子、例えば有機薄膜に電界をかけると発光する現象を利用した有機EL(Electro Luminescence)素子を用いた有機EL表示装置が開発され、商品化が進められている。
有機EL表示装置は次のような特長を持っている。すなわち、有機EL素子が10V以下の印加電圧で駆動できるために低消費電力であり、また自発光素子であることから、液晶セルを含む画素ごとに当該液晶セルにて光源(バックライト)からの光強度を制御することによって画像を表示する液晶表示装置に比べて、画像の視認性が高く、しかも液晶表示装置には必須なバックライト等の照明部材を必要としないために軽量化および薄型化が容易である。さらに、有機EL素子の応答速度が数μsec程度と非常に高速であるために動画表示時の残像が発生しない。
有機EL表示装置では、液晶表示装置と同様、その駆動方式として単純(パッシブ)マトリクス方式とアクティブマトリクス方式を採ることができる。ただし、単純マトリクス方式の表示装置は、構造が簡単であるものの、電気光学素子の発光期間が走査線(即ち、画素数)の増加によって減少するために、大型でかつ高精細な表示装置の実現が難しいなどの問題がある。
そのため、近年、電気光学素子に流れる電流を、当該電気光学素子と同じ画素回路内に設けた能動素子、例えば絶縁ゲート型電界効果トランジスタ(一般には、TFT(Thin Film Transistor;薄膜トランジスタ))によって制御するアクティブマトリクス方式の表示装置の開発が盛んに行われている。アクティブマトリクス方式の表示装置は、電気光学素子が1フレームの期間に亘って発光を持続するために、大型でかつ高精細な表示装置の実現が容易である。
ところで、一般的に、有機EL素子のI−V特性(電流−電圧特性)は、時間が経過すると劣化(いわゆる、経時劣化)することが知られている。有機EL素子を電流駆動するトランジスタ(以下、「駆動トランジスタ」と記述する)としてNチャネル型のTFTを用いた画素回路では、駆動トランジスタのソース側に有機EL素子が接続されることになるために、有機EL素子のI−V特性が経時劣化すると、駆動トランジスタのゲート−ソース間電圧Vgsが変化し、その結果、有機EL素子の発光輝度も変化する。
このことについてより具体的に説明する。駆動トランジスタのソース電位は、当該駆動トランジスタと有機EL素子の動作点で決まる。そして、有機EL素子のI−V特性が劣化すると、駆動トランジスタと有機EL素子の動作点が変動してしまうために、駆動トランジスタのゲートに同じ電圧を印加したとしても駆動トランジスタのソース電位が変化する。これにより、駆動トランジスタのソース−ゲート間電圧Vgsが変化するために、当該駆動トランジスタに流れる電流値が変化する。その結果、有機EL素子に流れる電流値も変化するために、有機EL素子の発光輝度が変化することになる。
また、ポリシリコンTFTを用いた画素回路では、有機EL素子のI−V特性の経時劣化に加えて、駆動トランジスタの閾値電圧Vthが経時的に変化したり、製造プロセスのばらつきによって閾値電圧Vthが画素ごとに異なったりする(個々のトランジスタ特性にばらつきがある)。
駆動トランジスタの閾値電圧Vthが画素ごとに異なると、画素ごとに駆動トランジスタに流れる電流値にばらつきが生じるために、駆動トランジスタのゲートに画素間で同じ電圧を印加しても、有機EL素子の発光輝度に画素間でばらつきが生じ、その結果、画面の一様性(ユニフォーミティ)が損なわれる。
そこで、有機EL素子のI−V特性が経時劣化したり、駆動トランジスタの閾値電圧Vthが経時変化したりしても、それらの影響を受けることなく、有機EL素子の発光輝度を一定に保つようにするために、有機EL素子の特性変動に対するブートストラップ動作による補償機能と、駆動トランジスタの閾値電圧Vthの画素ごとのばらつきに対する補正機能を画素の各々に持たせる構成を採っている(例えば、特許文献1参照)。
このように、画素の各々に、有機EL素子の特性変動に対するブートストラップ動作による補償機能や、駆動トランジスタの閾値電圧Vthの画素ごとのばらつきに対する補正機能を持たせることにより、有機EL素子のI−V特性が経時劣化によって変動したり、駆動トランジスタの閾値電圧Vthが経時変化などによって変動したりしたとしても、それらの影響を受けることなく、有機EL素子の発光輝度を一定に保つことができる。
特開2005−345722号公報
特許文献1記載の従来技術では、画素行単位で信号線を通して供給される映像信号を書き込みトランジスタ(サンプリングトランジスタ)によってサンプリングすることによって駆動トランジスタのゲート電極に書き込み、しかる後、駆動トランジスタのドレイン側に接続されたスイッチングトランジスタが導通状態になって駆動トランジスタに電流を流すことによってブートストラップ動作が行われる。
より具体的には、駆動トランジスタに電流が流れることにより、駆動トランジスタのソース電位が上昇する訳であるが、このとき、書き込みトランジスタが非導通状態にあることによって駆動トランジスタのゲート電極がフローティングとなっているために、駆動トランジスタのゲート電極とソース電極の間に接続されている保持容量の作用により、ソース電位の上昇によってゲート電位が上昇する。これがブートストラップ動作である。
このブートストラップ動作において、理想的には、駆動トランジスタのソース電位Vsの上昇分ΔVsとゲート電位Vgの上昇分ΔVgは等しい。すなわち、ソース電位Vsの上昇分ΔVsに対するゲート電位Vgの上昇分ΔVgの比率であるブートストラップゲインGbst(=ΔVg/ΔVs)が1である。
しかしながら、駆動トランジスタのゲート電極に寄生容量が付いていると、当該寄生容量の分だけ保持容量との間で電荷分配が起こるために、ブートストラップゲインGbstが低下し、ゲート電位Vgの上昇分ΔVgがソース電位Vsの上昇分ΔVsよりも少なくなる(その詳細については後述する)。
つまり、ブートストラップ動作の開始時よりも駆動トランジスタのゲート-ソース間の電位差が縮まってしまう。すると、有機EL素子に流す駆動電流として必要な電流、即ち書き込みトランジスタによって書き込んだ映像信号の信号電圧に対応した電流を確保できなくなるために、当該電流によって決まる画素の発光輝度が低下し、それに伴って輝度ムラが生じて画質の劣化を招く。
そこで、本発明は、正常なブートストラップ動作を阻害する要因となる寄生容量をできるだけ小さくして、当該寄生容量に起因する発光輝度の低下を抑制できるようにした表示装置および当該表示装置を有する電子機器を提供することを目的とする。
本発明による表示装置は、電気光学素子と、映像信号を書き込む書き込みトランジスタと、前記書き込みトランジスタによって書き込まれた前記映像信号を保持する保持容量と、前記保持容量に保持された前記映像信号に基づいて前記電気光学素子を駆動する駆動トランジスタと、前記駆動トランジスタのゲート電極に前記映像信号の基準となる基準電位を選択的に書き込むスイッチングトランジスタとを含む画素が行列状に配置された画素アレイ部と、前記画素アレイ部の画素行ごとに配線され、前記書き込みトランジスタのゲート電極に印加する書き込み信号を伝送する書き込み走査線と、前記画素アレイ部の画素行ごとに配線され、前記スイッチングトランジスタのゲート電極に印加する補正用走査信号を伝送する補正用走査線とを備え、前記書き込み走査線の配線構造を前記駆動トランジスタのゲート電極につながる配線パターンと交差しないようにした構成となっている。
上記構成の表示装置および当該表示装置を有する電子機器において、書き込み走査線、好ましくは書き込み走査線および発光制御走査線の双方について、駆動トランジスタのゲート電極につながる配線パターンと交差しない配線構造にすることで、駆動トランジスタのゲート電極に寄生容量が付かないようにする、または駆動トランジスタのゲート電極に付く寄生容量をできるだけ小さくすることができる。これにより、ブートストラップ動作時のブートストラップゲインGbstを1、または1に近づけることができるために、電気光学素子に流す駆動電流として、書き込みトランジスタによって書き込んだ映像信号の信号電圧に対応した電流を確保できる。
本発明によれば、正常なブートストラップ動作を阻害する要因となる寄生容量をできるだけ小さくすることにより、当該寄生容量に起因するブートストラップ動作時の発光輝度の低下を抑えることができるために、画質の向上を図ることができる。
以下、本発明の実施の形態について図面を参照して詳細に説明する。
[システム構成]
図1は、本発明が適用されるアクティブマトリクス型表示装置の構成の概略を示すシステム構成図である。ここでは、一例として、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子、例えば有機EL素子(有機電界発光素子)を画素(画素回路)の発光素子として用いたアクティブマトリクス型有機EL表示装置の場合を例に挙げて説明する。
図1に示すように、本適用例に係る有機EL表示装置10は、画素20が行列状(マトリクス状)に2次元配置されてなる画素アレイ部30と、当該画素アレイ部30の周辺に配置され、各画素20を駆動する駆動部とを有する構成となっている。画素20を駆動する駆動部としては、例えば、書き込み走査回路40、発光駆動走査回路50、第一,第二補正用走査回路60,70および水平駆動回路80が設けられている。
画素アレイ部30は、通常、ガラス基板などの透明絶縁基板上に形成され、平面型(フラット型)のパネル構造となっている。画素アレイ部30には、m行n列の画素配列に対して、画素行ごとに書き込み走査線31−1〜31−mと発光制御走査線32−1〜32−mと第一,第二補正用走査線33−1〜33−m,34−1〜34−mがそれぞれ配線され、また画素列ごとに信号線(データ線)35−1〜35−nが配線されている。
画素アレイ部30の各画素20については、アモルファスシリコンTFT(Thin Film Transistor;薄膜トランジスタ)または低温ポリシリコンTFTを用いて形成することができる。低温ポリシリコンTFTを用いる場合は、書き込み走査回路40、発光駆動走査回路50、第一,第二補正用走査回路60,70および水平駆動回路80についても、画素アレイ部30を形成する表示パネル(基板)上に実装することができる。
書き込み走査回路40は、シフトレジスタ等によって構成され、画素アレイ部30の各画素20への映像信号の書き込みに際して、書き込み走査線31−1〜31−mに対して順次書き込み信号WS1〜WSmを供給することによって画素アレイ部30の各画素20を行単位で順番に走査(線順次走査)する。
発光駆動走査回路50は、シフトレジスタ等によって構成され、画素20の発光駆動に際して、発光制御走査線32−1〜32−mに対して順次発光駆動信号DS1〜DSmを供給する。
第一,第二補正用走査回路60,70は、シフトレジスタ等によって構成され、後述する補正動作の実行に際して、第一,第二補正用走査線33−1〜33−m,34−1〜34−mに対して第一,第二補正用走査信号AZ11〜AZ1m,AZ21〜AZ2mを適宜供給する。
水平駆動回路80は、輝度情報に応じた映像信号の信号電圧Vsig(以下、単に「信号電圧Vsig」と記述する場合もある)を、書き込み走査回路40による走査に同期して信号線35−1〜35−nに供給する。この水平駆動回路60は、例えば、信号電圧Vsigを行(ライン)単位で書き込む線順次書き込みの駆動形態を採っている。
(画素回路)
図2は、画素(画素回路)20の具体的な構成例を示す回路図である。
図2に示すように、画素20は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子、例えば有機EL素子21を発光素子として有し、当該有機EL素子21に加えて、駆動トランジスタ22、書き込み(サンプリング)トランジスタ23、スイッチングトランジスタ24〜26、保持容量27および補助容量28を構成素子として有する画素構成となっている。
かかる構成の画素20においては、駆動トランジスタ22、書き込みトランジスタ23およびスイッチングトランジスタ25,26としてNチャネル型のTFTが用いられ、スイッチングトランジスタ24としてPチャネル型のTFTが用いられている。ただし、ここでの駆動トランジスタ22、書き込みトランジスタ23およびスイッチングトランジスタ24〜26の導電型の組み合わせは一例に過ぎず、これらの組み合わせに限られるものではない。
有機EL素子21は、カソード電極が第1の電源電位Vcat(ここでは、接地電位GND)に接続されている。駆動トランジスタ22は、有機EL素子21を電流駆動するための能動素子であり、ソース電極が有機EL素子21のアノード電極に接続されてソースフォロア回路を形成している。
書き込みトランジスタ23は、ドレイン電極が信号線35(35−1〜35−n)に接続され、ソース電極が駆動トランジスタ22のゲート電極に接続され、ゲート電極が書き込み走査線31(31−1〜31−m)に接続されている。
スイッチングトランジスタ24は、ソース電極が第2の電源電位Vccp(ここでは、正の電源電位)に接続され、ドレイン電極が駆動トランジスタ22のドレイン電極に接続され、ゲート電極が発光制御走査線32(32−1〜32−m)に接続されている。
スイッチングトランジスタ25は、ドレイン電極が書き込みトランジスタ23の他方の電極(駆動トランジスタ22のゲート電極)に接続され、ソース電極が第3の電源電位Vofsに接続され、ゲート電極が第一補正用走査線33(33−1〜33−m)に接続されている。
スイッチングトランジスタ26は、ドレイン電極が駆動トランジスタ22のソース電極と有機EL素子21のアノード電極との接続ノードN11に接続され、ソース電極が第4の電源電位Vini(ここでは、負の電源電位)に接続され、ゲート電極が第二補正用走査線34(34−1〜34−m)に接続されている。
保持容量27は、一方の電極が駆動トランジスタ22のゲート電極と書き込みトランジスタ23のドレイン電極との接続ノードN12に接続され、他方の電極が駆動トランジスタ22のソース電極と有機EL素子21のアノード電極との接続ノードN11に接続されている。
補助容量28は、一方の電極が駆動トランジスタ22のソース電極と有機EL素子21のアノード電極との接続ノードN11に接続され、他方の電極が固定電位、例えば電源電位Vccpに接続されている。この補助容量28は、有機EL素子21の容量不足を補うために設けられた補助的なものであることから、画素20の構成素子として必須のものではない。
上述した接続関係にて各構成素子が接続されてなる画素20において、各構成素子は次のような作用をなす。
書き込みトランジスタ23は、書き込み走査回路40から書き込み走査線31を介して与えられる書き込み信号WSに応答して導通状態となることにより、信号線35を通して供給される映像信号の信号電圧Vsigをサンプリングして画素20内に書き込む。書き込みトランジスタ23によって書き込まれた信号電圧Vsigは、駆動トランジスタ22のゲート電極に印加されるとともに保持容量27に保持される。
駆動トランジスタ22は、スイッチングトランジスタ24が導通状態にあるときに、第2の電源電位Vccpから電流の供給を受けて、保持容量27に保持された信号電圧Vsigの電圧値に応じた電流値の駆動電流を有機EL素子21に供給することによって当該有機EL素子21を駆動する(電流駆動)。
駆動トランジスタ22は、飽和領域で動作するように設計されているために定電流源として動作する。その結果、有機EL素子21には、駆動トランジスタ22から次式(1)で与えられる一定のドレイン−ソース間電流Idsが供給される。
Ids=(1/2)・μ(W/L)Cox(Vgs−Vth)2 ……(1)
ここに、Vthは駆動トランジスタ22の閾値電圧、μは駆動トランジスタ22のチャネルを構成する半導体薄膜の移動度(以下、単に「駆動トランジスタ22の移動度」と記述する)、Wはチャネル幅、Lはチャネル長、Coxは単位面積当たりのゲート容量、Vgsはソース電位を基準としてゲートに印加されるゲート−ソース間電圧である。
スイッチングトランジスタ24は、発光駆動走査回路50から発光制御走査線32を介して与えられる発光駆動信号DSに応答して導通状態になることにより、電源電位Vccpから駆動トランジスタ22に電流を供給する。すなわち、スイッチングトランジスタ24は、駆動トランジスタ22への電流の供給/停止の制御を行なうことにより、有機EL素子21の発光/非発光を制御してデューティ(Duty)駆動を行う発光制御トランジスタである。
スイッチングトランジスタ25は、第一補正用走査回路60から第一補正用走査線33を介して与えられる第一補正用走査信号AZ1に応答して導通状態になることにより、書き込みトランジスタ23による映像信号の信号電圧Vsigの書き込みに先立って、駆動トランジスタ22のゲート電位Vgを第3の電源電位Vofsに初期化する。ここで、第3の電源電位Vofsは、映像信号の基準となる電位(基準電位)に設定されている。
スイッチングトランジスタ26は、第二補正用走査回路70から第二補正用走査線34を介して与えられる第二補正用走査信号AZ2に応答して導通状態になることにより、書き込みトランジスタ23による映像信号の信号電圧Vsigの書き込みに先立って、駆動トランジスタ22のソース電位Vsを第4の電源電位Viniに初期化する。
ここで、画素20の正常な動作を保証するための条件として、第4の電源電位Viniは、第3の電源電位Vofsから駆動トランジスタ22の閾値電圧Vthを差し引いた電位よりも低くなるように設定されている。すなわち、Vini<Vofs−Vthのレベル関係となっている。
また、有機EL素子21のカソード電位Vcat(ここでは、接地電位GND)に有機EL素子21の閾値電圧Vthelを加えたレベルは、第3の電源電位Vofsから駆動トランジスタ22の閾値電圧Vthを差し引いたレベルよりも高くなるように設定されている。すなわち、Vcat+Vthel>Vofs−Vth(>Vini)のレベル関係となっている。
保持容量27は、書き込みトランジスタ23によって書き込まれた映像信号の信号電圧Vsigを保持するとともに、表示期間に亘って駆動トランジスタ22のゲート−ソース間の電位差を保持する。
(画素構造)
図3は、画素20の断面構造の一例を示す断面図である。図3に示すように、画素20は、駆動トランジスタ22、書き込みトランジスタ23等の画素回路が形成されたガラス基板201上に絶縁膜202、絶縁平坦化膜203およびウインド絶縁膜204が順に形成され、当該ウインド絶縁膜204の凹部204Aに有機EL素子21が設けられた構成となっている。
有機EL素子21は、上記ウインド絶縁膜204の凹部204Aの底部に形成された金属等からなるアノード電極205と、当該アノード電極205上に形成された有機層(電子輸送層、発光層、ホール輸送層/ホール注入層)206と、当該有機層206上に全画素共通に形成された透明導電膜等からなるカソード電極207とから構成されている。
この有機EL素子21において、有機層206は、アノード電極205上にホール輸送層/ホール注入層2061、発光層2062、電子輸送層2063および電子注入層(図示せず)が順次堆積されることによって形成される。そして、図2の駆動トランジスタ22による電流駆動の下に、駆動トランジスタ22からアノード電極205を通して有機層206に電流が流れることで、当該有機層206内の発光層2062において電子と正孔が再結合する際に発光するようになっている。
図3に示すように、画素回路が形成されたガラス基板201上に、絶縁膜202、絶縁平坦化膜203およびウインド絶縁膜204を介して有機EL素子21が画素単位で形成された後は、パッシベーション膜208を介して封止基板209が接着剤210によって接合され、当該封止基板209によって有機EL素子21が封止されることにより、表示パネルが形成される。
(回路動作の説明)
続いて、上記構成の画素20を行列状に2次元配置してなる本適用例に係るアクティブマトリックス型有機EL表示装置10の基本的な回路動作について、図4のタイミング波形図を用いて説明する。
図4には、ある画素行の各画素20を駆動する際に、書き込み走査回路40から画素20に与えられる書き込み信号WS(WS1〜WSm)、発光駆動走査回路50から画素20に与えられる発光駆動信号DS(DS1〜DSm)および第一,第二補正用走査回路60,70から画素20に与えられる第一,第二補正用走査信号AZ1(AZ11〜AZ1m),AZ2(AZ21〜AZ2m)のタイミング関係、ならびに駆動トランジスタ22のゲート電位Vgおよびソース電位Vsの変化をそれぞれ示している。
ここで、書き込みトランジスタ23およびスイッチングトランジスタ25,26がNチャネル型であるため、書き込み走査信号WSおよび第一,第二補正用走査信号AZ1,AZ2については、高レベル(本例では、電源電位Vccp;以下、「“H”レベル」と記述する)の状態がアクティブ状態となり、低レベル(本例では、電源電位Vcat(GND);以下、「“L”レベル」と記述する)の状態が非アクティブ状態となる。また、スイッチングトランジスタ24がPチャネル型であるため、発光駆動信号DSについては、“L”レベルの状態がアクティブ状態となり、“H”レベルの状態が非アクティブ状態となる。
時刻t1で発光駆動信号DSが“L”レベルから“H”レベルに遷移すると、スイッチングトランジスタ24が非導通状態(OFF状態)になる。この状態において、時刻t2で第二補正用走査信号AZ2が“L”レベルから“H”レベルに遷移すると、スイッチングトランジスタ26が導通状態(ON状態)になる。
スイッチングトランジスタ26が導通状態になることで、駆動トランジスタ22のソース電極には、スイッチングトランジスタ26を介して第4の電源電位Viniが印加される。すなわち、映像信号の信号電圧Vsigの書き込みに先立って、駆動トランジスタ22のソース電位Vsは、電源電位Viniに初期化される。
このとき、先述したように、Vini<Vcat+Vthelのレベル関係にあるために、有機EL素子21は逆バイアス状態となる。したがって、有機EL素子21には電流が流れないために、有機EL素子21は非発光状態にある。
次に、時刻t3で第一補正用走査信号AZ1が“L”レベルから“H”レベルに遷移すると、スイッチングトランジスタ25が導通状態になる。これにより、駆動トランジスタ22のゲート電極には、スイッチングトランジスタ25を介して第3の電源電位Vofsが印加される。すなわち、映像信号の信号電圧Vsigの書き込みに先立って、駆動トランジスタ22のゲート電位Vgは、電源電位Vofsに初期化される。
このとき、駆動トランジスタ22のゲート−ソース間電圧Vgsは、Vofs−Viniという値をとる。ここで、先述したように、Vofs−Vini>Vthのレベル関係を満たしている。
<閾値補正期間>
次に、時刻t4で第二補正用走査信号AZ2が“H”レベルから“L”レベルに遷移すると、スイッチングトランジスタ26が非導通状態になる。その後、時刻t5で発光駆動信号DSが“H”レベルから“L”レベルに遷移すると、スイッチングトランジスタ24が導通状態になる。これにより、電源電位Vccpからスイッチングトランジスタ24を通して駆動トランジスタ22には、そのゲート−ソース間電圧Vgsに応じた値の電流が流れる。
このとき、駆動トランジスタ22のソース電位Vsよりも有機EL素子21のカソード電位Vcatが高いために、有機EL素子21が逆バイアス状態にある。したがって、駆動トランジスタ22から流れる電流がノードN11→保持容量27→ノードN12→スイッチングトランジスタ25→電源電位Vofsの経路で流れるために、当該電流に応じた電荷が保持容量27に充電される。
また、保持容量27の充電に伴って駆動トランジスタ22のソース電位Vsが電源電位Viniから時間の経過とともに徐々に上昇する。そして、一定時間が経過し、駆動トランジスタ22のゲート−ソース間電圧Vgsが当該駆動トランジスタ22の閾値電圧Vthと等しくなったところで、駆動トランジスタ22がカットオフする。
駆動トランジスタ22がカットオフすることで、当該駆動トランジスタ22に電流が流れなくなるために、駆動トランジスタ22のゲート−ソース間電圧Vgs、即ち閾値電圧Vthが閾値補正用の電圧として保持容量27に保持される。
その後、時刻t6で発光駆動信号DSが“L”レベルから“H”レベルに遷移すると、スイッチングトランジスタ24が非導通状態になる。この時刻t5から時刻t6までの期間が駆動トランジスタ22の閾値電圧Vthを検出して保持容量27に保持する期間である。
ここでは、便宜上、時刻t5から時刻t6までの一定期間(t5−t6)を閾値補正期間と呼ぶこととする。その後、時刻t7で第一補正用走査信号AZ1が“H”レベルから“L”レベルに遷移すると、スイッチングトランジスタ25が非導通状態になる。
<信号書込期間>
続いて、時刻t8で書き込み信号WSが“L”レベルから“H”レベルに遷移すると、書き込みトランジスタ23が導通状態となって映像信号の信号電圧Vsigがサンプリングし、画素内に書き込む。この映像信号の書き込みにより、駆動トランジスタ22のゲート電位Vgが信号電圧Vsigになる。
この信号電圧Vsigは保持容量27に保持される。このとき、駆動トランジスタ22のソース電位Vsは、書き込みトランジスタ23によるサンプリング時の駆動トランジスタ22のゲート電位Vgの振幅に対して、保持容量27と有機EL素子21との容量カップリングによって上昇する。
ここで、有機EL素子21が持つ容量成分の容量値をColed、保持容量27の容量値をCs、補助容量28の容量値をCsub、駆動トランジスタ22のゲート電位Vgの上昇分をΔVgとすると、駆動トランジスタ22のソース電位Vsの上昇分ΔVsは、次式(2)で与えられる。
ΔVs=ΔVg×{Cs/(Coled+Cs+Csub)} ……(2)
また、書き込みトランジスタ23によるサンプリングによって書き込まれた信号電圧Vsigは、保持容量27に保持されている閾値電圧Vthに足し込まれる形で当該保持容量27に保持される。
このとき、映像信号の書込みゲイン(映像信号の信号電圧Vsigに対する保持容量27の保持電圧の比率)が1(理想値)であると仮定すると、保持容量27の保持電圧は、Vsig−Vofs+Vthとなる。ここで、理解を容易にするために、Vofs=0Vとすると、ゲート−ソース間電圧Vgsは、Vsig+Vthとなる。
このように、保持容量27にあらかじめ閾値電圧Vthを保持しておくことで、駆動トランジスタ22の閾値電圧Vthの画素ごとのばらつきや経時変化を補正することが可能になる。すなわち、信号電圧Vsigによる駆動トランジスタ22の駆動の際に、当該駆動トランジスタ22の閾値電圧Vthが保持容量27に保持した閾値電圧Vthと相殺される、換言すれば、閾値電圧Vthの補正が行われる。
この閾値電圧Vthの補正動作により、画素ごとに閾値電圧Vthにばらつきや経時変化があったとしても、駆動トランジスタ22による有機EL素子21の駆動に対する閾値電圧Vthの影響をキャンセルすることができる。その結果、閾値電圧Vthの画素ごとのばらつきや経時変化の影響を受けることなく、有機EL素子21の発光輝度を一定に保つことができる。
<移動度補正期間>
その後、書き込みトランジスタ23が導通状態のまま、時刻t9で発光駆動信号DSが“H”レベルから“L”レベルに遷移すると、スイッチングトランジスタ24が導通状態になる。これにより、電源電位Vccpから駆動トランジスタ22への電流供給が開始される。ここで、Vofs−Vth<Vthelと設定しておくことにより、有機EL素子21が逆バイアス状態におかれる。
有機EL素子21が逆バイアス状態にあることで、当該有機EL素子21はダイオード特性ではなく単純な容量特性を示すようになる。したがって、駆動トランジスタ22に流れるドレイン−ソース間電流Idsは、保持容量27の容量値Csと、補助容量28の容量値そsubと有機EL素子21の容量成分の容量値Coledとを合成した容量C(=Cs+Csub+Coled)に書き込まれていく。この書き込みにより、駆動トランジスタ22のソース電位Vsが上昇する。
駆動トランジスタ22のソース電位Vsの上昇分ΔVsは、保持容量27に保持されたゲート−ソース間電圧Vgsから差し引かれるように、換言すれば、保持容量27の充電電荷を放電するように作用することになるので、負帰還をかけられたことになる。すなわち、駆動トランジスタ22のソース電位Vsの上昇分ΔVsは負帰還の帰還量となる。このとき、駆動トランジスタ22のゲート−ソース間電圧Vgsは、Vsig−ΔVs+Vthとなる。
このように、駆動トランジスタ22に流れる電流(ドレイン−ソース間電流Ids)を当該駆動トランジスタ22のゲート入力(ゲート−ソース間の電位差)に負帰還することで、各画素20における駆動トランジスタ22のドレイン−ソース間電流Idsの移動度μに対する依存性を打ち消す、即ち駆動トランジスタ22の移動度μの画素ごとのばらつきを補正することが可能になる。
図4において、書き込み信号WSのアクティブ期間(“H”レベル期間)と発光駆動信号DSのアクティブ期間(“L”レベル期間)とがオーバーラップする期間(t9−t10の期間)、即ち書き込みトランジスタ23とスイッチングトランジスタ24とが共に導通状態となるオーバーラップ期間Tが移動度補正期間となる。
ここで、移動度μが相対的に高い駆動トランジスタと移動度μが相対的に低い駆動トランジスタとを考えた場合、この移動度補正期間Tに移動度μが高い駆動トランジスタは、移動度μが低い駆動トランジスタに対してソース電位Vsが大きく上昇する。また、ソース電位Vsが大きく上昇するほど、駆動トランジスタ22のゲート−ソース間電圧Vgsが小さくなり、電流が流れにくくなる。
つまり、移動度補正期間Tを調整することで、移動度μの違う駆動トランジスタ22で同じドレイン・ソース間電流Idsを流すことができる。この移動度補正期間Tで決めた駆動トランジスタ22のゲート−ソース間電圧Vgsを保持容量27で維持して、当該ゲート−ソース間電圧Vgsに応じた電流(ドレイン−ソース間電流Ids)を駆動トランジスタ22が有機EL素子21に流すことによって当該有機EL素子21が発光する。
<発光期間>
時刻t10で書き込み信号WSが“L”レベルになり、書き込みトランジスタ23が非導通状態になることにより、移動度補正期間Tが終了し、発光期間に入る。この発光期間では、駆動トランジスタ22のソース電位Vsは、有機EL素子21の駆動電圧まで上昇する。
また、書き込みトランジスタ23が非導通状態になることで、駆動トランジスタ22のゲート電極が信号線35(35−1〜35−n)から切り離されてフローティング状態にあるために、保持容量27によるブートストラップ動作により、ソース電位Vsの上昇によってゲート電位Vgもソース電位Vsに連動して上昇する。
そして、駆動トランジスタ22のソース電位Vsの上昇に伴って、有機EL素子21の逆バイアス状態が解消され、順バイアス状態になると、駆動トランジスタ22から有機EL素子21に対して先述した式(1)で与えられる一定のドレイン−ソース間電流Idsが供給されるために、有機EL素子21は実際に発光を開始する。
このときのドレイン−ソース間電流Ids対ゲート−ソース間電圧Vgsの関係は、先述した式(1)のVgsにVsig−ΔVs+Vthを代入することで、次式(3)で与えられる。
Ids=kμ(Vgs−Vth)2
=kμ(Vsig−ΔVs)2 ……(3)
上記の式(4)において、k=(1/2)(W/L)Coxである。
この式(3)から明らかなように、駆動トランジスタ22の閾値電圧Vthの項がキャンセルされており、駆動トランジスタ22から有機EL素子21に供給されるドレイン−ソース間電流Idsは、駆動トランジスタ22の閾値電圧Vthに依存しないことが分かる。
基本的に、駆動トランジスタ22のドレイン−ソース間電流Idsは、映像信号の信号電圧Vsigによって決まる。換言すると、有機EL素子21は、駆動トランジスタ22の閾値電圧Vthの画素ごとのばらつきや経時変化の影響を受けることなく、映像信号の信号電圧Vsigに応じた輝度で発光する。
このように、映像信号の信号電圧Vsigが書き込まれる前に駆動トランジスタ22の閾値電圧Vthをあらかじめ保持容量27に保持しておくことで、駆動トランジスタ22の閾値電圧Vthをキャンセル(補正)し、当該閾値電圧Vthの画素ごとのばらつきや経時変化の影響を受けない一定のドレイン−ソース間電流Idsを有機EL素子21に流すことができるために、高画質の表示画像を得ることができる(駆動トランジスタ22のVth変動に対する補償機能)。
また、上記の式(3)から明らかなように、映像信号の信号電圧Vsigは、ドレイン−ソース間電流Idsの駆動トランジスタ22のゲート入力への負帰還によって帰還量ΔVsで補正されている。この帰還量ΔVsは、式(3)の係数部に位置する移動度μの効果を打ち消すように作用する。
したがって、ドレイン−ソース間電流Idsは、実質的に、映像信号の信号電圧Vsigのみに依存することになる。すなわち、有機EL素子21は、駆動トランジスタ22の閾値電圧Vthのみならず、駆動トランジスタ22の移動度μの画素ごとのばらつきや経時変化の影響を受けることなく、信号電圧Vsigに応じた輝度で発光する。その結果、スジや輝度ムラのない均一な画質を得ることができる。
このように、移動度補正期間T(t9−t10)において、ドレイン−ソース間電流Idsを駆動トランジスタ22のゲート入力へ負帰還し、その帰還量ΔVsによって信号電圧Vsigを補正することで、駆動トランジスタ22のドレイン−ソース間電流Idsの移動度μに対する依存性を打ち消し、信号電圧Vsigのみに依存するドレイン−ソース間電流Idsを有機EL素子21に流すことができるため、駆動トランジスタ22の移動度μの画素ごとのばらつきや経時変化に起因するスジや輝度ムラのない均一な画質の表示画像を得ることができる(駆動トランジスタ22の移動度μに対する補償機能)。
ここで、電流駆動型の電気光学素子である有機EL素子21を含む画素20が行列状に配置されてなる有機EL表示装置10においては、有機EL素子21の発光時間が長くなると、当該有機EL素子21のI−V特性が変化してしまう。それがために、有機EL素子21のアノード電極と駆動トランジスタ22のソース電極との接続ノードN11の電位(駆動トランジスタ22のソース電位Vs)も変化する。
これに対して、上記構成のアクティブマトリクス型有機EL表示装置10では、駆動トランジスタ22のゲート-ソース間に接続された保持容量27によるブートストラップ動作によって駆動トランジスタ22のゲート−ソース間電圧Vgsが一定値に保たれるために、有機EL素子21に流れる電流は変化しない。したがって、有機EL素子21のI−V特性が劣化したとしても、一定のドレイン−ソース間電流Idsが有機EL素子21に流れ続けるために、有機EL素子21の発光輝度の変化を抑制することができる(有機EL素子21の特性変動に対する補償機能)。
[画素のレイアウト]
ここで、画素20を構成する5つのトランジスタ22〜26、保持容量27および補助容量28と、書き込み走査線31、発光制御走査線32および第一,第二補正用走査線33,34の各配線のレイアウトについて考える。
(一般的な画素のレイアウト)
図5は、画素20の一般的なレイアウトのときの構成素子の配置を示す回路図である。図6にその平面パターンを模式的に示す。
画素20の効率の良いレイアウトを考えると、一般的には、図5、図6に示すように、第一,第二補正用走査線33,34を画素20の上下に配線するとともに、これら走査線33,34の内側に書き込み走査線31および発光制御走査線32を配線し、これら走査線31,走査線32を挟んで構成素子を配置する構成が考えられる。
より具体的には、第一補正用走査線33と書き込み走査線31で挟まれる領域に書き込みトランジスタ23とスイッチングトランジスタ25を配置し、発光制御走査線32と第二補正用走査線34で挟まれる領域に駆動トランジスタ22とスイッチングトランジスタ26と保持容量27と補助容量28を配置するレイアウト構成となる。
この一般的なレイアウト構成は、配線層間を電気的に接続するコンタクト部の数を最小限に抑えて、各構成素子を効率良く配置したいという考えに基づくものである。なお、映像信号の信号電圧Vsigを伝送する信号線35と、電源電位Vccp,Vofs,Viniの各電源線36,37,38は、画素列方向(画素列の画素の配列方向)に沿って配線されている。
図6の平面パターン図において、書き込み走査線31、発光制御走査線32、第一,第二補正用走査線33,34およびトランジスタ22〜26の各ゲート電極は、ガラス基板201(図3参照)上にモリブデン(Mo)等によって1層目として配線される。トランジスタ22〜26の各半導体層は、ポリシリコン(PS)等によって2層目として形成される。信号線35および電源線36,37,38は、アルミニウム(Al)等によって3層目として配線される。
これらの配線層の位置関係は、図3に示す画素構造から明らかである。1層目と2層目の間、2層目と3層目の間にはそれぞれ絶縁膜が介在している。そして、図6から明らかなように、上述した一般的なレイアウト構成を採ることにより、各配線層を電気的に接続するコンタクト部の数を12個程度に抑えることができる。
ただし、上述した一般的なレイアウト構成においては、駆動トランジスタ22のゲート電極と書き込みトランジスタ23のソース電極およびスイッチングトランジスタ25のドレイン電極を電気的に接続する配線パターン306が書き込み走査線31および発光制御走査線32の各配線パターンと交差する(図5、図6の破線で囲む部分)。
[寄生容量に起因する問題点]
このように、駆動トランジスタ22のゲート電極への配線パターン306が書き込み走査線31および発光制御走査線32の各配線パターンと交差すると、その交差部分において絶縁膜(図3の絶縁膜202に相当)を介して寄生容量が生じる。この寄生容量は、駆動トランジスタ22のゲート電極に付く寄生容量(Cp)となる(図2参照)。
すると、先述したブートストラップ動作において、理想的には、駆動トランジスタのソース電位Vsの上昇分ΔVsとゲート電位Vgの上昇分ΔVgは等しくなる筈、即ちブートストラップゲインGbstが1になる筈であるが、駆動トランジスタ22のゲート電極に寄生容量が付くことで、当該寄生容量の分だけ保持容量27との間で電荷分配が起こるために、ブートストラップゲインGbstが低下する。
ここで、駆動トランジスタ22のゲート電極に付く寄生容量の容量値をCpとすると、ブートストラップゲインGbstは、
Gbst=ΔVg/ΔVs=Cs/(Cs+Cp) ……(4)
なる式で表わされる。式(4)から明らかなように、駆動トランジスタ22のゲート電極に寄生容量が付き、その容量値Cpが大きくなればなるほど、ブートストラップゲインGbstが低下する。
ブートストラップゲインGbstが低下すると、ゲート電位Vgの上昇分ΔVgがソース電位Vsの上昇分ΔVsよりも少なくなり、ブートストラップ動作の開始時よりも駆動トランジスタ22のゲート-ソース間の電位差が縮まってしまうために、有機EL素子21に流す駆動電流Idsとして、書き込みトランジスタ23によって書き込んだ映像信号の信号電圧Vsigに対応した電流を確保できなくなる。その結果、有機EL素子21の発光輝度が低下し、それに伴って輝度ムラが生じて画質の劣化を招く。
[本実施形態の特徴部分]
そこで、本実施形態では、画素20を構成する5つのトランジスタ22〜26、保持容量27および補助容量28と、書き込み走査線31、発光制御走査線32および第一,第二補正用走査線33,34の各配線のレイアウト、特に書き込み走査線31および発光制御走査線32の各配線のレイアウトを工夫することにより、駆動トランジスタ22のゲート電極に寄生容量が付かないようにしている。
(本実施形態に係る画素のレイアウト)
図7は、本発明の一実施形態に係るレイアウト構成を採るときの画素20の構成素子の配置を示す回路図である。図8にその平面パターンを模式的に示す。図7および図8において、図5および図6と同等部分には同一符号を付して示している。
図7、図8に示すように、本実施形態に係る画素20のレイアウトにおいては、第一,第二補正用走査線33,34を画素20の上下に画素行方向(画素行の画素の配列方向)に沿って配線するとともに、これら走査線33,34のさらに外側に書き込み走査線31および発光制御走査線32を画素行方向に沿って配線し、第一,第二補正用走査線33,34で挟まれる領域に構成素子、即ち5つのトランジスタ22〜26、保持容量27および補助容量28を配置した構成を採っている。
電源電位Vccpの電源線36は、画素20の構成素子の左外側に画素列方向に沿って配線されている。また、映像信号の信号電圧Vsigを伝送する信号線35と、電源電位Vofs,Viniの各電源線37,38は、画素20の構成素子の右外側に画素列方向に沿って配線されている。
図8の平面パターン図において、書き込み走査線31、発光制御走査線32、第一,第二補正用走査線33,34およびトランジスタ22〜26の各ゲート電極は、ガラス基板201(図3参照)上にモリブデン(Mo)等によって1層目として配線される。トランジスタ22〜26の各半導体層は、ポリシリコン(PS)等によって2層目として形成される。信号線35および電源線36,37,38は、アルミニウム(Al)等によって3層目として配線される。
ここで、書き込み走査線31が第一補正用走査線33の外側、即ち当該第一補正用走査線33を挟んで書き込みトランジスタ23と反対側に配線されていることから、書き込みトランジスタ23のゲート電極と書き込み走査線31の間には次のような配線構造が採られている。
すなわち、書き込みトランジスタ23のゲート電極(1層目のMo配線)は、画素列方向に沿って配線された3層目の配線パターン(Al配線)302とコンタクト部301にてコンタクトがとられ、当該配線パターン302が1層目の書き込み走査線31とコンタクト部302にてコンタクトがとられることで、書き込み走査線31に対して電気的に接続されている。
また、発光制御走査線32が第二補正用走査線34の外側、即ち当該第二補正用走査線34を挟んでスイッチングトランジスタ24と反対側配線されていることから、スイッチングトランジスタ24のゲート電極と発光制御走査線32の間には次のような配線構造が採られている。
すなわち、スイッチングトランジスタ24のゲート電極(1層目のMo配線)は、画素列方向に沿って配線された3層目の配線パターン(Al配線)305とコンタクト部304にてコンタクトがとられ、当該配線パターン305が1層目の発光制御走査線32とコンタクト部306にてコンタクトがとられることで、発光制御走査線32に対して電気的に接続されている。
(本実施形態の作用効果)
以上の説明および図7、図8から明らかなように、本実施形態では、駆動トランジスタ22に加えて、当該駆動トランジスタ22のゲート電極に接続された書き込みトランジスタ23およびスイッチングトランジスタ25を少なくとも有する画素構成の有機EL表示装置10において、書き込み走査線31、好ましくは書き込み走査線31および発光制御走査線32について、駆動トランジスタ22のゲート電極につながる配線パターン、即ち駆動トランジスタ22のゲート電極と書き込みトランジスタ23のソース電極およびスイッチングトランジスタ25のドレイン電極を電気的に接続する配線パターン306と交差しない配線構造としている。
より具体的には、画素20の構成素子が配置される領域の外側に第一補正用走査線33を配線し、当該第一補正用走査線33のさらに外側に書き込み走査線31を配線し、これら走査線31,33の配線層(本例では、1層目)と異なる配線層(本例では、3層目)に形成された配線パターン302を介して書き込み走査線31を書き込みトランジスタ23のゲート電極と電気的に接続した構成を採ることで、書き込み走査線31が駆動トランジスタ22のゲート電極につながる配線パターン306と交差しないようにしている。
さらに、画素20の構成素子が配置される領域を挟んで書き込み走査線31と反対側に発光制御走査線32を配線し、この発光制御走査線32の配線層(本例では、1層目)と異なる配線層(本例では、3層目)に形成された配線パターン305を介して発光制御走査線32をスイッチングトランジスタ(発光制御トランジスタ)24のゲート電極と電気的に接続した構成を採ることで、発光制御走査線32についても駆動トランジスタ22のゲート電極につながる配線パターン306と交差しないようにしている。
上述したように、書き込み走査線31、好ましくは書き込み走査線31および発光制御走査線32の双方について、駆動トランジスタ22のゲート電極につながる配線パターン306と交差しない配線構造にする、より具体的には、画素20の構成素子が配置される領域の一方側に書き込み走査線31を、他方側に発光制御走査線32をそれぞれ配線することにより、駆動トランジスタ22のゲート電極に寄生容量が付かないようにすることができる。
なお、ここでは、書き込み走査線31および発光制御走査線32の双方について、駆動トランジスタ22のゲート電極につながる配線パターン306と交差しない配線構造にするとしたが、少なくとも書き込み走査線31について配線パターン306と交差しない配線構造にした場合であっても、先述したように、書き込み走査線31および発光制御走査線32が配線パターン306と交差する場合に比べて、駆動トランジスタ22のゲート電極に付く寄生容量を小さくすることができる。
このようにして、駆動トランジスタ22のゲート電極に寄生容量が付かないようにする、または駆動トランジスタ22のゲート電極に付く寄生容量をできるだけ小さくすることにより、ブートストラップ動作時のブートストラップゲインGbstを1、または1に近づけることができるために、有機EL素子21に流す駆動電流Idsとして、書き込みトランジスタ23によって書き込んだ映像信号の信号電圧Vsigに対応した電流を確保できる。これにより、正常なブートストラップ動作を阻害する要因となる寄生容量に起因する発光輝度の低下を抑えることができるために、画質の向上を図ることができる。
本実施形態の場合には、先述した一般的なレイアウト構成を採る場合に比べて、書き込み走査線31と書き込みトランジスタ23のゲート電極を電気的に接続するために2個のコンタクト部301,303、発光制御走査線32とスイッチングトランジスタ24のゲート電極を電気的に接続するために2個のコンタクト部304,306の計4個のコンタクト部が増えることになるものの、コンタクト部が若干増えることによるデメリットよりも、正常なブートストラップ動作を阻害する要因となる寄生容量をできるだけ小さくすることで、画質を向上できる効果の方が大きいと言える。
[変形例]
上記実施形態では、駆動トランジスタ22および書き込みトランジスタ23以外に、3つのスイッチングトランジスタ24〜26を有する5Trの画素構成の有機EL表示装置に適用した場合を例に挙げて説明したが、本発明はこの適用例に限られるものではなく、駆動トランジスタ22に加えて、当該駆動トランジスタ22のゲート電極に接続された書き込みトランジスタ23およびスイッチングトランジスタ25を少なくとも有する画素構成の有機EL表示装置全般に対して適用可能である。
また、上記実施形態では、画素20の電気光学素子として、有機EL素子を用いた有機EL表示装置に適用した場合を例に挙げて説明したが、本発明はこの適用例に限られるものではなく、電気光学素子を含む画素が行列状に配置されてなる平面型(フラットパネル型)の表示装置全般に対して適用可能である。
[適用例]
以上説明した本発明による表示装置は、一例として、図9〜図13に示す様々な電子機器、例えば、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置、ビデオカメラなど、電子機器に入力された映像信号、若しくは、電子機器内で生成した映像信号を、画像若しくは映像として表示するあらゆる分野の電子機器の表示装置に適用することが可能である。
このように、あらゆる分野の電子機器の表示装置として本発明による表示装置を用いることで、先述した実施形態の説明から明らかなように、本発明による表示装置は、正常なブートストラップ動作を阻害する要因となる寄生容量をできるだけ小さくし、当該寄生容量に起因する発光輝度の低下を抑えることができる特長を有するために、各種の電子機器において、表示画面の画質の向上を図ることができる。
なお、本発明による表示装置は、封止された構成のモジュール形状のものをも含む。例えば、画素アレイ部30に透明なガラス等の対向部に貼り付けられて形成された表示モジュールが該当する。この透明な対向部には、カラーフィルタ、保護膜等、更には、上記した遮光膜が設けられてもよい。尚、表示モジュールには、外部から画素アレイ部への信号等を入出力するための回路部やFPC(フレキシブルプリントサーキット)等が設けられていてもよい。
以下に、本発明が適用される電子機器の具体例について説明する。
図9は、本発明が適用されるテレビジョンセットの概観を示す斜視図である。本適用例に係るテレビジョンセットは、フロントパネル102やフィルターガラス103等から構成される映像表示画面部101を含み、その映像表示画面部101として本発明による表示装置を用いることにより作成される。
図10は、本発明が適用されるデジタルカメラの外観を示す斜視図であり、(A)は表側から見た斜視図、(B)は裏側から見た斜視図である。本適用例に係るデジタルカメラは、フラッシュ用の発光部111、表示部112、メニュースイッチ113、シャッターボタン114等を含み、その表示部112として本発明による表示装置を用いることにより作製される。
図11は、本発明が適用されるノート型パーソナルコンピュータの外観を示す斜視図である。本適用例に係るノート型パーソナルコンピュータは、本体121に、文字等を入力するとき操作されるキーボード122、画像を表示する表示部123等を含み、その表示部123として本発明による表示装置を用いることにより作製される。
図12は、本発明が適用されるビデオカメラの外観を示す斜視図である。本適用例に係るビデオカメラは、本体部131、前方を向いた側面に被写体撮影用のレンズ132、撮影時のスタート/ストップスイッチ133、表示部134等を含み、その表示部134として本発明による表示装置を用いることにより作製される。
図13は、本発明が適用される携帯端末装置、例えば携帯電話機を示す外観図であり、(A)は開いた状態での正面図、(B)はその側面図、(C)は閉じた状態での正面図、(D)は左側面図、(E)は右側面図、(F)は上面図、(G)は下面図である。本適用例に係る携帯電話機は、上側筐体141、下側筐体142、連結部(ここではヒンジ部)143、ディスプレイ144、サブディスプレイ145、ピクチャーライト146、カメラ147等を含み、そのディスプレイ144やサブディスプレイ145として本発明による表示装置を用いることにより作製される。
本発明の適用例に係る有機EL表示装置の構成の概略を示すシステム構成図である。 画素(画素回路)の具体的な構成例を示す回路図である。 画素の断面構造の一例を示す断面図である。 本発明の適用例に係る有機EL表示装置の基本的な回路動作の説明に供するタイミング波形図である。 一般的なレイアウトのときの画素の構成素子の配置を示す回路図である。 一般的なレイアウトのときの画素の構成素子を模式的に示す平面パターン図である。 本発明の一実施形態に係るレイアウト構成を採るときの画素の構成素子の配置を示す回路図である。 本発明の一実施形態に係るレイアウト構成を採るときの画素の構成素子を模式的に示す平面パターン図である。 本発明が適用されるテレビジョンセットの外観を示す斜視図である。 本発明が適用されるデジタルカメラの外観を示す斜視図であり、(A)は表側から見た斜視図、(B)は裏側から見た斜視図である。 本発明が適用されるノート型パーソナルコンピュータの外観を示す斜視図である。 本発明が適用されるビデオカメラの外観を示す斜視図である。 本発明が適用される携帯電話機を示す外観図であり、(A)は開いた状態での正面図、(B)はその側面図、(C)は閉じた状態での正面図、(D)は左側面図、(E)は右側面図、(F)は上面図、(G)は下面図である。
符号の説明
10…有機EL表示装置、20…画素(画素回路)、21…有機EL素子、22…駆動トランジスタ、23…書き込みトランジスタ、24〜26…スイッチングトランジスタ、27…保持容量、28…補助容量、30…画素アレイ部、31(31−1〜31−m)…書き込み走査線、32(32−1〜32−m)…発光制御走査線、33(33−1〜33−m)…第一補正用走査線、34(34−1〜34−m)…第二補正用走査線、35(35−1〜35−n)…信号線(データ線)、40…書き込み走査回路、50…発光駆動走査回路、60…第一補正用走査回路、70…第二補正用走査回路、80…水平駆動回路、WS(SW1〜SWm)…書き込み信号、DS(DS1〜DSm)…発光駆動信号、AZ1(AZ11〜AZ1m)…第一補正用走査信号、AZ2(AZ21〜AZ2m)…第二補正用走査信号

Claims (4)

  1. 電気光学素子と、映像信号を書き込む書き込みトランジスタと、前記書き込みトランジスタによって書き込まれた前記映像信号を保持する保持容量と、前記保持容量に保持された前記映像信号に基づいて前記電気光学素子を駆動する駆動トランジスタと、前記駆動トランジスタのゲート電極に前記映像信号の基準となる基準電位を選択的に書き込むスイッチングトランジスタとを含む画素が行列状に配置された画素アレイ部と、
    前記画素アレイ部の画素行ごとに配線され、前記書き込みトランジスタのゲート電極に印加する書き込み信号を伝送する書き込み走査線と、
    前記画素アレイ部の画素行ごとに配線され、前記スイッチングトランジスタのゲート電極に印加する補正用走査信号を伝送する補正用走査線とを備え、
    前記書き込み走査線の配線構造を前記駆動トランジスタのゲート電極につながる配線パターンと交差しないようにした
    ことを特徴とする表示装置。
  2. 前記補正用走査線は、前記画素の構成素子が配置される領域の外側に配線されており、
    前記書き込み走査線は、前記補正用走査線のさらに外側に配線され、当該書き込み走査線の配線層と異なる配線層に形成された配線パターンを介して前記書き込みトランジスタのゲート電極と電気的に接続されている
    ことを特徴とする請求項1記載の表示装置。
  3. 前記画素は、前記電気光学素子の発光/非発光を制御する発光制御トランジスタを構成素子としてさらに有し、
    前記発光制御トランジスタのゲート電極に印加する発光駆動信号を伝送する発光制御走査線は、前記画素の構成素子が配置される領域を挟んで前記書き込み走査線と反対側に配線され、当該発光制御走査線の配線層と異なる配線層に形成された配線パターンを介して前記発光制御トランジスタのゲート電極と電気的に接続されている
    ことを特徴とする請求項2記載の表示装置。
  4. 電気光学素子と、映像信号を書き込む書き込みトランジスタと、前記書き込みトランジスタによって書き込まれた前記映像信号を保持する保持容量と、前記保持容量に保持された前記映像信号に基づいて前記電気光学素子を駆動する駆動トランジスタと、前記駆動トランジスタのゲート電極に前記映像信号の基準となる基準電位を選択的に書き込むスイッチングトランジスタとを含む画素が行列状に配置された画素アレイ部と、
    前記画素アレイ部の画素行ごとに配線され、前記書き込みトランジスタのゲート電極に印加する書き込み信号を伝送する書き込み走査線と、
    前記画素アレイ部の画素行ごとに配線され、前記スイッチングトランジスタのゲート電極に印加する補正用走査信号を伝送する補正用走査線と
    を備えた表示装置を有し、前記書き込み走査線の配線構造を前記駆動トランジスタのゲート電極につながる配線パターンと交差しないようにした
    ことを特徴とする電子機器。
JP2007211624A 2007-08-15 2007-08-15 表示装置および電子機器 Expired - Fee Related JP5056265B2 (ja)

Priority Applications (19)

Application Number Priority Date Filing Date Title
JP2007211624A JP5056265B2 (ja) 2007-08-15 2007-08-15 表示装置および電子機器
US12/219,401 US8237631B2 (en) 2007-08-15 2008-07-22 Display device and electronic equipment
TW097128838A TWI405164B (zh) 2007-08-15 2008-07-30 顯示器裝置及電子設備
TW102117632A TWI493525B (zh) 2007-08-15 2008-07-30 顯示器裝置及電子設備
KR1020080075878A KR101563364B1 (ko) 2007-08-15 2008-08-04 표시장치 및 전자기기
CN2008102109770A CN101383125B (zh) 2007-08-15 2008-08-15 显示设备和电子装置
US13/548,473 US8743026B2 (en) 2007-08-15 2012-07-13 Display device and electronic equipment
US14/246,234 US9214477B2 (en) 2007-08-15 2014-04-07 Display device and electronic equipment
US14/465,079 US9142571B2 (en) 2007-08-15 2014-08-21 Display device and electronic equipment
KR1020150013571A KR101653324B1 (ko) 2007-08-15 2015-01-28 표시장치
US14/826,277 US9508780B2 (en) 2007-08-15 2015-08-14 Display device and electronic equipment
KR1020160108884A KR101755164B1 (ko) 2007-08-15 2016-08-26 표시장치
US15/334,342 US9767731B2 (en) 2007-08-15 2016-10-26 Display device and electronic equipment
KR1020170082594A KR101896184B1 (ko) 2007-08-15 2017-06-29 표시장치
US15/683,919 US10102804B2 (en) 2007-08-15 2017-08-23 Display device and electronic equipment
US16/108,715 US10614759B2 (en) 2007-08-15 2018-08-22 Display device and electronic equipment
KR1020180102728A KR102019073B1 (ko) 2007-08-15 2018-08-30 표시장치
KR1020190107062A KR102087555B1 (ko) 2007-08-15 2019-08-30 표시장치
US16/807,765 US11151939B2 (en) 2007-08-15 2020-03-03 Display device and electronic equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007211624A JP5056265B2 (ja) 2007-08-15 2007-08-15 表示装置および電子機器

Publications (2)

Publication Number Publication Date
JP2009047765A true JP2009047765A (ja) 2009-03-05
JP5056265B2 JP5056265B2 (ja) 2012-10-24

Family

ID=40362582

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007211624A Expired - Fee Related JP5056265B2 (ja) 2007-08-15 2007-08-15 表示装置および電子機器

Country Status (5)

Country Link
US (9) US8237631B2 (ja)
JP (1) JP5056265B2 (ja)
KR (6) KR101563364B1 (ja)
CN (1) CN101383125B (ja)
TW (2) TWI405164B (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011048838A1 (ja) * 2009-10-20 2011-04-28 シャープ株式会社 アクティブマトリクス基板及び有機el表示装置
JP2011209406A (ja) * 2010-03-29 2011-10-20 Sony Corp 表示装置及び電子機器
JP2017120375A (ja) * 2015-12-25 2017-07-06 Nltテクノロジー株式会社 表示装置及び表示装置の製造方法
JP2020091483A (ja) * 2010-06-04 2020-06-11 株式会社半導体エネルギー研究所 表示装置
JP2022082605A (ja) * 2020-05-07 2022-06-02 セイコーエプソン株式会社 電気光学装置

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5157825B2 (ja) 2008-10-29 2013-03-06 ソニー株式会社 有機elディスプレイの製造方法
US9741309B2 (en) * 2009-01-22 2017-08-22 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device including first to fourth switches
JP5448981B2 (ja) 2009-04-08 2014-03-19 株式会社半導体エネルギー研究所 液晶表示装置の駆動方法
JP5218269B2 (ja) * 2009-05-13 2013-06-26 ソニー株式会社 表示装置および駆動制御方法
CN102202291B (zh) * 2010-03-22 2014-09-10 ***通信集团公司 无卡终端及其业务访问方法及***、有卡终端及初始化服务器
JP2012237919A (ja) * 2011-05-13 2012-12-06 Sony Corp 画素回路、表示装置、電子機器、及び、画素回路の駆動方法
JP6108856B2 (ja) * 2012-03-09 2017-04-05 キヤノン株式会社 表示装置及びそれを用いた電子機器及び表示装置の駆動方法
JP2014149486A (ja) * 2013-02-04 2014-08-21 Sony Corp 表示装置、表示装置の駆動方法、及び、電子機器
JP2014160203A (ja) * 2013-02-20 2014-09-04 Sony Corp 表示装置およびその駆動方法、並びに電子機器
JP2014215425A (ja) * 2013-04-25 2014-11-17 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置および表示装置の駆動方法
KR102079251B1 (ko) * 2013-05-21 2020-04-08 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
JP6164059B2 (ja) * 2013-11-15 2017-07-19 ソニー株式会社 表示装置、電子機器、及び表示装置の駆動方法
KR102107565B1 (ko) * 2013-12-18 2020-05-08 삼성디스플레이 주식회사 유기 발광 표시 장치
WO2015170614A1 (ja) * 2014-05-07 2015-11-12 ソニー株式会社 表示装置および電子機器
TWI595472B (zh) * 2014-06-23 2017-08-11 友達光電股份有限公司 顯示面板
US10297653B2 (en) * 2014-07-23 2019-05-21 Sony Corporation Display device, method of manufacturing display device, and electronic apparatus
TWI546786B (zh) * 2014-08-22 2016-08-21 友達光電股份有限公司 顯示面板
WO2016072140A1 (ja) * 2014-11-04 2016-05-12 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
KR102238640B1 (ko) * 2014-11-10 2021-04-12 엘지디스플레이 주식회사 유기발광다이오드 표시장치
JP6736834B2 (ja) * 2015-03-04 2020-08-05 セイコーエプソン株式会社 ドライバー、電気光学装置及び電子機器
KR102559544B1 (ko) * 2016-07-01 2023-07-26 삼성디스플레이 주식회사 표시 장치
CN109643508B (zh) * 2016-08-30 2021-12-21 索尼半导体解决方案公司 显示装置和电子设备
DE112017004729T5 (de) * 2016-09-21 2019-08-01 Sony Semiconductor Solutions Corporation Anzeigevorrichtung und elektronische vorrichtung
CN106448555B (zh) * 2016-12-16 2019-11-12 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
JP6914732B2 (ja) * 2017-05-29 2021-08-04 キヤノン株式会社 発光装置及び撮像装置
CN107507567B (zh) * 2017-10-18 2019-06-07 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法及显示装置
CN107818770A (zh) * 2017-10-25 2018-03-20 惠科股份有限公司 显示面板的驱动装置及方法
US10325976B2 (en) * 2017-11-21 2019-06-18 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display device thereof
KR102423866B1 (ko) * 2017-12-22 2022-07-21 엘지디스플레이 주식회사 표시장치
JP6754798B2 (ja) * 2018-04-24 2020-09-16 株式会社Joled 有機el表示パネル
WO2020040090A1 (ja) * 2018-08-20 2020-02-27 ソニーセミコンダクタソリューションズ株式会社 電気光学装置、電子機器及び駆動方法
US11211445B2 (en) * 2019-07-16 2021-12-28 Au Optronics Corporation Foldable display panel
CN110635066A (zh) * 2019-09-26 2019-12-31 京东方科技集团股份有限公司 一种透明显示基板及其制作方法、透明显示装置
JP7476637B2 (ja) * 2020-04-15 2024-05-01 セイコーエプソン株式会社 電気光学装置、及び電子機器
CN116669477B (zh) * 2023-07-26 2023-10-24 合肥维信诺科技有限公司 显示面板及其制作方法和显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003271095A (ja) * 2002-03-14 2003-09-25 Nec Corp 電流制御素子の駆動回路及び画像表示装置
JP2005181920A (ja) * 2003-12-24 2005-07-07 Sony Corp 画素回路、表示装置およびその駆動方法
JP2005227562A (ja) * 2004-02-13 2005-08-25 Sony Corp 画素回路および表示装置
JP2005345722A (ja) * 2004-06-02 2005-12-15 Sony Corp 画素回路及、アクティブマトリクス装置及び表示装置
JP2006030921A (ja) * 2004-07-22 2006-02-02 Sony Corp 表示装置および表示装置の駆動方法
JP2006215275A (ja) * 2005-02-03 2006-08-17 Sony Corp 表示装置
JP2007108379A (ja) * 2005-10-13 2007-04-26 Sony Corp 画素回路、表示装置および表示装置の駆動方法
JP2007192959A (ja) * 2006-01-18 2007-08-02 Sony Corp 表示装置

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH113045A (ja) * 1997-06-10 1999-01-06 Victor Co Of Japan Ltd 投射型表示装置
JP4627822B2 (ja) * 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
JP3622592B2 (ja) * 1999-10-13 2005-02-23 株式会社日立製作所 液晶表示装置
SG114502A1 (en) * 2000-10-24 2005-09-28 Semiconductor Energy Lab Light emitting device and method of driving the same
JP3810725B2 (ja) * 2001-09-21 2006-08-16 株式会社半導体エネルギー研究所 発光装置及び電子機器
JP4380954B2 (ja) 2001-09-28 2009-12-09 三洋電機株式会社 アクティブマトリクス型表示装置
JP3939666B2 (ja) 2002-01-18 2007-07-04 株式会社半導体エネルギー研究所 発光装置及び電子機器
US7023141B2 (en) * 2002-03-01 2006-04-04 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and drive method thereof
US7876294B2 (en) * 2002-03-05 2011-01-25 Nec Corporation Image display and its control method
JP2003295822A (ja) 2002-03-29 2003-10-15 Sanyo Electric Co Ltd 表示装置
JP4069408B2 (ja) 2002-04-03 2008-04-02 セイコーエプソン株式会社 電子回路及びその駆動方法、及び電子装置
JPWO2004049286A1 (ja) 2002-11-25 2006-03-30 東芝松下ディスプレイテクノロジー株式会社 有機el表示パネル
JP4641710B2 (ja) * 2003-06-18 2011-03-02 株式会社半導体エネルギー研究所 表示装置
TWI366701B (en) * 2004-01-26 2012-06-21 Semiconductor Energy Lab Method of manufacturing display and television
JP4884701B2 (ja) 2004-05-21 2012-02-29 株式会社半導体エネルギー研究所 表示装置
US7173590B2 (en) * 2004-06-02 2007-02-06 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
KR100600341B1 (ko) * 2004-11-17 2006-07-18 삼성에스디아이 주식회사 구동 트랜지스터 및 그것을 채용한 유기 발광 표시 장치
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP4581759B2 (ja) * 2005-03-14 2010-11-17 セイコーエプソン株式会社 発光装置、画像形成装置および電子機器
KR101324756B1 (ko) * 2005-10-18 2013-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그의 구동방법
JP5130667B2 (ja) * 2006-07-27 2013-01-30 ソニー株式会社 表示装置
JP4259556B2 (ja) * 2006-09-13 2009-04-30 セイコーエプソン株式会社 電気光学装置および電子機器
TWI442368B (zh) * 2006-10-26 2014-06-21 Semiconductor Energy Lab 電子裝置,顯示裝置,和半導體裝置,以及其驅動方法
JP2008257086A (ja) * 2007-04-09 2008-10-23 Sony Corp 表示装置、表示装置の製造方法および電子機器

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003271095A (ja) * 2002-03-14 2003-09-25 Nec Corp 電流制御素子の駆動回路及び画像表示装置
JP2005181920A (ja) * 2003-12-24 2005-07-07 Sony Corp 画素回路、表示装置およびその駆動方法
JP2005227562A (ja) * 2004-02-13 2005-08-25 Sony Corp 画素回路および表示装置
JP2005345722A (ja) * 2004-06-02 2005-12-15 Sony Corp 画素回路及、アクティブマトリクス装置及び表示装置
JP2006030921A (ja) * 2004-07-22 2006-02-02 Sony Corp 表示装置および表示装置の駆動方法
JP2006215275A (ja) * 2005-02-03 2006-08-17 Sony Corp 表示装置
JP2007108379A (ja) * 2005-10-13 2007-04-26 Sony Corp 画素回路、表示装置および表示装置の駆動方法
JP2007192959A (ja) * 2006-01-18 2007-08-02 Sony Corp 表示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011048838A1 (ja) * 2009-10-20 2011-04-28 シャープ株式会社 アクティブマトリクス基板及び有機el表示装置
US8575602B2 (en) 2009-10-20 2013-11-05 Sharp Kabushiki Kaisha Active matrix substrate and organic EL display device
JP2011209406A (ja) * 2010-03-29 2011-10-20 Sony Corp 表示装置及び電子機器
US9299286B2 (en) 2010-03-29 2016-03-29 Joled Inc. Display device and electronic appliance
JP2020091483A (ja) * 2010-06-04 2020-06-11 株式会社半導体エネルギー研究所 表示装置
JP2017120375A (ja) * 2015-12-25 2017-07-06 Nltテクノロジー株式会社 表示装置及び表示装置の製造方法
JP2022082605A (ja) * 2020-05-07 2022-06-02 セイコーエプソン株式会社 電気光学装置
JP7347567B2 (ja) 2020-05-07 2023-09-20 セイコーエプソン株式会社 電気光学装置および電子機器

Also Published As

Publication number Publication date
US20120281156A1 (en) 2012-11-08
TWI405164B (zh) 2013-08-11
US20140361306A1 (en) 2014-12-11
JP5056265B2 (ja) 2012-10-24
US11151939B2 (en) 2021-10-19
US20200273404A1 (en) 2020-08-27
KR20160105372A (ko) 2016-09-06
KR102087555B1 (ko) 2020-03-10
US9767731B2 (en) 2017-09-19
KR101563364B1 (ko) 2015-10-26
US9142571B2 (en) 2015-09-22
KR20090017975A (ko) 2009-02-19
US10614759B2 (en) 2020-04-07
US20090046041A1 (en) 2009-02-19
KR20170082137A (ko) 2017-07-13
KR101755164B1 (ko) 2017-07-06
US10102804B2 (en) 2018-10-16
TW200915271A (en) 2009-04-01
US20150357390A1 (en) 2015-12-10
US9214477B2 (en) 2015-12-15
KR20150029661A (ko) 2015-03-18
CN101383125A (zh) 2009-03-11
US8743026B2 (en) 2014-06-03
US20140218273A1 (en) 2014-08-07
KR101896184B1 (ko) 2018-09-07
KR20190104494A (ko) 2019-09-10
KR20180100517A (ko) 2018-09-11
US8237631B2 (en) 2012-08-07
TWI493525B (zh) 2015-07-21
TW201403567A (zh) 2014-01-16
KR101653324B1 (ko) 2016-09-01
US20190066581A1 (en) 2019-02-28
US9508780B2 (en) 2016-11-29
US20170372660A1 (en) 2017-12-28
US20170047006A1 (en) 2017-02-16
CN101383125B (zh) 2011-06-01
KR102019073B1 (ko) 2019-09-06

Similar Documents

Publication Publication Date Title
KR102087555B1 (ko) 표시장치
JP2008309910A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2008257086A (ja) 表示装置、表示装置の製造方法および電子機器
JP4640442B2 (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009047764A (ja) 表示装置および電子機器
JP2009294508A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009169145A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009109519A (ja) 表示装置および電子機器
JP5541351B2 (ja) 表示装置
JP2010145893A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2008304690A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009237426A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009282191A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009237425A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009047766A (ja) 表示装置および電子機器
JP5195409B2 (ja) 表示装置、表示装置の画素レイアウト方法および電子機器
JP2010002794A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2008292620A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2008242205A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009294507A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009282192A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2009294277A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2014186330A (ja) 表示装置および電子機器

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20091013

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091013

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091030

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100305

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120306

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120416

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120703

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120716

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150810

Year of fee payment: 3

R151 Written notification of patent or utility model registration

Ref document number: 5056265

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150810

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees