JP2006227271A - 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 - Google Patents
基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP2006227271A JP2006227271A JP2005040441A JP2005040441A JP2006227271A JP 2006227271 A JP2006227271 A JP 2006227271A JP 2005040441 A JP2005040441 A JP 2005040441A JP 2005040441 A JP2005040441 A JP 2005040441A JP 2006227271 A JP2006227271 A JP 2006227271A
- Authority
- JP
- Japan
- Prior art keywords
- reference voltage
- data
- voltage
- selection
- gamma correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
【解決手段】 基準電圧選択回路210は、第1〜第3の選択用電圧のうちの第1の選択用電圧を、第1及び第2の基準電圧のうちの第1の基準電圧として出力するための第1のスイッチ素子SW1と、第2の選択用電圧を第1の基準電圧として出力するための第2のスイッチ素子SW2と、第2の選択用電圧を第2の基準電圧として出力するための第3のスイッチ素子SW3と、第3の選択用電圧を第2の基準電圧として出力するための第4のスイッチ素子SW4とを含む。第1〜第4のスイッチ素子SW1〜SW4は、少なくとも3ビットのガンマ補正データを用いてオンオフ制御される。
【選択図】 図11
Description
電位の高い順又は電位の低い順に並ぶ第1〜第3の選択用電圧のうちの前記第1の選択用電圧を、電位の高い順又は低い順に並ぶ第1及び第2の基準電圧のうちの前記第1の基準電圧として出力するための第1のスイッチ素子と、
前記第2の選択用電圧を前記第1の基準電圧として出力するための第2のスイッチ素子と、
前記第2の選択用電圧を前記第2の基準電圧として出力するための第3のスイッチ素子と、
前記第3の選択用電圧を前記第2の基準電圧として出力するための第4のスイッチ素子とを含み、
前記第1のスイッチ素子が、
各ビットのデータが各選択用電圧に対応付けられ基準電圧として出力するか否かを示す少なくとも3ビットのガンマ補正データの第1のビットのデータによりイネーブルに設定されたことを条件に、前記第1の選択用電圧を前記第1の基準電圧として出力し、
前記第2のスイッチ素子が、
前記ガンマ補正データの第1のビットのデータによりディセーブルに設定され、且つ前記ガンマ補正データの第2のビットのデータによりイネーブルに設定されたことを条件に、前記第2の選択用電圧を前記第1の基準電圧として出力し、
前記第3のスイッチ素子が、
前記ガンマ補正データの第1のビットのデータによりイネーブルに設定され、且つ前記ガンマ補正データの第2のビットのデータによりイネーブルに設定されたことを条件に、前記第2の選択用電圧を前記第2の基準電圧として出力し、
前記第4のスイッチ素子が、
前記ガンマ補正データの第1のビットのデータによりイネーブルに設定され、且つ前記ガンマ補正データの第2のビットのデータによりディセーブルに設定され、且つ前記ガンマ補正データの第3のビットのデータによりイネーブルに設定されたことを条件に、前記第3の選択用電圧を前記第2の基準電圧として出力する基準電圧選択回路に関係する。
各スイッチセルが、第1〜第4のスイッチ素子の各スイッチ素子を有する第1〜第4のスイッチセルを含み、
前記第1のスイッチセルが、
前記ガンマ補正データの第1のビットのデータによりイネーブルに設定されたとき、前記第2のスイッチセルへのディセーブル信号をアクティブにすると共に、前記第3のスイッチセルへのイネーブル信号をアクティブにし、
前記ガンマ補正データの第1のビットのデータによりディセーブルに設定されたとき、前記第2のスイッチセルへのディセーブル信号を非アクティブにすると共に、前記第3のスイッチセルへのイネーブル信号を非アクティブにし、
前記第2のスイッチセルが、
前記ガンマ補正データの第2のビットのデータによりイネーブルに設定され、且つ前記第1のスイッチセルからのディセーブル信号が非アクティブであることを条件に前記第2の選択用電圧を前記第1の基準電圧として出力すると共に、前記第4のスイッチセルへのイネーブル信号をアクティブにし、
それ以外のときには、前記第4のスイッチセルへのイネーブル信号を非アクティブにし、
前記第3のスイッチセルが、
前記ガンマ補正データの第2のビットのデータによりイネーブルに設定され、且つ前記第1のスイッチセルからのイネーブル信号がアクティブであることを条件に前記第2の選択用電圧を前記第2の基準電圧として出力すると共に、前記第4のスイッチセルへのディセーブル信号をアクティブにし、
それ以外のときには、前記第4のスイッチセルへのディセーブル信号を非アクティブにし、
前記第4のスイッチセルが、
前記ガンマ補正データの第3のビットのデータによりイネーブルに設定され、且つ前記第3のスイッチセルからのディセーブル信号が非アクティブであり、且つ前記第2のスイッチセルからのイネーブル信号がアクティブであることを条件に前記第3の選択用電圧を前記第2の基準電圧として出力することができる。
電位の高い順又は電位の低い順に並ぶ第1〜第3の選択用電圧のうちの前記第1の選択用電圧を、電位の高い順又は低い順に並ぶ第1及び第2の基準電圧のうちの前記第1の基準電圧として出力するための第1のスイッチ素子を有する第1のスイッチセルと、
前記第2の選択用電圧を前記第1の基準電圧として出力するための第2のスイッチ素子を有する第2のスイッチセルと、
前記第2の選択用電圧を前記第2の基準電圧として出力するための第3のスイッチ素子を有する第3のスイッチセルと、
前記第3の選択用電圧を前記第2の基準電圧として出力するための第4のスイッチ素子を有する第4のスイッチセルとを含み、
前記第1のスイッチセルは、
各ビットのデータが各選択用電圧に対応付けられ基準電圧として出力するか否かを示す少なくとも3ビットのガンマ補正データの第1のビットのデータが供給されると共に、前記第2及び第3のスイッチセルに対してイネーブル信号を出力し、
前記第2のスイッチセルは、
前記ガンマ補正データの第2のビットのデータが供給されると共に、前記第3及び第4のスイッチセルに対してイネーブル信号を出力し、
前記第3のスイッチセルは、
前記ガンマ補正データの第2のビットのデータが供給されると共に、前記第4のスイッチセルに対してイネーブル信号を出力し、
前記第4のスイッチセルは、
前記ガンマ補正データの第3のビットのデータが供給される基準電圧選択回路に関係する。
電位の高い順又は電位の低い順に並ぶ第1〜第K(Kは2以上の整数)の基準電圧を発生させるための基準電圧発生回路であって、
電位の高い順又は電位の低い順に並ぶ第1〜第L(LはKより大きい整数)の選択用電圧を発生する選択用電圧発生回路と、
各ビットのデータが各選択用電圧に対応付けられると共に、基準電圧として出力するか否かを示すLビットのガンマ補正データが設定されるガンマ補正データレジスタとを含み、
前記ガンマ補正データに基づいて前記第1〜第Lの選択用電圧の中から選択されたK種類の選択用電圧を、電位の高い順又は電位の低い順に前記第1〜第Kの基準電圧として出力する基準電圧発生回路に関係する。
前記第1〜第Kの基準電圧のうち前記第1及び第2の基準電圧を出力する請求項1又は2記載の基準電圧選択回路を含むことができる。
電気光学装置の複数のデータ線を駆動するための表示ドライバであって、
上記記載の基準電圧発生回路と、
前記基準電圧発生回路からの前記第1〜第Kの基準電圧の中から、階調データに対応した基準電圧を選択し、データ電圧として出力する電圧選択回路と、
前記データ電圧に基づいて前記データ線を駆動する駆動回路とを含む表示ドライバに関係する。
複数の走査線と、
複数のデータ線と、
前記複数の走査線の1つと前記複数のデータ線の1つとにより特定される画素電極と、
前記複数の走査線を走査する走査ドライバと、
前記複数のデータ線を駆動する上記記載の表示ドライバとを含む電気光学装置に関係する。
上記記載の表示ドライバを含む電子機器に関係する。
上記記載の電気光学装置を含む電子機器に関係する。
図1に、本実施形態におけるアクティブマトリックス型の液晶表示装置の構成の概要を示す。ここでは、アクティブマトリックス型の液晶表示装置について説明するが、単純マトリックス型の液晶表示装置についても、本実施形態における基準電圧選択回路を含むデータドライバ(表示ドライバ)を適用できる。
のホストにより設定された内容に従って、データドライバ30、ゲートドライバ32、電源回路100を制御する。例えば、表示コントローラ38は、データドライバ30及びゲートドライバ32に対し、動作モードの設定、内部で生成した垂直同期信号や水平同期信号の供給を行う。本実施形態では、表示コントローラ38が、データドライバ30に対してガンマ補正データを供給し、種々のガンマ補正を実現できるようになっている。
図3に、図1のゲートドライバ32の構成例を示す。
図4に、図1のデータドライバ30の構成例のブロック図を示す。図4では、1ドット当たりの階調データのビット数が6であるものとして説明するが、本発明が階調データのビット数に限定されるものではない。
図6に、本実施形態における基準電圧発生回路54の構成例のブロック図を示す。
次に、本実施形態の基準電圧選択回路210について説明する。基準電圧選択回路210は、電位の降順又は昇順に並ぶK種類の選択用電圧の中から選択されたL種類の選択用電圧を、電位の降順又は昇順に並ぶL種類の基準電圧として出力する。そのため、基準電圧選択回路210の機能を単純に回路で実現しようとすると、回路規模が大きくなってしまう。
図17に、本実施形態における電子機器の構成例のブロック図を示す。ここでは、電子機器として、携帯電話機の構成例のブロック図を示す。図17において、図1又は図2と同一部分には同一符号を付し、適宜説明を省略する。
32 ゲートドライバ、 38 表示コントローラ、 40 シフトレジスタ、
42 レベルシフタ、 44 出力バッファ、 50 データラッチ、
52 ラインラッチ、 54 基準電圧発生回路、 56、56−1 DAC、
57−1 反転回路、 58、58−1 駆動回路、 100 電源回路、
200 選択用電圧発生回路、 210 基準電圧選択回路、
220 ガンマ補正データレジスタ、 dis ディセーブル信号、
enable イネーブル信号、
REG0 ガンマ補正データの第1のビットのデータ、
REG1 ガンマ補正データの第2のビットのデータ、
REG2 ガンマ補正データの第3のビットのデータ
SC1 第1のスイッチセル、 SC2 第2のスイッチセル、
SC3 第3のスイッチセル、 SC4 第4のスイッチセル、
SW1 第1のスイッチ素子、 SW2 第2のスイッチ素子、
SW3 第3のスイッチ素子、 SW4 第4のスイッチ素子、
V0 第1の基準電圧、 V1 第2の基準電圧、 VG0 第1の選択用電圧、
VG1 第2の選択用電圧、 VG2 第3の選択用電圧
Claims (9)
- 電位の高い順又は電位の低い順に並ぶ第1〜第3の選択用電圧のうちの前記第1の選択用電圧を、電位の高い順又は低い順に並ぶ第1及び第2の基準電圧のうちの前記第1の基準電圧として出力するための第1のスイッチ素子と、
前記第2の選択用電圧を前記第1の基準電圧として出力するための第2のスイッチ素子と、
前記第2の選択用電圧を前記第2の基準電圧として出力するための第3のスイッチ素子と、
前記第3の選択用電圧を前記第2の基準電圧として出力するための第4のスイッチ素子とを含み、
前記第1のスイッチ素子が、
各ビットのデータが各選択用電圧に対応付けられ基準電圧として出力するか否かを示す少なくとも3ビットのガンマ補正データの第1のビットのデータによりイネーブルに設定されたことを条件に、前記第1の選択用電圧を前記第1の基準電圧として出力し、
前記第2のスイッチ素子が、
前記ガンマ補正データの第1のビットのデータによりディセーブルに設定され、且つ前記ガンマ補正データの第2のビットのデータによりイネーブルに設定されたことを条件に、前記第2の選択用電圧を前記第1の基準電圧として出力し、
前記第3のスイッチ素子が、
前記ガンマ補正データの第1のビットのデータによりイネーブルに設定され、且つ前記ガンマ補正データの第2のビットのデータによりイネーブルに設定されたことを条件に、前記第2の選択用電圧を前記第2の基準電圧として出力し、
前記第4のスイッチ素子が、
前記ガンマ補正データの第1のビットのデータによりイネーブルに設定され、且つ前記ガンマ補正データの第2のビットのデータによりディセーブルに設定され、且つ前記ガンマ補正データの第3のビットのデータによりイネーブルに設定されたことを条件に、前記第3の選択用電圧を前記第2の基準電圧として出力することを特徴とする基準電圧選択回路。 - 請求項1において、
各スイッチセルが、第1〜第4のスイッチ素子の各スイッチ素子を有する第1〜第4のスイッチセルを含み、
前記第1のスイッチセルが、
前記ガンマ補正データの第1のビットのデータによりイネーブルに設定されたとき、前記第2のスイッチセルへのディセーブル信号をアクティブにすると共に、前記第3のスイッチセルへのイネーブル信号をアクティブにし、
前記ガンマ補正データの第1のビットのデータによりディセーブルに設定されたとき、前記第2のスイッチセルへのディセーブル信号を非アクティブにすると共に、前記第3のスイッチセルへのイネーブル信号を非アクティブにし、
前記第2のスイッチセルが、
前記ガンマ補正データの第2のビットのデータによりイネーブルに設定され、且つ前記第1のスイッチセルからのディセーブル信号が非アクティブであることを条件に前記第2の選択用電圧を前記第1の基準電圧として出力すると共に、前記第4のスイッチセルへのイネーブル信号をアクティブにし、
それ以外のときには、前記第4のスイッチセルへのイネーブル信号を非アクティブにし、
前記第3のスイッチセルが、
前記ガンマ補正データの第2のビットのデータによりイネーブルに設定され、且つ前記第1のスイッチセルからのイネーブル信号がアクティブであることを条件に前記第2の選択用電圧を前記第2の基準電圧として出力すると共に、前記第4のスイッチセルへのディセーブル信号をアクティブにし、
それ以外のときには、前記第4のスイッチセルへのディセーブル信号を非アクティブにし、
前記第4のスイッチセルが、
前記ガンマ補正データの第3のビットのデータによりイネーブルに設定され、且つ前記第3のスイッチセルからのディセーブル信号が非アクティブであり、且つ前記第2のスイッチセルからのイネーブル信号がアクティブであることを条件に前記第3の選択用電圧を前記第2の基準電圧として出力することを特徴とする基準電圧選択回路。 - 電位の高い順又は電位の低い順に並ぶ第1〜第3の選択用電圧のうちの前記第1の選択用電圧を、電位の高い順又は低い順に並ぶ第1及び第2の基準電圧のうちの前記第1の基準電圧として出力するための第1のスイッチ素子を有する第1のスイッチセルと、
前記第2の選択用電圧を前記第1の基準電圧として出力するための第2のスイッチ素子を有する第2のスイッチセルと、
前記第2の選択用電圧を前記第2の基準電圧として出力するための第3のスイッチ素子を有する第3のスイッチセルと、
前記第3の選択用電圧を前記第2の基準電圧として出力するための第4のスイッチ素子を有する第4のスイッチセルとを含み、
前記第1のスイッチセルは、
各ビットのデータが各選択用電圧に対応付けられ基準電圧として出力するか否かを示す少なくとも3ビットのガンマ補正データの第1のビットのデータが供給されると共に、前記第2及び第3のスイッチセルに対してイネーブル信号を出力し、
前記第2のスイッチセルは、
前記ガンマ補正データの第2のビットのデータが供給されると共に、前記第3及び第4のスイッチセルに対してイネーブル信号を出力し、
前記第3のスイッチセルは、
前記ガンマ補正データの第2のビットのデータが供給されると共に、前記第4のスイッチセルに対してイネーブル信号を出力し、
前記第4のスイッチセルは、
前記ガンマ補正データの第3のビットのデータが供給されることを特徴とする基準電圧選択回路。 - 電位の高い順又は電位の低い順に並ぶ第1〜第K(Kは2以上の整数)の基準電圧を発生させるための基準電圧発生回路であって、
電位の高い順又は電位の低い順に並ぶ第1〜第L(LはKより大きい整数)の選択用電圧を発生する選択用電圧発生回路と、
各ビットのデータが各選択用電圧に対応付けられると共に、基準電圧として出力するか否かを示すLビットのガンマ補正データが設定されるガンマ補正データレジスタとを含み、
前記ガンマ補正データに基づいて前記第1〜第Lの選択用電圧の中から選択されたK種類の選択用電圧を、電位の高い順又は電位の低い順に前記第1〜第Kの基準電圧として出力することを特徴とする基準電圧発生回路。 - 請求項4において、
前記第1〜第Kの基準電圧のうち前記第1及び第2の基準電圧を出力する請求項1又は2記載の基準電圧選択回路を含むことを特徴とする基準電圧発生回路。 - 電気光学装置の複数のデータ線を駆動するための表示ドライバであって、
請求項4又は5記載の基準電圧発生回路と、
前記基準電圧発生回路からの前記第1〜第Kの基準電圧の中から、階調データに対応した基準電圧を選択し、データ電圧として出力する電圧選択回路と、
前記データ電圧に基づいて前記データ線を駆動する駆動回路とを含むことを特徴とする表示ドライバ。 - 複数の走査線と、
複数のデータ線と、
前記複数の走査線の1つと前記複数のデータ線の1つとにより特定される画素電極と、
前記複数の走査線を走査する走査ドライバと、
前記複数のデータ線を駆動する請求項6記載の表示ドライバとを含むことを特徴とする電気光学装置。 - 請求項6記載の表示ドライバを含むことを特徴とする電子機器。
- 請求項7記載の電気光学装置を含むことを特徴とする電子機器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005040441A JP4442455B2 (ja) | 2005-02-17 | 2005-02-17 | 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
US11/346,541 US20060181544A1 (en) | 2005-02-17 | 2006-02-02 | Reference voltage select circuit, reference voltage generation circuit, display driver, electro-optical device, and electronic instrument |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005040441A JP4442455B2 (ja) | 2005-02-17 | 2005-02-17 | 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006227271A true JP2006227271A (ja) | 2006-08-31 |
JP4442455B2 JP4442455B2 (ja) | 2010-03-31 |
Family
ID=36815194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005040441A Expired - Fee Related JP4442455B2 (ja) | 2005-02-17 | 2005-02-17 | 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20060181544A1 (ja) |
JP (1) | JP4442455B2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009038955A (ja) * | 2007-07-12 | 2009-02-19 | Denso Corp | 駆動装置 |
JP2009157169A (ja) * | 2007-12-27 | 2009-07-16 | Casio Comput Co Ltd | 表示装置 |
US7876316B2 (en) | 2007-06-22 | 2011-01-25 | Seiko Epson Corporation | Reference voltage selection circuit, display driver, electro-optical device, and electronic instrument |
US8368672B2 (en) | 2006-11-16 | 2013-02-05 | Seiko Epson Corporation | Source driver, electro-optical device, and electronic instrument |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101256001B1 (ko) * | 2004-07-08 | 2013-04-18 | 오끼 덴끼 고오교 가부시끼가이샤 | 액정표시장치의 구동회로 |
JP4648779B2 (ja) * | 2005-07-07 | 2011-03-09 | Okiセミコンダクタ株式会社 | ディジタル・アナログ変換器 |
US7379004B2 (en) * | 2006-01-27 | 2008-05-27 | Hannstar Display Corp. | Driving circuit and method for increasing effective bits of source drivers |
JP6729670B2 (ja) * | 2018-12-11 | 2020-07-22 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置及び電子機器 |
Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0359595A (ja) * | 1989-07-28 | 1991-03-14 | Hitachi Ltd | マトリックス表示装置 |
JP2002041004A (ja) * | 2000-07-27 | 2002-02-08 | Hitachi Ltd | 液晶駆動回路及び液晶表示装置 |
JP2002509621A (ja) * | 1996-08-27 | 2002-03-26 | シリコン・イメージ,インコーポレイテッド | アクティブマトリックスディスプレイを制御するための装置及び方法 |
JP2002123232A (ja) * | 2000-06-28 | 2002-04-26 | Lg Philips Lcd Co Ltd | 液晶表示装置のガンマ電圧及びビデオデータの修正装置および方法 |
JP2002156948A (ja) * | 2000-11-20 | 2002-05-31 | Nec Corp | カラー液晶ディスプレイの駆動回路、表示装置及びカラー液晶ディスプレイの駆動方法 |
JP2002258813A (ja) * | 2001-03-05 | 2002-09-11 | Matsushita Electric Ind Co Ltd | 液晶駆動装置 |
JP2002366112A (ja) * | 2001-06-07 | 2002-12-20 | Hitachi Ltd | 液晶駆動装置及び液晶表示装置 |
JP2003280615A (ja) * | 2002-01-16 | 2003-10-02 | Sharp Corp | 階調表示基準電圧発生回路およびそれを用いた液晶表示装置 |
JP2004085806A (ja) * | 2002-08-26 | 2004-03-18 | Nec Yamagata Ltd | 表示パネルの駆動装置 |
JP2004118212A (ja) * | 2003-10-14 | 2004-04-15 | Renesas Technology Corp | 表示駆動回路および表示装置 |
JP2004157288A (ja) * | 2002-11-06 | 2004-06-03 | Sharp Corp | 表示装置 |
JP2004165749A (ja) * | 2002-11-11 | 2004-06-10 | Rohm Co Ltd | ガンマ補正電圧生成装置、ガンマ補正装置、表示装置 |
JP2004233743A (ja) * | 2003-01-31 | 2004-08-19 | Renesas Technology Corp | 表示駆動制御装置および表示装置を備えた電子機器 |
JP2004354625A (ja) * | 2003-05-28 | 2004-12-16 | Renesas Technology Corp | 自発光表示装置及び自発光表示用駆動回路 |
JP2005049418A (ja) * | 2003-07-30 | 2005-02-24 | Hitachi Displays Ltd | 液晶表示装置及びその最適階調電圧設定装置 |
JP2005202057A (ja) * | 2004-01-14 | 2005-07-28 | Toshiba Matsushita Display Technology Co Ltd | ガンマ補正回路 |
JP2006146134A (ja) * | 2004-10-22 | 2006-06-08 | Renesas Technology Corp | 表示装置用駆動装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3788911B2 (ja) * | 2001-02-07 | 2006-06-21 | 信越化学工業株式会社 | オルガノポリシロキサン組成物 |
KR100843685B1 (ko) * | 2001-12-27 | 2008-07-04 | 엘지디스플레이 주식회사 | 액정표시장치의 구동방법 및 장치 |
JP3807322B2 (ja) * | 2002-02-08 | 2006-08-09 | セイコーエプソン株式会社 | 基準電圧発生回路、表示駆動回路、表示装置及び基準電圧発生方法 |
JP3661651B2 (ja) * | 2002-02-08 | 2005-06-15 | セイコーエプソン株式会社 | 基準電圧発生回路、表示駆動回路及び表示装置 |
JP3661650B2 (ja) * | 2002-02-08 | 2005-06-15 | セイコーエプソン株式会社 | 基準電圧発生回路、表示駆動回路及び表示装置 |
JP4143588B2 (ja) * | 2003-10-27 | 2008-09-03 | 日本電気株式会社 | 出力回路及びデジタルアナログ回路並びに表示装置 |
KR100517734B1 (ko) * | 2003-12-12 | 2005-09-29 | 삼성전자주식회사 | 감마보정 디지털 아날로그 변환기 및 그 변환방법과, 이를사용한 소스구동 집적회로 및 평판표시장치 |
JP4263153B2 (ja) * | 2004-01-30 | 2009-05-13 | Necエレクトロニクス株式会社 | 表示装置、表示装置の駆動回路およびその駆動回路用半導体デバイス |
-
2005
- 2005-02-17 JP JP2005040441A patent/JP4442455B2/ja not_active Expired - Fee Related
-
2006
- 2006-02-02 US US11/346,541 patent/US20060181544A1/en not_active Abandoned
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0359595A (ja) * | 1989-07-28 | 1991-03-14 | Hitachi Ltd | マトリックス表示装置 |
JP2002509621A (ja) * | 1996-08-27 | 2002-03-26 | シリコン・イメージ,インコーポレイテッド | アクティブマトリックスディスプレイを制御するための装置及び方法 |
JP2002123232A (ja) * | 2000-06-28 | 2002-04-26 | Lg Philips Lcd Co Ltd | 液晶表示装置のガンマ電圧及びビデオデータの修正装置および方法 |
JP2002041004A (ja) * | 2000-07-27 | 2002-02-08 | Hitachi Ltd | 液晶駆動回路及び液晶表示装置 |
JP2002156948A (ja) * | 2000-11-20 | 2002-05-31 | Nec Corp | カラー液晶ディスプレイの駆動回路、表示装置及びカラー液晶ディスプレイの駆動方法 |
JP2002258813A (ja) * | 2001-03-05 | 2002-09-11 | Matsushita Electric Ind Co Ltd | 液晶駆動装置 |
JP2002366112A (ja) * | 2001-06-07 | 2002-12-20 | Hitachi Ltd | 液晶駆動装置及び液晶表示装置 |
JP2003280615A (ja) * | 2002-01-16 | 2003-10-02 | Sharp Corp | 階調表示基準電圧発生回路およびそれを用いた液晶表示装置 |
JP2004085806A (ja) * | 2002-08-26 | 2004-03-18 | Nec Yamagata Ltd | 表示パネルの駆動装置 |
JP2004157288A (ja) * | 2002-11-06 | 2004-06-03 | Sharp Corp | 表示装置 |
JP2004165749A (ja) * | 2002-11-11 | 2004-06-10 | Rohm Co Ltd | ガンマ補正電圧生成装置、ガンマ補正装置、表示装置 |
JP2004233743A (ja) * | 2003-01-31 | 2004-08-19 | Renesas Technology Corp | 表示駆動制御装置および表示装置を備えた電子機器 |
JP2004354625A (ja) * | 2003-05-28 | 2004-12-16 | Renesas Technology Corp | 自発光表示装置及び自発光表示用駆動回路 |
JP2005049418A (ja) * | 2003-07-30 | 2005-02-24 | Hitachi Displays Ltd | 液晶表示装置及びその最適階調電圧設定装置 |
JP2004118212A (ja) * | 2003-10-14 | 2004-04-15 | Renesas Technology Corp | 表示駆動回路および表示装置 |
JP2005202057A (ja) * | 2004-01-14 | 2005-07-28 | Toshiba Matsushita Display Technology Co Ltd | ガンマ補正回路 |
JP2006146134A (ja) * | 2004-10-22 | 2006-06-08 | Renesas Technology Corp | 表示装置用駆動装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8368672B2 (en) | 2006-11-16 | 2013-02-05 | Seiko Epson Corporation | Source driver, electro-optical device, and electronic instrument |
US7876316B2 (en) | 2007-06-22 | 2011-01-25 | Seiko Epson Corporation | Reference voltage selection circuit, display driver, electro-optical device, and electronic instrument |
JP2009038955A (ja) * | 2007-07-12 | 2009-02-19 | Denso Corp | 駆動装置 |
JP2009157169A (ja) * | 2007-12-27 | 2009-07-16 | Casio Comput Co Ltd | 表示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20060181544A1 (en) | 2006-08-17 |
JP4442455B2 (ja) | 2010-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4810840B2 (ja) | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
US7580021B2 (en) | Display driver converting ki bits gray-scale data to converted gray-scale data of J bits, electro-optical device and gamma correction method | |
US7030869B2 (en) | Signal drive circuit, display device, electro-optical device, and signal drive method | |
KR100576788B1 (ko) | 칼라액정디스플레이 구동방법, 그 구동회로 및 휴대용전자기기 | |
KR100642112B1 (ko) | 계조 전압 발생 회로, 구동 회로 및 전기 광학 장치 | |
JP4285386B2 (ja) | ソースドライバ、電気光学装置及び電子機器 | |
JP2006227272A (ja) | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
JP4442455B2 (ja) | 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
JP5332150B2 (ja) | ソースドライバ、電気光学装置及び電子機器 | |
JP3741079B2 (ja) | 表示装置および携帯端末 | |
JP2009014842A (ja) | データ線駆動回路、表示装置、及びデータ線駆動方法 | |
JP2006243232A (ja) | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
US20040207448A1 (en) | Level shift circuit, display, and mobile terminal | |
US20080084408A1 (en) | Gate driver, electro-optical device, electronic instrument, and drive method | |
JP4492334B2 (ja) | 表示装置および携帯端末 | |
US8558852B2 (en) | Source driver, electro-optical device, and electronic instrument | |
JP4016184B2 (ja) | データ処理回路、表示装置および携帯端末 | |
JP2006243233A (ja) | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
JP2007086153A (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP4321502B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
US7876316B2 (en) | Reference voltage selection circuit, display driver, electro-optical device, and electronic instrument | |
JP2009145492A (ja) | 表示駆動装置及びそれを備えた表示装置 | |
JP2007219091A (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP2007183670A (ja) | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 | |
JP2007171997A (ja) | 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090313 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090929 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091127 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20091127 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20091222 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100104 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4442455 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130122 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130122 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140122 Year of fee payment: 4 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |