JP2004127933A - Light-emitting apparatus and fabrication method of the same - Google Patents

Light-emitting apparatus and fabrication method of the same Download PDF

Info

Publication number
JP2004127933A
JP2004127933A JP2003319685A JP2003319685A JP2004127933A JP 2004127933 A JP2004127933 A JP 2004127933A JP 2003319685 A JP2003319685 A JP 2003319685A JP 2003319685 A JP2003319685 A JP 2003319685A JP 2004127933 A JP2004127933 A JP 2004127933A
Authority
JP
Japan
Prior art keywords
electrode
partition
light
organic compound
emitting device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2003319685A
Other languages
Japanese (ja)
Other versions
JP2004127933A5 (en
Inventor
Hideaki Kuwabara
桑原 秀明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2003319685A priority Critical patent/JP2004127933A/en
Publication of JP2004127933A publication Critical patent/JP2004127933A/en
Publication of JP2004127933A5 publication Critical patent/JP2004127933A5/ja
Withdrawn legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To solve various problems with a light-emitting apparatus comprising a light-emitting device which emits fluorescence or phosphorescence upon application of an electric field thereto, the device including a film containing an organic compound (hereinafter referred to as an organic compound layer) sandwiched between a pair of electrodes, the problems lying in that conventionally it is difficult to achieve high resolution and an aperture ratio as a light-emitting device is low, and that electrostatic discharge damage may occur or dust may deposit during transportation of a substrate provided with an anode to an apparatus for depositing an EL material. <P>SOLUTION: A first barrier rib 11 made of an inorganic insulating film is formed, and an insulating film is formed thereon. Then, a second barrier rib 12 touching a side surface of the first barrier rib is formed by performing an etch-back process, so that a sidewall-type barrier rib is formed. For preventing electrostatic discharge damage, an antistatic layer is provided while the substrate is transported. The antistatic layer is then removed to form the second barrier rib 12. <P>COPYRIGHT: (C)2004,JPO

Description

 本発明は、一対の電極間に有機化合物を含む膜(以下、「有機化合物層」と記す)を設けた素子に電界を加えることで、蛍光又は燐光が得られる発光素子を用いた発光装置及びその作製方法に関する。なお、本明細書中における発光装置とは、画像表示デバイス、発光デバイス、もしくは光源(照明装置含む)を指す。また、発光装置にコネクター、例えばFPC(Flexible printed circuit)もしくはTAB(Tape Automated Bonding)テープもしくはTCP(Tape Carrier Package)が取り付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、または発光素子にCOG(Chip On Glass)方式によりIC(集積回路)が直接実装されたモジュールも全て発光装置に含むものとする。 The present invention provides a light-emitting device using a light-emitting element which emits fluorescence or phosphorescence by applying an electric field to an element provided with a film containing an organic compound (hereinafter, referred to as an “organic compound layer”) between a pair of electrodes. It relates to a manufacturing method thereof. Note that a light-emitting device in this specification refers to an image display device, a light-emitting device, or a light source (including a lighting device). Also, a module in which a connector, for example, an FPC (Flexible printed circuit) or TAB (Tape Automated Bonding) tape or TCP (Tape Carrier Package) is attached to the light emitting device, or a module in which a printed wiring board is provided at the tip of the TAB tape or TCP. Alternatively, all the modules in which an IC (integrated circuit) is directly mounted on a light emitting element by a COG (Chip On Glass) method are included in the light emitting device.

 近年、絶縁表面を有する基板上に形成された半導体薄膜(厚さ数〜数百nm程度)を用いて薄膜トランジスタ(TFT)を構成する技術が注目されている。薄膜トランジスタはICや電気光学装置のような電子デバイスに広く応用され、特に画像表示装置のスイッチング素子として開発が急がれている。 In recent years, a technique of forming a thin film transistor (TFT) by using a semiconductor thin film (having a thickness of several to several hundred nm) formed on a substrate having an insulating surface has been receiving attention. Thin film transistors are widely applied to electronic devices such as ICs and electro-optical devices, and their development is particularly urgent as switching elements for image display devices.

 薄型軽量、高速応答性、直流低電圧駆動などの特徴を有する有機化合物を発光体として用いた発光素子は、次世代のフラットパネルディスプレイへの応用が期待されている。特に、発光素子をマトリクス状に配置した表示装置は、従来の液晶表示装置と比較して、視野角が広く視認性が優れる点に優位性があると考えられている。 発 光 Light-emitting elements using organic compounds having characteristics such as thinness and lightness, high-speed response, and low-voltage DC drive as light-emitting elements are expected to be applied to next-generation flat panel displays. In particular, a display device in which light-emitting elements are arranged in a matrix is considered to be superior to a conventional liquid crystal display device in that the display device has a wide viewing angle and excellent visibility.

 発光素子の発光機構は、一対の電極間に有機化合物層を挟んで電界を印加することにより、陰極から注入された電子および陽極から注入された正孔が有機化合物層中の発光中心で再結合して分子励起子を形成し、その分子励起子が基底状態に戻る際にエネルギーを放出して発光するといわれている。励起状態には一重項励起と三重項励起が知られ、発光はどちらの励起状態を経ても可能であると考えられている。 The light-emitting mechanism of the light-emitting element is such that electrons injected from the cathode and holes injected from the anode recombine at the emission center in the organic compound layer by applying an electric field across the organic compound layer between a pair of electrodes. It forms molecular excitons, and emits energy by emitting energy when the molecular excitons return to the ground state. Singlet excitation and triplet excitation are known as excited states, and light emission is considered to be possible through either excited state.

 このような発光素子をマトリクス状に配置して形成された発光装置には、パッシブマトリクス駆動(単純マトリクス型)とアクティブマトリクス駆動(アクティブマトリクス型)といった駆動方法を用いることが可能である。しかし、画素密度が増えた場合には、画素(又は1ドット)毎にスイッチが設けられているアクティブマトリクス型の方が低電圧駆動できるので有利であると考えられている。 (4) For a light emitting device formed by arranging such light emitting elements in a matrix, a driving method such as passive matrix driving (simple matrix type) and active matrix driving (active matrix type) can be used. However, when the pixel density increases, it is considered that an active matrix type in which a switch is provided for each pixel (or one dot) is advantageous because it can be driven at a low voltage.

 また、本出願人は、発光装置の帯電防止の対策として特許文献1に記載の技術を提案している。
特開2002−334790
In addition, the present applicant has proposed a technique described in Patent Literature 1 as a countermeasure for preventing charging of a light emitting device.
JP-A-2002-334790

アクティブマトリクス型の発光装置を作製する場合、絶縁表面を有する基板上にスイッチング素子としてTFTを形成し、該TFTと電気的に接続する画素電極を陽極または陰極としたEL素子をマトリクス状に配置する。 In the case of manufacturing an active matrix light-emitting device, a TFT is formed as a switching element over a substrate having an insulating surface, and EL elements each having a pixel electrode electrically connected to the TFT as an anode or a cathode are arranged in a matrix. .

 なお、絶縁表面を有する基板上にTFTを形成する生産工場、もしくは半導体基板に集積回路を形成する生産工場においては、工場内を高い清浄度に保ち、不純物が精密な素子に混入しないように注意を払っている。特に、半導体素子に影響を与えるアルカリ金属元素は避けられている。 In a production factory where TFTs are formed on a substrate with an insulating surface or a production factory where integrated circuits are formed on semiconductor substrates, care must be taken to keep the inside of the factory at a high level of cleanliness and to prevent impurities from being mixed into precision elements. Is paying. In particular, alkali metal elements that affect semiconductor elements are avoided.

一方、EL素子を形成するには、陰極として仕事関数の小さい材料、特にアルカリ金属元素を用いることが好ましく、さらに発光層となる有機化合物を含む層の形成も必要である。 On the other hand, in order to form an EL element, it is preferable to use a material having a small work function, particularly an alkali metal element, as a cathode, and it is also necessary to form a layer containing an organic compound to be a light emitting layer.

従って、基板上にTFTとEL素子とを作製する場合、汚染を防ぐため、TFTを作製する装置の設置場所と、EL素子を形成する装置の設置場所を隔離することが考えられる。例えば、装置間に仕切りを設けて別々の清浄機を用いたり、装置が設置されている棟を別々にしたり、工場自体を別々の場所に設置すればよい。 Therefore, when a TFT and an EL element are manufactured over a substrate, it is conceivable to separate an installation place of an apparatus for manufacturing a TFT from an installation place of an apparatus for forming an EL element in order to prevent contamination. For example, partitions may be provided between the apparatuses to use different purifiers, the buildings where the apparatuses are installed may be separated, or the factory itself may be installed in different places.

隔離した場合には、互いの設置場所の間で基板を搬送する必要性が発生する。そして、互いの設置場所の間で基板を搬送する際には、静電破壊の恐れやゴミが付着する恐れがある。 In the case of isolation, it becomes necessary to transport the substrate between the installation locations. Then, when the substrates are transported between the installation locations, there is a risk of electrostatic destruction and a possibility of dust being attached.

 また、基板や有機絶縁膜や無機絶縁膜などは絶縁体であるので、その表面に静電気が帯電しやすく、このために帯電した表面にゴミが引きつけられて付着したり、他の物体に触れると静電放電が生じる恐れもある。 In addition, since the substrate, the organic insulating film, the inorganic insulating film, and the like are insulators, static electricity is likely to be charged on the surface, and therefore, if dust is attracted to and adheres to the charged surface, or touches other objects. Electrostatic discharge may occur.

 また、発光層となる有機化合物を含む層は膜厚が薄いため、表面における凹凸の大きさ、即ち、段差が大きいとカバレッジ不良が生じやすいという問題がある。 層 Further, since the layer containing an organic compound serving as a light-emitting layer has a small thickness, there is a problem that if the size of the unevenness on the surface, that is, the step is large, poor coverage is likely to occur.

本発明は、上記課題を解決するため、新規な構成を有する隔壁を形成するものである。本発明は図1(B)にその一例を示すように、
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
第1の電極の端部を覆う第1の隔壁と、該第1の隔壁の側壁となる第2の隔壁とを有することを特徴とする発光装置である。
The present invention is to form a partition having a novel configuration in order to solve the above problems. The present invention, as shown in FIG.
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A light-emitting device including a first partition covering an end of a first electrode and a second partition serving as a side wall of the first partition.

 上記構成とすることで、第1の隔壁の上面形状を縮小しても第2の隔壁によりカバレッジ不良が低減される。アクティブマトリクス型表示装置またはパッシブマトリクス型表示装置を高精細化するためには隔壁の上面形状も小さくして高精細化を可能にする必要がある。第1の隔壁の材料として、無機絶縁膜、または非感光性樹脂を用いてドライエッチングを行う場合、高精細なパターン形状を実現できる一方、ドライエッチングを行うと第1の隔壁の側面が荒れたり、側面が基板平面となす角度(テーパー角度)が大きくなりすぎる場合がある。そこで、両方の側面のみを覆う第2の隔壁を形成することによって、第1の隔壁の両方の側面の荒れを覆い滑らかなものとする。 (4) With the above structure, poor coverage is reduced by the second partition even if the top shape of the first partition is reduced. In order to increase the definition of an active matrix type display device or a passive matrix type display device, it is necessary to reduce the shape of the upper surface of the partition wall so as to enable higher definition. When dry etching is performed using an inorganic insulating film or a non-photosensitive resin as a material of the first partition, a high-definition pattern shape can be realized. However, when dry etching is performed, the side surface of the first partition may be roughened. In some cases, the angle (taper angle) between the side surface and the substrate plane is too large. Therefore, by forming a second partition that covers only both side surfaces, the first partition can be smoothened by covering both sides of the first partition.

 第1の隔壁および第2の隔壁の材料としては、スパッタ法、PCVD法、または塗布法により得られる無機材料(酸化シリコン、窒化シリコン、酸化窒化シリコン、SiOF膜、SiONF膜など)、或いは塗布法により得られる感光性または非感光性の有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジストまたはベンゾシクロブテン)、或いは塗布法により得られるSOG膜(シロキサン構造を有する絶縁膜)、またはこれらの積層などを適宜用いることができる。また、絶縁物として、感光用の光によってエッチャントに不溶解性となるネガ型、或いは光によってエッチャントに溶解性となるポジ型のいずれも使用することができる。また、第1の隔壁のみでも電極間は絶縁できるため、特に絶縁性は低くてもよく、第2の隔壁の他の材料としては、半導体材料(ドーピングされた半導体材料を含む)を用いることもできる。 As a material of the first partition and the second partition, an inorganic material (silicon oxide, silicon nitride, silicon oxynitride, a SiOF film, a SiONF film, or the like) obtained by a sputtering method, a PCVD method, or a coating method, or a coating method Or non-photosensitive organic material (polyimide, acrylic, polyamide, polyimide amide, resist or benzocyclobutene) obtained by the method described above, or an SOG film (insulating film having a siloxane structure) obtained by a coating method, or a laminate thereof Etc. can be used as appropriate. As the insulator, either a negative type which becomes insoluble in an etchant by light for exposure or a positive type which becomes soluble in an etchant by light can be used. In addition, since insulation between the electrodes can be achieved only with the first partition, the insulating property may be particularly low. As another material of the second partition, a semiconductor material (including a doped semiconductor material) may be used. it can.

 また、第1の隔壁と第2の隔壁は、同じ材料を用いることもできるが、異なる材料とすることが好ましい。蒸着法で有機化合物を含む層を形成する場合、蒸着マスクと第1の隔壁は接することになり、蒸着の廻り込みを防ぐには第1の隔壁の高さ(膜厚)は1μm以下、(好ましくは0.5μm〜1μm)とすることが好ましい。薄い膜厚を有機材料で確保することは困難であるため、無機絶縁材料を用いることが好ましい。露光を用いて感光性樹脂からなる隔壁を形成した場合には上端部は曲面となり裾状となった領域の幅(片側の幅)は5μm、またはそれ以上となり、合計10μm以上の幅の隔壁となって結果的に開口率を下げていた。本発明では、幅の狭い隔壁を形成することができ、例えば、第1の隔壁の幅を1μm、第2の隔壁の幅を1μmとして合計3μmの幅の隔壁を形成することができる。第2の隔壁の幅は、0.1μm、またはそれ以上とすることができるが、第1の隔壁の高さよりも大きくすることが好ましい。第2の隔壁の幅は、3μm程度あれば十分なカバレッジが確保できる。有機化合物を含む層やその上に形成する膜のカバレッジを確保することによって発光装置全体としての信頼性が向上する。また、第2の隔壁の上端部における曲面の曲率半径は、0.5μm〜2μmとすればよい。 同 じ Although the same material can be used for the first partition and the second partition, it is preferable to use different materials. When a layer containing an organic compound is formed by an evaporation method, the evaporation mask and the first partition are in contact with each other, and the height (film thickness) of the first partition is 1 μm or less to prevent sneaking of evaporation. (Preferably 0.5 μm to 1 μm). Since it is difficult to secure a thin film thickness with an organic material, it is preferable to use an inorganic insulating material. When a partition made of a photosensitive resin is formed by exposure, the width of the upper end portion is a curved surface and becomes a hem shape (width on one side) is 5 μm or more, and a partition having a total width of 10 μm or more is formed. As a result, the aperture ratio was reduced. In the present invention, a partition having a small width can be formed. For example, a partition having a total width of 3 μm can be formed with the width of the first partition being 1 μm and the width of the second partition being 1 μm. The width of the second partition can be 0.1 μm or more, but is preferably larger than the height of the first partition. If the width of the second partition is about 3 μm, sufficient coverage can be secured. By securing the coverage of the layer containing the organic compound and the film formed thereon, the reliability of the light emitting device as a whole is improved. The radius of curvature of the curved surface at the upper end of the second partition may be 0.5 μm to 2 μm.

また、隔壁の一部に無機材料を用いることで、有機材料のみからなる隔壁と比べて隔壁からの脱ガスのトータル量を少なくすることができる。また、プロセスにおいても、有機化合物膜を蒸着する前に行われる脱ガスのための真空ベークの処理時間を短縮することができる。また、発光装置として封止した後も脱ガス量が少ないため、長期信頼性も向上する。 In addition, by using an inorganic material for a part of the partition, the total amount of outgassing from the partition can be reduced as compared with a partition made of only an organic material. Further, also in the process, the processing time of vacuum baking for degassing performed before vapor deposition of the organic compound film can be shortened. Further, since the amount of degassing is small even after sealing as a light emitting device, long-term reliability is improved.

 本発明は、アクティブマトリクス型表示装置またはパッシブマトリクス型表示装置のどちらにも適用することができるが、特にTFTやその他の配線によって開口率、即ち、発光面積が低くなりやすい下方出射型のアクティブマトリクス型表示装置に有用である。 The present invention can be applied to either an active matrix type display device or a passive matrix type display device. In particular, the aperture ratio, that is, the downward emission type active matrix in which the light emitting area is easily reduced by TFTs and other wirings. Useful for type display devices.

また、第1の隔壁で電極間を絶縁しなくとも第2の隔壁で電極間を絶縁してもよい。例えば、TFTの電極の端部を覆う第1の隔壁を形成し、そのTFTの電極と第1の電極とが重なっている段差部を第2の隔壁で覆う構成としてもよい。 Further, the electrodes may be insulated by the second partition without insulating the electrodes by the first partition. For example, a structure may be employed in which a first partition is formed to cover an end portion of an electrode of a TFT, and a step portion where the electrode of the TFT overlaps with the first electrode is covered with a second partition.

 また、インクジェット法やスピンコート法などの塗布法で有機化合物を含む層を形成する場合、図1(B)にその一例を示すように、第2の隔壁材料は親水性を有する材料(ポリアクリルアミド、ポリビニルアルコール、ポリビニルピロリドン、MSQ(メチルシルセシロキサン)、酸化珪素、酸化アルミニウム、酸化炭化シリコン(SiOC)など)、第1の隔壁材料は疎水性を有する材料(ポリ塩化ビニル、ポリウレタン、エポキシ樹脂、シリコーン樹脂、窒化珪素、ポリシリコン、アモルファスシリコンなど)とすることで第1の隔壁上に有機化合物を含む層を形成せず、第1の電極上または第2の隔壁にのみ接する有機化合物を含む層を選択的に形成することができる。ただし、ここでは溶媒として水を用いた材料液として第2の隔壁材料を親水性とし、第1の隔壁材料を疎水性とした例を示したが、溶媒として水以外のものを用いた材料液の場合は、その材料液に対して親和性を有する材料を第2の隔壁材料に使用し、非親和性を有する材料を第1の隔壁材料に使用すればよい。 In the case where a layer containing an organic compound is formed by a coating method such as an inkjet method or a spin coating method, as shown in FIG. 1B, as an example, the second partition wall material is a hydrophilic material (polyacrylamide). , Polyvinyl alcohol, polyvinylpyrrolidone, MSQ (methylsilsesiloxane), silicon oxide, aluminum oxide, silicon oxycarbide (SiOC), etc., and the first partition wall material is a hydrophobic material (polyvinyl chloride, polyurethane, epoxy resin) , Silicone resin, silicon nitride, polysilicon, amorphous silicon, etc.) without forming a layer containing an organic compound on the first partition, and removing an organic compound which is in contact only with the first electrode or the second partition. The layer containing the metal can be selectively formed. Here, an example is shown in which the second partition wall material is made hydrophilic and the first partition wall material is made hydrophobic as a material liquid using water as a solvent. In this case, a material having an affinity for the material liquid may be used for the second partition wall material, and a material having a non-affinity may be used for the first partition wall material.

 また、疎水性を有する材料表面にO2プラズマ処理やN2Oプラズマ処理を行って親水性化処理を行ってもよい。また、アルコールなどの水酸基(−OH)を含む溶液による表面ディップ処理によっても親水性化処理を行うことができる。CMP処理はスラリーを用いる表面研磨法であり、スラリーはSiO2などの微粒子をKOH、NH4OHなどの化学溶液に懸濁させて利用するため、CMP処理を行うと平坦化と同時に親水性化処理がなされる。 Alternatively, the surface of a material having hydrophobicity may be subjected to O 2 plasma treatment or N 2 O plasma treatment to perform hydrophilic treatment. Further, the hydrophilicity-imparting treatment can also be performed by a surface dipping treatment with a solution containing a hydroxyl group (—OH) such as an alcohol. The CMP treatment is a surface polishing method using a slurry, and the slurry is used by suspending fine particles such as SiO 2 in a chemical solution such as KOH or NH 4 OH. Processing is performed.

また、親水性を有する材料表面に対してSiH4、SiHmn、フロロカーボンなどのガスを用いたプラズマ処理を行って疎水性化処理を行ってもよい。 Alternatively, the surface of a material having hydrophilicity may be subjected to a hydrophobic treatment by performing a plasma treatment using a gas such as SiH 4 , SiH m F n , or fluorocarbon.

 また、上方に形成する膜(有機化合物を含む層など)のカバレッジを問わない場合、図15(A)に示すように第2の隔壁1612の側面をテーパー形状としてもよいし、図15(B)に示すように、第2の隔壁1622の側面を材料溶液が溜まりやすいように湾曲した斜面を有する形状としてもよい。 In addition, in the case where the coverage of a film (e.g., a layer containing an organic compound) to be formed above does not matter, the side surface of the second partition 1612 may have a tapered shape as illustrated in FIG. As shown in ()), the side surface of the second partition 1622 may have a shape having a curved slope so that the material solution easily accumulates.

 また、第2の隔壁材料に顔料を含ませて有機化合物を含む層からの発光や外光などの光を吸収する構造としてもよい。なお、第2の隔壁材料として酸化炭化シリコン(SiOC)を用いた場合には第2の隔壁は黒色となる。 Alternatively, a structure may be employed in which a pigment is included in the second partition wall material to absorb light such as light emitted from a layer containing an organic compound and external light. Note that when silicon oxycarbide (SiOC) is used as the second partition material, the second partition is black.

本明細書で開示する作製方法に関する本発明の構成は、絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
基板上にTFTおよび第1の電極を形成する工程と、
疎水性の表面を有する第1の隔壁を前記第1の電極の端部を覆って形成する工程と、
親水性の表面を有する第2の隔壁を前記第1の隔壁の側面に形成する工程と、
 塗布法により第2の隔壁および第1の電極のみに接して有機化合物を含む層を形成する工程と、を有することを特徴とする発光装置の作製方法である。
The structure of the present invention relating to the manufacturing method disclosed in this specification is to manufacture a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface. The method,
Forming a TFT and a first electrode on a substrate;
Forming a first partition having a hydrophobic surface over an end of the first electrode;
Forming a second partition having a hydrophilic surface on a side surface of the first partition;
Forming a layer containing an organic compound in contact with only the second partition and the first electrode by a coating method.

 また、第2の隔壁で第1の隔壁を覆う形状としてもよく、図4(A)にその一例を示すように、
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
第1の電極の端部を覆う第1の隔壁と、該第1の隔壁を覆う第2の隔壁と、
前記第1の電極上に接する有機化合物を含む層と、
該有機化合物を含む層上に第2の電極とを有し、
前記有機化合物を含む層と前記第1の隔壁との間には、前記第2の隔壁が設けられていることを特徴とする発光装置である。
Further, the first partition may be covered with a second partition. As shown in FIG.
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A first partition that covers an end of the first electrode, a second partition that covers the first partition,
A layer containing an organic compound in contact with the first electrode;
A second electrode on the layer containing the organic compound;
The light emitting device is characterized in that the second partition is provided between the layer containing the organic compound and the first partition.

 上記構成において、第1の隔壁は完全に第2の隔壁で覆われており、第1の隔壁の上端部よりも第2の隔壁の上端部のほうが丸みを帯びた形状とすることを特徴としている。上記構成とすることで、第1の隔壁の上面形状を縮小しても第2の隔壁によりカバレッジ不良が低減される。 In the above structure, the first partition is completely covered with the second partition, and the upper end of the second partition is more rounded than the upper end of the first partition. I have. With the above structure, poor coverage is reduced by the second partition even if the top shape of the first partition is reduced.

 また、基板上にTFTとEL素子とを作製する場合、汚染を防ぐため、TFTを作製する装置の設置場所と、EL素子を形成する装置の設置場所を隔離することが好ましく、これらの設置場所間を搬送する際には、第1の隔壁となる絶縁膜を全面に形成した段階で、基板の輸送または搬送を行うことが好ましい。 In the case where a TFT and an EL element are formed over a substrate, it is preferable that an installation place of an apparatus for forming a TFT and an installation place of an apparatus for forming an EL element are separated from each other in order to prevent contamination. When the substrate is transported, it is preferable that the substrate be transported or transported at a stage where an insulating film serving as a first partition is formed over the entire surface.

 本発明の作製方法に関する構成は、
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
第1の場所で基板上にTFTおよび第1の電極を形成し、該第1の電極を覆って全面に有機樹脂膜または無機絶縁膜を形成する工程と、
基板を第2の場所に搬送する工程と、
第2の場所で前記有機樹脂膜または無機絶縁膜をエッチングして隔壁を形成し、且つ、第1の電極の一部を露呈させた後、大気に触れることなく該第1の電極上に有機化合物を含む層を形成する工程と、
前記有機化合物を含む層上に第2の電極を形成する工程と、を有することを特徴とする発光装置の作製方法である。
The configuration relating to the production method of the present invention is
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate at a first location, and forming an organic resin film or an inorganic insulating film over the entire surface covering the first electrode;
Transporting the substrate to a second location;
After the organic resin film or the inorganic insulating film is etched at a second place to form a partition and expose a part of the first electrode, an organic layer is formed on the first electrode without exposure to the air. Forming a layer containing a compound;
Forming a second electrode over the layer containing the organic compound.

さらに、基板を第2の場所に搬送する前に、有機樹脂膜または無機絶縁膜を覆う帯電防止層を形成することによって静電破壊を防ぐことが好ましい。 Further, before transporting the substrate to the second place, it is preferable to prevent electrostatic breakdown by forming an antistatic layer covering the organic resin film or the inorganic insulating film.

 また、第1の隔壁を形成した後、第1の電極表面を研磨または洗浄を行ってもよく、本発明の作製方法に関する他の構成は、
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
第1の場所で基板上にTFTおよび第1の電極を形成し、該第1の電極の端部を覆う第1の隔壁を形成する工程と、
露呈している第1の電極の表面を研磨する工程と、
前記第1の電極および第1の隔壁を覆って全面に有機樹脂膜または無機絶縁膜を形成する工程と、
基板を第2の場所に搬送する工程と、
第2の場所で前記有機樹脂膜または無機絶縁膜をエッチングして第2の隔壁を形成し、且つ、画素電極を露呈させた後、大気に触れることなく、該第1の電極上に有機化合物を含む層を形成する工程と、
前記有機化合物を含む層上に第2の電極を形成する工程と、を特徴とする発光装置の作製方法である。
After the first partition is formed, the surface of the first electrode may be polished or washed. Another structure of the manufacturing method of the present invention is as follows.
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate at a first location, and forming a first partition covering an end of the first electrode;
Polishing the surface of the exposed first electrode;
Forming an organic resin film or an inorganic insulating film over the entire surface covering the first electrode and the first partition;
Transporting the substrate to a second location;
After the second partition is formed by etching the organic resin film or the inorganic insulating film in the second place and exposing the pixel electrode, an organic compound is formed on the first electrode without being exposed to the air. Forming a layer containing
Forming a second electrode over the layer containing the organic compound.

研磨または洗浄を行うことにより、第1の電極の表面において、第1の隔壁に覆われた場所以外は、平坦、且つ、清浄な表面となる。即ち、上記各構成において、有機化合物を含む層と接する第1の電極表面は、第1の隔壁で覆われた第1の電極表面よりも凹凸が小さいことを特徴としている。そして全面に絶縁膜を形成し、その絶縁膜を異方性エッチングすることによって第2の隔壁を自己整合的に形成するとともに第1の電極表面を露呈させる。第2の隔壁を形成する際、マスクを用いてもよいが、マスク数の増加を防ぐには異方性エッチングを用いて自己整合的に形成することが好ましい。 By performing the polishing or the cleaning, the surface of the first electrode is flat and clean except for a portion covered with the first partition. That is, in each of the above structures, the surface of the first electrode which is in contact with the layer containing the organic compound is characterized by having smaller irregularities than the surface of the first electrode covered with the first partition. Then, an insulating film is formed on the entire surface, and the insulating film is anisotropically etched to form a second partition in a self-aligned manner and expose the surface of the first electrode. When the second partition is formed, a mask may be used. However, in order to prevent an increase in the number of masks, it is preferable to form the second partition in a self-aligned manner by using anisotropic etching.

 また、第1の隔壁の形成後に、スラリーなどを用いてCMPで第1の電極表面を研磨すると、第1の隔壁の下端部付近はあまり研磨されないが、その部分は後の工程により第2の隔壁で覆うため問題とならない。また、上記各構成において、第1の電極のうち、第2の隔壁と接する領域は、第1の隔壁と接する第1の電極表面よりも凹凸が小さいことを特徴としている。 In addition, when the first electrode surface is polished by CMP using a slurry or the like after the formation of the first partition, the vicinity of the lower end of the first partition is not polished much, but that portion is subjected to the second step in a later step. There is no problem because it is covered with the partition. In each of the above structures, a region of the first electrode which is in contact with the second partition has smaller irregularities than a surface of the first electrode which is in contact with the first partition.

 また、基板上にTFTとEL素子とを作製する場合、汚染を防ぐため、TFTを作製する装置の設置場所と、EL素子を形成する装置の設置場所を隔離することが好ましく、これらの設置場所間を搬送する際には、第2の隔壁となる絶縁膜を全面に形成した段階で、基板の輸送または搬送を行うことが好ましい。第1の電極を露呈させないようにすることで第1の電極表面にゴミが付着することを防ぐことができる。 In the case where a TFT and an EL element are formed over a substrate, it is preferable that an installation place of an apparatus for forming a TFT and an installation place of an apparatus for forming an EL element are separated from each other in order to prevent contamination. When the substrate is transported, it is preferable that the substrate be transported or transported at a stage where an insulating film serving as a second partition is formed over the entire surface. By not exposing the first electrode, dust can be prevented from adhering to the surface of the first electrode.

 また、第2の隔壁となる絶縁膜を覆う帯電防止層を形成することによって静電破壊を防ぐことができ、本発明の作製方法に関する他の構成は、
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
第1の場所で基板上にTFTおよび第1の電極を形成し、該第1の電極を覆って全面に有機樹脂膜または無機絶縁膜と、帯電防止層とを積層形成する工程と、
基板を第2の場所に搬送する工程と、
第2の場所で前記帯電防止層をエッチングし、前記有機樹脂膜または無機絶縁膜をエッチングして隔壁を形成し、且つ、第1の電極の一部を露呈させた後、大気に触れることなく該第1の電極上に有機化合物を含む層を形成する工程と、
前記有機化合物を含む層上に第2の電極を形成する工程と、を有することを特徴とする発光装置の作製方法である。
In addition, by forming an antistatic layer that covers an insulating film serving as a second partition, electrostatic breakdown can be prevented. Another structure according to the manufacturing method of the present invention is as follows.
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate at a first location, and laminating and forming an organic resin film or an inorganic insulating film and an antistatic layer over the entire surface so as to cover the first electrode;
Transporting the substrate to a second location;
After etching the antistatic layer in the second place, etching the organic resin film or the inorganic insulating film to form a partition, and exposing a part of the first electrode, without being exposed to the air Forming a layer containing an organic compound on the first electrode;
Forming a second electrode over the layer containing the organic compound.

 第2の隔壁となる絶縁膜を覆う帯電防止層を形成することによって静電破壊を防ぐことができる。帯電防止層としては、導電性の被膜、例えば界面活性剤系の塗料が塗布されたもの、塩化リチウムや塩化マグネシウムのような無機塩や、カルボン酸基やスルホン酸基を含む高分子電解質のようなイオン伝導性物質を合成樹脂やシリケートなどの造膜性物質に分散させてなる組成物を成膜したもの、または導電性ポリマーを用いればよい。そして、搬送後は、帯電防止層を除去し、絶縁膜を異方性エッチングして第2の隔壁を形成してから有機化合物を含む層を形成する。 静電 By forming an antistatic layer covering the insulating film serving as the second partition, electrostatic breakdown can be prevented. As the antistatic layer, a conductive film, for example, a surfactant-based paint is applied, inorganic salts such as lithium chloride and magnesium chloride, and a polymer electrolyte containing a carboxylic acid group or a sulfonic acid group. What is necessary is just to use what formed the film which formed the composition which disperse | distributed the various ion conductive substance in film-forming substances, such as a synthetic resin and a silicate, or conductive polymer. After the transfer, the antistatic layer is removed, the insulating film is anisotropically etched to form the second partition, and then a layer containing an organic compound is formed.

 また、本発明は、発光が第2の電極を透過する上面出射型(トップエミッション型)の発光装置にも適用することができる。上面出射型の発光装置とする場合、第2の電極は光を透過する透明導電膜を用いることになるが、第2の電極の膜抵抗が高くなるという問題が生じる。特に、透明導電膜の膜厚を薄くした場合、さらに膜抵抗が高くなってしまう。陽極または陰極となる透明導電膜の膜抵抗が高くなると電圧降下により面内電位分布が不均一になり、発光素子の輝度バラツキといった不具合が生じる。そこで、本発明は、発光素子における透明電極の膜抵抗を低下させる構造の発光装置を提供する。 The present invention can also be applied to a top emission type (top emission type) light emitting device in which light emission passes through the second electrode. In the case of a top emission light-emitting device, a transparent conductive film which transmits light is used for the second electrode, but a problem arises in that the film resistance of the second electrode is increased. In particular, when the thickness of the transparent conductive film is reduced, the film resistance further increases. When the film resistance of the transparent conductive film serving as the anode or the cathode becomes high, the voltage drop causes the in-plane potential distribution to become non-uniform, which causes a problem such as luminance variation of the light emitting element. Thus, the present invention provides a light emitting device having a structure for reducing the film resistance of a transparent electrode in a light emitting element.

 本発明の他の構成は、図17(A)に一例を示したように、
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
 第1の電極の端部を覆う第1の隔壁と、該第1の隔壁の側壁となる第2の隔壁とを有し、
前記第1の隔壁は、金属層を上層とし、絶縁層を下層とする積層構造であることを特徴とする発光装置である。
Another structure of the present invention is as shown in FIG.
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A first partition covering an end of the first electrode, and a second partition serving as a side wall of the first partition,
The light-emitting device is characterized in that the first partition has a stacked structure in which a metal layer is an upper layer and an insulating layer is a lower layer.

 また、上記構成において、前記第2の電極は、透明導電膜を有し、前記発光素子の発光は、前記第2の電極を透過することを特徴としている。 In the above structure, the second electrode includes a transparent conductive film, and light emitted from the light-emitting element passes through the second electrode.

 また、上記構成において、前記金属層は、前記第2の電極と接して補助電極となることを特徴としている。 (4) In the above structure, the metal layer is in contact with the second electrode and serves as an auxiliary electrode.

 図17(A)に示すように、絶縁膜と金属膜とを積層し、同じマスクでパターニングを行って上層を金属層とし、下層を絶縁層とする第1の隔壁を作製する。従って、マスク数に増加はない。第1の隔壁の上層である金属層が補助電極1800として機能する。 よ う As shown in FIG. 17A, an insulating film and a metal film are stacked and patterned with the same mask to form a first partition having an upper layer as a metal layer and a lower layer as an insulating layer. Therefore, the number of masks does not increase. The metal layer which is the upper layer of the first partition functions as the auxiliary electrode 1800.

 また、上記構成において、前記金属層は、前記隔壁に設けられたコンタクトホールを介して下方の配線と接続していることを特徴している。 In addition, the above structure is characterized in that the metal layer is connected to a lower wiring via a contact hole provided in the partition.

 また、上記金属層を用いて引き出し配線を形成し、下層に存在する他の配線と接続を行うことも本発明の特徴としている。この場合、第1の隔壁にコンタクトホールを形成した後に金属層を形成するため、マスク数が1枚増加する。透明電極と接続電極とを接続するための領域を表示領域以外に設けていたが、その接続領域スペースを削減できる。また、有機化合物を含む膜の形成に塗布法を用いた場合には、全面に膜が形成されるため、接続電極を露出するために選択的にO2プラズマアッシング処理などを蒸着法による有機化合物を含む膜形成前、或いは陰極形成前に行っていた。本発明により有機化合物を含む膜の形成に塗布法を用いても連続的に有機化合物を含む層と陰極とを積層形成することができる。 Another feature of the present invention is that a lead wiring is formed using the above-described metal layer and connected to another wiring existing in a lower layer. In this case, since the metal layer is formed after the contact hole is formed in the first partition, the number of masks is increased by one. Although a region for connecting the transparent electrode and the connection electrode is provided in a region other than the display region, the space for the connection region can be reduced. In addition, when a coating method is used to form a film containing an organic compound, the film is formed over the entire surface, so that O 2 plasma ashing treatment or the like is selectively performed by an evaporation method to expose connection electrodes. Before the formation of a film or the formation of a cathode. According to the present invention, a layer containing an organic compound and a cathode can be continuously laminated even when a coating method is used to form a film containing an organic compound.

 また、TFT構造は特に限定されず、ポリシリコンを活性層とするトップゲート型TFTやボトムゲート型TFTであってもよく、図18に示すように、アモルファスシリコンTFTであってもよい。 The TFT structure is not particularly limited, and may be a top gate TFT or a bottom gate TFT using polysilicon as an active layer, or may be an amorphous silicon TFT as shown in FIG.

本発明により、第1の隔壁の断面形状における段差が大きくても側面または上面を第2の隔壁で覆うためカバレッジ不良が低減できる。また、隔壁の上面形状を縮小できるため、さらなる高精細な表示を実現できる。 According to the present invention, even if the step in the cross-sectional shape of the first partition is large, the side wall or the upper surface is covered with the second partition, so that poor coverage can be reduced. Further, since the shape of the upper surface of the partition wall can be reduced, further high-definition display can be realized.

 本発明の実施形態について、以下に説明する。 (4) An embodiment of the present invention will be described below.

(実施の形態1)
ここではアクティブマトリクス型発光装置の例を用いて本発明を説明する。
(Embodiment 1)
Here, the present invention will be described using an example of an active matrix light emitting device.

図1(A)において、10は基板、11は第1の隔壁、12は第2の隔壁、13は第1の電極、14は有機化合物を含む層、15は第2の電極、16はTFT、18は絶縁膜である。なお、図1(A)では第1の電極13は発光素子の陽極として機能させ、第2の電極は発光素子の陰極として機能させているが、特に限定されず、材料を適宜選択すれば第1の電極を陰極として機能させ、第2の電極を陽極として機能させることも可能である。 1A, reference numeral 10 denotes a substrate, 11 denotes a first partition, 12 denotes a second partition, 13 denotes a first electrode, 14 denotes a layer containing an organic compound, 15 denotes a second electrode, and 16 denotes a TFT. , 18 are insulating films. Note that in FIG. 1A, the first electrode 13 functions as an anode of the light-emitting element and the second electrode functions as a cathode of the light-emitting element; however, there is no particular limitation. It is possible that one electrode functions as a cathode and the second electrode functions as an anode.

また、図1(A)の構造を得るための作製工程の一例を図2に示す。 FIG. 2 illustrates an example of a manufacturing process for obtaining the structure in FIG.

まず、絶縁表面を有する基板10上にTFT16を作製する。TFT16の層間絶縁膜としては、スパッタ法、PCVD法、または塗布法により得られる無機材料(酸化シリコン、窒化シリコン、酸化窒化シリコン、SiOF膜、SiONF膜など)、或いは塗布法により得られる感光性または非感光性の有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジストまたはベンゾシクロブテン)、或いは塗布法により得られるSOG膜(シロキサン構造を有する絶縁膜)、またはこれらの積層などを適宜用いることができる。ここではトップゲート型TFTの例を示したが特に限定されず、ボトムゲート型TFTとしてもよい。TFT16は公知の方法でnチャネル型TFTまたはpチャネル型TFTを作製すればよい。次いで、陽極となる第1の電極13をTFTの電極と一部重なるように形成する。ここでは、第1の電極13として、仕事関数の大きい導電膜(ITO(酸化インジウム酸化スズ合金)、酸化インジウム酸化亜鉛合金(In23―ZnO)、酸化亜鉛(ZnO)等)を用い、ウエットエッチングで形成する。第1の電極13をパターニングする際、絶縁膜18と選択比が取れるようにエッチング条件または材料を適宜設定する。 First, the TFT 16 is formed on the substrate 10 having an insulating surface. As an interlayer insulating film of the TFT 16, an inorganic material (silicon oxide, silicon nitride, silicon oxynitride, SiOF film, SiONF film, or the like) obtained by a sputtering method, a PCVD method, or a coating method, or a photosensitive material obtained by a coating method. A non-photosensitive organic material (polyimide, acrylic, polyamide, polyimide amide, resist, or benzocyclobutene), an SOG film (an insulating film having a siloxane structure) obtained by a coating method, or a stack thereof is used as appropriate. it can. Here, an example of a top gate type TFT is shown, but there is no particular limitation, and a bottom gate type TFT may be used. As the TFT 16, an n-channel TFT or a p-channel TFT may be manufactured by a known method. Next, the first electrode 13 serving as an anode is formed so as to partially overlap the electrode of the TFT. Here, a conductive film having a large work function (ITO (indium oxide-tin oxide alloy), indium oxide zinc oxide alloy (In 2 O 3 —ZnO), zinc oxide (ZnO), or the like) is used as the first electrode 13. It is formed by wet etching. When patterning the first electrode 13, etching conditions or materials are appropriately set so as to obtain a selectivity with the insulating film 18.

 次いで、PCVD法、スパッタ法、または塗布法により絶縁膜を全面に形成した後、パターニングを行って第1の隔壁11を形成する。第1の隔壁11は、第1の電極の端部、配線、および電極を覆い、各電極間を絶縁する。この第1の隔壁11の幅が大きいと、開口率が低下するため、本発明では、できるだけ第1の隔壁の上面形状を小さくして開口率向上、且つ、高精細化を図る。従って、微細加工が可能なドライエッチングでパターニングを行うことが好ましい。第1の隔壁11をパターニングする際、第1の電極及び絶縁膜18と選択比が取れるようにエッチング条件または材料を適宜設定する。 Next, after an insulating film is formed on the entire surface by PCVD, sputtering, or coating, patterning is performed to form the first partition 11. The first partition 11 covers an end of the first electrode, a wiring, and an electrode, and insulates each electrode. If the width of the first partition 11 is large, the aperture ratio is reduced. Therefore, in the present invention, the upper surface shape of the first partition is made as small as possible to improve the aperture ratio and achieve high definition. Therefore, it is preferable to perform patterning by dry etching that allows fine processing. When patterning the first partition 11, etching conditions or materials are appropriately set so as to obtain a selectivity with the first electrode and the insulating film 18.

 次いで、露呈している第1の電極13の表面を研磨または洗浄する。この段階での1つの画素における断面図が図2(A)である。第1の電極(陽極)の表面に対して界面活性剤(弱アルカリ性)を含ませた多孔質なスポンジ(代表的にはPVA(ポリビニルアルコール)製、ナイロン製など)で洗浄して表面のゴミを除去することが好ましい。洗浄機構として、基板の面に平行な軸線まわりに回動して基板の面に接触するロールブラシ(PVA製)を有する洗浄装置を用いてもよいし、基板の面に垂直な軸線まわりに回動しつつ基板の面に接触するディスクブラシ(PVA製)を有する洗浄装置を用いてもよい。例えば、機械的化学的研磨法(CMP法)を用いて研磨する場合、第1の隔壁は硬質である無機絶縁材料とすることが好ましい。凸部となる第1の隔壁が設けられていても第1の電極表面を研磨して平坦にすることができる。また、第1の隔壁の高さ(膜厚)が2μm以上だと、カバレッジ不良が生じやすく、さらに第1の電極と接している第1の隔壁の下端部近傍が研磨しずらいので、第1の隔壁の高さは低いほうがよい。 Next, the exposed surface of the first electrode 13 is polished or cleaned. FIG. 2A is a cross-sectional view of one pixel at this stage. The surface of the first electrode (anode) is washed with a porous sponge (typically made of PVA (polyvinyl alcohol), nylon, or the like) containing a surfactant (weakly alkaline) to remove dust on the surface. Is preferably removed. As the cleaning mechanism, a cleaning device having a roll brush (made of PVA) that rotates around an axis parallel to the surface of the substrate and contacts the surface of the substrate may be used, or may rotate around an axis perpendicular to the surface of the substrate. A cleaning device having a disk brush (made of PVA) that contacts the surface of the substrate while moving may be used. For example, in the case of polishing using a mechanical chemical polishing method (CMP method), the first partition is preferably formed of a hard inorganic insulating material. Even when the first partition wall serving as a projection is provided, the surface of the first electrode can be polished to be flat. If the height (film thickness) of the first partition is 2 μm or more, poor coverage is likely to occur, and the vicinity of the lower end of the first partition in contact with the first electrode is difficult to polish. The height of the partition wall 1 is preferably low.

CMP装置を用い、550nmの高さを有する凸部(段差)がある状態でCMP処理を行ったところ、凸部から3μm以上距離が離れている箇所で平坦化が可能であった。図7に実験結果を示す。CMP処理前の図7(A)に比べ、10nmの高さを有する凸凹がCMP処理後の図7(B)に示すように大幅に減少している。 When the CMP treatment was performed using a CMP apparatus in a state where there was a convex portion (step) having a height of 550 nm, flattening was possible at a position 3 μm or more away from the convex portion. FIG. 7 shows the experimental results. As shown in FIG. 7B before the CMP treatment, the unevenness having a height of 10 nm is significantly reduced as shown in FIG. 7B after the CMP treatment.

 また、研磨後に、他の処理、例えば第1の電極表面の改質を行うための紫外線照射、酸素プラズマ処理などを行ってもよい。 Further, after the polishing, other treatments, for example, ultraviolet irradiation or oxygen plasma treatment for modifying the surface of the first electrode may be performed.

 次いで、基板全面に絶縁膜を形成する。(図2(B))この絶縁膜としては、第1の隔壁の材料とエッチングレートが異なる材料を用いる。また、第1の隔壁によって既に電極間の絶縁がなされているので絶縁膜ではなく、半導体膜(ポリシリコンやアモルファスシリコンなど)であってもよい。また、この絶縁膜は後の工程で第1の隔壁の側面を覆う第2の隔壁となる。また、第1の電極表面を研磨した直後に絶縁膜を形成することによって、第1の電極表面にゴミが付着するのを防ぐ。図2(A)の状態で基板を蒸着装置に搬送または導入するまでの間、第1の電極表面にゴミが付着するとショートが生じる原因になる。しかし、図2(B)の状態であれば、たとえ基板を工場外に搬送してゴミが付着しても後の工程で絶縁膜表面のゴミをエッチングで除去することができ、第1の電極表面をクリーンに保つことができる。 Next, an insulating film is formed on the entire surface of the substrate. (FIG. 2B) As the insulating film, a material having a different etching rate from the material of the first partition is used. In addition, since the insulation between the electrodes is already performed by the first partition, a semiconductor film (polysilicon, amorphous silicon, or the like) may be used instead of the insulating film. Further, this insulating film will be a second partition which covers the side surface of the first partition in a later step. In addition, by forming an insulating film immediately after polishing the first electrode surface, dust is prevented from adhering to the first electrode surface. Until the substrate is transported or introduced into the vapor deposition apparatus in the state of FIG. 2A, a short circuit may occur if dust adheres to the surface of the first electrode. However, in the state of FIG. 2B, even if the substrate is transported outside the factory and dust adheres, dust on the surface of the insulating film can be removed by etching in a later step, and the first electrode can be removed. The surface can be kept clean.

 次いで、異方性エッチングまたはエッチバックを行って絶縁膜のほとんどを除去して第1の隔壁の側面のみに接する第2の隔壁12を形成するとともに、第1の電極表面を露呈させる。(図2(C))ここではウエットエッチングまたは反応性イオンを用いたドライエッチングを用いて表面を曲面とするとともに、第1の隔壁の形状に沿って自己整合的に第2の隔壁を形成することが好ましい。ドライエッチングを用いて形成された第1の隔壁側面は荒れやすいが、その荒れた側面を覆うように第2の隔壁を形成する。こうしてサイドウォール型の隔壁が形成される。また、CMPなどの平坦化処理で処理しきれていない部分が第1の電極表面に生じた場合、その部分を第2の隔壁で覆うことができる。第2の隔壁12をパターニングする際、第1の隔壁、第1の電極、及び絶縁膜18と選択比が取れるようにエッチング条件または材料を適宜設定する。 Next, anisotropic etching or etch-back is performed to remove most of the insulating film to form the second partition 12 in contact only with the side surface of the first partition, and to expose the surface of the first electrode. (FIG. 2C) Here, the surface is curved using wet etching or dry etching using reactive ions, and the second partition is formed in a self-aligned manner along the shape of the first partition. Is preferred. The side wall of the first partition wall formed by using the dry etching is easily roughened, but the second partition wall is formed so as to cover the roughened side wall. Thus, a sidewall-type partition is formed. In the case where a portion which has not been completely processed by the planarization treatment such as the CMP occurs on the surface of the first electrode, the portion can be covered with the second partition. When patterning the second partition 12, etching conditions or materials are appropriately set so as to obtain a selectivity with the first partition, the first electrode, and the insulating film 18.

また、第2の隔壁を形成する際、第1の電極表面をエッチングして薄くしてもよい。予めCMPなどで平坦化されているため、多少オーバーエッチングされても平坦な表面を維持できる。また、第1の電極表面がオーバーエッチングされた場合には、第2の隔壁の端部と接する箇所にわずかな段差が形成される。 When forming the second partition, the surface of the first electrode may be thinned by etching. Since the surface is previously flattened by CMP or the like, a flat surface can be maintained even if it is slightly over-etched. Further, when the first electrode surface is over-etched, a slight step is formed at a position in contact with the end of the second partition.

さらに、第2の隔壁を形成する際、エッチングレートが異なる材料で形成された第1の隔壁がエッチングされてもよい。第1の隔壁がオーバーエッチングされた場合、第1の隔壁の上端部を丸くすることができる。 Further, when forming the second partition, the first partition formed of materials having different etching rates may be etched. When the first partition is over-etched, the upper end of the first partition can be rounded.

各部位の材料の組み合わせの一例としては、絶縁膜18を窒化珪素膜、第1の電極13をITO、第1の隔壁11を酸化珪素膜、第2の隔壁12を有機樹脂膜(アクリル、ポリイミドなど)としてO2プラズマアッシングで第2の隔壁を形成する。O2プラズマアッシングで第2の隔壁を形成する場合、そのまま第1の電極13の表面改質をO2プラズマでできるため、トータル工程数が増えない。また、上面出射型の表示装置とする場合において、第1の電極13として窒化チタン膜を用いた場合、O2プラズマで第2の隔壁を形成した後、塩素ガスにガスを切り替えプラズマ処理を行って仕事関数を増大させることが好ましい。また、本発明により隔壁形成後から大気に触れることなく、真空アニールを行うことができ、さらに有機化合物を含む層を形成することができる。 As an example of a combination of materials for each part, the insulating film 18 is a silicon nitride film, the first electrode 13 is an ITO, the first partition 11 is a silicon oxide film, and the second partition 12 is an organic resin film (acryl, polyimide). The second partition is formed by O 2 plasma ashing. In the case where the second partition is formed by O 2 plasma ashing, the surface modification of the first electrode 13 can be directly performed by O 2 plasma, so that the total number of steps is not increased. In the case of a top emission type display device, when a titanium nitride film is used as the first electrode 13, after forming the second partition wall with O 2 plasma, the gas is switched to chlorine gas and plasma treatment is performed. To increase the work function. Further, according to the present invention, vacuum annealing can be performed without exposure to the air after formation of a partition wall, and a layer containing an organic compound can be formed.

また、各部位の材料の組み合わせの他の一例としては絶縁膜18を窒化珪素膜、第1の電極13をITO、第1の隔壁11を酸化珪素膜、第2の隔壁12をポリシリコン膜としてフッ酸系のエッチャント、或いはS22ガス等で第2の隔壁を形成する。また、他の一例としては絶縁膜18を窒化酸化珪素膜、第1の電極13をITO、第1の隔壁11を窒化珪素膜、第2の隔壁12を酸化珪素膜(有機シラン、例えばテトラエトキシシランを用いた酸化珪素膜)としてRIE(Reactive Ion Etching)による異方性エッチングで第2の隔壁を形成する。第2の隔壁12を酸化珪素膜としてウエットエッチングする場合には、エッチャントとしてフッ素水素アンモニウムを7.13%含み、且つ、フッ化アンモニウムを15.4%含む混合溶液(LAL500:ステラケミファ社製)を用いればよい。また、第2の隔壁の上端部に曲面を持たせるためにCHF3ガスからCF4ガスに徐々に切り替えることによって酸化珪素膜をエッチングして酸化珪素膜からなる第2の隔壁を形成してもよい。 Further, as another example of the combination of materials of each part, the insulating film 18 is a silicon nitride film, the first electrode 13 is an ITO, the first partition 11 is a silicon oxide film, and the second partition 12 is a polysilicon film. The second partition is formed with a hydrofluoric acid-based etchant, S 2 F 2 gas, or the like. As another example, the insulating film 18 is a silicon nitride oxide film, the first electrode 13 is an ITO, the first partition 11 is a silicon nitride film, and the second partition 12 is a silicon oxide film (organic silane, for example, tetraethoxy. A second partition is formed by anisotropic etching by RIE (Reactive Ion Etching) as a silicon oxide film using silane). When the second partition 12 is wet-etched as a silicon oxide film, a mixed solution containing 7.13% of ammonium hydrogen fluoride and 15.4% of ammonium fluoride as an etchant (LAL500: manufactured by Stella Chemifa) May be used. Further, the second partition made of a silicon oxide film may be formed by gradually switching from CHF 3 gas to CF 4 gas so as to have a curved surface at the upper end of the second partition. Good.

 また、窒化珪素膜からなる第2の隔壁を形成する場合には、酸化珪素膜やシリコン膜と選択性の高いCH3Fガスを用いればよい。 In the case of forming the second partition including a silicon nitride film, a CH 3 F gas having high selectivity to a silicon oxide film or a silicon film may be used.

 次いで、有機化合物を含む層14を蒸着法で形成し、さらにその上に第2の電極15となる陰極を形成する。図1(A)では、有機化合物を含む層14は単層として示しているが、正孔注入層(または正孔輸送層)、発光層、電子注入層(または電子輸送層)などが積層された積層構造である。なお、発光装置の信頼性を向上させるため、有機化合物を含む層14の形成直前に真空加熱(100℃〜250℃)を行って脱気を行うことが好ましい。例えば、蒸着法を用いる場合、真空度が5×10-3Torr(0.665Pa)以下、好ましくは10-4〜10-6Torrまで真空排気された成膜室で蒸着を行う。蒸着の際、予め、抵抗加熱により有機化合物は気化されており、蒸着時にシャッターが開くことにより基板の方向へ飛散する。気化された有機化合物は、上方に飛散し、メタルマスクに設けられた開口部を通って基板に蒸着される。以上の工程で図2(D)に示す構造を得ることができる。また、有機化合物を含む層14や第2の電極15の成膜方法は、TFT16にダメージを与えない抵抗加熱法が好ましく、インクジェット法やスピンコート法なども用いることができる。 Next, a layer 14 containing an organic compound is formed by an evaporation method, and a cathode serving as the second electrode 15 is formed thereon. In FIG. 1A, the layer 14 containing an organic compound is illustrated as a single layer; however, a hole injection layer (or a hole transport layer), a light-emitting layer, an electron injection layer (or an electron transport layer), and the like are stacked. It is a laminated structure. Note that in order to improve the reliability of the light-emitting device, it is preferable to perform degassing by performing vacuum heating (100 ° C. to 250 ° C.) immediately before the formation of the layer 14 containing an organic compound. For example, in the case of using an evaporation method, evaporation is performed in a film formation chamber evacuated to a degree of vacuum of 5 × 10 −3 Torr (0.665 Pa) or less, preferably 10 −4 to 10 −6 Torr. At the time of vapor deposition, the organic compound is vaporized in advance by resistance heating, and scatters in the direction of the substrate by opening a shutter at the time of vapor deposition. The vaporized organic compound is scattered upward and is deposited on the substrate through an opening provided in the metal mask. Through the above steps, the structure illustrated in FIG. 2D can be obtained. As a method for forming the layer 14 containing an organic compound and the second electrode 15, a resistance heating method that does not damage the TFT 16 is preferable, and an inkjet method, a spin coating method, or the like can be used.

また、インクジェット法やスピンコート法によって有機化合物を含む層を形成する場合、材料液が水溶液であれば、図1(B)に示すように、第1の隔壁21(および絶縁膜28)を疎水性の材料で形成し、第2の隔壁を親水性の材料で形成することによって、有機化合物を含む層を選択的に成膜することができる。この場合、第2の隔壁と露呈している第1の電極表面のみに有機化合物を含む層を形成することができる。もし、第2の隔壁も疎水性の材料で形成した場合、第1の電極上には周縁の膜厚が薄くなる一方、中央部が厚くなり膜の均一性が悪くなってしまうが、第2の隔壁を親水性とすることによって第1の電極上に均一な膜厚を得ることができる。 In the case where a layer containing an organic compound is formed by an inkjet method or a spin coating method, if the material liquid is an aqueous solution, the first partition 21 (and the insulating film 28) may be hydrophobic as shown in FIG. When the second partition is formed using a hydrophilic material and the second partition is formed using a hydrophilic material, a layer containing an organic compound can be selectively formed. In this case, a layer containing an organic compound can be formed only on the surface of the first electrode exposed to the second partition. If the second partition is also formed of a hydrophobic material, the thickness of the peripheral portion on the first electrode is reduced, while the thickness of the central portion is increased and the uniformity of the film is deteriorated. By making the partition walls hydrophilic, a uniform film thickness can be obtained on the first electrode.

 インクジェット法としてはピエゾジェット方式であってもよいし、熱による気泡発生により吐出する方式(バブル方式)であってもよい。ピエゾ方式の場合には、使用する溶液に熱的ストレスを与えない、インクジェットヘッドの駆動波形を変化させることで自由に液滴の大きさをコントロールしやすい利点がある。 The inkjet method may be a piezo jet method or a method of discharging by generating bubbles by heat (bubble method). In the case of the piezo method, there is an advantage that the size of the liquid droplet can be easily controlled by changing the driving waveform of the ink jet head without giving a thermal stress to the solution to be used.

図1(B)において、20は基板、21は第1の隔壁、22は第2の隔壁、23は第1の電極、24は有機化合物を含む層、25は第2の電極、26はTFT、28は絶縁膜である。ここでは有機化合物を含む層24を塗布法で形成した例を示しているが、蒸着法による膜と積層してもよく、例えば、正孔注入層として作用するポリ(エチレンジオキシチオフェン)/ポリ(スチレンスルホン酸)水溶液(PEDOT/PSS)、或いはポリアニリン/ショウノウスルホン酸水溶液(PANI/CSA)、PTPDES、Et−PTPDEK、またはPPBAなどをスピンコート法で塗布、焼成した後、蒸着法により発光層、電子輸送層などを積層してもよい。この場合、正孔注入層は自己整合的に所定の箇所に形成され、発光層、電子輸送層などは蒸着マスクによって形成されることになるので互いの端面は一致しない。 In FIG. 1B, 20 is a substrate, 21 is a first partition, 22 is a second partition, 23 is a first electrode, 24 is a layer containing an organic compound, 25 is a second electrode, and 26 is a TFT. And 28 are insulating films. Here, an example in which the layer 24 containing an organic compound is formed by a coating method is shown; however, the layer 24 may be stacked with a film formed by a vapor deposition method. For example, poly (ethylenedioxythiophene) / poly (Styrene sulfonic acid) aqueous solution (PEDOT / PSS) or polyaniline / camphor sulfonic acid aqueous solution (PANI / CSA), PTPDES, Et-PTPDEK, PPBA, or the like is applied and baked, and then the light emitting layer is formed by vapor deposition. , An electron transport layer, and the like. In this case, the hole injection layer is formed in a predetermined position in a self-aligned manner, and the light emitting layer, the electron transport layer, and the like are formed by a vapor deposition mask, so that their end faces do not coincide with each other.

また、第1の隔壁の材料として疎水性の材料を用いなくとも、フッ素処理などを行って疎水性の表面としてもよい。 Further, it is not necessary to use a hydrophobic material as a material of the first partition, but a fluorine surface or the like may be used to form a hydrophobic surface.

 また、ここでは水溶液の例を示したが、有機化合物を含む材料液の溶媒(アルコールなど)に親和性の材料を第1の隔壁の材料として用い、非親和性の材料を第2の隔壁として用いればよい。 Although an example of an aqueous solution is shown here, a material having an affinity for a solvent (alcohol or the like) of a material liquid containing an organic compound is used as a material for the first partition, and a non-affinity material is used for a second partition. It may be used.

(実施の形態2)
 ここでは、アクティブマトリクス型表示装置の作製工程中に帯電防止層を設けることによってTFTの静電破壊を防ぐ例を図3に示す。なお、図3において、図1(A)と同じ箇所には同一の符号を用いることとする。
(Embodiment 2)
Here, FIG. 3 shows an example in which an antistatic layer is provided during a manufacturing process of an active matrix display device to prevent electrostatic breakdown of a TFT. Note that in FIG. 3, the same portions as those in FIG. 1A are denoted by the same reference numerals.

 基板10上にTFT16と、第1の電極13とを形成する。次いで、第1の電極の端部を覆う第1の隔壁11を形成する。(図3(A)) (4) The TFT 16 and the first electrode 13 are formed on the substrate 10. Next, a first partition 11 covering an end of the first electrode is formed. (FIG. 3 (A))

 次いで、基板全面に絶縁膜を形成し、さらにその上に帯電防止層30を形成する。(図3(B))帯電防止層30を形成することによって静電破壊を防ぐことができる。絶縁表面には静電気が帯電しやすく、このために帯電した表面にゴミが引きつけられて付着したり、他の物体に触れると静電放電が生じる恐れがあった。 Next, an insulating film is formed on the entire surface of the substrate, and an antistatic layer 30 is further formed thereon. (FIG. 3B) By forming the antistatic layer 30, electrostatic breakdown can be prevented. Static electricity is likely to be charged on the insulating surface, so that dust may be attracted to and adhere to the charged surface, or electrostatic discharge may occur when touching other objects.

帯電防止層30として導電性ポリマー、例えば、ポリ(エチレンジオキシチオフェン)/ポリ(スチレンスルホン酸)水溶液(PEDOT/PSS)、ポリアニリン/ショウノウスルホン酸水溶液(PANI/CSA)、PTPDES、Et−PTPDEK、またはPPBAなどを塗布、焼成したものを用いればよい。この帯電防止層30は後の工程で除去する。また、帯電防止層30としては、銀、ニッケル、銅、錫などの金属またはその酸化物の微粒子をアクリル系樹脂、ポリエステル系樹脂、テトラエトキシシランなどに分散させた層、例えばアンチモン含有酸化錫からなる粒径が0.2μm以下の導電性微粒子をアクリルに50〜70重量%含む層を形成してもよい。 As the antistatic layer 30, a conductive polymer, for example, an aqueous solution of poly (ethylenedioxythiophene) / poly (styrenesulfonic acid) (PEDOT / PSS), an aqueous solution of polyaniline / camphorsulfonic acid (PANI / CSA), PTPDES, Et-PTPDEK, Alternatively, a material obtained by applying and baking PPBA or the like may be used. This antistatic layer 30 is removed in a later step. Further, as the antistatic layer 30, a layer in which fine particles of a metal such as silver, nickel, copper, and tin or an oxide thereof are dispersed in an acrylic resin, a polyester resin, tetraethoxysilane, or the like, for example, an antimony-containing tin oxide A layer in which 50 to 70% by weight of conductive fine particles having a particle size of 0.2 μm or less are formed in acrylic may be formed.

 次いで、帯電防止層30を除去した後、異方性エッチングを行って第2の隔壁12を形成する。(図3(C))また、工程数短縮のため、帯電防止層30と絶縁膜とを同じエッチング方法でエッチングして第2の隔壁12を形成してもよい。 Next, after the antistatic layer 30 is removed, anisotropic etching is performed to form the second partition 12. (FIG. 3C) In order to reduce the number of steps, the antistatic layer 30 and the insulating film may be etched by the same etching method to form the second partition 12.

 また、帯電防止層30と第1の電極とを接して形成した場合、帯電防止層30に含まれる材料と反応して第1の電極の表面状態または仕事関数を変化させてしまう恐れがある。そこで、本発明では帯電防止層と第1の電極の間にバッファ層となる絶縁膜を設けており、さらにその絶縁膜をエッチングして隔壁の一部、ここでは第2の隔壁12としている。 In the case where the antistatic layer 30 and the first electrode are formed in contact with each other, there is a possibility that the surface state or the work function of the first electrode may be changed by reacting with the material contained in the antistatic layer 30. Therefore, in the present invention, an insulating film serving as a buffer layer is provided between the antistatic layer and the first electrode, and the insulating film is etched to form a part of a partition, here a second partition 12.

 次いで、有機化合物を含む層14、第2の電極15となる陰極を蒸着法または塗布法により積層形成する。以上の工程で図3(D)に示す構造を得ることができる。 Next, a layer 14 containing an organic compound and a cathode serving as the second electrode 15 are formed by vapor deposition or coating. Through the above steps, the structure illustrated in FIG. 3D can be obtained.

 また、本実施の形態は実施の形態1と自由に組み合わせることができる。 In addition, this embodiment mode can be freely combined with Embodiment Mode 1.

(実施の形態3)
実施の形態1では第1の隔壁の側面を覆う第2の隔壁を形成した例を示したが、ここでは第1の隔壁を全て覆う第2の隔壁を形成した例を図4(A)に示す。
(Embodiment 3)
In Embodiment 1, an example in which the second partition is formed to cover the side surface of the first partition is described. Here, an example in which the second partition is formed to entirely cover the first partition is illustrated in FIG. Show.

図4(A)において、40は基板、41は第1の隔壁、42は第2の隔壁、43は第1の電極、44は有機化合物を含む層、45は第2の電極、46はTFT、47は電源供給線、48a〜48cは絶縁膜である。 4A, reference numeral 40 denotes a substrate; 41, a first partition; 42, a second partition; 43, a first electrode; 44, a layer containing an organic compound; 45, a second electrode; , 47 are power supply lines, and 48a to 48c are insulating films.

また、図4(A)の構造を得るための作製工程の一例を図5に示す。 FIG. 5 illustrates an example of a manufacturing process for obtaining the structure in FIG.

まず、絶縁表面を有する基板40上にTFT46を作製する。TFT46は公知の方法でnチャネル型TFTまたはpチャネル型TFTを作製すればよい。なお、46aはチャネル形成領域、46b、46cはソース領域またはドレイン領域、46dはゲート電極、46e、46fはソース電極またはドレイン電極、46gはゲート絶縁膜である。ここではトップゲート型TFTの例を示したが特に限定されず、ボトムゲート型TFTとしてもよい。 First, a TFT 46 is formed on a substrate 40 having an insulating surface. As the TFT 46, an n-channel TFT or a p-channel TFT may be manufactured by a known method. 46a is a channel formation region, 46b and 46c are source or drain regions, 46d is a gate electrode, 46e and 46f are source or drain electrodes, and 46g is a gate insulating film. Here, an example of a top gate type TFT is shown, but there is no particular limitation, and a bottom gate type TFT may be used.

次いで、陽極となる第1の電極43をTFTの電極46fと一部重なるように形成する。 Next, the first electrode 43 serving as an anode is formed so as to partially overlap the electrode 46f of the TFT.

 次いで、PCVD法、スパッタ法、または塗布法により絶縁膜を全面に形成した後、フォトリソ技術によるパターニングを行って第1の隔壁41を形成する。第1の隔壁41は、第1の電極43の端部、電源供給線47、および電極46e、46fを覆い、各電極間を絶縁する。ここでは塗布法により無機絶縁膜(酸化珪素膜、窒化酸化珪素膜など)で第1の隔壁41を形成する例を示している。 Next, an insulating film is formed on the entire surface by a PCVD method, a sputtering method, or a coating method, and then patterned by a photolithography technique to form a first partition 41. The first partition 41 covers the end of the first electrode 43, the power supply line 47, and the electrodes 46e and 46f, and insulates the electrodes. Here, an example is shown in which the first partition wall 41 is formed using an inorganic insulating film (a silicon oxide film, a silicon nitride oxide film, or the like) by a coating method.

 次いで、露呈している第1の電極43の表面を研磨または洗浄する。この段階での1つの画素における断面図が図5(A)である。 Next, the exposed surface of the first electrode 43 is polished or cleaned. FIG. 5A is a cross-sectional view of one pixel at this stage.

 次いで、基板全面に絶縁膜を形成する。(図5(B))この絶縁膜としては、第1の隔壁の材料とエッチングレートが同じ材料を用いる。また、絶縁膜として第1の隔壁の材料とエッチングレートが異なる材料を用いてもよい。 Next, an insulating film is formed on the entire surface of the substrate. (FIG. 5B) As the insulating film, a material having the same etching rate as the material of the first partition is used. Further, a material having an etching rate different from that of the material of the first partition may be used for the insulating film.

 次いで、エッチバックまたは異方性エッチングを行って第1の隔壁41を覆う第2の隔壁42を形成するするとともに、第1の電極表面を露呈させる。(図5(C))エッチバックを行えば、絶縁膜表面の凹凸を反映して第2の隔壁42が形成される。また、第2の隔壁42の上端部は、第1の隔壁41の上端部よりも滑らかなものとすることができる。 Next, a second partition 42 covering the first partition 41 is formed by performing etch-back or anisotropic etching, and exposing the first electrode surface. (FIG. 5C) When the etch back is performed, the second partition 42 is formed reflecting the irregularities on the surface of the insulating film. In addition, the upper end of the second partition 42 can be smoother than the upper end of the first partition 41.

 次いで、有機化合物を含む層44を蒸着法で形成し、さらにその上に第2の電極45となる陰極を形成する。以上の工程で図5(D)に示す構造を得ることができる。また、有機化合物を含む層44や第2の電極45の成膜方法は、TFT46にダメージを与えない抵抗加熱法が好ましく、インクジェット法やスピンコート法なども用いることができる。 Next, a layer 44 containing an organic compound is formed by an evaporation method, and a cathode serving as a second electrode 45 is formed thereon. Through the above steps, the structure illustrated in FIG. 5D can be obtained. As a method for forming the layer 44 containing an organic compound and the second electrode 45, a resistance heating method which does not damage the TFT 46 is preferable, and an ink jet method, a spin coating method, or the like can be used.

 また、本実施の形態は実施の形態1、または実施の形態2と自由に組み合わせることができる。 In addition, this embodiment mode can be freely combined with Embodiment Mode 1 or Embodiment Mode 2.

(実施の形態4)
実施の形態1では第1の隔壁の側面を覆う第2の隔壁を形成した例を示したが、ここでは電極のみを覆う第1の隔壁を形成した例を図4(B)に示す。本実施の形態によりサブミクロンサイズの隔壁を形成することができる。
(Embodiment 4)
In Embodiment 1, an example in which the second partition which covers the side surface of the first partition is formed is shown; however, an example in which the first partition which covers only the electrode is formed is shown in FIG. 4B. According to this embodiment, a partition having a submicron size can be formed.

図4(B)において、50は基板、51は第1の隔壁、52は第2の隔壁、53は第1の電極、54は有機化合物を含む層、55は第2の電極、56はTFT、58は絶縁膜である。 4B, 50 is a substrate, 51 is a first partition, 52 is a second partition, 53 is a first electrode, 54 is a layer containing an organic compound, 55 is a second electrode, and 56 is a TFT. And 58 are insulating films.

ここでは、第1の隔壁51は金属電極(アルミニウムを主成分とする電極)を熱酸化または陽極酸化などの酸化処理を行うことによって得られる酸化物(アルミナ)で形成する。従って、第1の隔壁も自己整合的に形成されるため、マスク数を削減することができる。また、酸化により得られる第1の隔壁は上面形状をさらに小さくすることができ、高精細化することができる。また、隔壁サイズを極小なものとすることができるため、画素領域全体に占める隔壁面積が小さくなるので開口率が向上する。 Here, the first partition wall 51 is formed using an oxide (alumina) obtained by performing an oxidation treatment such as thermal oxidation or anodic oxidation on a metal electrode (an electrode containing aluminum as a main component). Therefore, since the first partition is also formed in a self-aligned manner, the number of masks can be reduced. Further, the first partition wall obtained by oxidation can have a smaller top surface shape, and can have higher definition. In addition, since the partition size can be minimized, the partition area occupying the entire pixel region is reduced, and the aperture ratio is improved.

 第1の電極53を絶縁膜58上に形成した後、TFTの電極(ソース電極またはドレイン電極)を形成する。その後、TFTの電極を酸化させて表面に酸化膜を形成する。第1の隔壁51を電極の酸化膜とすることで、0.1μm以下のサイズが形成可能となる。 (4) After forming the first electrode 53 on the insulating film 58, an electrode (source electrode or drain electrode) of the TFT is formed. Thereafter, the electrodes of the TFT are oxidized to form an oxide film on the surface. By using the first partition wall 51 as an oxide film of an electrode, a size of 0.1 μm or less can be formed.

 次いで、露呈している第1の電極53の表面を研磨または洗浄する。次いで、基板全面に絶縁膜を形成する。この絶縁膜としては、第1の隔壁の材料とエッチングレートが異なる材料を用いる。また、第1の隔壁によって既に電極間の絶縁がなされているので絶縁膜ではなく、半導体膜(ポリシリコンやアモルファスシリコンなど)であってもよい。また、この絶縁膜は後の工程で第1の隔壁の側面を覆う第2の隔壁となる。 Next, the exposed surface of the first electrode 53 is polished or cleaned. Next, an insulating film is formed over the entire surface of the substrate. As the insulating film, a material having an etching rate different from that of the material of the first partition is used. In addition, since the insulation between the electrodes is already performed by the first partition, a semiconductor film (polysilicon, amorphous silicon, or the like) may be used instead of the insulating film. Further, this insulating film will be a second partition which covers the side surface of the first partition in a later step.

 次いで、異方性エッチングまたはエッチバックを行って絶縁膜のほとんどを除去して第1の隔壁の側面のみに接する第2の隔壁52を形成するとともに、第1の電極表面を露呈させる。ここではウエットエッチングを用いて表面を曲面とするとともに、自己整合的に形成することが好ましい。こうしてサイドウォール型の隔壁が形成される。第1の隔壁のみでも画素間の絶縁を行うことは可能であるが、第1の隔壁を金属酸化物とした場合、第1の隔壁の上端部における厚さと下端部における厚さが不均一、即ち、逆テーパ形状となりやすく、カバレッジ不良を生じやすくなる。本実施の形態においては、不均一になりやすい第1の隔壁の側面を第2の隔壁で覆うことによって、後に形成する膜厚の薄い有機化合物を含む層のカバレッジ不良をなくし、信頼性を向上させる。 Next, anisotropic etching or etch-back is performed to remove most of the insulating film to form the second partition 52 in contact with only the side surface of the first partition, and to expose the surface of the first electrode. Here, it is preferable that the surface be curved using wet etching and be formed in a self-aligned manner. Thus, a sidewall-type partition is formed. Although it is possible to insulate between pixels by using only the first partition, when the first partition is made of metal oxide, the thickness at the upper end and the thickness at the lower end of the first partition are not uniform. In other words, the tapered shape tends to be inverted, and poor coverage is likely to occur. In this embodiment mode, by covering the side surface of the first partition which is likely to be uneven with the second partition, poor coverage of a layer containing a thin organic compound which is formed later is eliminated, and reliability is improved. Let it.

 また、実施の形態4に示したように第1の隔壁51を全て覆う第2の隔壁を形成してもよい。 Further, as described in Embodiment Mode 4, a second partition wall that entirely covers the first partition wall 51 may be formed.

 次いで、有機化合物を含む層54を蒸着法で形成し、さらにその上に第2の電極55となる陰極を形成する。以上の工程で図4(B)に示す構造を得ることができる。また、有機化合物を含む層54や第2の電極55の成膜方法は、TFT56にダメージを与えない抵抗加熱法が好ましく、インクジェット法やスピンコート法なども用いることができる。 Next, a layer 54 containing an organic compound is formed by a vapor deposition method, and a cathode serving as the second electrode 55 is formed thereon. Through the above steps, the structure illustrated in FIG. 4B can be obtained. As a method for forming the layer 54 containing the organic compound and the second electrode 55, a resistance heating method which does not damage the TFT 56 is preferable, and an ink-jet method, a spin coating method, or the like can be used.

 また、本実施の形態は実施の形態1、実施の形態2、または実施の形態3と自由に組み合わせることができる。 In addition, this embodiment mode can be freely combined with Embodiment Mode 1, Embodiment Mode 2, or Embodiment Mode 3.

(実施の形態5)
基板上にTFTとEL素子とを作製する場合、汚染を防ぐため、TFTを作製する装置の設置場所と、EL素子を形成する装置の設置場所を隔離することが考えられる。例えば、装置が設置されている棟を別々にしたり、工場自体を別々の場所に設置する。
(Embodiment 5)
When a TFT and an EL element are manufactured over a substrate, it is conceivable to separate an installation place of an apparatus for manufacturing a TFT from an installation place of an apparatus for forming an EL element in order to prevent contamination. For example, the building where the equipment is installed is separated, or the factory itself is installed in different places.

隔離した場合には、互いの設置場所の間で基板を搬送する必要性が発生する。そして、互いの設置場所の間で基板を搬送する際には、静電破壊の恐れやゴミが付着する恐れがある。TFTは静電気などに非常に弱く、静電破壊や静電気によってTFT特性が変動する。 In the case of isolation, it becomes necessary to transport the substrate between the installation locations. Then, when the substrates are transported between the installation locations, there is a risk of electrostatic destruction and a possibility of dust being attached. TFTs are very weak to static electricity and the like, and TFT characteristics fluctuate due to electrostatic breakdown and static electricity.

 ここでは、TFTを作製する装置の設置場所(第1の場所)と、EL素子を形成する装置の設置場所(第2の場所)を隔離した場合に適した発光装置の製造システムの例を図6に示す。 Here, an example of a light emitting device manufacturing system suitable for a case where an installation location of a device for forming a TFT (first location) and an installation location of a device for forming an EL element (second location) are separated. 6 is shown.

 図6(A)に本発明のフローの一例を示す。 FIG. 6A shows an example of the flow of the present invention.

 まず、第1の場所に基板を搬入して基板上にTFTを形成する。次いで、発光素子の陽極を形成する。次いで、陽極表面を保護するため保護膜を形成する。この保護膜は、絶縁材料または帯電防止材料からなる単層、またはこれらの積層を用いる。 {Circle over (1)} First, the substrate is carried into the first place to form a TFT on the substrate. Next, an anode of the light emitting element is formed. Next, a protective film is formed to protect the anode surface. As the protective film, a single layer made of an insulating material or an antistatic material, or a laminate thereof is used.

 次いで、第1の場所から基板の搬出または搬送を行う。 Next, the substrate is carried out or transported from the first place.

 次いで、第2の場所に基板を搬入して陽極間を絶縁するための隔壁を形成する。なお、隔壁を形成すると同時に陽極の表面一部を露呈させる。この隔壁は、第1の場所で形成した保護膜をエッチングすることによって形成すると工程短縮が図れる。 (4) Next, the substrate is carried into the second place to form a partition for insulating the anodes from each other. At the same time as forming the partition, a part of the surface of the anode is exposed. If this partition is formed by etching the protective film formed in the first place, the process can be shortened.

 次いで、有機化合物層の形成、陰極の形成を順次行い、封止を行う。そして、完成した発光装置を第2の場所から搬出する。 Next, formation of an organic compound layer and formation of a cathode are sequentially performed, and sealing is performed. Then, the completed light emitting device is carried out from the second place.

このような工程の流れを有するシステムとすることで、陽極の形成から有機化合物を含む層の形成までに費やされる時間が長くなっても搬送時にゴミが付着するのは保護膜表面であるので、歩留まりが向上する。陽極表面が露呈した状態で時間が経てば経つほどゴミが付着する数が増えると考えられるため、陽極表面が露呈する時間を如何に短くして有機化合物層を形成することが重要である。 With a system having such a process flow, dust adheres to the surface of the protective film during transport even if the time spent from the formation of the anode to the formation of the layer containing the organic compound increases, The yield is improved. It is considered that the more the time passes while the surface of the anode is exposed, the more the dust adheres. Therefore, it is important to form the organic compound layer by shortening the time during which the surface of the anode is exposed.

 即ち、図6(A)に示すフローとすることで隔壁を形成する前に基板を搬送し、隔壁形成後、直ちに蒸着を行うことが可能となる。 (6) In other words, with the flow shown in FIG. 6A, the substrate can be transported before forming the partition, and the vapor deposition can be performed immediately after the formation of the partition.

また、保護膜を形成した段階でストックすることも可能となる。 Also, it is possible to stock at the stage when the protective film is formed.

 また、別々の場所とすることで、第1の場所の清浄度を高めることができ、TFTの電気特性を左右するアルカリ金属元素が工程中に混入することなく電気特性の優れたTFTを作製することができる。また、第1の場所と隔離された第2の場所でアルカリ金属元素を含む発光素子を形成することができる。 In addition, the separate locations can increase the cleanliness of the first location, so that a TFT with excellent electrical characteristics can be manufactured without mixing an alkali metal element which affects the electrical characteristics of the TFT during the process. be able to. Further, a light-emitting element containing an alkali metal element can be formed in a second place separated from the first place.

 また、他のフローの例を図6(B)に示す。 6) Another example of the flow is shown in FIG.

 まず、第1の場所に基板を搬入して基板上にTFTを形成する。次いで、発光素子の陽極を形成する。次いで、陽極間を絶縁するための隔壁を形成する。なお、隔壁を形成すると同時に陽極の表面一部を露呈させる。次いで、陽極表面を保護するため保護膜を形成する。この保護膜は、絶縁材料または帯電防止材料からなる単層、またはこれらの積層を用いる。 {Circle over (1)} First, the substrate is carried into the first place to form a TFT on the substrate. Next, an anode of the light emitting element is formed. Next, a partition for insulating between anodes is formed. At the same time as forming the partition, a part of the surface of the anode is exposed. Next, a protective film is formed to protect the anode surface. As the protective film, a single layer made of an insulating material or an antistatic material, or a laminate thereof is used.

 次いで、第1の場所から基板の搬出または搬送を行う。 Next, the substrate is carried out or transported from the first place.

 次いで、第2の場所に基板を搬入して保護膜を除去する。或いは、保護膜を異方性エッチングして実施の形態1乃至4に示したような第2の隔壁を形成してもよい。 Next, the substrate is carried into the second place to remove the protective film. Alternatively, the second partition wall as described in Embodiment Modes 1 to 4 may be formed by anisotropically etching the protective film.

 次いで、有機化合物層の形成、陰極の形成を順次行い、封止を行う。そして、完成した発光装置を第2の場所から搬出する。 Next, formation of an organic compound layer and formation of a cathode are sequentially performed, and sealing is performed. Then, the completed light emitting device is carried out from the second place.

また、本実施の形態は、第1の場所を第1の工場とし、第2の場所を第2の工場とした場合にも適用することができる。 This embodiment can also be applied to a case where the first location is a first factory and the second location is a second factory.

 本発明により、発光装置の作製プロセス途中での静電破壊やゴミの付着を効果的に防ぐことができる。 According to the present invention, it is possible to effectively prevent electrostatic breakdown and adhesion of dust during the manufacturing process of the light emitting device.

(実施の形態6)
 ここでは、上記実施の形態1と第2の隔壁の形状が異なる例を図15に示す。
(Embodiment 6)
Here, FIG. 15 illustrates an example in which the shape of the second partition is different from that in Embodiment 1 described above.

図15(A)において、1610は基板、1611は第1の隔壁、1612は第2の隔壁、1613は第1の電極、1614は有機化合物を含む層、1615は第2の電極、1616はTFT、1618は絶縁膜である。 In FIG. 15A, 1610 is a substrate, 1611 is a first partition, 1612 is a second partition, 1613 is a first electrode, 1614 is a layer containing an organic compound, 1615 is a second electrode, and 1616 is a TFT. , 1618 are insulating films.

図15(A)において、第2の隔壁1612はテーパー状の斜面を有している。第1の隔壁1611を形成した後、CMP処理などを行い、その後に第2の隔壁1612を形成する。エッチング条件を適宜調節することによって第2の隔壁1612を得ることができる。第2の隔壁1612のテーパー角は、第1の隔壁1611のテーパー角よりも小さくする。また、第1の隔壁1611、第2の隔壁1612の材料は絶縁材料であれば特に限定されず、適宜選択すればよい。第1の隔壁の下端部付近を覆うことによって、第1の電極1613への表面研磨不足の領域を覆うことができる。 In FIG. 15A, the second partition 1612 has a tapered slope. After the first partition 1611 is formed, CMP treatment or the like is performed, and then the second partition 1612 is formed. The second partition 1612 can be obtained by appropriately adjusting the etching conditions. The taper angle of the second partition 1612 is smaller than the taper angle of the first partition 1611. The material of the first partition 1611 and the second partition 1612 is not particularly limited as long as it is an insulating material, and may be appropriately selected. By covering the vicinity of the lower end of the first partition, a region where the surface of the first electrode 1613 is insufficiently polished can be covered.

 また、図15(B)において、1620は基板、1621は第1の隔壁、1622は第2の隔壁、1623は第1の電極、1624は有機化合物を含む層、1625は第2の電極、1626はTFT、1628は絶縁膜である。 15B, reference numeral 1620 denotes a substrate; 1621, a first partition; 1622, a second partition; 1623, a first electrode; 1624, a layer containing an organic compound; 1625, a second electrode; Denotes a TFT and 1628 denotes an insulating film.

 図15(B)において、第2の隔壁1622は湾曲した斜面(図1(曲面における曲率半径の中心が陽極側)とは異なる曲面)を有する。エッチング条件を適宜調節することによって第2の隔壁1622を得ることができる。図15(B)においては、曲面における曲率半径の中心が陰極側に存在する。発光領域全域において、有機化合物を含む層の膜厚を均一とすることができる。他の構造である場合、隔壁端部の影響を受けるため、有機化合物を含む層において中央部の膜厚よりも隔壁の端部付近のほうが厚くなりやすい。 In FIG. 15B, the second partition 1622 has a curved slope (a curved surface different from FIG. 1 (the center of the radius of curvature in the curved surface is the anode side)). The second partition 1622 can be obtained by appropriately adjusting the etching conditions. In FIG. 15B, the center of the radius of curvature on the curved surface exists on the cathode side. In the entire light emitting region, the thickness of the layer containing the organic compound can be made uniform. In the case of another structure, since the edge of the partition wall is affected, the thickness of the layer containing the organic compound near the end portion of the partition wall tends to be thicker than the film thickness at the central portion.

 なお、図15(B)において、第2の隔壁1622は有機化合物を含む層の材料液に親和性の材料とすることが好ましい。また、第1の隔壁1621を非親和性の材料とすることによって、超音波振動を与えながらインクジェットヘッドから発光材料を含んだ溶液を基板に吐出して有機化合物を含む層を形成する場合、各画素を区切る第1の隔壁(非親和性)に弾着した溶液の動的接触角を大きくして第2の隔壁(親和性)および第1の電極表面に移動させることができる。 Note that in FIG. 15B, the second partition 1622 is preferably formed using a material having an affinity for a material liquid of a layer containing an organic compound. In addition, when the first partition 1621 is formed of a non-affinity material, a solution containing a light-emitting material is discharged from an inkjet head to a substrate while applying ultrasonic vibration to form a layer containing an organic compound. The dynamic contact angle of the solution that has landed on the first partition (non-affinity) that separates the pixels can be increased and moved to the second partition (affinity) and the first electrode surface.

また、図1(A)や図15(A)に比べて第2の隔壁の形状および体積が小さいので、第1の隔壁材料として無機材料を用い、第2の隔壁材料として有機材料を用いる場合、第2の隔壁からの脱ガスのトータル量を少なくすることができる。また、プロセスにおいても、有機化合物膜を蒸着する前に行われる脱ガスのための真空ベーク処理時間を短縮することができる。また、発光装置として封止した後も脱ガス量が少ないため、長期信頼性も向上する。 Further, since the shape and volume of the second partition are smaller than those in FIGS. 1A and 15A, an inorganic material is used as the first partition material and an organic material is used as the second partition material. The total amount of outgassing from the second partition can be reduced. Further, also in the process, it is possible to shorten the vacuum baking time for degassing performed before depositing the organic compound film. Further, since the amount of degassing is small even after sealing as a light emitting device, long-term reliability is improved.

 また、本実施の形態は実施の形態1、実施の形態2、実施の形態3、実施の形態4、または実施の形態5と自由に組み合わせることができる。 In addition, this embodiment mode can be freely combined with Embodiment Mode 1, Embodiment Mode 2, Embodiment Mode 3, Embodiment Mode 4, or Embodiment Mode 5.

(実施の形態7)
また、図16(A)は、第1の隔壁1711の表面に疎水性処理を行った例を示している。
(Embodiment 7)
FIG. 16A illustrates an example in which the surface of the first partition wall 1711 is subjected to a hydrophobic treatment.

 また、図16(A)において、1710は基板、1711は第1の隔壁、1712は第2の隔壁、1713は第1の電極、1714は有機化合物を含む層、1715は第2の電極、1716はTFT、1718は絶縁膜である。 In FIG. 16A, 1710 is a substrate, 1711 is a first partition, 1712 is a second partition, 1713 is a first electrode, 1714 is a layer containing an organic compound, 1715 is a second electrode, 1716 Is a TFT and 1718 is an insulating film.

透明導電膜(ITOなど)からなる第1の電極1713をパターニング形成した後、基板全面に酸化珪素膜を形成する。次いで、SiHmnガスを用いたプラズマ処理を行って疎水性処理された表面1700を得る。次いで、ハ゜ターニンク゛を行って第1の隔壁1711を形成する。 After patterning and forming a first electrode 1713 made of a transparent conductive film (such as ITO), a silicon oxide film is formed over the entire surface of the substrate. Next, a plasma treatment using SiH m F n gas is performed to obtain a hydrophobically treated surface 1700. Next, a first partition 1711 is formed by heating.

次いで、ポリビニルピロリドンからなる樹脂膜を成膜し、パターニングを行って第2の隔壁1712を形成する。次いで、有機化合物を含む層1714、第2の電極1715を順次形成する。なお、有機化合物を含む層1714の形成方法を塗布法またはインクジェット法を用いた場合、各画素を区切る第1の隔壁(疎水性)に弾着した水溶液の動的接触角を大きくして第2の隔壁(親水性)および第1の電極表面に移動させることができる。 Next, a resin film made of polyvinylpyrrolidone is formed and patterned to form a second partition wall 1712. Next, a layer 1714 containing an organic compound and a second electrode 1715 are sequentially formed. Note that in the case where the formation method of the layer 1714 containing an organic compound is a coating method or an ink-jet method, the dynamic contact angle of the aqueous solution that has landed on the first partition wall (hydrophobic) that separates each pixel is increased to increase the second contact angle. (Hydrophilic) and the surface of the first electrode.

 また、第2の電極1715として、薄い金属膜(AgまたはAl)と透明導電膜(ITOなど)とを積層した陰極を用いて、有機化合物を含む層1714からの発光を透過させている。また、第1の電極1713も有機化合物を含む層1714からの発光を透過させている。従って、基板1710の上方に透過する発光と、基板1710の下方に透過する発光とが得られる発光装置となる。また、発光を取り出す方向は、特に限定されず、どちらか一方であってもよい。 (4) As the second electrode 1715, a cathode in which a thin metal film (Ag or Al) and a transparent conductive film (ITO or the like) are stacked is used to transmit light emitted from the layer 1714 containing an organic compound. The first electrode 1713 also transmits light emitted from the layer 1714 containing an organic compound. Accordingly, a light-emitting device can be obtained in which light emitted above the substrate 1710 and light emitted below the substrate 1710 are obtained. The direction in which light is extracted is not particularly limited, and may be either one.

また、図16(B)は、第1の隔壁1721と第2の隔壁1722との両方を疎水性を有する材料とした例を示している。第1の電極1723上にPCVD法により窒化珪素膜を得た後、パターニングを行って第1の隔壁を得て、さらに塗布法によりエポキシ樹脂を形成した後、エッチバックによって第2の隔壁を得る。有機化合物を含む層1724の形成方法を塗布法またはインクジェット法を用いた場合、各画素を区切る第1の隔壁(疎水性)および第2の隔壁(疎水性)に弾着した水溶液の動的接触角を大きくして第1の電極表面のみに移動させることができる。 FIG. 16B illustrates an example in which both the first partition 1721 and the second partition 1722 are formed of a material having hydrophobicity. After a silicon nitride film is formed on the first electrode 1723 by a PCVD method, patterning is performed to obtain a first partition, and an epoxy resin is formed by a coating method, and then a second partition is obtained by etch back. . When a coating method or an ink-jet method is used for forming the layer 1724 containing an organic compound, dynamic contact of an aqueous solution elastically attached to the first partition wall (hydrophobic) and the second partition wall (hydrophobic) separating each pixel is used. The angle can be increased to move only the first electrode surface.

 また、図16(B)において、1720は基板、1721は第1の隔壁、1722は第2の隔壁、1723は第1の電極、1724は有機化合物を含む層、1725は第2の電極、1726はTFT、1728は絶縁膜である。 16B, reference numeral 1720 denotes a substrate; 1721, a first partition; 1722, a second partition; 1723, a first electrode; 1724, a layer containing an organic compound; 1725, a second electrode; Denotes a TFT, and 1728 denotes an insulating film.

 また、本実施の形態は実施の形態1、実施の形態2、実施の形態3、実施の形態4、実施の形態5、または実施の形態6と自由に組み合わせることができる。 本 Further, this embodiment mode can be freely combined with Embodiment Mode 1, Embodiment Mode 2, Embodiment Mode 3, Embodiment Mode 4, Embodiment Mode 5, or Embodiment Mode 6.

(実施の形態8)
 ここでは、トップエミッション型とした場合、透明電極の電気抵抗を下げるため低抵抗金属材料からなる補助電極を設ける例を示す。
(Embodiment 8)
Here, in the case of a top emission type, an example is shown in which an auxiliary electrode made of a low-resistance metal material is provided to reduce the electric resistance of the transparent electrode.

 図17(A)において、1800は補助電極、1810は基板、1811aは第1の隔壁、1812は第2の隔壁、1813は第1の電極、1814は有機化合物を含む層、1815は第2の電極、1816はTFT、1818は絶縁膜である。 In FIG. 17A, 1800 is an auxiliary electrode, 1810 is a substrate, 1811a is a first partition, 1812 is a second partition, 1813 is a first electrode, 1814 is a layer containing an organic compound, and 1815 is a second The electrode, 1816 is a TFT, and 1818 is an insulating film.

 図17(A)に示す構造を得るには、まず、基板1810上にTFT1816を作製し、第1の電極1813を形成する。 In order to obtain the structure illustrated in FIG. 17A, first, a TFT 1816 is formed over a substrate 1810, and a first electrode 1813 is formed.

第1の電極1813は、陽極として機能させるため、仕事関数の大きい、具体的には白金(Pt)、クロム(Cr)、タングステン(W)、もしくはニッケル(Ni)といった金属材料を用いる。第1の電極1813として透明導電膜(ITOなど)を用いてもよいが、その場合、基板1810の上方に透過する発光と、基板1810の下方に透過する発光とが得られる発光装置とすることもできる。 For the first electrode 1813, a metal material having a high work function, specifically, a metal material such as platinum (Pt), chromium (Cr), tungsten (W), or nickel (Ni) is used in order to function as an anode. Although a transparent conductive film (eg, ITO) may be used as the first electrode 1813, in that case, a light-emitting device which can emit light above the substrate 1810 and light below the substrate 1810 can be obtained. You can also.

 次いで、基板全面に絶縁膜を形成し、さらにその上にスパッタ法などにより低抵抗金属材料(導電型を付与する不純物元素がドープされたpoly−Si、W、WSiX、Al、Ti、Mo、Cu、Ag、Ta、Cr、またはMoから選ばれた元素、または前記元素を主成分とする合金材料もしくは化合物材料を主成分とする膜またはそれらの積層膜)からなる金属膜を連続的に形成する。次いで、マスクを用いて選択的にエッチング(金属膜および絶縁膜のエッチング)を行って、補助電極1800、第1の隔壁1811を形成する。同一のマスクを用いてエッチングすることができ、その場合、補助電極1800と第1の隔壁1811のパターン形状が同一となる。また、同一のマスクを用いてエッチングする場合、マスク数を増加させることなく補助電極の形成が可能である。 Then, a whole surface of the substrate to the insulating film, further thereon impurity element imparting low resistance metal material (conductivity type by a sputtering method doped a poly-Si, W, WSi X , Al, Ti, Mo, A metal film made of an element selected from Cu, Ag, Ta, Cr, or Mo, or an alloy material or a compound material containing the above element as a main component, or a laminated film thereof is continuously formed. I do. Next, etching is selectively performed using a mask (etching of a metal film and an insulating film), so that the auxiliary electrode 1800 and the first partition 1811 are formed. Etching can be performed using the same mask. In that case, the pattern shapes of the auxiliary electrode 1800 and the first partition 1811 are the same. When etching is performed using the same mask, an auxiliary electrode can be formed without increasing the number of masks.

次いで、第1の電極1813の表面研磨などを行い、その後に塗布法により絶縁膜を形成した後、エッチバックを行って第2の隔壁1812を形成する。 Next, surface polishing or the like of the first electrode 1813 is performed, and after that, an insulating film is formed by a coating method, and then etch back is performed to form a second partition 1812.

次いで、有機化合物を含む層1814を蒸着法、インクジェット法、または塗布法によって形成する。次いで、蒸着法またはスパッタ法により金属薄膜(10nm以下の膜厚)と透明導電膜との積層からなる第2の電極1815を形成する。 Next, a layer 1814 containing an organic compound is formed by an evaporation method, an inkjet method, or a coating method. Next, a second electrode 1815 including a stacked layer of a metal thin film (thickness of 10 nm or less) and a transparent conductive film is formed by an evaporation method or a sputtering method.

第2の電極1815としては、MgAg、MgIn、AlLiなどの合金からなる金属薄膜と、透明導電膜(ITO(酸化インジウム酸化スズ合金)、酸化インジウム酸化亜鉛合金(In23―ZnO)、酸化亜鉛(ZnO)等)との積層膜とし、発光素子の陰極として機能させ、且つ、各発光素子からの光を通過させている。 As the second electrode 1815, a metal thin film made of an alloy such as MgAg, MgIn, or AlLi, a transparent conductive film (ITO (indium tin oxide oxide), indium zinc oxide alloy (In 2 O 3 —ZnO), A stacked film with zinc (ZnO) or the like, functions as a cathode of the light emitting element, and transmits light from each light emitting element.

以上の工程で図17(A)に示した構造が得られる。 Through the above steps, the structure shown in FIG. 17A is obtained.

上記に示した透明導電膜の抵抗値は、比較的に高いため、大画面化することが困難であるが、補助電極1800を設けることによって、陰極全体として低抵抗化を実現し、大画面化を可能とすることができる。加えて、透明導電膜の薄膜化も可能とすることができる。 Since the resistance value of the transparent conductive film described above is relatively high, it is difficult to increase the screen size. However, by providing the auxiliary electrode 1800, the resistance of the entire cathode can be reduced, and the screen size can be increased. Can be made possible. In addition, the thickness of the transparent conductive film can be reduced.

 また、マスクを1枚増やして下層の配線とのコンタクトホールを形成することができる。陰極と引き出し配線との接続を補助電極を介して行う例を図17(B)に示す。 {Circle around (1)} The number of masks can be increased by one to form a contact hole with a lower wiring. FIG. 17B shows an example in which the connection between the cathode and the lead wiring is made through an auxiliary electrode.

まず、上記図17(A)の作製手順と同様にして第1の電極を形成した後、基板全面に絶縁膜を形成する。 First, after a first electrode is formed in a manner similar to the manufacturing procedure of FIG. 17A, an insulating film is formed over the entire surface of the substrate.

 次いで、マスクを用い、図17(B)に示す下層の電極1821に達するコンタクトホールを空けるためのエッチングを行う。次いで金属膜を成膜する。 Next, etching is performed using a mask to form a contact hole reaching the lower electrode 1821 shown in FIG. Next, a metal film is formed.

次いで、上記図17(A)の作製手順と同様にして同一マスクを用いて金属膜と絶縁膜とをエッチングして第1の隔壁1811b、1811aと補助電極1800を形成する。 Next, the metal film and the insulating film are etched using the same mask in the same manner as in the manufacturing procedure of FIG. 17A, so that first partition walls 1811b and 1811a and an auxiliary electrode 1800 are formed.

以降の工程は、上記図17(A)の作製手順と同様にして有機化合物を含む層1814、金属薄膜(10nm以下の膜厚)と透明導電膜との積層からなる第2の電極1815を形成する。 In the subsequent steps, a layer 1814 containing an organic compound and a second electrode 1815 formed of a stacked layer of a metal thin film (thickness of 10 nm or less) and a transparent conductive film are formed in a manner similar to the manufacturing procedure of FIG. I do.

以上の工程で図17(B)に示した構造が得られる。補助電極1800は、第2の電極1815や電極1821と同電位であり、電極1821は、さらに電極1820と電気的に接続されている。図示しないが、この電極1820は引き回し配線(接続配線)となっており、端子部まで延在している。 Through the above steps, the structure shown in FIG. 17B is obtained. The auxiliary electrode 1800 has the same potential as the second electrode 1815 and the electrode 1821, and the electrode 1821 is further electrically connected to the electrode 1820. Although not shown, the electrode 1820 is a lead wiring (connection wiring) and extends to a terminal portion.

図8(A)に示す図では、ソース側駆動回路と画素部との間に、陰極と接続配線との導通のための接続領域を設けているのに対して、画素部において陰極と接続配線との導通が補助電極1800により可能であるため、接続領域が占める面積を削減することができる。 In the diagram shown in FIG. 8A, a connection region for conduction between the cathode and the connection wiring is provided between the source side driving circuit and the pixel portion, whereas the cathode and the connection wiring are provided in the pixel portion. Can be conducted by the auxiliary electrode 1800, so that the area occupied by the connection region can be reduced.

 各画素毎に陰極と下層の引き回し配線とを接続することも可能であるが、開口率を優先する場合には、表示部周縁部の隔壁に数個設ける構成とすることが好ましい。図17(C)にパネル上面図の一例を示す。 陰極 It is possible to connect the cathode and the lower wiring for each pixel. However, when priority is given to the aperture ratio, it is preferable to provide a plurality of the partition walls at the periphery of the display unit. FIG. 17C illustrates an example of a top view of the panel.

 図17(C)に示すように、画素部1802の周縁部で陰極と接続配線との導通を行う。図17(C)では14個のコンタクトホールを設けたコンタクト部1825を形成している。コンタクト部1825は、図17(B)に示す構造として第1の隔壁1811bを形成し、それ以外の画素部1802では図17(A)に示す構造として第1の隔壁1811aを形成している。図17(C)では、画素部以外の配線および回路が占める面積の削減を実現できる。 導 通 As shown in FIG. 17C, conduction between the cathode and the connection wiring is performed at the peripheral portion of the pixel portion 1802. In FIG. 17C, a contact portion 1825 provided with 14 contact holes is formed. The contact portion 1825 forms a first partition 1811b as a structure shown in FIG. 17B, and the other pixel portion 1802 forms a first partition 1811a as a structure shown in FIG. 17A. In FIG. 17C, the area occupied by wirings and circuits other than the pixel portion can be reduced.

また、図17(C)において、点線で示された1801はソース信号線駆動回路、1802は画素部、1803はゲート信号線駆動回路、1810は基板である。また、1804は透明な封止基板、1805は第1のシール材であり、第1のシール材1805で囲まれた内側は、透明な第2のシール材1807で充填されている。なお、第1のシール材1805には基板間隔を保持するためのギャップ材が含有されている。 In FIG. 17C, reference numeral 1801 shown by a dotted line denotes a source signal line driver circuit, 1802 denotes a pixel portion, 1803 denotes a gate signal line driver circuit, and 1810 denotes a substrate. Reference numeral 1804 denotes a transparent sealing substrate, and reference numeral 1805 denotes a first sealing material. The inside surrounded by the first sealing material 1805 is filled with a transparent second sealing material 1807. Note that the first sealant 1805 contains a gap material for keeping a space between the substrates.

 なお、接続配線(図示しない)はソース信号線駆動回路1801及びゲート信号線駆動回路1803に入力される信号を伝送するための配線であり、外部入力端子となるFPC(フレキシブルプリントサーキット)1809からビデオ信号やクロック信号を受け取る。なお、ここではFPCしか図示されていないが、このFPCにはプリント配線基盤(PWB)が取り付けられていても良い。 Note that a connection wiring (not illustrated) is a wiring for transmitting a signal input to the source signal line driver circuit 1801 and the gate signal line driver circuit 1803, and a video signal from an FPC (flexible printed circuit) 1809 serving as an external input terminal. Receive signals and clock signals. Although only the FPC is shown here, a printed wiring board (PWB) may be attached to the FPC.

 また、本実施の形態は実施の形態1、実施の形態2、実施の形態3、実施の形態4、実施の形態5、実施の形態6、または実施の形態7と自由に組み合わせることができる。 In addition, this embodiment mode can be freely combined with Embodiment Mode 1, Embodiment Mode 2, Embodiment Mode 3, Embodiment Mode 4, Embodiment Mode 5, Embodiment Mode 6, or Embodiment Mode 7.

(実施の形態9)
ここでは、ポリシリコンを活性層とするTFTに代えて、アモルファスシリコンを活性層とするTFTの例を図18に示す。
(Embodiment 9)
Here, an example of a TFT using amorphous silicon as an active layer instead of a TFT using polysilicon as an active layer is shown in FIG.

 図18(A)において、1910は基板、1911は第1の隔壁、1912は第2の隔壁、1913は第1の電極、1914は有機化合物を含む層、1915は第2の電極、1916はアモルファスシリコンTFT、1917、1918は絶縁膜である。 In FIG. 18A, reference numeral 1910 denotes a substrate; 1911, a first partition; 1912, a second partition; 1913, a first electrode; 1914, a layer containing an organic compound; 1915, a second electrode; Silicon TFTs 1917 and 1918 are insulating films.

 アモルファスシリコンTFT1916の作製手順は、公知の技術を用いればよく、まず、基板1910上に下地絶縁膜を形成し、ゲート電極をパターニングした後、ゲート絶縁膜を形成する。次いで、アモルファスシリコン膜(活性層)、リンを含むアモルファスシリコン膜(n+層)、金属膜を順次積層する。次いで、アモルファスシリコンを所望の素子形状にパターニングした後、ゲート電極と重なる領域において、アモルファスシリコンが一部露呈するように選択的にエッチングを行ってチャネルを形成する。次いで、全面を絶縁膜1917、1918で覆った後、コンタクトホールの形成、ソース配線、ドレイン配線の形成を行う。 A known technique may be used for the manufacturing procedure of the amorphous silicon TFT 1916. First, a base insulating film is formed over a substrate 1910, a gate electrode is patterned, and then a gate insulating film is formed. Next, an amorphous silicon film (active layer), an amorphous silicon film containing phosphorus (n + layer), and a metal film are sequentially laminated. Next, after patterning the amorphous silicon into a desired element shape, a channel is formed by selectively etching the region overlapping with the gate electrode so that the amorphous silicon is partially exposed. Next, after covering the entire surface with insulating films 1917 and 1918, a contact hole is formed, and a source wiring and a drain wiring are formed.

 なお、アモルファスシリコンTFT1916はチャネルエッチ型TFTを示しているが、チャネルストップ型TFTとしてもよい。 Although the amorphous silicon TFT 1916 is a channel etch type TFT, it may be a channel stop type TFT.

 アモルファスシリコンTFT作製以降の工程は、実施の形態1と同様に、第1の電極1913の形成、第1の隔壁1911の形成、第1の電極1913の表面研磨などを行い、その後に塗布法により絶縁膜を形成した後、エッチバックを行って第2の隔壁1912を形成する。 In the steps after the formation of the amorphous silicon TFT, as in Embodiment 1, formation of the first electrode 1913, formation of the first partition wall 1911, polishing of the surface of the first electrode 1913, and the like are performed. After the insulating film is formed, the second partition 1912 is formed by performing etch-back.

次いで、有機化合物を含む層1914を蒸着法、インクジェット法、または塗布法によって形成する。次いで、蒸着法またはスパッタ法により第2の電極1915を形成する。 Next, a layer 1914 containing an organic compound is formed by an evaporation method, an inkjet method, or an application method. Next, a second electrode 1915 is formed by an evaporation method or a sputtering method.

 アモルファスシリコンTFTは高熱でのプロセスが少なく、量産に適したプロセスであり、発光装置の作製におけるコスト削減することができる。 (4) The amorphous silicon TFT has few processes at high heat, is a process suitable for mass production, and can reduce cost in manufacturing a light emitting device.

 また、本実施例においては、アモルファスシリコンTFTを用いる例であるので、同一基板上に画素部と駆動回路とを作製せずに、画素部のみを基板上に形成し、駆動回路をICで構成する。 Further, in this embodiment, since an amorphous silicon TFT is used, the pixel portion and the driving circuit are not formed on the same substrate, only the pixel portion is formed on the substrate, and the driving circuit is configured by an IC. I do.

 また、本実施の形態は実施の形態1、実施の形態2、実施の形態3、実施の形態4、実施の形態5、実施の形態6、実施の形態7、または実施の形態8と自由に組み合わせることができる。 In addition, this embodiment mode can be freely combined with Embodiment Mode 1, Embodiment Mode 2, Embodiment Mode 3, Embodiment Mode 4, Embodiment Mode 5, Embodiment Mode 6, Embodiment Mode 7, or Embodiment Mode 8. Can be combined.

 以上の構成でなる本発明について、以下に示す実施例でもってさらに詳細な説明を行うこととする。 本 The present invention having the above configuration will be described in more detail with reference to the following embodiments.

  本実施例では、絶縁表面を有する基板上に、有機化合物層を発光層とする発光素子を備えた発光装置(上面出射構造)を作製する例を図8に示す。 In this example, FIG. 8 illustrates an example of manufacturing a light-emitting device (a top emission structure) including a light-emitting element including an organic compound layer as a light-emitting layer over a substrate having an insulating surface.

なお、図8(A)は、発光装置を示す上面図、図8(B)は図8(A)をA−A’で切断した断面図である。点線で示された1101はソース信号線駆動回路、1102は画素部、1103はゲート信号線駆動回路である。また、1104は透明な封止基板、1105は第1のシール材であり、第1のシール材1105で囲まれた内側は、透明な第2のシール材1107で充填されている。なお、第1のシール材1105には基板間隔を保持するためのギャップ材が含有されている。 Note that FIG. 8A is a top view illustrating the light-emitting device, and FIG. 8B is a cross-sectional view of FIG. 8A taken along a line A-A ′. Reference numeral 1101 indicated by a dotted line denotes a source signal line driver circuit, 1102 denotes a pixel portion, and 1103 denotes a gate signal line driver circuit. Reference numeral 1104 denotes a transparent sealing substrate, 1105 denotes a first sealing material, and the inside surrounded by the first sealing material 1105 is filled with a transparent second sealing material 1107. Note that the first sealant 1105 contains a gap material for keeping a distance between the substrates.

 なお、1108はソース信号線駆動回路1101及びゲート信号線駆動回路1103に入力される信号を伝送するための配線であり、外部入力端子となるFPC(フレキシブルプリントサーキット)1109からビデオ信号やクロック信号を受け取る。なお、ここではFPCしか図示されていないが、このFPCにはプリント配線基盤(PWB)が取り付けられていても良い。 Reference numeral 1108 denotes a wiring for transmitting a signal input to the source signal line driver circuit 1101 and the gate signal line driver circuit 1103, and receives a video signal or a clock signal from an FPC (flexible printed circuit) 1109 serving as an external input terminal. receive. Although only the FPC is shown here, a printed wiring board (PWB) may be attached to the FPC.

 次に、断面構造について図8(B)を用いて説明する。基板1110上には駆動回路及び画素部が形成されているが、ここでは、駆動回路としてソース信号線駆動回路1101と画素部1102が示されている。 Next, the cross-sectional structure will be described with reference to FIG. A driver circuit and a pixel portion are formed over a substrate 1110; here, a source signal line driver circuit 1101 and a pixel portion 1102 are illustrated as the driver circuits.

 なお、ソース信号線駆動回路1101はnチャネル型TFT1123とpチャネル型TFT1124とを組み合わせたCMOS回路が形成される。また、駆動回路を形成するTFTは、公知のCMOS回路、PMOS回路もしくはNMOS回路で形成しても良い。また、本実施例では、基板上に駆動回路を形成したドライバー一体型を示すが、必ずしもその必要はなく、基板上ではなく外部に形成することもできる。また、ポリシリコン膜を活性層とするTFTの構造は特に限定されず、トップゲート型TFTであってもよいし、ボトムゲート型TFTであってもよい。 Note that as the source signal line driver circuit 1101, a CMOS circuit in which an n-channel TFT 1123 and a p-channel TFT 1124 are combined is formed. Further, the TFT forming the driving circuit may be formed by a known CMOS circuit, PMOS circuit, or NMOS circuit. Further, in this embodiment, a driver integrated type in which a drive circuit is formed on a substrate is shown; however, this is not always necessary, and the driver circuit can be formed outside instead of on the substrate. The structure of the TFT using a polysilicon film as an active layer is not particularly limited, and may be a top gate type TFT or a bottom gate type TFT.

 また、画素部1102はスイッチング用TFT1111と、電流制御用TFT1112とそのドレインに電気的に接続された第1の電極(陽極)1113を含む複数の画素により形成される。電流制御用TFT1112としてはnチャネル型TFTであってもよいし、pチャネル型TFTであってもよいが、陽極と接続させる場合、pチャネル型TFTとすることが好ましい。また、保持容量(図示しない)を適宜設けることが好ましい。なお、ここでは無数に配置された画素のうち、一つの画素の断面構造のみを示し、その一つの画素に2つのTFTを用いた例を示したが、3つ、またはそれ以上のTFTを適宜、用いてもよい。 The pixel portion 1102 is formed by a plurality of pixels including a switching TFT 1111, a current control TFT 1112, and a first electrode (anode) 1113 electrically connected to a drain thereof. The current controlling TFT 1112 may be an n-channel TFT or a p-channel TFT, but when connected to an anode, it is preferably a p-channel TFT. Further, it is preferable to appropriately provide a storage capacitor (not shown). Here, among the countless arranged pixels, only the cross-sectional structure of one pixel is shown, and an example in which two TFTs are used for one pixel is shown. However, three or more TFTs are appropriately used. , May be used.

 ここでは第1の電極1113がTFTのドレインと直接接している構成となっているため、第1の電極1113の下層はシリコンからなるドレインとオーミックコンタクトのとれる材料層とし、有機化合物を含む層と接する最上層を仕事関数の大きい材料層とすることが望ましい。例えば、窒化チタン膜とアルミニウムを主成分とする膜と窒化チタン膜との3層構造とすると、配線としての抵抗も低く、且つ、良好なオーミックコンタクトがとれ、且つ、陽極として機能させることができる。また、第1の電極1113は、窒化チタン膜、クロム膜、タングステン膜、Zn膜、Pt膜などの単層としてもよいし、3層以上の積層を用いてもよい。 Here, since the first electrode 1113 is configured to be in direct contact with the drain of the TFT, the lower layer of the first electrode 1113 is a material layer capable of forming an ohmic contact with the drain made of silicon, and a layer containing an organic compound. It is desirable that the uppermost layer in contact is a material layer having a large work function. For example, when a three-layer structure of a titanium nitride film, a film containing aluminum as a main component, and a titanium nitride film is used, the resistance as a wiring is low, a good ohmic contact can be obtained, and the wiring can function as an anode. . The first electrode 1113 may be a single layer such as a titanium nitride film, a chromium film, a tungsten film, a Zn film, a Pt film, or a stack of three or more layers.

また、第1の電極(陽極)1113の両端には絶縁物(バンク、隔壁、障壁、土手などと呼ばれる)1114a、1114bが形成される。絶縁物1114a、1114bは有機樹脂膜もしくは珪素を含む絶縁膜で形成すれば良い。絶縁物1114a、1114bは上記実施の形態3に従って、形成すればよい。ここでは、絶縁物1114aとして酸化シリコン膜、1114bとしてポジ型の感光性アクリル樹脂膜を用いて図8に示す形状の絶縁物を形成する。 In addition, insulators (referred to as banks, partition walls, barriers, banks, etc.) 1114a and 1114b are formed at both ends of the first electrode (anode) 1113. The insulators 1114a and 1114b may be formed using an organic resin film or an insulating film containing silicon. The insulators 1114a and 1114b may be formed according to Embodiment Mode 3. Here, an insulator having the shape shown in FIG. 8 is formed using a silicon oxide film as the insulator 1114a and a positive photosensitive acrylic resin film as 1114b.

カバレッジを良好なものとするため、絶縁物1114bの上端部または下端部に曲率を有する曲面が形成されるようにする。例えば、絶縁物1114bの材料としてポジ型の感光性アクリルを用いた場合、絶縁物1114bの上端部のみに曲率半径(0.2μm〜3μm)を有する曲面を持たせることが好ましい。また、絶縁物1114bとして、感光用の光によってエッチャントに不溶解性となるネガ型、或いは光によってエッチャントに溶解性となるポジ型のいずれも使用することができる。 In order to improve coverage, a curved surface having a curvature is formed at an upper end or a lower end of the insulator 1114b. For example, when a positive photosensitive acrylic is used as the material of the insulator 1114b, it is preferable that only the upper end of the insulator 1114b have a curved surface having a radius of curvature (0.2 μm to 3 μm). As the insulator 1114b, either a negative type which becomes insoluble in an etchant by light for exposure or a positive type which becomes soluble in an etchant by light can be used.

また、第1の電極(陽極)1113上には、蒸着マスクを用いた蒸着法、またはインクジェット法によって有機化合物を含む層1115を選択的に形成する。さらに、有機化合物を含む層1115上には第2の電極(陰極)1116が形成される。陰極としては、仕事関数の小さい材料(Al、Ag、Li、Ca、またはこれらの合金MgAg、MgIn、AlLi、CaF2、またはCaN)を用いればよい。ここでは、発光が透過するように、第2の電極(陰極)1116として、膜厚を薄くした金属薄膜と、透明導電膜(ITO(酸化インジウム酸化スズ合金)、酸化インジウム酸化亜鉛合金(In23―ZnO)、酸化亜鉛(ZnO)等)との積層を用いる。こうして、第1の電極(陽極)1113、有機化合物を含む層1115、及び第2の電極(陰極)1116からなる発光素子1118が形成される。ここでは発光素子1118は白色発光とする例であるので着色層1131と遮光層(BM)1132からなるカラーフィルター(簡略化のため、ここではオーバーコート層は図示しない)を設けている。 Further, a layer 1115 containing an organic compound is selectively formed over the first electrode (anode) 1113 by an evaporation method using an evaporation mask or an inkjet method. Further, a second electrode (cathode) 1116 is formed over the layer 1115 containing an organic compound. As the cathode, a material having a small work function (Al, Ag, Li, Ca, or an alloy thereof MgAg, MgIn, AlLi, CaF 2 , or CaN) may be used. Here, as the second electrode (cathode) 1116, a thin metal film, a transparent conductive film (ITO (indium oxide tin oxide alloy), and an indium zinc oxide alloy (In 2 O 3 —ZnO), zinc oxide (ZnO), or the like is used. Thus, a light-emitting element 1118 including the first electrode (anode) 1113, the layer 1115 containing an organic compound, and the second electrode (cathode) 1116 is formed. Here, since the light-emitting element 1118 is an example of emitting white light, a color filter including a coloring layer 1131 and a light-blocking layer (BM) 1132 (an overcoat layer is not illustrated here for simplicity) is provided.

 また、R、G、Bの発光が得られる有機化合物を含む層をそれぞれ選択的に形成すれば、カラーフィルターを用いなくともフルカラーの表示を得ることができる。 {Circle around (2)} By selectively forming layers containing organic compounds capable of emitting R, G, and B light, full-color display can be obtained without using a color filter.

また、発光素子1118を封止するために透明保護層1117を形成する。透明保護積層は、スパッタ法またはCVD法により得られる窒化珪素膜、酸化珪素膜、酸化窒化珪素膜(SiNO膜(組成比N>O)またはSiON膜(組成比N<O))、炭素を主成分とする薄膜(例えばDLC膜、CN膜)を用いることができる。本実施例では、シリコンターゲットを用い、窒素とアルゴンを含む雰囲気で成膜した膜、即ち、水分やアルカリ金属などの不純物に対してブロッキング効果の高い窒化珪素膜を透明保護層1117に用いる。また、透明保護積層に発光を通過させるため、透明保護積層のトータル膜厚は、可能な限り薄くすることが好ましい。 Further, a transparent protective layer 1117 is formed to seal the light-emitting element 1118. The transparent protective laminate mainly includes a silicon nitride film, a silicon oxide film, a silicon oxynitride film (SiNO film (composition ratio N> O) or SiON film (composition ratio N <O)) obtained by a sputtering method or a CVD method, and carbon. A thin film (for example, a DLC film or a CN film) as a component can be used. In this embodiment, a film formed using a silicon target in an atmosphere containing nitrogen and argon, that is, a silicon nitride film having a high blocking effect against impurities such as moisture and alkali metal is used for the transparent protective layer 1117. Further, in order to allow light to pass through the transparent protective laminate, the total thickness of the transparent protective laminate is preferably as small as possible.

 また、発光素子1118を封止するために不活性気体雰囲気下で第1シール材1105、第2シール材1107により封止基板1104を貼り合わせる。なお、第1シール材1105、第2シール材1107としてはエポキシ系樹脂を用いるのが好ましい。また、第1シール材1105、第2シール材1107はできるだけ水分や酸素を透過しない材料であることが望ましい。 {Circle around (1)} In order to seal the light emitting element 1118, the sealing substrate 1104 is attached to the first sealing material 1105 and the second sealing material 1107 in an inert gas atmosphere. Note that an epoxy resin is preferably used for the first sealant 1105 and the second sealant 1107. Further, it is desirable that the first sealing material 1105 and the second sealing material 1107 are materials that do not transmit moisture and oxygen as much as possible.

 また、本実施例では封止基板1104を構成する材料としてガラス基板や石英基板の他、FRP(Fiberglass-Reinforced Plastics)、PVF(ポリビニルフロライド)、マイラー、ポリエステルまたはアクリル等からなるプラスチック基板を用いることができる。また、第1シール材1105、第2シール材1107を用いて封止基板1104を接着した後、さらに側面(露呈面)を覆うように第3のシール材で封止することも可能である。 In this embodiment, a plastic substrate made of FRP (Fiberglass-Reinforced Plastics), PVF (polyvinyl fluoride), mylar, polyester, acrylic, or the like is used as a material of the sealing substrate 1104 in addition to a glass substrate or a quartz substrate. be able to. Further, after the sealing substrate 1104 is bonded using the first sealing material 1105 and the second sealing material 1107, the sealing substrate 1104 can be further sealed with a third sealing material so as to cover a side surface (exposed surface).

 以上のようにして発光素子を封入することにより、発光素子を外部から完全に遮断することができ、外部から水分や酸素といった有機化合物層の劣化を促す物質が侵入することを防ぐことができる。従って、信頼性の高い発光装置を得ることができる。 封入 By enclosing the light-emitting element as described above, the light-emitting element can be completely shut off from the outside, and a substance such as moisture or oxygen which promotes the deterioration of the organic compound layer can be prevented from entering from the outside. Therefore, a highly reliable light-emitting device can be obtained.

 また、第1の電極1113として透明導電膜を用いれば両面発光型の発光装置を作製することができる。 (4) When a transparent conductive film is used for the first electrode 1113, a double-sided light-emitting device can be manufactured.

 また、本実施例では陽極上に有機化合物を含む層を形成し、有機化合物を含む層上に透明電極である陰極を形成するという構造(以下、上面出射構造とよぶ)とした例を示したが、陽極上に有機化合物を含む層が形成され、有機化合物層上に陰極が形成される発光素子を有し、有機化合物を含む層において生じた発光を透明電極である陽極からTFTの方へ取り出す(以下、下面出射構造とよぶ)という構造としてもよい。 In this embodiment, a structure in which a layer containing an organic compound is formed on an anode and a cathode which is a transparent electrode is formed on the layer containing the organic compound (hereinafter, referred to as a top emission structure) is described. Has a light-emitting element in which a layer containing an organic compound is formed on the anode and a cathode is formed on the organic compound layer, and emits light generated in the layer containing the organic compound from the anode, which is a transparent electrode, to the TFT. A structure of taking out (hereinafter, referred to as a bottom emission structure) may be adopted.

 ここで、下面出射構造の発光装置の一例を図9に示す。 Here, FIG. 9 shows an example of a light emitting device having a bottom emission structure.

なお、図9(A)は、発光装置を示す上面図、図9(B)は図9(A)をA−A’で切断した断面図である。点線で示された1201はソース信号線駆動回路、1202は画素部、1203はゲート信号線駆動回路である。また、1204は封止基板、1205は密閉空間の間隔を保持するためのギャップ材が含有されているシール材であり、シール材1205で囲まれた内側は、不活性気体(代表的には窒素)で充填されている。シール材1205で囲まれた内側の空間は乾燥剤1207によって微量な水分が除去され、十分乾燥している。 Note that FIG. 9A is a top view illustrating the light-emitting device, and FIG. 9B is a cross-sectional view of FIG. 9A taken along A-A ′. Reference numeral 1201 shown by a dotted line denotes a source signal line driving circuit, 1202 denotes a pixel portion, and 1203 denotes a gate signal line driving circuit. Reference numeral 1204 denotes a sealing substrate; and 1205, a sealing material containing a gap material for maintaining a space between hermetically sealed spaces. The inside surrounded by the sealing material 1205 is an inert gas (typically, nitrogen). ). A small amount of moisture is removed from the inner space surrounded by the sealant 1205 by the desiccant 1207, and the space is sufficiently dry.

 なお、1208はソース信号線駆動回路1201及びゲート信号線駆動回路1203に入力される信号を伝送するための配線であり、外部入力端子となるFPC(フレキシブルプリントサーキット)1209からビデオ信号やクロック信号を受け取る。 Reference numeral 1208 denotes a wiring for transmitting a signal input to the source signal line driver circuit 1201 and the gate signal line driver circuit 1203, and a video signal or a clock signal from an FPC (flexible printed circuit) 1209 serving as an external input terminal. receive.

 次に、断面構造について図9(B)を用いて説明する。基板1210上には駆動回路及び画素部が形成されているが、ここでは、駆動回路としてソース信号線駆動回路1201と画素部1202が示されている。なお、ソース信号線駆動回路1201はnチャネル型TFT1223とpチャネル型TFT1224とを組み合わせたCMOS回路が形成される。 Next, a cross-sectional structure will be described with reference to FIG. A driver circuit and a pixel portion are formed over the substrate 1210; here, a source signal line driver circuit 1201 and a pixel portion 1202 are illustrated as the driver circuits. Note that as the source signal line driver circuit 1201, a CMOS circuit in which an n-channel TFT 1223 and a p-channel TFT 1224 are combined is formed.

 また、画素部1202はスイッチング用TFT1211と、電流制御用TFT1212とそのドレインに電気的に接続された透明な導電膜からなる第1の電極(陽極)1213を含む複数の画素により形成される。 The pixel portion 1202 is formed by a plurality of pixels including a switching TFT 1211, a current control TFT 1212, and a first electrode (anode) 1213 made of a transparent conductive film electrically connected to a drain thereof.

 ここでは第1の電極1213が接続電極と一部重なるように形成され、第1の電極1213はTFT1212のドレイン領域と接続電極を介して電気的に接続している構成となっている。第1の電極1213は透明性を有し、且つ、仕事関数の大きい導電膜(ITO(酸化インジウム酸化スズ合金)、酸化インジウム酸化亜鉛合金(In23―ZnO)、酸化亜鉛(ZnO)等)を用いることが望ましい。 Here, the first electrode 1213 is formed so as to partially overlap with the connection electrode, and the first electrode 1213 is electrically connected to the drain region of the TFT 1212 via the connection electrode. The first electrode 1213 is a conductive film having transparency and a large work function (ITO (indium oxide-tin oxide alloy), indium oxide-zinc oxide alloy (In 2 O 3 —ZnO), zinc oxide (ZnO), or the like). ) Is preferably used.

また、第1の電極(陽極)1213の両端には絶縁物(バンク、隔壁、障壁、土手などと呼ばれる)1214a、1214bを形成する。カバレッジを良好なものとするため、絶縁物1214bの上端部または下端部に曲率を有する曲面が形成されるようにする。絶縁物1214a、1214bは実施の形態1に従って形成すればサイドウォール型の絶縁物が形成できる。 In addition, insulators (called banks, partition walls, barriers, banks, and the like) 1214 a and 1214 b are formed at both ends of the first electrode (anode) 1213. In order to improve coverage, a curved surface having a curvature is formed at an upper end or a lower end of the insulator 1214b. When the insulators 1214a and 1214b are formed in accordance with Embodiment 1, a sidewall-type insulator can be formed.

 また、第1の電極(陽極)1213上には、蒸着マスクを用いた蒸着法、またはインクジェット法によって有機化合物を含む層1215を選択的に形成する。さらに、有機化合物を含む層1215上には第2の電極(陰極)1216が形成される。陰極としては、仕事関数の小さい材料(Al、Ag、Li、Ca、またはこれらの合金MgAg、MgIn、AlLi、CaF2、またはCaN)を用いればよい。こうして、第1の電極(陽極)1213、有機化合物を含む層1215、及び第2の電極(陰極)1216からなる発光素子1218が形成される。発光素子1218は、図9中に示した矢印方向に発光する。ここでは発光素子1218はR、G、或いはBの単色発光が得られる発光素子の一つであり、R、G、Bの発光が得られる有機化合物を含む層をそれぞれ選択的に形成した3つの発光素子でフルカラーとする。 Further, a layer 1215 containing an organic compound is selectively formed over the first electrode (anode) 1213 by an evaporation method using an evaporation mask or an inkjet method. Further, a second electrode (cathode) 1216 is formed over the layer 1215 containing an organic compound. As the cathode, a material having a small work function (Al, Ag, Li, Ca, or an alloy thereof MgAg, MgIn, AlLi, CaF 2 , or CaN) may be used. In this manner, a light-emitting element 1218 including the first electrode (anode) 1213, the layer 1215 containing an organic compound, and the second electrode (cathode) 1216 is formed. The light emitting element 1218 emits light in the direction of the arrow shown in FIG. Here, the light-emitting element 1218 is one of light-emitting elements that can emit monochromatic light of R, G, or B. Three light-emitting elements each including a layer containing an organic compound that can emit light of R, G, or B are selectively formed. Light emitting elements are used in full color.

また、発光素子1218を封止するために保護層1217を形成する。 Further, a protective layer 1217 is formed to seal the light-emitting element 1218.

 また、発光素子1218を封止するために不活性気体雰囲気下でシール材1205により封止基板1204を貼り合わせる。封止基板1204には予めサンドブラスト法などによって形成した凹部が形成されており、その凹部に乾燥剤1207を貼り付けている。なお、シール材1205としてはエポキシ系樹脂を用いるのが好ましい。また、シール材1205はできるだけ水分や酸素を透過しない材料であることが望ましい。 (4) In addition, a sealing substrate 1204 is attached to the light-emitting element 1218 with a sealant 1205 in an inert gas atmosphere. A recess formed beforehand by a sandblast method or the like is formed in the sealing substrate 1204, and a desiccant 1207 is attached to the recess. Note that an epoxy resin is preferably used for the sealant 1205. Further, it is preferable that the sealant 1205 be a material that does not transmit moisture or oxygen as much as possible.

 また、本実施例では凹部を有する封止基板1204を構成する材料として金属基板、ガラス基板や石英基板の他、FRP(Fiberglass-Reinforced Plastics)、PVF(ポリビニルフロライド)、マイラー、ポリエステルまたはアクリル等からなるプラスチック基板を用いることができる。また、内側に乾燥剤を貼りつけた金属缶で封止することも可能である。 In this embodiment, as a material for forming the sealing substrate 1204 having the concave portion, in addition to a metal substrate, a glass substrate, and a quartz substrate, FRP (Fiberglass-Reinforced Plastics), PVF (polyvinyl fluoride), mylar, polyester, acrylic, or the like Can be used. Moreover, it is also possible to seal with a metal can with a desiccant adhered inside.

 また、本実施例は実施の形態1乃至9のいずれか一と自由に組み合わせることができる。 In addition, this embodiment can be freely combined with any one of Embodiment Modes 1 to 9.

本実施例では、有機化合物膜中に存在するエネルギー障壁を緩和してキャリアの移動性を高めると同時に、なおかつ積層構造の機能分離と各種複数の材料の機能を有する素子を作製する例を示す。 In this embodiment, an example will be described in which an energy barrier existing in an organic compound film is alleviated to increase the mobility of carriers, and at the same time, an element having a function of a stacked structure and a function of various materials is manufactured.

積層構造におけるエネルギー障壁の緩和に関しては、キャリア注入層の挿入という技術に顕著に見られる。つまり、エネルギー障壁の大きい積層構造の界面において、そのエネルギー障壁を緩和する材料を挿入することにより、エネルギー障壁を階段状に設計することができる。これにより電極からのキャリア注入性を高め、確かに駆動電圧をある程度までは下げることができる。しかしながら問題点は、層の数を増やすことによって、有機界面の数は逆に増加することである。このことが、単層構造の方が駆動電圧・パワー効率のトップデータを保持している原因であると考えられる。逆に言えば、この点を克服することにより、積層構造のメリット(様々な材料を組み合わせることができ、複雑な分子設計が必要ない)を活かしつつ、なおかつ単層構造の駆動電圧・パワー効率に追いつくことができる。 Regarding the relaxation of the energy barrier in the laminated structure, the technique of inserting a carrier injection layer is remarkably observed. In other words, by inserting a material for relaxing the energy barrier at the interface of the laminated structure having a large energy barrier, the energy barrier can be designed stepwise. As a result, the ability to inject carriers from the electrode can be enhanced, and the driving voltage can be reduced to some extent. However, the problem is that by increasing the number of layers, the number of organic interfaces increases conversely. This is considered to be the reason that the single-layer structure holds the top data of drive voltage and power efficiency. Conversely, by overcoming this point, the drive voltage and power efficiency of the single-layer structure can be improved while taking advantage of the advantages of the stacked structure (a variety of materials can be combined and no complicated molecular design is required). You can catch up.

そこで本実施例において、発光素子の陽極と陰極の間に複数の機能領域からなる有機化合物膜が形成される場合、従来の明確な界面が存在する積層構造ではなく、第一の機能領域と第二の機能領域との間に、第一の機能領域を構成する材料および第二の機能領域を構成する材料の両方からなる混合領域を有する構造を形成する。 Therefore, in this embodiment, when an organic compound film composed of a plurality of functional regions is formed between the anode and the cathode of the light emitting element, the organic compound film does not have the conventional laminated structure having a clear interface, but has the first functional region and the second functional region. A structure having a mixed region made of both a material constituting the first functional region and a material constituting the second functional region is formed between the two functional regions.

また、三重項励起エネルギーを発光に変換できる材料をドーパントとして混合領域に添加した場合も含める。また、混合領域の形成においては、混合領域に濃度勾配をもたせてもよい。 The case where a material capable of converting triplet excitation energy into light emission is added as a dopant to the mixed region is also included. In forming the mixed region, the mixed region may have a concentration gradient.

 このような構造を適用することで、機能領域間に存在するエネルギー障壁は従来の構造に比較して低減され、キャリアの注入性が向上すると考えられる。すなわち機能領域間におけるエネルギー障壁は、混合領域を形成することにより緩和される。したがって、駆動電圧の低減、および輝度低下の防止が可能となる。 エ ネ ル ギ ー By applying such a structure, it is considered that the energy barrier existing between the functional regions is reduced as compared with the conventional structure, and the injection property of carriers is improved. That is, the energy barrier between the functional regions is reduced by forming the mixed region. Therefore, it is possible to reduce the driving voltage and prevent the luminance from decreasing.

 以上のことから、本実施例では第一の有機化合物が機能を発現できる領域(第一の機能領域)と、前記第一の機能領域を構成する物質とは異なる第二の有機化合物が機能を発現できる領域(第二の機能領域)と、を少なくとも含む発光素子、及びこれを有する発光装置の作製において、前記第一の機能領域と前記第二の機能領域との間に、前記第一の機能領域を構成する有機化合物と前記第二の機能領域を構成する有機化合物、とからなる混合領域を作製する。 From the above, in the present embodiment, the region where the first organic compound can exhibit the function (first functional region) and the second organic compound different from the material constituting the first functional region have the function. In producing a light-emitting element including at least a region that can be expressed (a second functional region), and a light-emitting device including the same, the first functional region and the second functional region may include the first A mixed region comprising an organic compound constituting the functional region and an organic compound constituting the second functional region is prepared.

成膜装置において、一つの成膜室において複数の機能領域を有する有機化合物膜が形成されるようになっており、蒸着源もそれに応じて複数設けられている。  In a film forming apparatus, an organic compound film having a plurality of functional regions is formed in one film forming chamber, and a plurality of vapor deposition sources are provided correspondingly.

 はじめに、第一の有機化合物が蒸着される。なお、第一の有機化合物は予め抵抗加熱により気化されており、蒸着時にシャッターが開くことにより基板の方向へ飛散する。これにより、図10(A)に示す第一の機能領域610を形成することができる。 First, the first organic compound is deposited. Note that the first organic compound is vaporized in advance by resistance heating, and scatters in the direction of the substrate by opening a shutter during vapor deposition. Thus, a first functional region 610 shown in FIG. 10A can be formed.

 そして、第一の有機化合物を蒸着したまま、第1シャッターを開け、第二の有機化合物を蒸着する。なお、第二の有機化合物も予め抵抗加熱により気化されており、蒸着時に第2シャッターが開くことにより基板の方向へ飛散する。ここで、第一の有機化合物と第二の有機化合物とからなる第一の混合領域611を形成することができる。 Then, while the first organic compound is being deposited, the first shutter is opened, and the second organic compound is deposited. Note that the second organic compound is also vaporized in advance by resistance heating, and scatters in the direction of the substrate when the second shutter is opened during vapor deposition. Here, a first mixed region 611 including the first organic compound and the second organic compound can be formed.

 そして、しばらくしてから第1シャッターのみを閉じ、第二の有機化合物を蒸着する。これにより、第二の機能領域612を形成することができる。 Then, after a while, only the first shutter is closed, and the second organic compound is deposited. Thereby, the second functional region 612 can be formed.

 なお、本実施例では、二種類の有機化合物を同時に蒸着することにより、混合領域を形成する方法を示したが、第一の有機化合物を蒸着した後、その蒸着雰囲気下で第二の有機化合物を蒸着することにより、第一の機能領域と第二の機能領域との間に混合領域を形成することもできる。 Note that, in this embodiment, a method of forming a mixed region by simultaneously vapor-depositing two kinds of organic compounds was described.After vapor-depositing the first organic compound, the second organic compound was vapor-deposited in the vapor deposition atmosphere. By vapor deposition, a mixed region can be formed between the first functional region and the second functional region.

 次に、第二の有機化合物を蒸着したまま、第3シャッターを開け、第三の有機化合物を蒸着する。なお、第三の有機化合物も予め抵抗加熱により気化されており、蒸着時にシャッターが開くことにより基板の方向へ飛散する。ここで、第二の有機化合物と第三の有機化合物とからなる第二の混合領域613を形成することができる。 Next, while the second organic compound is being deposited, the third shutter is opened, and the third organic compound is deposited. Note that the third organic compound is also vaporized by resistance heating in advance, and scatters in the direction of the substrate by opening a shutter during vapor deposition. Here, a second mixed region 613 including the second organic compound and the third organic compound can be formed.

 そして、しばらくしてから第2シャッターのみを閉じ、第三の有機化合物を蒸着する。これにより、第三の機能領域614を形成することができる。 (5) After a while, only the second shutter is closed, and the third organic compound is deposited. Thus, a third functional region 614 can be formed.

 最後に、陰極を形成することにより発光素子が完成する。 (4) Finally, a light emitting element is completed by forming a cathode.

 さらに、その他の有機化合物膜としては、図10(B)に示すように、第一の有機化合物を用いて第一の機能領域620を形成した後、第一の有機化合物と第二の有機化合物とからなる第一の混合領域621を形成し、さらに、第二の有機化合物を用いて第二の機能領域622を形成する。そして、第二の機能領域622を形成する途中で、一時的に第3シャッターを開いて第三の有機化合物の蒸着を同時に行うことにより、第二の混合領域623を形成する。 Further, as another organic compound film, as shown in FIG. 10B, after forming the first functional region 620 using the first organic compound, the first organic compound and the second organic compound are formed. Are formed, and a second functional region 622 is formed using a second organic compound. Then, while the second functional region 622 is being formed, the third shutter is temporarily opened and the third organic compound is vapor-deposited at the same time, whereby the second mixed region 623 is formed.

 しばらくして、第3シャッターを閉じることにより、再び第二の機能領域622を形成する。そして、陰極を形成することにより発光素子が形成される。 (5) After a while, the third functional region 622 is formed again by closing the third shutter. Then, a light emitting element is formed by forming a cathode.

 同一の成膜室において複数の機能領域を有する有機化合物膜を形成することができるので、機能領域界面が不純物により汚染されることなく、また、機能領域界面に混合領域を形成することができる。以上により、明瞭な積層構造を示すことなく(すなわち、明確な有機界面がなく)、かつ、複数の機能を備えた発光素子を作製することができる。 (4) Since an organic compound film having a plurality of functional regions can be formed in the same film forming chamber, a mixed region can be formed at the functional region interface without contamination of the functional region interface with impurities. Thus, a light-emitting element having a plurality of functions can be manufactured without a clear stacked structure (that is, without a clear organic interface).

 また、成膜前、成膜中、または成膜後に真空アニールを行うことが可能な成膜
装置を用いれば、成膜中に真空アニールを行うことによって、混合領域における分子間をよりフィットさせることができる。したがって、さらに駆動電圧の低減、および輝度低下の防止が可能となる。また、成膜後のアニール(脱気)によって基板上に形成した有機化合物層中の酸素や水分などの不純物をさらに除去し、高密度、且つ、高純度な有機化合物層を形成することができる。
In addition, if a film forming apparatus capable of performing vacuum annealing before, during, or after film formation is used, vacuum annealing is performed during film formation, so that molecules between the mixed regions can be more fitted. Can be. Therefore, it is possible to further reduce the driving voltage and prevent the luminance from lowering. Further, impurities such as oxygen and moisture in the organic compound layer formed on the substrate are further removed by annealing (degassing) after film formation, whereby a high-density and high-purity organic compound layer can be formed. .

 また、本実施例は実施の形態1乃至9、実施例1のいずれか一と自由に組み合わせることができる。 In addition, this embodiment can be freely combined with any one of Embodiment Modes 1 to 9 and Embodiment 1.

本発明を実施して様々なモジュール(アクティブマトリクス型液晶モジュール、アクティブマトリクス型ELモジュール、アクティブマトリクス型ECモジュール)を完成させることができる。即ち、本発明を実施することによって、それらを組み込んだ全ての電子機器が完成される。 Various modules (active matrix type liquid crystal module, active matrix type EL module, active matrix type EC module) can be completed by implementing the present invention. That is, by implementing the present invention, all electronic devices incorporating them are completed.

 その様な電子機器としては、ビデオカメラ、デジタルカメラ、ヘッドマウントディスプレイ(ゴーグル型ディスプレイ)、カーナビゲーション、プロジェクタ、カーステレオ、パーソナルコンピュータ、携帯情報端末(モバイルコンピュータ、携帯電話または電子書籍等)などが挙げられる。それらの一例を図11、図12に示す。 Such electronic devices include video cameras, digital cameras, head-mounted displays (goggle-type displays), car navigation systems, projectors, car stereos, personal computers, personal digital assistants (mobile computers, mobile phones, e-books, etc.). No. Examples of these are shown in FIGS.

図11(A)はパーソナルコンピュータであり、本体2001、画像入力部2002、表示部2003、キーボード2004等を含む。本発明により隔壁の上面形状を縮小できるため、開口率が向上し、高精細な表示を実現できる。 FIG. 11A illustrates a personal computer, which includes a main body 2001, an image input unit 2002, a display unit 2003, a keyboard 2004, and the like. According to the present invention, since the shape of the upper surface of the partition can be reduced, the aperture ratio is improved, and a high-definition display can be realized.

図11(B)はビデオカメラであり、本体2101、表示部2102、音声入力部2103、操作スイッチ2104、バッテリー2105、受像部2106等を含む。 FIG. 11B illustrates a video camera, which includes a main body 2101, a display portion 2102, an audio input portion 2103, operation switches 2104, a battery 2105, an image receiving portion 2106, and the like.

図11(C)はモバイルコンピュータ(モービルコンピュータ)であり、本体2201、カメラ部2202、受像部2203、操作スイッチ2204、表示部2205等を含む。 FIG. 11C illustrates a mobile computer (mobile computer), which includes a main body 2201, a camera unit 2202, an image receiving unit 2203, operation switches 2204, a display unit 2205, and the like.

図11(D)はプログラムを記録した記録媒体(以下、記録媒体と呼ぶ)を用いるプレーヤーであり、本体2401、表示部2402、スピーカ部2403、記録媒体2404、操作スイッチ2405等を含む。なお、このプレーヤーは記録媒体としてDVD(Digital Versatile Disc)、CD等を用い、音楽鑑賞や映画鑑賞やゲームやインターネットを行うことができる。 FIG. 11D illustrates a player using a recording medium on which a program is recorded (hereinafter, referred to as a recording medium), which includes a main body 2401, a display portion 2402, a speaker portion 2403, a recording medium 2404, operation switches 2405, and the like. The player can use a DVD (Digital Versatile Disc), a CD, or the like as a recording medium, and can enjoy music, movies, games, and the Internet.

 図11(E)はデジタルカメラであり、本体2501、表示部2502、接眼部2503、操作スイッチ2504、受像部(図示しない)等を含む。 FIG. 11E illustrates a digital camera, which includes a main body 2501, a display portion 2502, an eyepiece portion 2503, operation switches 2504, an image receiving portion (not shown), and the like.

 図12(A)は携帯電話であり、本体2901、音声出力部2902、音声入力部2903、表示部2904、操作スイッチ2905、アンテナ2906、画像入力部(CCD、イメージセンサ等)2907等を含む。本発明により隔壁の上面形状を縮小できるため、開口率が向上し、高精細な表示を実現できる。 FIG. 12A illustrates a mobile phone, which includes a main body 2901, an audio output unit 2902, an audio input unit 2903, a display unit 2904, operation switches 2905, an antenna 2906, an image input unit (CCD, image sensor, and the like) 2907, and the like. According to the present invention, since the shape of the upper surface of the partition can be reduced, the aperture ratio is improved, and a high-definition display can be realized.

 図12(B)は携帯書籍(電子書籍)であり、本体3001、表示部3002、3003、記憶媒体3004、操作スイッチ3005、アンテナ3006等を含む。 FIG. 12B illustrates a portable book (e-book) including a main body 3001, display portions 3002 and 3003, a storage medium 3004, operation switches 3005, an antenna 3006, and the like.

 図12(C)はディスプレイであり、本体3101、支持台3102、表示部3103等を含む。 FIG. 12C illustrates a display, which includes a main body 3101, a support base 3102, a display portion 3103, and the like.

 ちなみに図12(C)に示すディスプレイは中小型または大型のもの、例えば5〜20インチの画面サイズのものである。また、このようなサイズの表示部を形成するためには、基板の一辺が1mのものを用い、多面取りを行って量産することが好ましい。 Incidentally, the display shown in FIG. 12C is of a small, medium or large size, for example, a screen size of 5 to 20 inches. In addition, in order to form a display portion having such a size, it is preferable to use a substrate having a side of 1 m and mass-produce it by performing multi-paneling.

 以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器の作製方法に適用することが可能である。また、本実施例の電子機器は実施の形態1乃至9、実施例1、または実施例2のどのような組み合わせからなる構成を用いても実現することができる。 As described above, the applicable range of the present invention is extremely wide, and the present invention can be applied to electronic device manufacturing methods in all fields. Further, the electronic device of this embodiment can be realized by using any combination of the first to ninth embodiments, the first embodiment, and the second embodiment.

実施例3において示した電子機器には、発光素子が封止された状態にあるパネルに、コントローラ、電源回路等を含むICが実装された状態にあるモジュールが搭載されている。モジュールとパネルは、共に発光装置の一形態に相当する。本実施例では、モジュールの具体的な構成について説明する。 In the electronic device described in Embodiment 3, a module in which an IC including a controller, a power supply circuit, and the like is mounted on a panel in which a light emitting element is sealed is mounted. Both the module and the panel correspond to one mode of a light-emitting device. In this embodiment, a specific configuration of the module will be described.

 図13(A)に、コントローラ801及び電源回路802がパネル800に実装されたモジュールの外観図を示す。パネル800には、発光素子が各画素に設けられた画素部803と、前記画素部803が有する画素を選択する走査線駆動回路804と、選択された画素にビデオ信号を供給する信号線駆動回路805とが設けられている。 FIG. 13A is an external view of a module in which the controller 801 and the power supply circuit 802 are mounted on the panel 800. The panel 800 includes a pixel portion 803 in which a light emitting element is provided for each pixel, a scan line driver circuit 804 for selecting a pixel included in the pixel portion 803, and a signal line driver circuit for supplying a video signal to the selected pixel. 805 are provided.

 またプリント基板806にはコントローラ801、電源回路802が設けられており、コントローラ801または電源回路802から出力された各種信号及び電源電圧は、FPC807を介してパネル800の画素部803、走査線駆動回路804、信号線駆動回路805に供給される。 A printed circuit board 806 is provided with a controller 801 and a power supply circuit 802. Various signals and a power supply voltage output from the controller 801 or the power supply circuit 802 are supplied to the pixel portion 803 of the panel 800 via the FPC 807, 804, which are supplied to the signal line driving circuit 805.

 プリント基板806への電源電圧及び各種信号は、複数の入力端子が配置されたインターフェース(I/F)部808を介して供給される。 (4) The power supply voltage and various signals to the printed circuit board 806 are supplied through an interface (I / F) unit 808 provided with a plurality of input terminals.

 なお、本実施例ではパネル800にプリント基板806がFPCを用いて実装されているが、必ずしもこの構成に限定されない。COG(Chip on Glass)方式を用い、コントローラ801、電源回路802をパネル800に直接実装させるようにしても良い。 In the present embodiment, the printed circuit board 806 is mounted on the panel 800 using the FPC, but is not necessarily limited to this configuration. The controller 801 and the power supply circuit 802 may be directly mounted on the panel 800 using a COG (Chip on Glass) method.

 また、プリント基板806において、引きまわしの配線間に形成される容量や配線自体が有する抵抗等によって、電源電圧や信号にノイズがのったり、信号の立ち上がりが鈍ったりすることがある。そこで、プリント基板806にコンデンサ、バッファ等の各種素子を設けて、電源電圧や信号にノイズがのったり、信号の立ち上がりが鈍ったりするのを防ぐようにしても良い。 (4) In the printed circuit board 806, noise may occur in a power supply voltage or a signal or a rise of a signal may be slow due to a capacitance formed between wirings and resistance of the wirings. Therefore, various elements such as a capacitor and a buffer may be provided on the printed circuit board 806 to prevent noise on the power supply voltage and the signal and to prevent the signal from rising slowly.

 図13(B)に、プリント基板806の構成をブロック図で示す。インターフェース808に供給された各種信号と電源電圧は、コントローラ801と、電源電圧802に供給される。 FIG. 13B is a block diagram showing the structure of the printed circuit board 806. The various signals and the power supply voltage supplied to the interface 808 are supplied to the controller 801 and the power supply voltage 802.

 コントローラ801は、A/Dコンバータ809と、位相ロックドループ(PLL:Phase Locked Loop)810と、制御信号生成部811と、SRAM(Static Random Access Memory)812、813とを有している。なお本実施例ではSRAMを用いているが、SRAMの代わりに、SDRAMや、高速でデータの書き込みや読み出しが可能であるならばDRAM(Dynamic Random Access Memory)も用いることが可能である。 The controller 801 has an A / D converter 809, a phase locked loop (PLL) 810, a control signal generator 811 and static random access memories (SRAMs) 812 and 813. Although an SRAM is used in this embodiment, an SDRAM or a DRAM (Dynamic Random Access Memory) may be used instead of the SRAM if data can be written or read at high speed.

 インターフェース808を介して供給されたビデオ信号は、A/Dコンバータ809においてパラレル−シリアル変換され、R、G、Bの各色に対応するビデオ信号として制御信号生成部811に入力される。また、インターフェース808を介して供給された各種信号をもとに、A/Dコンバータ809においてHsync信号、Vsync信号、クロック信号CLK、交流電圧(AC Cont)が生成され、制御信号生成部811に入力される The video signal supplied via the interface 808 is subjected to parallel-serial conversion in the A / D converter 809, and is input to the control signal generation unit 811 as a video signal corresponding to each of R, G, and B colors. An A / D converter 809 generates an Hsync signal, a Vsync signal, a clock signal CLK, and an AC voltage (AC Cont) based on various signals supplied via the interface 808, and inputs the generated signals to the control signal generation unit 811. Be done

 位相ロックドループ810では、インターフェース808を介して供給される各種信号の周波数と、制御信号生成部811の動作周波数の位相とを合わせる機能を有している。制御信号生成部811の動作周波数は、インターフェース808を介して供給された各種信号の周波数と必ずしも同じではないが、互いに同期するように制御信号生成部811の動作周波数を位相ロックドループ810において調整する。 The phase locked loop 810 has a function of matching the frequency of various signals supplied via the interface 808 with the phase of the operation frequency of the control signal generation unit 811. The operating frequency of the control signal generator 811 is not necessarily the same as the frequency of various signals supplied via the interface 808, but the operating frequency of the control signal generator 811 is adjusted in the phase locked loop 810 so as to be synchronized with each other. .

 制御信号生成部811に入力されたビデオ信号は、一旦SRAM812、813に書き込まれ、保持される。制御信号生成部811では、SRAM812に保持されている全ビットのビデオ信号のうち、全画素に対応するビデオ信号を1ビット分づつ読み出し、パネル800の信号線駆動回路805に供給する。 The video signal input to the control signal generation unit 811 is once written and held in the SRAMs 812 and 813. The control signal generation unit 811 reads out the video signals corresponding to all the pixels, one bit at a time, from among the video signals of all bits held in the SRAM 812 and supplies the video signals to the signal line driving circuit 805 of the panel 800.

 また制御信号生成部811では、各ビット毎の、発光素子が発光する期間に関する情報を、パネル800の走査線駆動回路804に供給する。 {Circle around (5)} The control signal generation unit 811 supplies the information on the period during which the light emitting element emits light for each bit to the scan line drive circuit 804 of the panel 800.

 また電源回路802は所定の電源電圧を、パネル800の信号線駆動回路805、走査線駆動回路804及び画素部803に供給する。 (5) The power supply circuit 802 supplies a predetermined power supply voltage to the signal line driving circuit 805, the scanning line driving circuit 804, and the pixel portion 803 of the panel 800.

 次に電源回路802の詳しい構成について、図14を用いて説明する。本実施例の電源回路802は、4つのスイッチングレギュレータコントロール860を用いたスイッチングレギュレータ854と、シリーズレギュレータ855とからなる。 Next, a detailed configuration of the power supply circuit 802 will be described with reference to FIG. The power supply circuit 802 of this embodiment includes a switching regulator 854 using four switching regulator controls 860, and a series regulator 855.

 一般的にスイッチングレギュレータは、シリーズレギュレータに比べて小型、軽量であり、降圧だけでなく昇圧や正負反転することも可能である。一方シリーズレギュレータは、降圧のみに用いられるが、スイッチングレギュレータに比べて出力電圧の精度は良く、リプルやノイズはほとんど発生しない。本実施例の電源回路802では、両者を組み合わせて用いる。 ス イ ッ チ ン グ Generally, switching regulators are smaller and lighter than series regulators, and can perform not only step-down but also step-up and positive / negative inversion. On the other hand, the series regulator is used only for step-down, but has a higher output voltage accuracy than the switching regulator, and hardly generates ripples and noises. In the power supply circuit 802 of this embodiment, both are used in combination.

 図14に示すスイッチングレギュレータ854は、スイッチングレギュレータコントロール(SWR)860と、アテニュエイター(減衰器:ATT)861と、トランス(T)862と、インダクター(L)863と、基準電源(Vref)864と、発振回路(OSC)865、ダイオード866と、バイポーラトランジスタ867と、可変抵抗868と、容量869とを有している。 The switching regulator 854 illustrated in FIG. 14 includes a switching regulator control (SWR) 860, an attenuator (ATT) 861, a transformer (T) 862, an inductor (L) 863, and a reference power supply (Vref) 864. And an oscillation circuit (OSC) 865, a diode 866, a bipolar transistor 867, a variable resistor 868, and a capacitor 869.

 スイッチングレギュレータ854において外部のLiイオン電池(3.6V)等の電圧が変換されることで、陰極に与えられる電源電圧と、スイッチングレギュレータ854に供給される電源電圧が生成される。 (4) A voltage of an external Li-ion battery (3.6 V) or the like is converted by the switching regulator 854, so that a power supply voltage applied to the cathode and a power supply voltage supplied to the switching regulator 854 are generated.

 またシリーズレギュレータ855は、バンドギャップ回路(BG)870と、アンプ871と、オペアンプ872と、電流源873と、可変抵抗874と、バイポーラトランジスタ875とを有し、スイッチングレギュレータ854において生成された電源電圧が供給されている。 The series regulator 855 includes a band gap circuit (BG) 870, an amplifier 871, an operational amplifier 872, a current source 873, a variable resistor 874, and a bipolar transistor 875, and a power supply voltage generated by the switching regulator 854. Is supplied.

 シリーズレギュレータ855では、スイッチングレギュレータ854において生成された電源電圧を用い、バンドギャップ回路870において生成された一定の電圧に基ずいて、各色の発光素子の陽極に電流を供給するための配線(電流供給線)に与える直流の電源電圧を、生成する。 The series regulator 855 uses a power supply voltage generated by the switching regulator 854, and based on a constant voltage generated by the band gap circuit 870, a wiring (current supply) for supplying a current to the anode of the light emitting element of each color. ) To generate a DC power supply voltage to be applied to the line.

 なお電流源873は、ビデオ信号の電流が画素に書き込まれる駆動方式の場合に用いる。この場合、電流源873において生成された電流は、パネル800の信号線駆動回路805に供給される。なお、ビデオ信号の電圧が画素に書き込まれる駆動方式の場合には、電流源873は必ずしも設ける必要はない。 The current source 873 is used in a driving method in which a current of a video signal is written to a pixel. In this case, the current generated by current source 873 is supplied to signal line drive circuit 805 of panel 800. Note that in the case of a driving method in which a voltage of a video signal is written to a pixel, the current source 873 is not necessarily provided.

 なお、スイッチングレギュレータ、OSC、アンプ、オペアンプは、TFTを用いて形成することが可能である。 Note that the switching regulator, OSC, amplifier, and operational amplifier can be formed using TFTs.

 また、本実施例は実施の形態1乃至8、実施例1乃至3のいずれか一と自由に組みあわせることができる。 In addition, this embodiment can be freely combined with any one of Embodiment Modes 1 to 8 and Embodiments 1 to 3.

本発明により、製造装置間、或いは装置の設置場所間で基板を搬送する際に生じやすい静電破壊やゴミが付着することを防ぐことができる。 According to the present invention, it is possible to prevent electrostatic breakdown and dust from being easily generated when a substrate is transported between manufacturing apparatuses or between installation locations of the apparatuses.

実施の形態1を示す断面構造図である。FIG. 2 is a sectional structural view showing the first embodiment. 実施の形態1を示す工程図である。FIG. 4 is a process chart showing the first embodiment. 実施の形態2を示す工程図である。FIG. 9 is a process chart showing the second embodiment. 実施の形態3、4を示す断面構造図である。FIG. 14 is a sectional structural view showing the third and fourth embodiments. 実施の形態3を示す工程図である。FIG. 13 is a process chart illustrating the third embodiment. 実施の形態5のフローを示す図である。FIG. 21 is a diagram showing a flow of the fifth embodiment. CMP処理前後での凹凸の比較を示すグラフである。It is a graph which shows the comparison of the unevenness | corrugation before and after a CMP process. 実施例1を示す上面図および断面図である。It is a top view and a sectional view showing Example 1. 実施例1を示す上面図および断面図である。It is a top view and a sectional view showing Example 1. 素子構造を説明する図。(実施例2)FIG. 4 illustrates an element structure. (Example 2) 電子機器の一例を示す図。(実施例3)FIG. 13 illustrates an example of an electronic device. (Example 3) 電子機器の一例を示す図。(実施例3)FIG. 13 illustrates an example of an electronic device. (Example 3) モジュールを示す図。(実施例4)The figure which shows a module. (Example 4) ブロック図を示す図。(実施例4)The figure which shows a block diagram. (Example 4) 断面構造を示す図。(実施の形態6)The figure which shows a cross-sectional structure. (Embodiment 6) 断面構造を示す図。(実施の形態7)The figure which shows a cross-sectional structure. (Embodiment 7) 断面構造おおよび上面図を示す図。(実施の形態8)The figure which shows a cross-sectional structure and a top view. (Embodiment 8) 断面構造を示す図。(実施の形態9)The figure which shows a cross-sectional structure. (Embodiment 9)

符号の説明Explanation of reference numerals

10:基板
11:第1の隔壁
12:第2の隔壁
13:第1の電極(陽極)
14:有機化合物を含む層
15:第2の電極(陰極)
10: substrate 11: first partition 12: second partition 13: first electrode (anode)
14: layer containing organic compound 15: second electrode (cathode)

Claims (20)

絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
 第1の電極の端部を覆う第1の隔壁と、該第1の隔壁の側壁となる第2の隔壁とを有することを特徴とする発光装置。
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A light-emitting device comprising: a first partition which covers an end of a first electrode; and a second partition which is a side wall of the first partition.
 請求項1において、前記第1の隔壁は、前記第2の隔壁と異なる材料であることを特徴とする発光装置。 発 光 The light-emitting device according to claim 1, wherein the first partition is made of a material different from that of the second partition.  請求項1または請求項2において、前記第1の隔壁は、無機絶縁材料であり、前記第2の隔壁は有機絶縁材料であることを特徴とする発光装置。 The light-emitting device according to claim 1 or 2, wherein the first partition is made of an inorganic insulating material, and the second partition is made of an organic insulating material.  請求項1乃至3のいずれか一において、前記第1の隔壁は、疎水性を有する材料であり、前記第2の隔壁は親水性を有する材料であることを特徴とする発光装置。 The light-emitting device according to any one of claims 1 to 3, wherein the first partition is made of a material having hydrophobicity, and the second partition is made of a material having hydrophilicity. 絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
第1の電極の端部を覆う第1の隔壁と、該第1の隔壁を覆う第2の隔壁と、
前記第1の電極上に接する有機化合物を含む層と、
該有機化合物を含む層上に第2の電極とを有し、
前記有機化合物を含む層と前記第1の隔壁との間には、前記第2の隔壁が設けられていることを特徴とする発光装置。
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A first partition that covers an end of the first electrode, a second partition that covers the first partition,
A layer containing an organic compound in contact with the first electrode;
A second electrode on the layer containing the organic compound;
The light-emitting device, wherein the second partition is provided between the layer containing the organic compound and the first partition.
請求項5において、第1の隔壁は、無機材料であることを特徴とする発光装置。 The light-emitting device according to claim 5, wherein the first partition is made of an inorganic material.  請求項5または請求項6において、第1の隔壁と第2の隔壁は、異なる材料であることを特徴とする発光装置。 (7) The light-emitting device according to (5) or (6), wherein the first partition and the second partition are made of different materials.  請求項5または請求項6において、第1の隔壁と第2の隔壁は、同一材料であることを特徴とする発光装置。 (7) The light-emitting device according to (5) or (6), wherein the first partition and the second partition are made of the same material. 絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
 配線または電極を覆う酸化物からなる第1の隔壁と、該第1の隔壁の側壁となる第2の隔壁と、
第1の電極上に有機化合物を含む層と、該有機化合物を含む層上に第2の電極と、
を有することを特徴とする発光装置。
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A first partition wall made of an oxide covering the wiring or the electrode, a second partition wall serving as a side wall of the first partition wall,
A layer containing an organic compound over the first electrode, a second electrode over the layer containing the organic compound,
A light emitting device comprising:
 請求項1乃至9のいずれか一において、有機化合物を含む層と接する第1の電極表面は、第1の隔壁で覆われた第1の電極表面よりも凹凸が小さいことを特徴とする発光装置。 The light-emitting device according to any one of claims 1 to 9, wherein a surface of the first electrode in contact with the layer containing an organic compound has smaller irregularities than a surface of the first electrode covered with the first partition. . 請求項1乃至10のいずれか一において、第1の電極のうち、第2の隔壁と接する領域は、第1の隔壁と接する第1の電極表面よりも凹凸が小さいことを特徴とする発光装置。 11. The light-emitting device according to claim 1, wherein a region of the first electrode in contact with the second partition has smaller irregularities than a surface of the first electrode in contact with the first partition. 12. . 絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
第1の場所で基板上にTFTおよび第1の電極を形成し、該第1の電極を覆って全面に有機樹脂膜または無機絶縁膜を形成する工程と、
基板を第2の場所に搬送する工程と、
第2の場所で前記有機樹脂膜または無機絶縁膜をエッチングして隔壁を形成し、且つ、第1の電極の一部を露呈させた後、大気に触れることなく該第1の電極上に有機化合物を含む層を形成する工程と、
前記有機化合物を含む層上に第2の電極を形成する工程と、を有することを特徴とする発光装置の作製方法。
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate at a first location, and forming an organic resin film or an inorganic insulating film over the entire surface covering the first electrode;
Transporting the substrate to a second location;
After the organic resin film or the inorganic insulating film is etched at a second place to form a partition and expose a part of the first electrode, an organic layer is formed on the first electrode without exposure to the air. Forming a layer containing a compound;
Forming a second electrode over the layer containing the organic compound.
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
第1の場所で基板上にTFTおよび第1の電極を形成し、該第1の電極の端部を覆う第1の隔壁を形成する工程と、
露呈している第1の電極の表面を研磨する工程と、
前記第1の電極および第1の隔壁を覆って全面に有機樹脂膜または無機絶縁膜を形成する工程と、
基板を第2の場所に搬送する工程と、
第2の場所で前記有機樹脂膜または無機絶縁膜をエッチングして第2の隔壁を形成し、且つ、画素電極を露呈させた後、大気に触れることなく、該第1の電極上に有機化合物を含む層を形成する工程と、
前記有機化合物を含む層上に第2の電極を形成する工程と、を特徴とする発光装置の作製方法。
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate at a first location, and forming a first partition covering an end of the first electrode;
Polishing the surface of the exposed first electrode;
Forming an organic resin film or an inorganic insulating film over the entire surface covering the first electrode and the first partition;
Transporting the substrate to a second location;
After the second partition is formed by etching the organic resin film or the inorganic insulating film in the second place and exposing the pixel electrode, an organic compound is formed on the first electrode without being exposed to the air. Forming a layer containing
Forming a second electrode over the layer containing the organic compound.
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
第1の場所で基板上にTFTおよび第1の電極を形成し、該第1の電極を覆って全面に有機樹脂膜または無機絶縁膜と、帯電防止層とを積層形成する工程と、
基板を第2の場所に搬送する工程と、
第2の場所で前記帯電防止層をエッチングし、前記有機樹脂膜または無機絶縁膜をエッチングして隔壁を形成し、且つ、第1の電極の一部を露呈させた後、大気に触れることなく該第1の電極上に有機化合物を含む層を形成する工程と、
前記有機化合物を含む層上に第2の電極を形成する工程と、を有することを特徴とする発光装置の作製方法。
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate at a first location, and laminating and forming an organic resin film or an inorganic insulating film and an antistatic layer over the entire surface so as to cover the first electrode;
Transporting the substrate to a second location;
After etching the antistatic layer in the second place, etching the organic resin film or the inorganic insulating film to form a partition, and exposing a part of the first electrode, without being exposed to the air Forming a layer containing an organic compound on the first electrode;
Forming a second electrode over the layer containing the organic compound.
絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を有する発光装置の作製方法であって、
基板上にTFTおよび第1の電極を形成する工程と、
疎水性の表面を有する第1の隔壁を前記第1の電極の端部を覆って形成する工程と、
親水性の表面を有する第2の隔壁を前記第1の隔壁の側面に形成する工程と、
塗布法により第2の隔壁および第1の電極のみに接して有機化合物を含む層を形成する工程と、を有することを特徴とする発光装置の作製方法。
A method for manufacturing a light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
Forming a TFT and a first electrode on a substrate;
Forming a first partition having a hydrophobic surface over an end of the first electrode;
Forming a second partition having a hydrophilic surface on a side surface of the first partition;
Forming a layer containing an organic compound in contact with only the second partition and the first electrode by a coating method.
請求項15において、前記塗布法は、スピンコート法またはインクジェット法であることを特徴とする発光装置の作製方法。 The method for manufacturing a light-emitting device according to claim 15, wherein the application method is a spin coating method or an ink-jet method. 絶縁表面を有する基板上に第1の電極と、有機化合物を含む層と、第2の電極とを有する発光素子を備えた発光装置であって、
 第1の電極の端部を覆う第1の隔壁と、該第1の隔壁の側壁となる第2の隔壁とを有し、
 前記第1の隔壁は、金属層を上層とし、絶縁層を下層とする積層構造であることを特徴とする発光装置。
A light-emitting device including a light-emitting element including a first electrode, a layer containing an organic compound, and a second electrode over a substrate having an insulating surface,
A first partition covering an end of the first electrode, and a second partition serving as a side wall of the first partition,
The light emitting device according to claim 1, wherein the first partition has a stacked structure in which a metal layer is an upper layer and an insulating layer is a lower layer.
 請求項17において、前記第2の電極は、透明導電膜を有し、前記発光素子の発光は、前記第2の電極を透過することを特徴とする発光装置。 18. The light-emitting device according to claim 17, wherein the second electrode has a transparent conductive film, and light emitted from the light-emitting element passes through the second electrode.  請求項17または請求項18において、前記金属層は、前記第2の電極と接して補助電極となることを特徴とする発光装置。 The light-emitting device according to claim 17, wherein the metal layer serves as an auxiliary electrode in contact with the second electrode.  請求項17乃至19のいずれか一において、前記金属層は、前記隔壁に設けられたコンタクトホールを介して下方の配線と接続していることを特徴とする発光装置。
 
20. The light-emitting device according to claim 17, wherein the metal layer is connected to a lower wiring through a contact hole provided in the partition.
JP2003319685A 2002-09-11 2003-09-11 Light-emitting apparatus and fabrication method of the same Withdrawn JP2004127933A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003319685A JP2004127933A (en) 2002-09-11 2003-09-11 Light-emitting apparatus and fabrication method of the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002265023 2002-09-11
JP2003319685A JP2004127933A (en) 2002-09-11 2003-09-11 Light-emitting apparatus and fabrication method of the same

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2006243496A Division JP4611267B2 (en) 2002-09-11 2006-09-08 Method for manufacturing light emitting device
JP2011231343A Division JP5448270B2 (en) 2002-09-11 2011-10-21 LIGHT EMITTING DEVICE, DISPLAY DEVICE, AND LIGHTING DEVICE

Publications (2)

Publication Number Publication Date
JP2004127933A true JP2004127933A (en) 2004-04-22
JP2004127933A5 JP2004127933A5 (en) 2006-10-26

Family

ID=32301559

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003319685A Withdrawn JP2004127933A (en) 2002-09-11 2003-09-11 Light-emitting apparatus and fabrication method of the same

Country Status (1)

Country Link
JP (1) JP2004127933A (en)

Cited By (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004259692A (en) * 2003-02-06 2004-09-16 Seiko Epson Corp Wiring board, electro-optic device and its manufacturing method, and electronic equipment
JP2005166662A (en) * 2003-11-28 2005-06-23 Samsung Electronics Co Ltd Organic light emitting display and method for manufacturing it
WO2005125157A1 (en) * 2004-05-07 2005-12-29 El Korea Corporation El sheet keypad
JP2006010986A (en) * 2004-06-24 2006-01-12 Kyocera Corp Image display device
JP2006032156A (en) * 2004-07-16 2006-02-02 Mitsubishi Electric Corp Display device and manufacturing method of display device
JP2006089597A (en) * 2004-09-24 2006-04-06 Semiconductor Energy Lab Co Ltd Light-absorbing polyimide composition, light-absorbing siloxane composition and light-absorbing resin and display device
JP2006164972A (en) * 2004-12-02 2006-06-22 Lg Electronics Inc Organic el display and its manufacturing method
JP2006261109A (en) * 2005-02-18 2006-09-28 Semiconductor Energy Lab Co Ltd Light emitting device, its production method, and depositing apparatus
JP2006294395A (en) * 2005-04-11 2006-10-26 Seiko Epson Corp Organic el device, manufacturing method of organic el device, and electronic equipment using the same
JP2006339625A (en) * 2005-06-02 2006-12-14 Samsung Sdi Co Ltd Flat panel display device and method of manufacturing the same
JP2007026951A (en) * 2005-07-19 2007-02-01 Tohoku Pioneer Corp Manufacturing method of self-light emitting panel, and self-light emitting panel
JP2007026754A (en) * 2005-07-13 2007-02-01 Matsushita Electric Ind Co Ltd Organic electroluminescent element, exposure device, and image forming apparatus
JP2007073503A (en) * 2005-08-12 2007-03-22 Semiconductor Energy Lab Co Ltd Display device and its manufacturing method
JP2007156387A (en) * 2005-11-14 2007-06-21 Seiko Epson Corp Emissive device and electronic apparatus
JP2007156388A (en) * 2005-11-14 2007-06-21 Seiko Epson Corp Emissive device and electronic apparatus
JP2007158113A (en) * 2005-12-06 2007-06-21 Toyota Motor Corp Semiconductor device and manufacturing method thereof
KR100736238B1 (en) * 2004-08-25 2007-07-06 다이닛뽕스크린 세이조오 가부시키가이샤 Pannel for flat panel display
WO2008035556A1 (en) * 2006-09-19 2008-03-27 Sharp Kabushiki Kaisha Organic electroluminescent display and method for manufacturing the same
US7449833B2 (en) 2003-11-07 2008-11-11 Seiko Epson Corporation Light-emitting device having openings in electrode
JP2008541393A (en) * 2005-05-20 2008-11-20 ケンブリッジ ディスプレイ テクノロジー リミテッド Top emission type light emitting device having cathode bus bar
JP2008304945A (en) * 2004-09-21 2008-12-18 Casio Comput Co Ltd Display panel, its driving method and its manufacturing method
JP2010033936A (en) * 2008-07-30 2010-02-12 Toshiba Corp Self-luminous element and method of manufacturing the same
JP2010287559A (en) * 2009-06-09 2010-12-24 Lg Display Co Ltd Organic electro-luminescent element, and method for manufacturing the same
WO2011158303A1 (en) * 2010-06-18 2011-12-22 パナソニック株式会社 Organic el display device
JP2012043813A (en) * 2005-08-23 2012-03-01 Cambridge Display Technol Ltd Method for forming droplet deposition well, organic electronic device and method for forming organic electronic device
JP2012517091A (en) * 2009-02-05 2012-07-26 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Sealed electroluminescent device
WO2013031076A1 (en) * 2011-09-02 2013-03-07 パナソニック株式会社 Organic el display panel and method for manufacturing same
WO2013108598A1 (en) * 2012-01-18 2013-07-25 パナソニック株式会社 Electronic device and manufacturing method therefor
KR101293587B1 (en) * 2005-10-17 2013-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Light emitting device and manufacturing method thereof
JP2013213868A (en) * 2012-03-30 2013-10-17 Dainippon Printing Co Ltd Substrate for color filter used for organic electroluminescence display device, color filter for organic electroluminescence display device, and organic electroluminescence display device
US8674366B2 (en) 2005-08-12 2014-03-18 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of display device
US8786178B2 (en) 2004-09-29 2014-07-22 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US9093402B2 (en) 2005-02-18 2015-07-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2016004775A (en) * 2014-06-16 2016-01-12 エバーディスプレイ オプトロニクス(シャンハイ) リミテッド Organic light emission diode display panel
JP2016525273A (en) * 2013-09-30 2016-08-22 エルジー・ケム・リミテッド Manufacturing method of organic light emitting device
JP2016525785A (en) * 2013-09-30 2016-08-25 エルジー・ケム・リミテッド Laminated body and method for producing the same
JP2016525784A (en) * 2013-09-30 2016-08-25 エルジー・ケム・リミテッド Organic light emitting device
JPWO2017119068A1 (en) * 2016-01-05 2018-10-25 パイオニア株式会社 Light emitting device
JP2019102820A (en) * 2019-01-17 2019-06-24 堺ディスプレイプロダクト株式会社 Organic el light-emitting element and method for manufacturing the same
JP2019102466A (en) * 2019-01-17 2019-06-24 堺ディスプレイプロダクト株式会社 Organic el light-emitting element and method for manufacturing the same
JP2019102821A (en) * 2019-01-17 2019-06-24 堺ディスプレイプロダクト株式会社 Organic el light-emitting element and method for manufacturing the same
WO2019142262A1 (en) * 2018-01-17 2019-07-25 シャープ株式会社 Display device and method for manufacturing same
JP2019133949A (en) * 2011-02-25 2019-08-08 株式会社半導体エネルギー研究所 Electronic apparatus
JP2020510275A (en) * 2017-03-24 2020-04-02 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. Pixel limiting layer, organic electroluminescent element, method of manufacturing the same, and display device
JP2020057599A (en) * 2018-09-28 2020-04-09 エルジー ディスプレイ カンパニー リミテッド Display device
US10937985B2 (en) 2017-11-28 2021-03-02 Sakai Display Products Corporation Organic EL light-emitting element and manufacturing method thereof
US11005082B2 (en) 2017-11-28 2021-05-11 Sakai Display Products Corporation Organic EL light-emitting element and manufacturing method thereof
JP2021517258A (en) * 2018-03-30 2021-07-15 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. Substrate and its manufacturing method, electronic device
US11101431B2 (en) 2017-11-28 2021-08-24 Sakai Display Products Corporation Organic EL light-emitting element and manufacturing method thereof
JPWO2020111202A1 (en) * 2018-11-28 2021-10-07 ソニーグループ株式会社 Display devices and electronic devices
WO2023281352A1 (en) * 2021-07-08 2023-01-12 株式会社半導体エネルギー研究所 Display device, method for producing display device, display module, and electronic device
WO2023190317A1 (en) * 2022-03-31 2023-10-05 東レ株式会社 Display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998012689A1 (en) * 1996-09-19 1998-03-26 Seiko Epson Corporation Matrix type display device and method of production thereof
JP2000215988A (en) * 1999-01-20 2000-08-04 Sharp Corp El panel and its manufacture
JP2001195008A (en) * 1999-10-28 2001-07-19 Sony Corp Display device and method for manufacturing display device
JP2002164181A (en) * 2000-09-18 2002-06-07 Semiconductor Energy Lab Co Ltd Display device and its manufacturing method
JP2002207116A (en) * 2001-01-10 2002-07-26 Seiko Epson Corp Color filter substrate, method for producing the same and liquid crystal device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998012689A1 (en) * 1996-09-19 1998-03-26 Seiko Epson Corporation Matrix type display device and method of production thereof
JP2000215988A (en) * 1999-01-20 2000-08-04 Sharp Corp El panel and its manufacture
JP2001195008A (en) * 1999-10-28 2001-07-19 Sony Corp Display device and method for manufacturing display device
JP2002164181A (en) * 2000-09-18 2002-06-07 Semiconductor Energy Lab Co Ltd Display device and its manufacturing method
JP2002207116A (en) * 2001-01-10 2002-07-26 Seiko Epson Corp Color filter substrate, method for producing the same and liquid crystal device

Cited By (100)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004259692A (en) * 2003-02-06 2004-09-16 Seiko Epson Corp Wiring board, electro-optic device and its manufacturing method, and electronic equipment
US7177136B2 (en) 2003-02-06 2007-02-13 Seiko Epson Corporation Wiring board, electro-optical device, method of manufacturing the electro-optical device, and electronic instrument
US7449833B2 (en) 2003-11-07 2008-11-11 Seiko Epson Corporation Light-emitting device having openings in electrode
US7868543B2 (en) 2003-11-07 2011-01-11 Seiko Epson Corporation Light-emitting device having openings in electrode
JP2005166662A (en) * 2003-11-28 2005-06-23 Samsung Electronics Co Ltd Organic light emitting display and method for manufacturing it
JP4613054B2 (en) * 2003-11-28 2011-01-12 三星電子株式会社 Organic light emitting display panel and manufacturing method thereof
WO2005125157A1 (en) * 2004-05-07 2005-12-29 El Korea Corporation El sheet keypad
JP2006010986A (en) * 2004-06-24 2006-01-12 Kyocera Corp Image display device
JP4617749B2 (en) * 2004-07-16 2011-01-26 三菱電機株式会社 Manufacturing method of display device
JP2006032156A (en) * 2004-07-16 2006-02-02 Mitsubishi Electric Corp Display device and manufacturing method of display device
KR100736238B1 (en) * 2004-08-25 2007-07-06 다이닛뽕스크린 세이조오 가부시키가이샤 Pannel for flat panel display
JP2008304945A (en) * 2004-09-21 2008-12-18 Casio Comput Co Ltd Display panel, its driving method and its manufacturing method
JP2006089597A (en) * 2004-09-24 2006-04-06 Semiconductor Energy Lab Co Ltd Light-absorbing polyimide composition, light-absorbing siloxane composition and light-absorbing resin and display device
JP2023030048A (en) * 2004-09-29 2023-03-07 株式会社半導体エネルギー研究所 Display device
US10038040B2 (en) 2004-09-29 2018-07-31 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US11778870B2 (en) 2004-09-29 2023-10-03 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US10403697B2 (en) 2004-09-29 2019-09-03 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US8786178B2 (en) 2004-09-29 2014-07-22 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US9530829B2 (en) 2004-09-29 2016-12-27 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US9893130B2 (en) 2004-09-29 2018-02-13 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
JP7440601B2 (en) 2004-09-29 2024-02-28 株式会社半導体エネルギー研究所 display device
US9147713B2 (en) 2004-09-29 2015-09-29 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US11552145B2 (en) 2004-09-29 2023-01-10 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US11233105B2 (en) 2004-09-29 2022-01-25 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
US10937847B2 (en) 2004-09-29 2021-03-02 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic apparatus, and method of fabricating the display device
JP2006164972A (en) * 2004-12-02 2006-06-22 Lg Electronics Inc Organic el display and its manufacturing method
JP4676321B2 (en) * 2004-12-02 2011-04-27 エルジー ディスプレイ カンパニー リミテッド Organic EL display and manufacturing method thereof
US9093402B2 (en) 2005-02-18 2015-07-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2006261109A (en) * 2005-02-18 2006-09-28 Semiconductor Energy Lab Co Ltd Light emitting device, its production method, and depositing apparatus
JP4677817B2 (en) * 2005-04-11 2011-04-27 セイコーエプソン株式会社 ORGANIC EL DEVICE, METHOD FOR MANUFACTURING ORGANIC EL DEVICE, AND ELECTRONIC DEVICE USING THE SAME
JP2006294395A (en) * 2005-04-11 2006-10-26 Seiko Epson Corp Organic el device, manufacturing method of organic el device, and electronic equipment using the same
JP2008541393A (en) * 2005-05-20 2008-11-20 ケンブリッジ ディスプレイ テクノロジー リミテッド Top emission type light emitting device having cathode bus bar
US7737631B2 (en) 2005-06-02 2010-06-15 Samsung Mobile Display Co., Ltd. Flat panel display with repellant and border areas and method of manufacturing the same
JP2006339625A (en) * 2005-06-02 2006-12-14 Samsung Sdi Co Ltd Flat panel display device and method of manufacturing the same
JP2007026754A (en) * 2005-07-13 2007-02-01 Matsushita Electric Ind Co Ltd Organic electroluminescent element, exposure device, and image forming apparatus
JP2007026951A (en) * 2005-07-19 2007-02-01 Tohoku Pioneer Corp Manufacturing method of self-light emitting panel, and self-light emitting panel
JP4611829B2 (en) * 2005-07-19 2011-01-12 東北パイオニア株式会社 Method for manufacturing self-luminous panel and self-luminous panel
JP2007073503A (en) * 2005-08-12 2007-03-22 Semiconductor Energy Lab Co Ltd Display device and its manufacturing method
US8674366B2 (en) 2005-08-12 2014-03-18 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of display device
US8836214B2 (en) 2005-08-23 2014-09-16 Cambridge Display Technology Limited Organic electronic device structures and fabrication methods
JP2012043813A (en) * 2005-08-23 2012-03-01 Cambridge Display Technol Ltd Method for forming droplet deposition well, organic electronic device and method for forming organic electronic device
JP2022017346A (en) * 2005-10-17 2022-01-25 株式会社半導体エネルギー研究所 Display device
JP2013179097A (en) * 2005-10-17 2013-09-09 Semiconductor Energy Lab Co Ltd Light-emitting device
US9893325B2 (en) 2005-10-17 2018-02-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a structure that prevents defects due to precision, bending and the like of a mask without increasing manufacturing steps
KR101332292B1 (en) * 2005-10-17 2013-11-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Light-emitting device and method for manufacturing the same
KR101293587B1 (en) * 2005-10-17 2013-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Light emitting device and manufacturing method thereof
JP2018139224A (en) * 2005-10-17 2018-09-06 株式会社半導体エネルギー研究所 Semiconductor device
US10199612B2 (en) 2005-10-17 2019-02-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having reduced upper surface shape of a partition in order to improve definition and manufacturing method thereof
JP2020031064A (en) * 2005-10-17 2020-02-27 株式会社半導体エネルギー研究所 Display device
US8847483B2 (en) 2005-10-17 2014-09-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9536932B2 (en) 2005-10-17 2017-01-03 Semiconductor Energy Laboratory Co., Ltd. Method of making a semiconductor lighting emitting device that prevents defect of the mask without increasing steps
US11171315B2 (en) 2005-10-17 2021-11-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a structure which prevents a defect due to precision and bending and manufacturing method thereof
US9224792B2 (en) 2005-10-17 2015-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11770965B2 (en) 2005-10-17 2023-09-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7719011B2 (en) 2005-11-14 2010-05-18 Seiko Epson Corporation Emissive device and electronic apparatus
JP4513777B2 (en) * 2005-11-14 2010-07-28 セイコーエプソン株式会社 LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE
JP2007156387A (en) * 2005-11-14 2007-06-21 Seiko Epson Corp Emissive device and electronic apparatus
JP2007156388A (en) * 2005-11-14 2007-06-21 Seiko Epson Corp Emissive device and electronic apparatus
US8487313B2 (en) 2005-11-14 2013-07-16 Seiko Epson Corporation Emissive device and electronic apparatus
US7629672B2 (en) 2005-12-06 2009-12-08 Toyota Jidosha Kabushiki Kaisha Semiconductor devices and manufacturing method thereof
JP2007158113A (en) * 2005-12-06 2007-06-21 Toyota Motor Corp Semiconductor device and manufacturing method thereof
WO2008035556A1 (en) * 2006-09-19 2008-03-27 Sharp Kabushiki Kaisha Organic electroluminescent display and method for manufacturing the same
JP2010033936A (en) * 2008-07-30 2010-02-12 Toshiba Corp Self-luminous element and method of manufacturing the same
JP2012517091A (en) * 2009-02-05 2012-07-26 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Sealed electroluminescent device
JP2010287559A (en) * 2009-06-09 2010-12-24 Lg Display Co Ltd Organic electro-luminescent element, and method for manufacturing the same
JPWO2011158303A1 (en) * 2010-06-18 2013-08-15 パナソニック株式会社 Organic EL display device
US8823612B2 (en) 2010-06-18 2014-09-02 Panasonic Corporation Organic el display device
JP5627682B2 (en) * 2010-06-18 2014-11-19 パナソニック株式会社 Organic EL display device
WO2011158303A1 (en) * 2010-06-18 2011-12-22 パナソニック株式会社 Organic el display device
JP2019133949A (en) * 2011-02-25 2019-08-08 株式会社半導体エネルギー研究所 Electronic apparatus
US9006718B2 (en) 2011-09-02 2015-04-14 Panasonic Corporation Organic electroluminescence display panel and manufacturing method
WO2013031076A1 (en) * 2011-09-02 2013-03-07 パナソニック株式会社 Organic el display panel and method for manufacturing same
WO2013108598A1 (en) * 2012-01-18 2013-07-25 パナソニック株式会社 Electronic device and manufacturing method therefor
JPWO2013108598A1 (en) * 2012-01-18 2015-05-11 株式会社Joled Electronic device and manufacturing method thereof
US9356252B2 (en) 2012-01-18 2016-05-31 Joled Inc. Electronic device and manufacturing method therefor
JP2013213868A (en) * 2012-03-30 2013-10-17 Dainippon Printing Co Ltd Substrate for color filter used for organic electroluminescence display device, color filter for organic electroluminescence display device, and organic electroluminescence display device
JP2016525784A (en) * 2013-09-30 2016-08-25 エルジー・ケム・リミテッド Organic light emitting device
JP2016525785A (en) * 2013-09-30 2016-08-25 エルジー・ケム・リミテッド Laminated body and method for producing the same
JP2016525273A (en) * 2013-09-30 2016-08-22 エルジー・ケム・リミテッド Manufacturing method of organic light emitting device
JP2016004775A (en) * 2014-06-16 2016-01-12 エバーディスプレイ オプトロニクス(シャンハイ) リミテッド Organic light emission diode display panel
JPWO2017119068A1 (en) * 2016-01-05 2018-10-25 パイオニア株式会社 Light emitting device
JP7028786B2 (en) 2017-03-24 2022-03-02 京東方科技集團股▲ふん▼有限公司 Pixel limited layer, organic electroluminescence element and its manufacturing method, display device
JP2020510275A (en) * 2017-03-24 2020-04-02 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. Pixel limiting layer, organic electroluminescent element, method of manufacturing the same, and display device
US11005082B2 (en) 2017-11-28 2021-05-11 Sakai Display Products Corporation Organic EL light-emitting element and manufacturing method thereof
US10937985B2 (en) 2017-11-28 2021-03-02 Sakai Display Products Corporation Organic EL light-emitting element and manufacturing method thereof
US11101431B2 (en) 2017-11-28 2021-08-24 Sakai Display Products Corporation Organic EL light-emitting element and manufacturing method thereof
WO2019142262A1 (en) * 2018-01-17 2019-07-25 シャープ株式会社 Display device and method for manufacturing same
JP7368233B2 (en) 2018-03-30 2023-10-24 京東方科技集團股▲ふん▼有限公司 Substrates and their manufacturing methods, electronic devices
JP2021517258A (en) * 2018-03-30 2021-07-15 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. Substrate and its manufacturing method, electronic device
US11482592B2 (en) 2018-03-30 2022-10-25 Chengdu Boe Optoelectronics Technology Co., Ltd. Substrate and manufacturing method thereof and electronic device
JP2020057599A (en) * 2018-09-28 2020-04-09 エルジー ディスプレイ カンパニー リミテッド Display device
JP6990680B2 (en) 2018-09-28 2022-01-12 エルジー ディスプレイ カンパニー リミテッド Display device
US11605680B2 (en) 2018-09-28 2023-03-14 Lg Display Co., Ltd. Display device
JPWO2020111202A1 (en) * 2018-11-28 2021-10-07 ソニーグループ株式会社 Display devices and electronic devices
JP7464335B2 (en) 2018-11-28 2024-04-09 ソニーグループ株式会社 Display devices and electronic devices
JP2019102821A (en) * 2019-01-17 2019-06-24 堺ディスプレイプロダクト株式会社 Organic el light-emitting element and method for manufacturing the same
JP2019102466A (en) * 2019-01-17 2019-06-24 堺ディスプレイプロダクト株式会社 Organic el light-emitting element and method for manufacturing the same
JP2019102820A (en) * 2019-01-17 2019-06-24 堺ディスプレイプロダクト株式会社 Organic el light-emitting element and method for manufacturing the same
WO2023281352A1 (en) * 2021-07-08 2023-01-12 株式会社半導体エネルギー研究所 Display device, method for producing display device, display module, and electronic device
WO2023190317A1 (en) * 2022-03-31 2023-10-05 東レ株式会社 Display device

Similar Documents

Publication Publication Date Title
JP5448270B2 (en) LIGHT EMITTING DEVICE, DISPLAY DEVICE, AND LIGHTING DEVICE
JP2004127933A (en) Light-emitting apparatus and fabrication method of the same
JP6600112B2 (en) Display device and liquid crystal display device
CN101442106B (en) Semiconductor device, method for manufacturing the same, liquid crystal television, and EL television
JP4994513B2 (en) Method for manufacturing semiconductor device
US8362487B2 (en) Light emitting device comprising film having hygroscopic property and transparency
CN102496346B (en) Display device
JP4987140B2 (en) Method for manufacturing self-luminous device
US7859187B2 (en) Display device and method for fabricating the same
JP4993938B2 (en) Method for manufacturing semiconductor device
JP2004095551A (en) Light emitting device and its manufacturing method
JP4611267B2 (en) Method for manufacturing light emitting device
US20120115283A1 (en) Wiring substrate, semiconductor device, and method for manufacturing thereof
US20050006647A1 (en) Thin film circuit device, manufacturing method thereof, electro-optical apparatus, and electronic system
JP2004079509A (en) Display device
US20220293049A1 (en) Semiconductor device, display apparatus, electronic device, and operation method of semiconductor device
JP2004071558A (en) Method of manufacturing light-emitting device
US20070042597A1 (en) Method for manufacturing semiconductor device
JP4837227B2 (en) Deposition equipment
JP5142455B2 (en) LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE USING THE SAME
CN114512497A (en) Thin film transistor circuit and method for manufacturing thin film transistor circuit
JP2004104110A (en) Thin film transistor and its manufacturing method

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060908

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060908

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090901

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090908

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091027

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100824

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101019

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110802

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111021

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20111024