FI61257C - Anordning foer fassynkronisering av en foermedlingsstation i ett digitalt telekommunikationsnaet - Google Patents

Anordning foer fassynkronisering av en foermedlingsstation i ett digitalt telekommunikationsnaet Download PDF

Info

Publication number
FI61257C
FI61257C FI771016A FI771016A FI61257C FI 61257 C FI61257 C FI 61257C FI 771016 A FI771016 A FI 771016A FI 771016 A FI771016 A FI 771016A FI 61257 C FI61257 C FI 61257C
Authority
FI
Finland
Prior art keywords
output
phase
input
signals
controlled oscillator
Prior art date
Application number
FI771016A
Other languages
English (en)
Finnish (fi)
Other versions
FI771016A (sv
FI61257B (fi
Inventor
Walter Ghisler
Aleksander Marlevi
Johan Olof Aonaes
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Publication of FI771016A publication Critical patent/FI771016A/fi
Publication of FI61257B publication Critical patent/FI61257B/sv
Application granted granted Critical
Publication of FI61257C publication Critical patent/FI61257C/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0676Mutual
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0688Change of the master or reference, e.g. take-over or failure of the master

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

I.—.---- r-, KUULUTUSJULKAISU έ Λ O C Π
Jg» M <,1) utlAggningsskhift bMb! C Patentti my3nnetty 10 06 1932 (45) Patent meddelat ^ ^ (51) Kv.ik.3/Int.ci.3 H 04 J 3/06 // H 04 Q 11/04 SUOMI —FINLAND (21) P»«nttlh«k*mu* — PuanUMÖknlni 7T1016 (22) HtkumUpilvI — Antöknlnpdag 01.OU.77 ' ' (23) Alkupilvt — Glltlghaudag 01.0U.77 (41) Tullut JulklMluI — Bllvlt efftncllg 28.10.77
Patentti· ja rekisterihallitus ai.... . , . .....
_ ' (44) Nlhttvlkdptnon Ja kuuLJulkalaun pvm. —
Patent- och registarstyrelsen v ' Anaök.n utlagd och utl.ikriftan publkarad 26.02.82 (32)(33)(31) Pyydetty «uoikuua—Bagird priori»·* 27.OU.76
Ruotsi-Sverige(SE) 76oU797_6 (71) Oy L M Ericsson Ab, 02U20 Jorvas, Suomi-Finland(FI) (72) Walter Ghisler, Upplands-Väsby, Aleksander Marlevi, Saltsjö-Boo, Johan Olof Anäs, Huddinge, Ruotsi-Sverige(SE) (7U) Oy Kolster Ab (5U) Anordning för fassynkronisering av en förmedlingsstation i ett digitalt telekommunikationsnät - Laite välitysaseman vaihesynkro-noimiseksi digitaaliteleyhteysverkossa IJppfinningen avser en anordning för fassynkronisering av en förmedlingsstation i ett digitalt telekommunikationsnät, innefattande inom en fasläst slinga en spänningsstyrd oscillator som har en utgäng anordnad att avgiva en stationsklocksignal och en styringäng anordnad att kunna päverkas av ledningsklocksignaler tillhörande ett flertal inkommande ledningar frän andra förmedlingsetationer i telekommunikationsnätet och en faskomparator som är anordnad att jämföra fasen hos stationsklocksignalen med faserna hos ledningsklocksignalerna och har en utgäng ansluten tili styringängen hos den spänningsstyrda oscillatorn via ett slingfilter.
En anordning för fassynkronisering av en förmedlingsstation i ett digitalt telekommunikationsnät beskrives i den svenska patentskriften nr. 7212945-5 som även ger ett sammandrag av teknikens ständpunkt. I denna kän-da synkroniseringsanordning innefattar en fasläst slinga en faskomparator best&ende av ett antal vippor anordnade att avgiva fasjämförelsesignaler för en stationsklocksignal frän en spänningsstyrd oscillator och lednings- 2 fs 1257 klocksignaler tillhörande ett flertal inkommande ledningar frän andra förmedlingsstationer i telekommunikationsnätet. Fasjämförelsesignalerna är anordnade att päverka en styringäng hos den spänningsstyrda oscillatorn sedan de först har sammanförts via var sitt motständ i ett nät anordnat för medelvärdesbildning.
Ledningsklocksignaler tillhörande ett flertal inkommande ledningar frän skilda förmedlingsstationer i ett telekommunikationsnät uppvisar emel-lertid säilän lika stabilitet ooh dessutom kan stabiliteten hos en och samma ledningsklocksignal variera i tiden. En motätgärd är att utnyttja olika resistanser hos motständen i nätet anordnat för medelvärdesbildningen i den kända synkroniseringsanordningen, varvid en svärighst dock ligger däri att dessa resistanser kan komma att behöva ändras med tätä mellanrum.
Uppfinningen är baserad pä insikten om nämnda stabilitetsproblem och anvisar för dess loaning medel som gör det enkelt att ändra nämnda medelvärdesbildning med tätä mellanrum.
Uppfinningen vars kännetecken framgär av efterföljande patentkrav skall nu närmare beskrivas under hänvisning tili bifogad ritning där fig. 1 visar ett blockschema över en föredragen utföringsform av anordningen en-ligt uppfinningen för fassynkronisering av en förmedlingsstation i ett digitalt telekommunikationsnät och fig. 2 visar ett logikschema över en di-gittal faskomparator som ingär i anordningen i fig. 1.
Fig. 1 visar ett blockschema över en föredragen utföringsform av anordningen enligt uppfinningen för fassynkronisering av en förmedlingsstation i ett digitalt telekommunikationsnät. Anordningen innefattar inom en fasläst slinga en spänningsstyrd oscillator 1 som har en utgäng 2 anord-nad att avgiva en stationsklocksignal och en styringäng 3 anordnad att kun-na päverkas av ledningsklocksignaler tillhörande ett flertal inkommande ledningar 4 frän andra förmedlingsstationer i telekommunikationsnätet och en faskomparator 5 som är anordnad att jämföra fasen hos stationsklocksig-nalen med faserna hos ledningsklocksignalerna och har en utg&ng 6 ansluten tili styringängen 3 hos den spänningsstyrda oscillatorn 1 via ett slirrg-filter.
Slingfiltrer innefattar enligt uppfinningen ett minne 7 som har en adre8eing&ng 8 och en läsutgäng 9 och är anordnat att lagra valda vikt-ningskoefficienter för ledningsklocksignalerna, en adressräknare 10 som har en ingäng 11 ansluten tili utg&ngen 2 hos den spänningsstyrda oscillatorn 1 via en frekvensdelare 12 och en utgäng anordnad för cyklisk utmatning av adressord tilldelade nämnda inkommande ledningar 4 och ansluten tili adress- 3 61257 ingängen 8 hos minnet 7» en multiplikator 13 som har en första ing&ng an-sluten till utgängen 6 hos faskomparatorn 5» en andra ing&ng ansluten till läsutgängen 9 hos minnet 7 ooh en utgäng 14 ansluten till styringängen 3 hos den spänningsstyrda oscillatorn 1 via en medelvärdesbildande krets 15» varvid ett tidsmultiplexorstag 16 är anslutet mellan nämnda inkommande ledningar 4 och faskomparatorn 5 och har en adressingäng 17 ansluten till utg&ngen hos adressräknaren 10. Ledningsklooksignalerna är frekvensreduce-rade i motsvarighet till stationsklocksignalens frekvensreducering medelst frekvensdelaren 12 genom att de inkommande ledningarna 4 är försedda med var sin frekvensreducerare 18, vilken enligt exemplet utgöres av en synkro-niseringsorddetektor.
I den medelvärdesbildande kretsen 15 tillföres produktresultatet frän multiplikatorn 13 kontinuerligt ett aritmetiskt organ 19 som adderar det till en i ett register 20 ackumulerad produktsumma och därpä inskriver i registret 20 en ny ackumulerad produktsumma via en OCH-grind 21. Den ackumulerade produktsumma som erh&lles fr&n det artimetiska organet 19 after N summeringar där N är lika med antalet inkommande ledningar 4 matas vidare till ett filterblock 22 via en samplingskontakt 23 styrd av adressräknaren 10 via en avkodare 24, varvid registret 20 samtidigt nollställes genom att inskrivningen frän det aritmetiska organet 19 inhiberas medelst en till en styringäng hos OCH-grinden 21 ansluten ooh av avkodaren 24 synk-ront med samplingskontakten 23 styrd inhiberingskontakt 25·
Filterblocket 22 best&r enligt exemplet av ett digitalt filter 26 följt av en digital-till-analogomvandlare 27. I den svenska patentskriften nr. 369 012 beskrives en lämplig utföringsform av filtret 26 som gör det enkelt att ändra dess överföringsfunktion H t.ex. i motsvarighet till ett beslut att medelvärdesbildningen i kretsen 15 skall ske icke för N produkt-termer där N är lika med antalet inkommande ledningar 4 utan med avseende pk N-P produkttermer alstrade av multiplikatorn 13· Här betecknar P ett antal inkommande ledningar 4 till vilkas ledningsklocksignaler hänsyn ej skall tagas, varvid deras tillhörande viktningskoefficienter lagrade i minnet 7 skall givas värdet noil. Beslutet kan vara motiverat av att fas-stabiliteten hos ledningsklooksignalerna pä nämnda P inkommande ledningar 4 har försämrats sä myoket relativt fasstabiliteten hos ledningsklocksig-nalerna pä de övriga inkommande ledningarna 4 att enbart en reducering av deras viktningskoefficienter ej är en tillräcklig motätgärd. Tvä special-fall bör särskilt nämnas, nämligen när N-P sättes lika med 1 för att sta-tionsklocksignalen skall slaviskt följa en utvald ledningsklocksignal och 612 5 7 4 när N-P sättes lika med O, varvid stationsklocksignalen blir asynkron i förhällande till ledningsklocksignalerna. I digitala telekommunikations-system är det väeentligt att alla dessa vaimojligheter finns ooh de till-handahälles enligt uppfinningen genom ändringar av viktningskoefficienter-na lagrade i minnet 7 ooh vid behov ändringar av överföringsfunktionen H i det digitala filtret 26. Samtliga dessa ändringar genomföres helt enkelt genom ett utbyte av ett digitalt minnesinnehäll vilket kan ske pä manuell eller automatisk väg pä i ooh för sig kända sätt.
Fig. 2 visar ett logikschema över faskomparatorn 5 i anordningen i fig. 1. En flanktriggad monostabil vippa 30 har en ingäng 31 anordnad att tillföras nämnda frekvensreducerade stationsklocksignal ooh att reagera pä framflanken av denna genom att avgiva pä en utgäng 32 en kortvarig puis för aktivering av multiplikatorn 13 ooh den medelvärdeebildande kretsen 15, varvid ett räkneresultat i en räknare 33 utläses tili multiplikatorn 13 via en utgäng 34 hos räknaren 33· En andra flanktriggad monostabil vippa 35 är kaskadkopplad med den monostabila vippan 30 ooh anordnad att reagera pä bakflanken av puisen pä utgängen 32 genom att avgiva en kortvarig puis tili en nollställningsingäng hos räknaren 33 och tili en ettställningsingäng hos en bistabil vippa 36.
Räknaren 33 har en klockingäng anordnad att tillföras högfrekventa pulser frän en klockpulsgenerator 37 via en OCH-grind 38 aktiverad av den bistabila vippan 36. En tredje flanktriggad monostabil vippa 39 har en ingäng 40 anordnad att tillföras nämnda frekvensreducerade ledningsklock-pulser frän tidsmultiplexorsteget 16 ooh att reagera pä framflanken hos dessa genom att avgiva en kortvarig puls tili en nollställningsingäng hos den bistabila vippan 36, varvid aktiveringen av OCH-grinden 38 upphör ooh räknaren 33 stoppas. Dennae räkneresultat bildar en digital fasjämförelse-signal hos vilken antalet sifferpositioner bestämmes av räknarens 33 ka-pacitet ooh av frekvensen hos klockpulsgeneratorn 37· Denna kan lämpligen utgöras av en frekvensmultiplikator matad med stationsklocksignalen frän utgängen 2 hos den spänningsstyrda oscillatorn 1 i fig. 1.
Uppfinningen är ej begränsad tili den beskrivna utföringsformen utan kan modifieras pä mänga sätt inom ramen för efterföljande patentkrav. Det är exempelvis i princip inget som hindrar att de digitala operationerna hos faskomparatorn 5» multiplikatorn 13» minnet 7 och den medelvärdesbil-dande kretsen 15 ersättes av motsvarande analoga operationer. Det bör ocksä framhällae att uppfinningen är tillämpbar ocksä för sk. dubbelsidig synkro-nieering beskriven t.ex. i den svenska patentskriften 7212945-5* varvid det

Claims (1)

  1. 5 61257 dock erfordras ett ytterligare tidsmultiplexorsteg som är anordnat att mot-taga fasjämförelseeignaler frAn de andra förmedlingsstationerna i telekom-munikationsnätet och är styrt av adressräknaren 10 och ett ytterligare arit-metiskt organ anordnat att subtrahera de mottagna fasjämförelsesignalerna frAn deras tillhörande fasjämförelsesignal aletrad av faskomparatorn 5· Vidare fordras eventuellt mellanlagringsorgan för de mottagna faBjämförelse-signalerna. Anordning för fassynkronieering av en förmedlingBstation i ett digi-talt telekommunikationsnät, innefattande idom en fasläst slinga en spännings-styrd oscillator (1) som har en utgAng anordnad att avgiva en stations-klocksignal och en styringAng anordnad att kunna pAverkas av ledningsklock-signaler tillhörande ett flertal inkommande ledningar frAn andra förmed-lingsstationer i telekommunikationsnätet och en faskomparator (5) som är anordnad att jämföra fasen hos stationsklocksignalen med faserna hos lednings-klocksignalerna och har en utgAng aneluten till styring&ngen hos den epän-ningsstyrda oscillatorn via ett slingfilter, kännetecknad där-av, att slingfiltret innefattar ett minnesorgan (7) som har en adreesingAng (θ) och en läsutgäng (9) och är anordnat att lagra valda viktningBkoeffi-cienter för ledningsklocksignalerna, ett adressräknarorgan (10) eom har en ingdng (ll) ansluten till utgängen (2) hos den spänningsstyrda oscillatorn (l) och en utg&ng anordnad för cykliek utmatning av adreeeord tilldelade nämnda inkommande ledningar och ansluten till adressingängen hos minnesor-ganet, ett multiplikatororgan (13) som har en första ingAng ansluten till utgAngen (6) hos faskomparatorn (5)» en andra ingAng ansluten till läe-utgAngen hos minnesorganet och en utgAng (14) ansluten till styringAngen (3) hos den spänningsstyrda oscillatorn via ett medelvärdesbildande organ (15), varvid ett tidsmultiplexorsteg (l6) är anslutet mellan nämnda inkommande ledningar (4) och faskomparatorn och har en adressingAng (17) ansluten till utgAngen hos adressräknarorganet.
FI771016A 1976-04-27 1977-04-01 Anordning foer fassynkronisering av en foermedlingsstation i ett digitalt telekommunikationsnaet FI61257C (fi)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE7604797A SE398698B (sv) 1976-04-27 1976-04-27 Anordning for fassynkronisering av en formedlingsstation i ett digitalt telekommunikationsnet
SE7604797 1976-04-27

Publications (3)

Publication Number Publication Date
FI771016A FI771016A (sv) 1977-10-28
FI61257B FI61257B (fi) 1982-02-26
FI61257C true FI61257C (fi) 1982-06-10

Family

ID=20327696

Family Applications (1)

Application Number Title Priority Date Filing Date
FI771016A FI61257C (fi) 1976-04-27 1977-04-01 Anordning foer fassynkronisering av en foermedlingsstation i ett digitalt telekommunikationsnaet

Country Status (28)

Country Link
US (1) US4075428A (sv)
JP (1) JPS6010468B2 (sv)
AR (1) AR210303A1 (sv)
AU (1) AU500785B2 (sv)
BE (1) BE853944A (sv)
BR (1) BR7702620A (sv)
CA (1) CA1101512A (sv)
CH (1) CH616540A5 (sv)
CS (1) CS226167B2 (sv)
DD (1) DD130980A5 (sv)
DE (1) DE2714219A1 (sv)
DK (1) DK150436C (sv)
EG (1) EG12839A (sv)
ES (1) ES458184A1 (sv)
FI (1) FI61257C (sv)
FR (1) FR2350012A1 (sv)
GB (1) GB1526637A (sv)
HU (1) HU176230B (sv)
IN (1) IN147874B (sv)
IT (1) IT1075507B (sv)
MX (1) MX144361A (sv)
MY (1) MY8000025A (sv)
NL (1) NL188442C (sv)
NO (1) NO143413C (sv)
PL (1) PL115304B1 (sv)
SE (1) SE398698B (sv)
SU (1) SU659111A3 (sv)
YU (1) YU39800B (sv)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1074199B (it) * 1976-12-23 1985-04-17 Italiana Telecomunicazioni Ora Memoria elastica per la soppressione del disturbo di fase (jitter)nei sistemi di trasmissione per segnali digitali
SE7714965L (sv) * 1977-12-30 1979-07-01 Ericsson Telefon Ab L M Anordning for att uppretthalla synkronism i ett digitalt telekommunikationsnet
FR2484104A1 (fr) * 1980-06-06 1981-12-11 Chomette Andre Boucle d'asservissement a microprocesseur
SE430456B (sv) * 1982-03-10 1983-11-14 Ericsson Telefon Ab L M Sett och anordning for att fassynkronisera en formedlingstation i ett digitalt telekommunikationsnet
SE433282B (sv) * 1982-09-20 1984-05-14 Ellemtel Utvecklings Ab Synkroniseringssystem
CA1279909C (en) * 1986-12-15 1991-02-05 Scott Marshall Apparatus and method for synchronizing a communication system
US6392578B1 (en) * 2000-04-20 2002-05-21 Analog Devices, Inc. Digital-to-analog converter and a method for facilitating outputting of an analog output of predetermined value from the digital-to-analog converter in response to a digital input code
FI121771B (sv) * 2009-01-16 2011-03-31 Tellabs Oy Förfarande och anordning för justering av en klocksignal
FI123505B (sv) * 2011-03-14 2013-06-14 Tellabs Oy Förfarande och anordning för styrning av en klocksignalgenerator

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3311739A (en) * 1963-01-10 1967-03-28 Ibm Accumulative multiplier
US3504126A (en) * 1967-05-22 1970-03-31 Bell Telephone Labor Inc Network synchronization in a time division switching system
US3579109A (en) * 1969-04-02 1971-05-18 Gen Dynamics Corp Automatic equalizer for digital data transmission systems
BE789775A (fr) * 1971-10-06 1973-04-06 Siemens Ag Dispositif de synchronisation mutuelle des oscillateurs de cadence de centraux d'un systeme de telecommunications pcm a multiplexage dans le temps
US4025720A (en) * 1975-05-30 1977-05-24 Gte Automatic Electric Laboratories Incorporated Digital bit rate converter

Also Published As

Publication number Publication date
EG12839A (en) 1979-09-30
GB1526637A (en) 1978-09-27
JPS52151511A (en) 1977-12-16
YU39800B (en) 1985-04-30
FI771016A (sv) 1977-10-28
SE398698B (sv) 1978-01-09
IT1075507B (it) 1985-04-22
NL188442C (nl) 1992-06-16
DK182377A (da) 1977-10-28
AU500785B2 (en) 1979-05-31
SE7604797L (sv) 1977-10-28
YU107777A (en) 1982-05-31
BE853944A (fr) 1977-08-16
DE2714219A1 (de) 1977-11-17
SU659111A3 (ru) 1979-04-25
NL188442B (nl) 1992-01-16
NO143413C (no) 1981-02-04
JPS6010468B2 (ja) 1985-03-18
IN147874B (sv) 1980-07-26
MY8000025A (en) 1980-12-31
DD130980A5 (de) 1978-05-17
CA1101512A (en) 1981-05-19
DK150436C (da) 1987-07-13
FR2350012B1 (sv) 1983-11-10
CH616540A5 (sv) 1980-03-31
NO771452L (no) 1977-10-28
DE2714219C2 (sv) 1987-08-20
NO143413B (no) 1980-10-27
NL7704612A (nl) 1977-10-31
MX144361A (es) 1981-10-05
DK150436B (da) 1987-02-23
FI61257B (fi) 1982-02-26
US4075428A (en) 1978-02-21
ES458184A1 (es) 1978-04-01
PL115304B1 (en) 1981-03-31
AR210303A1 (es) 1977-07-15
BR7702620A (pt) 1978-02-28
CS226167B2 (en) 1984-03-19
AU2394777A (en) 1978-10-12
HU176230B (en) 1981-01-28
FR2350012A1 (fr) 1977-11-25

Similar Documents

Publication Publication Date Title
US4651103A (en) Phase adjustment system
FI61257C (fi) Anordning foer fassynkronisering av en foermedlingsstation i ett digitalt telekommunikationsnaet
SE447620B (sv) Anordning for tidmultiplex dataoverforing
EP0057062B1 (en) Programmable clock rate generator
US4365328A (en) Device for switching digital data
US3893033A (en) Apparatus for producing timing signals that are synchronized with asynchronous data signals
US5122757A (en) Digital frequency generator
US3594733A (en) Digital pulse stretcher
US3641443A (en) Frequency compensated pulse time discriminator
US3342940A (en) Arrangement for registering call metering impulses in a communication system
US4187403A (en) Voice-protected, frequency-selective signal receiver
US3860798A (en) Circuit arrangement for the measuring of the maximal value of the distortion of a binary series of steps during an adjustable measuring period
US3723760A (en) Transmission gating circuit
RU2037958C1 (ru) Делитель частоты
US3056045A (en) Electronic switching unit for the construction of information storage devices, counters and the like
SU1158968A1 (ru) Устройство дл коррекции сигналов времени
US3601709A (en) A pulse train regeneration system
US2828910A (en) Electronic pulse-counting system
US3121842A (en) memory
US3312835A (en) Frequency division timing circuit employing shunting circuit for inhibiting false reset signals to flip-flop stages
SU1188886A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
US3629839A (en) Time division multiplex switching system
US3875562A (en) Electronic selector having a number of inlets and an equal number of outlets for exchange of analog or digital signals
GB1560409A (en) Telephone switching circuit
WO1979000459A1 (en) Arrangement for maintaining synchronism in a digital telecommunication network

Legal Events

Date Code Title Description
MA Patent expired
MA Patent expired

Owner name: OY L M ERICSSON AB