FI121771B - Förfarande och anordning för justering av en klocksignal - Google Patents

Förfarande och anordning för justering av en klocksignal Download PDF

Info

Publication number
FI121771B
FI121771B FI20095039A FI20095039A FI121771B FI 121771 B FI121771 B FI 121771B FI 20095039 A FI20095039 A FI 20095039A FI 20095039 A FI20095039 A FI 20095039A FI 121771 B FI121771 B FI 121771B
Authority
FI
Finland
Prior art keywords
clock signal
network element
synchronization messages
control variable
network elements
Prior art date
Application number
FI20095039A
Other languages
English (en)
Finnish (fi)
Other versions
FI20095039A (sv
FI20095039A0 (sv
Inventor
Heikki Laamanen
Markus Hurme
Kenneth Hann
Jonas Lundqvist
Original Assignee
Tellabs Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tellabs Oy filed Critical Tellabs Oy
Priority to FI20095039A priority Critical patent/FI121771B/sv
Publication of FI20095039A0 publication Critical patent/FI20095039A0/sv
Priority to EP09180954.1A priority patent/EP2209239B1/en
Priority to US12/688,022 priority patent/US8731003B2/en
Priority to CN201010003751.0A priority patent/CN101795190B/zh
Publication of FI20095039A publication Critical patent/FI20095039A/sv
Application granted granted Critical
Publication of FI121771B publication Critical patent/FI121771B/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0641Change of the master or reference, e.g. take-over or failure of the master
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0676Mutual
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Claims (25)

1. Arrangemang för regiering av en klocksignal (115) i ett första nätelement (101) av ett telekommunikationsnät, vilket nätelement är anordnat att motta synk-15 roniseringsmeddelanden (106-109) frän minst tvä andra nätelement (102-105) och vilket nätelement omfattar en reglerbar klocksignalkälla (110) för bildning av sagda klocksignal, vilket arrangemang omfattar en processoranordning (111-114) som är anordnad att: - bilda en regleringsstorhet (116) som innehäller information om de synkroni- 20 seringsmeddelanden som har mottagits frän sagda minst tvä andra nätele ment, och - reglera sagda klocksignal pä basis av en skillnad (118) mellan sagda regleringsstorhet och ett riktvärde (117) av sagda regleringsstorhet, kännetecknat av att sagda processoranordning vidare är anordnad att: 25. bestämma en andel som motsvarar de synkroniseringsmeddelanden som har mottagits frän varje sagda minst tvä andra nätelement frän riktvärdet av sagda regleringsstorhet, och - som respons pä en situation, i vilken det inte längre mottas ett förutbestämt kvalitetskriterium uppfyllande synkroniseringsmeddelanden i sagda första 30 nätelement frän nägot av sagda minst tvä andra nätelement, förändra sag da riktvärde av regleringsstorheten med mängden av andelen av riktvärdet av sagda regleringsstorhet, vilken andel motsvarar det nätelement, frän vil- ket det inte längre mottas synkroniseringsmeddelandena som uppfyller sagda förutbestämda kvalitetskriterium.
2. Arrangemang enligt patentkrav 1, kännetecknat av att sagda processor-anordning är anordnad att bilda en vägd summa av fasindikatorer som har beräk- 5 nats pä basis av synkroniseringsmeddelandena som har mottagits frän sagda minst tvä andra nätelement och att inställa sagda vägda summa att vara sagda regleringsstorhet, varvid en tidsmässig förändring av varje fasindikator meddelar den tidsmässiga förändringen av fasen av sagda klocksignal (115) jämfört med fa-sen av klocksignalen (125-128) i det andra nätelementet (102-105), vilket är ett 10 av sagda minst tvä nätelement.
3. Arrangemang enligt patentkrav 1, kännetecknat av att sagda processoran-ordning är anordnad att bilda en vägd summa av buffringstider av synkroniseringsmeddelandena som har mottagits frän sagda minst tvä andra nätelement och att inställa sagda vägda summa att vara sagda regleringsstorhet, varvid de frän olika 15 nätelement mottagna synkroniseringsmeddelandena (406-407) befinner sig i lo-giskt separata buffringsminnen (435-438) och varvid buffringstiden av varje syn-kroniseringsmeddelande motsvarar uppehällstiden av det ifrägavarande synkroni-seringsmeddelandet i buffringsminnet som används för det ifrägavarande synkro-niseringsmeddelandet.
4. Arrangemang enligt patentkrav 1, kännetecknat av att sagda processoran- ordning är anordnad att bilda en vägd summa av buffringsminnenas (435-438) fyllningsgrader, vilka buffringsminnen har reserverats för synkroniseringsmeddelandena som har mottagits frän sagda minst tvä andra nätelement, och att inställa sagda vägda summa att vara sagda regleringsstorhet, varvid synkroniseringsmed-25 delandena (406-407) som har mottagits frän olika nätelement befinner sig i logiskt separata buffringsminnen (435-438).
5. Arrangemang enligt nägot av patentkraven 2-4, kännetecknat av att sagda processoranordning är anordnad att reglera en viktkoefficient av sagda vägda summa pä basis av fördröjningsvariation som har mätts för synkroniseringsmedde-30 landena som har mottagits frän sagda viktkoefficient motsvarande andra nätelement, vilket är ett av sagda minst tvä andra nätelement, varvid mindre fördröjningsvariation som har mätts motsvarar större viktkoefficient än större fördröjningsvariation som har mätts.
6. Arrangemang enligt patentkrav 1, kännetecknat av att sagda processoran-ordning är anordnad att reglera i sagda regleringsstorhet en relativ viktkoefficient av information som de frän det andra nätelementet, vilket är ett av sagda minst tva nätelement, mottagna synkroniseringsmeddelandena representerar pa basis av 5 information som har mottagits frän sagda andra nätelement.
7. Arrangemang enligt patentkrav 1, kännetecknat av att sagda processoran-ordning är anordnad att: - väljä frän det andra nätelement, vilket är ett av sagda minst tvä andra nätelement, mottagna synkroniseringsmeddelandena de synkroniseringsmed- 10 delanden, vilkas fördröjning hör tili en förutbestämd andel av en statistisk fördelning av sagda fördröjning, vilken andel omfattar ett minimivärde av sagda fördröjning, ooh - inställa i sagda regleringsstorhet viktkoefficienten av information som de valda synkroniseringsmeddelandena representerar att vid sagda reglerings- 15 storhet vara större än viktkoefficienten av information som de frän sagda andra nätelement mottagna synkroniseringsmeddelandena representerar.
8. Arrangemang enligt patentkrav 7, kännetecknat av att sagda processoran-ordning är anordnad att bilda ett tidsmedelvärde av fasindikatorer som har bildats pä basis av synkroniseringsmeddelanden som har mottagits frän sagda andra nät- 20 element och att inställa sagda tidsmedelvärde av fasindikatorerna att vara en kom-ponent av sagda regleringsstorhet, varvid variation av värden av sagda fasindikatorer meddelar en tidsmässig förändring av fasen av sagda klocksignal jämfört med fasen av klocksignalen i sagda andra nätelement.
9. Arrangemang enligt patentkrav 8, kännetecknat av att fasindikatorn som 25 motsvarar varje mottaget synkroniseringsmeddelande är en av följande: - skillnaden mellan värdet av sagda klocksignal vid mottagningstidpunkt av sagda synkroniseringsmeddelande och klockslaget av avsändningsstunden av sagda synkroniseringsmeddelande eller klockslagets estimat, - uppehällstiden av sagda synkroniseringsmeddelande i ett buffringsminne av 30 sagda första nätelement, eller - fyllningsgraden av buffringsminnet som lagrar sagda synkroniseringsmeddelande i sagda första nätelement.
10. Arrangemang enligt patentkrav 1, kännetecknat av att sagda synkronise-ringsmeddelanden är meddelandena som bär tidsstämplar enligt IEEE1588v2-protokoll (eng. Institute of Electrical and Electronics Engineers).
11. Nätelement (201, 301, 401) som omfattar en mottagare (231, 331, 431) för 5 mottagning av synkroniseringsmeddelanden frän minst tvä andra nätelement och en reglerbar klocksignalkälla (210, 310, 410) för bildning av en klocksignal (215, 315, 415), kännetecknat av att nätelementet omfattar ett arrangemang enligt nä-got av patentkraven 1-10 för regiering av sagda klocksignal.
12. Nätelement enligt patentkrav 11, kännetecknat av att nätelementet är ett 10 eller flera av följande: en IP-router (eng. Internet Protocol), en Ethernet-koppling, en basstation av ett mobiltelefonnät och en MPLS-koppling (eng. Multi Protocol Label Switching).
13. Förfarande för regiering av en klocksignal i ett första nätelement av ett tele-kommunikationsnät, vilket nätelement är anordnat att motta synkroniseringsmed- 15 delanden frän minst tvä andra nätelement och vilket nätelement omfattar en reglerbar klocksignalkälla för bildning av sagda klocksignal, i vilket förfarande: - bildas (501, 601) en regleringsstorhet som innehäller information om syn-kroniseringsmeddelandena som har mottagits frän sagda minst tvä andra nätelement, och 20. regleras (502, 602) sagda klocksignal pä basis av skillnaden mellan sagda regleringsstorhet och riktvärdet av sagda regleringsstorhet, kännetecknat av att i förfarandet ytterligare: - bestäms (603) en andel som motsvarar synkroniseringsmeddelandena som har mottagits frän sagda minst tvä andra nätelement frän riktvärdet av sag- 25 da regleringsstorhet, och - som respons pä en situation (604), i vilken det inte längre mottas ett förut-bestämt kvalitetskriterium uppfyllande synkroniseringsmeddelanden i sagda första nätelement frän nägot av de sagda minst tvä andra nätelement, för-ändras (605) sagda riktvärde av regleringsstorheten med mängden av an- 30 delen av riktvärdet av sagda regleringsstorhet, vilken andel motsvarar nät elementet, frän vilket det inte längre mottas synkroniseringsmeddelandena som uppfyller sagda förutbestämda kvalitetskriterium.
14. Förfarande enligt patentkrav 13, kännetecknat av att vid förfarandet bildas en vägd summa av fasindikatorer som har beräknats pä basis av synkroniserings-meddelandena som har mottagits frän sagda minst tvä andra nätelement och in-ställs sagda vägda summa att vara sagda regleringsstorhet, varvid en tidsmässig 5 förändring av varje fasindikator meddelar den tidsmässiga förändringen av fasen av sagda klocksignal jämfört med fasen av klocksignalen i det andra nätelement (102-105), vilket är ett av sagda minst tvä nätelement.
15. Förfarande enligt patentkrav 13, kännetecknat av att vid förfarandet bildas en vägd summa av buffringstider av synkroniseringsmeddelandena som har mot- 10 tagits frän sagda minst tvä andra nätelement och inställs sagda vägda summa att vara sagda regleringsstorhet, varvid de frän olika nätelement mottagna synkroniseringsmeddelandena befinner sig i logiskt separata buffringsminnen och varvid buffringstiden av varje synkroniseringsmeddelande motsvarar uppehällstiden av det ifrägavarande synkroniseringsmeddelandet i buffringsminnet som används för 15 det ifrägavarande synkroniseringsmeddelandet.
16. Förfarande enligt patentkrav 13, kännetecknat av att vid förfarandet bildas en vägd summa av buffringsminnenas fyllningsgrader, vilka buffringsminnen har reserverats för de synkroniseringsmeddelanden som har mottagits frän sagda minst tvä andra nätelement och inställs sagda vägda summa att vara sagda regle- 20 ringsstorhet, varvid de synkroniseringsmeddelanden som har mottagits frän olika nätelement befinner sig i logiskt separata buffringsminnen.
17. Förfarande enligt nägot av patentkraven 14-16, kännetecknat av att vid förfarandet regleras en viktkoefficient av sagda vägda summa pä basis av fördröj-ningsvariation som har mätts för de synkroniseringsmeddelanden som har motta- 25 gits frän sagda viktkoefficient motsvarande andra nätelement, vilket är ett av sagda minst tvä andra nätelement, varvid mindre fördröjningsvariation som har mätts motsvarar större viktkoefficient än större fördröjningsvariation som har mätts.
18. Förfarande enligt patentkrav 13, kännetecknat av, att vid förfarandet regleras i sagda regleringsstorhet en relativ viktkoefficient av information som de frän 30 det andra nätelement, vilket är ett av sagda minst tvä nätelement, mottagna synkroniseringsmeddelandena representerar, pä basis av information som har mottagits frän sagda andra nätelement.
19. Förfarande enligt patentkrav 13, kännetecknat av att vid förfarandet: - väljs frän det andra nätelement, vilket är ett av sagda minst tvä andra nät-element, mottagna synkroniseringsmeddelandena de synkroniseringsmed-delanden, vilkas fördröjning hör tili en förutbestämd andel av en statistisk 5 fördelning av sagda fördröjning, vilken andel omfattar ett minimivärde av sagda fördröjning, och - installs i sagda regleringsstorhet viktkoefficienten av information som de valda synkroniseringsmeddelandena representerar att vid sagda regleringsstorhet vara större än viktkoefficienten av information som synkroniserings- 10 meddelandena som de frän sagda andra nätelement mottagna synkronise ringsmeddelandena representerar.
20. Förfarande enligt patentkrav 19, kännetecknat av att vid förfarandet bildas ett tidsmedelvärde av fasindikatorer som har bildats pä basis av synkroniserings-meddelanden som har mottagits frän sagda andra nätelement och installs sagda 15 tidsmedelvärde av fasindikatorerna att vara en komponent av sagda regleringsstorhet, varvid variation av värden av sagda fasindikatorer meddelar en tidsmässig förändring av fasen av sagda klocksignal jämfört med fasen av klocksignalen i sagda andra nätelement.
21. Förfarande enligt patentkrav 20, kännetecknat av att fasindikatorn som 20 motsvarar varje mottaget synkroniseringsmeddelande är en av följande: - skillnaden mellan värdet av sagda klocksignal vid mottagningstidpunkt av sagda synkroniseringsmeddelande och klockslaget av avsändningsstunden av sagda synkroniseringsmeddelande eller klockslagets estimat, - uppehällstiden av sagda synkroniseringsmeddelande i ett buffringsminne av 25 sagda första nätelement, eller - fyllningsgraden av buffringsminnet som lagrar sagda synkroniseringsmeddelande i sagda första nätelement.
22. Förfarande enligt patentkrav 13, kännetecknat av att sagda synkronise-ringsmeddelanden är meddelandena som bär tidsstämplar enligt IEEE1588v2-pro- 30 tokoll (eng. Institute of Electrical and Electronics Engineers).
23. Dataprogram för regiering av en klocksignal i ett nätelement av ett telekom-munikationsnät, vilket dataprogram är anordnat att motta synkroniseringsmedde- landen frän minst tvä andra nätelement och vilket dataprogram omfattar en regler-bar klocksignalkälla för bildning av sagda klocksignal, vilket dataprogram omfattar kommandon som en programmerbar processor kan läsa för styrning av sagda programmerbara processor: 5. för bildning av en regleringsstorhet som innehäller information om de syn- kroniseringsmeddelanden som har mottagits fran sagda minst tvä andra nätelement, och - för regiering av sagda klocksignal pä basis av skillnaden mellan sagda regleringsstorhet och ett riktvärde av sagda regleringsstorhet, 10 kännetecknat av att dataprogrammet ytterligare omfattar kommandon som den programmerbara processorn kan läsa för styrning av sagda programmerbara processor: - för bestämning av en andel som motsvarar de synkroniseringsmeddelan-den som har mottagits frän sagda minst tvä nätelement frän riktvärdet av 15 sagda regleringsstorhet, och - som respons pä en situation, i vilken det inte längre mottas ett förutbestämt kvalitetskriterium uppfyllande synkroniseringsmeddelanden frän nägot av de sagda minst tvä andra nätelement, för förändring av sagda riktvärde av regleringsstorheten med mängden av andelen av riktvärdet av sagda re- 20 gleringsstorhet, vilken andel motsvarar det nätelement, frän vilket det inte längre mottas synkroniseringsmeddelandena som uppfyller sagda förutbe-stämda kvalitetskriterium.
24. Dataprogram enligt patentkrav 23, kännetecknat av att dataprogrammet har lagrats i ett minnesorgan.
25. Dataprogram enligt patentkrav 23, kännetecknat av att dataprogrammet har kodats i en signal som kan mottas frän ett dataöverföringsnät.
FI20095039A 2009-01-16 2009-01-16 Förfarande och anordning för justering av en klocksignal FI121771B (sv)

Priority Applications (4)

Application Number Priority Date Filing Date Title
FI20095039A FI121771B (sv) 2009-01-16 2009-01-16 Förfarande och anordning för justering av en klocksignal
EP09180954.1A EP2209239B1 (en) 2009-01-16 2009-12-30 Method and arrangement for adjustment of a clock signal
US12/688,022 US8731003B2 (en) 2009-01-16 2010-01-15 Method and arrangement for adjustment of a clock signal
CN201010003751.0A CN101795190B (zh) 2009-01-16 2010-01-18 用于调整时钟信号的方法和装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI20095039 2009-01-16
FI20095039A FI121771B (sv) 2009-01-16 2009-01-16 Förfarande och anordning för justering av en klocksignal

Publications (3)

Publication Number Publication Date
FI20095039A0 FI20095039A0 (sv) 2009-01-16
FI20095039A FI20095039A (sv) 2010-07-17
FI121771B true FI121771B (sv) 2011-03-31

Family

ID=40329495

Family Applications (1)

Application Number Title Priority Date Filing Date
FI20095039A FI121771B (sv) 2009-01-16 2009-01-16 Förfarande och anordning för justering av en klocksignal

Country Status (4)

Country Link
US (1) US8731003B2 (sv)
EP (1) EP2209239B1 (sv)
CN (1) CN101795190B (sv)
FI (1) FI121771B (sv)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI123505B (sv) * 2011-03-14 2013-06-14 Tellabs Oy Förfarande och anordning för styrning av en klocksignalgenerator
ES2685292T3 (es) * 2012-09-18 2018-10-08 Omicron Electronics Gmbh Método de sincronización y aparatos electrónicos que utilizan enlaces redundantes
MY170385A (en) * 2014-02-20 2019-07-27 Phison Electronics Corp Clock adjustment circuit and digital to analog converting device
CN108599885B (zh) * 2018-03-08 2019-07-26 清华大学 高精度时间同步方法
US10623173B1 (en) * 2019-06-17 2020-04-14 Tick Tock Networks, Inc. Clock syntonization using network effect and/or adaptive stochastic control
TWI758895B (zh) * 2019-10-04 2022-03-21 瑞典商Lm艾瑞克生(Publ)電話公司 傳播延遲補償工具箱
US11516151B2 (en) 2019-12-31 2022-11-29 Infinera Oy Dynamically switching queueing systems for network switches

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4943809B1 (sv) * 1968-10-25 1974-11-25
DE2241479A1 (de) * 1972-08-23 1974-03-07 Licentia Gmbh Schaltungsanordnung fuer die binaercodierte nachrichtenuebertragung in fernmeldenetzen
JPS5724852B2 (sv) * 1974-10-29 1982-05-26
US3992580A (en) * 1975-04-24 1976-11-16 The United States Of America As Represented By The Secretary Of The Army Discrete control correction for synchronizing digital networks
SE398698B (sv) * 1976-04-27 1978-01-09 Ericsson Telefon Ab L M Anordning for fassynkronisering av en formedlingsstation i ett digitalt telekommunikationsnet
US5726607A (en) * 1992-06-15 1998-03-10 Adc Telecommunications, Inc. Phase locked loop using a counter and a microcontroller to produce VCXO control signals
EP0639909A1 (en) * 1993-08-17 1995-02-22 ALCATEL BELL Naamloze Vennootschap Resequencing system
US5566180A (en) * 1994-12-21 1996-10-15 Hewlett-Packard Company Method for recognizing events and synchronizing clocks
JP3880302B2 (ja) 2000-10-12 2007-02-14 富士通株式会社 位相合成回路およびタイミング信号発生回路
US6633621B1 (en) * 2000-03-20 2003-10-14 Motorola, Inc. Apparatus and method for synchronizing a clock using a phase-locked loop circuit
CN100361434C (zh) 2000-04-19 2008-01-09 富士通株式会社 Wdm网络中的光时钟信号分布***
AU2002211386A1 (en) 2000-10-03 2002-04-15 Mindtronics Corporation Method and system for synchronizing clocks on networked computers
US7372875B2 (en) * 2002-09-30 2008-05-13 Lucent Technologies Inc. Systems and methods for synchronization in asynchronous transport networks
EP1623522A1 (en) 2003-05-06 2006-02-08 Philips Intellectual Property & Standards GmbH Method for temporal synchronization of clocks
US7308062B2 (en) * 2003-12-17 2007-12-11 Electronics And Telecommunications Research Institute Apparatus for providing system clock synchronized to a network universally
US7404023B1 (en) * 2005-01-14 2008-07-22 Xilinx, Inc. Method and apparatus for providing channel bonding and clock correction arbitration
US8351337B2 (en) * 2008-11-07 2013-01-08 Alcatel Lucent Tools that facilitate diagnostics for mobile backhaul networks

Also Published As

Publication number Publication date
CN101795190A (zh) 2010-08-04
FI20095039A (sv) 2010-07-17
FI20095039A0 (sv) 2009-01-16
US20100183036A1 (en) 2010-07-22
EP2209239A2 (en) 2010-07-21
EP2209239A3 (en) 2016-11-02
EP2209239B1 (en) 2019-01-30
CN101795190B (zh) 2014-09-17
US8731003B2 (en) 2014-05-20

Similar Documents

Publication Publication Date Title
FI121771B (sv) Förfarande och anordning för justering av en klocksignal
EP1455473B1 (en) Clock Synchronisation over a Packet Network
KR100741213B1 (ko) 패킷망에서의 클록 도메인의 정렬 방법 및 장치
US8675665B2 (en) Clock synchronization system, its method and program
US7486681B2 (en) Scheduling of realtime communication in switched networks
EP1985084B1 (en) System and method for packet timing of circuit emulation services over networks
EP2430784B1 (en) Network timing distribution and synchronization using virtual network delays
EP1109349A2 (en) Clock recovery pll for ATM networks
US20090257458A1 (en) Clock synchronization system
EP2139160A1 (en) Method and device for controlling main-backup inversion
US20030035444A1 (en) Method for synchronizing a communication system via a packet-oriented data network
US7191355B1 (en) Clock synchronization backup mechanism for circuit emulation service
Schweitzer et al. Merging SONET and Ethernet communications for power system applications
US7783200B2 (en) Method and apparatus for constant bit rate data transmission in an optical burst switching network
JP2007228282A (ja) 伝送装置、伝送方法、及びプログラム
Bui et al. Packet delay variation management for a better IEEE1588V2 performance
FI123505B (sv) Förfarande och anordning för styrning av en klocksignalgenerator
JP2000022678A (ja) データ伝送端末装置
US7292534B2 (en) Method and device for providing a minimum congestion flow of ethernet traffic transported over a SDH/SONET network
EP1111880A2 (en) Method and apparatus for detecting dual tone alerting in telephone systems
US8462907B2 (en) Method and apparatus to reduce wander for network timing reference distribution
Jagannathan End to end congestion control of packet switched networks
Zhou et al. A novel FPGA implementation of SDH Equipment Clock

Legal Events

Date Code Title Description
FG Patent granted

Ref document number: 121771

Country of ref document: FI

PC Transfer of assignment of patent

Owner name: CORIANT OY

MM Patent lapsed