DE69434755T2 - Datenübertragungssystem - Google Patents

Datenübertragungssystem Download PDF

Info

Publication number
DE69434755T2
DE69434755T2 DE69434755T DE69434755T DE69434755T2 DE 69434755 T2 DE69434755 T2 DE 69434755T2 DE 69434755 T DE69434755 T DE 69434755T DE 69434755 T DE69434755 T DE 69434755T DE 69434755 T2 DE69434755 T2 DE 69434755T2
Authority
DE
Germany
Prior art keywords
frequency
clock signal
clock
card
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69434755T
Other languages
English (en)
Other versions
DE69434755D1 (de
Inventor
c/o Intellectual Property Div. Yasuo Iijima
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Application granted granted Critical
Publication of DE69434755D1 publication Critical patent/DE69434755D1/de
Publication of DE69434755T2 publication Critical patent/DE69434755T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0013Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0013Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
    • G06K7/0086Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers the connector comprising a circuit for steering the operations of the card connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Credit Cards Or The Like (AREA)
  • Communication Control (AREA)

Description

  • Die vorliegende Erfindung bezieht sich auf ein Datenübertragungssystem, das zu der Kompatibilität der Anforderung nach der ISO-Standardisierung mit der Verwendung existierender Hardware fähig ist.
  • Vor kurzem wurden Datenübertragungssysteme, die eine IC-Karte als ein tragbares Datenspeichermedium verwenden, erwähnt. Diese IC-Karte ist allgemein auf Empfang von Leistung, Takten etc. von einer externen Einrichtung hin betriebsfähig. Hinsichtlich Signalen, die IC-Karten zugeführt werden, gibt es einen internationalen Standard, der insbesondere durch ISO/IEC7816-3 festgesetzt ist. Dieser Standard spezifiziert, dass auf Empfang der anfänglichen Antwortdaten (welche "Antwort auf Rücksetzung" ("Answer to Reset") genannt werden) von einer IC-Karte hin ein Takt von 3,5712 MHz der IC-Karte zugeführt werden sollte um zu veranlassen, dass die Antwort auf Rücksetzung bei einer Rate von 9600 bps übertragen wird. Danach sollten unterschiedliche Verhältnisse zwischen der Eingangsfrequenz und der Datenübertragungsrate je nach Notwendigkeit für anschließenden Datenaustausch selektiv verwendet werden. Eine Technik zum Schalten von Taktsignalen, die der IC-Karte zugeführt werden, wird in USP 5,099,141 offenbart. Der ISO-Standard erfordert eine Frequenz von 3,5712 MHz, um IC-Karten zurückzusetzen.
  • EP-A-0 347 894 beschreibt ein IC-Karten-Lesegerät/Schreibgerät mit einem Frequenzmodus-Identifikationsmittel zum Bestimmen, ob eine IC-Karte, die darin geladen ist, eine identifizierbare Frequenz hat oder nicht. Wenn der Frequenzmodus der IC-Karte identifizierbar ist, liest ein Taktfrequenz-Bestimmungsmittel Frequenzdaten, die eine Betriebstaktfrequenz darstellen, aus der IC-Karte aus, um die Betriebstaktfrequenz zu bestimmen, die für diese Karte besonders ist. Basierend auf der bestimmten Betriebstaktfrequenz der IC-Karte konvertiert ein Frequenzeinstellungsmittel in dem IC-Karten-Lesegerät/Schreibgerät Taktimpulse, die durch ein Bezugstakt-Generierungsmittel generiert werden, in Taktimpulse, die zu der Taktfrequenz der IC-Karte passen, und speist jene Taktimpulse in die Karte ein.
  • Ein Basistakt, der in der konventionellen Hardware für einen Datenaustausch in der Rate von 9600 bps verwendet wird, kann jedoch nicht einfach durch Frequenzteilung 2n dieser Frequenz des ISO-Standards, 3,5712 MHz, erhalten werden. Falls eine externe Einrichtung versucht, Datenaustausch mit einer IC-Karte unter Verwendung eines UART oder dergleichen zu bewerkstelligen, sollte sie diese Frequenz irregulär teilen oder ein beliebiges anderes Verfahren einsetzen, um den Basistakt zu erzeugen. Dies macht die Hardware der externen Einrichtung komplex und redundant. Mehr noch ist es schwierig, einen Takt mit einer äußerst genauen Frequenz selbst durch diese irreguläre Frequenzteilung zu erzeugen. Ferner ist in der Vorrichtung, die in dem obigen USP 5,099,141 offenbart wird, der Takt, der zum Übertragen/Empfangen von Daten zwischen der Vorrichtung und der IC-Karte verwendet wird, nicht vorgesehen.
  • Es ist ein Ziel der vorliegenden Erfindung, ein Datenübertragungssystem vorzusehen, das zum Austauschen von Daten unter Verwendung existierender Hardware, wie etwa eines UART, fähig ist, während der IC-Karte ein neuer Takt zugeführt wird, dessen Frequenz nicht ein Vielfaches von 1200 bps ist, sogar durch eine Frequenzteilung von 2n, als Reaktion auf eine Anforderung des ISO-Standards.
  • Gemäß der vorliegenden Erfindung wird ein Datenübertragungssystem vorgesehen, umfassend ein tragbares Medium und eine Verarbeitungsvorrichtung, wobei die Verarbeitungsvorrichtung eine serielle Schnittstelle für Signal- und Datenübertragung zwischen der Verarbeitungsvorrichtung und dem tragbaren Medium enthält, und die Verarbeitungsvorrichtung angepasst ist, ein Taktsignal zu dem tragbaren Medium zuzuführen, die Verarbeitungsvorrichtung ferner umfassend: einen ersten Oszillator zum Generieren eines ersten Taktsignals, das für Datenübertragung und Empfang über die serielle Schnittstelle erforderlich ist; einen zweiten Oszillator zum Generieren eines zweiten Taktsignals mit einer vorbestimmten Frequenz und verschieden von dem ersten Taktsignal; einen Frequenzteiler zum Teilen des ersten Taktsignals, das durch den ersten Oszillator generiert wird; und einen Frequenzselektor zum Auswählen des zweiten Taktsignals, wenn das tragbare Medium zurückgesetzt wird; das tragbare Medium umfassend ein Steuermittel, das mit dem Frequenzselektor und mit der seriellen Schnittstelle für die Datenübertragung und Empfang verbunden ist, gekennzeichnet dadurch, dass der Frequenzteiler angepasst ist, das erste Taktsignal durch 2m zu teilen, unter Verwendung von m in Kaskade verbundenen Flip-Flops, wobei m eine natürliche Zahl ist; der Frequenzselektor angepasst ist, das erste Taktsignal auszuwählen, das durch den Frequenzteiler geteilt wird, wenn Daten zu/von dem tragbaren Medium übertragen werden, und das Steuermittel Daten überträgt/empfängt zu/von dem Verarbeitungsmittel in Übereinstimmung mit dem ersten Taktsignal, wie durch den Frequenzteiler geteilt und von dem Frequenzselektor ausgegeben.
  • In der vorliegenden Erfindung ist es möglich, einen ersten Takt mit einer ersten Frequenz, die Datenaustausch unter Verwendung existierender Hardware gestattet, und einen zweiten Takt mit einer zweiten Frequenz, die eine IC-Karte zurück setzt, um betriebsfähig zu sein, wie durch den ISO-Standard gefordert, zuzuführen. Es ist deshalb möglich, Datenaustausch unter Verwendung existierender Hardware, wie etwa eines UART, basierend auf dem ersten Takt mit der ersten Frequenz sicherzustellen, während der IC-Karte der zweite Takt mit der zweiten Frequenz zugeführt wird, welcher nicht ein Vielfaches von 1200 bps sogar durch eine Frequenzteilung von 2n sein wird, wie erforderlich.
  • Diese Erfindung kann aus der folgenden detaillierten Beschreibung vollständiger verstanden werden, wenn sie in Verbindung mit den begleitenden Zeichnungen aufgenommen wird, in denen:
  • 1 ein Blockdiagramm ist, das den Systemaufbau einer Endgeräteinrichtung veranschaulicht, die gestaltet ist, eine IC-Karte zu handhaben, als ein Datenübertragungssystem der vorliegenden Erfindung;
  • 2 ein Blockdiagramm ist, das den Aufbau der IC-Karte schematisch zeigt;
  • 3 ein Diagramm ist, das die Verbindung zwischen einem Kartenlesegerät/Schreibgerät und einer IC-Karte zeigt;
  • 4 ein Blockdiagramm ist, das die Verbindung zwischen ersten und zweiten Oszillatoren in 3 zeigt; und
  • 5 ein Blockdiagramm ist, das den Aufbau eines Frequenzteilers in 4 beispielhaft darstellt.
  • Hierin nachstehend wird eine bevorzugte Ausführungsform der vorliegenden Erfindung mit Verweis auf die begleitenden Zeichnungen beschrieben.
  • 1 ist ein Blockdiagramm, das den Systemaufbau einer Endgeräteinrichtung als ein Datenübertragungssystem der vorliegenden Erfindung veranschaulicht, die gestaltet ist, eine IC-Karte zu handhaben. Diese Endgeräteinrichtung, die z.B. in einem Finanzsystem oder einem Einkaufsystem verwendet wird, gestattet, dass eine IC-Karte 1 über ein Kartenlesegerät/Schreibgerät 2 mit einer Steuervorrichtung 3 verbunden wird, die eine CPU oder dergleichen umfasst. Die Endgeräteinrichtung hat eine Tastatur 4, eine CRT-Anzeige 5, einen Drucker 6 und ein Diskettenlaufwerk 7, die alle mit der Steuervorrichtung 3 verbunden sind. Die IC-Karte 1 befindet sich im Besitz eines Benutzers und wird verwendet, um die persönliche Identifikationsnummer, die nur der Benutzer kennt, mit einer eingegebenen persönlichen Identifikationsnummer zu der Zeit zuzuordnen, wenn der Benutzer z.B. beliebige Waren kauft oder notwendige Daten akkumuliert.
  • 2 ist ein Blockdiagramm, das den Aufbau der IC-Karte 1 schematisch zeigt. Um ihre verschiedenen Funktionen durchzuführen, umfasst die IC-Karte 1 eine Steuereinheit (Steuermittel) 11, wie etwa eine CPU, die als eine Steuervorrichtung dient, einen Datenspeicher (Speichereinheit) 12, einen Arbeitsspeicher 13, einen Programmspeicher 14 und einen Kontaktabschnitt 15 zum Bereitstellen von elektrischem Kontakt mit dem zuvor erwähnten Kartenlesegerät/Schreibgerät 2. Unter jenen Elementen sind die Steuereinheit 11, der Datenspeicher 12, der Arbeitsspeicher 13 und der Programmspeicher 14 in einem einzelnen IC-Chip oder einer Vielzahl von IC-Chips gebildet, und sind in dem Hauptkörper der IC-Karte vergraben. Der Datenspeicher 12 wird verwendet, um verschiedene Daten zu speichern und wird aus einem nicht-flüchtigen Speicher gebildet, wie etwa einem EEPROM, dessen Speicherinhalt löschbar ist. Dieser Datenspeicher 12 besteht aus einer gemeinsamen Datendatei, die für alle Anwendungsprogramme gemeinsam verwendet wird, und einer Vielzahl von Anwendungsdatendateien, die für die jeweiligen Anwendungsprogramme getrennt verwendet werden. Jede Datendatei hat Schlüsseldaten (persönliche Identifikationsnummer), die als viele Teile von Zertifizierung oder Identifikationsinformation gespeichert werden, und hat eine Vielzahl von Bereichen. Der Arbeitsspeicher 13, der z.B. aus einem RAM gebildet ist, hält zeitweilig verarbeitete Daten, wenn die CPU eine beliebige Verarbeitung durchführt. Der Programmspeicher 14, der z.B. aus einem maskierten ROM gebildet ist, enthält ein Steuerprogramm für die Steuereinheit 11 oder dergleichen. Das Steuerprogramm hat Subroutinen, um die zuvor erwähnten einzelnen Basisfunktionen zu bewerkstelligen.
  • 3 zeigt die Verbindung zwischen dem Kartenlesegerät/Schreibgerät (R/W) 2 und der IC-Karte 1. Verbunden mit der IC-Karte 1 sind eine E/A-Leitung 21 und eine Taktleitung 22 und andere Signalleitungen (nicht gezeigt) von dem in 1 gezeigten Kartenlesegerät/Schreibgerät 2. Die E/A-Leitung 21 wird für einen Datenaustausch mit der IC-Karte 1 verwendet. Die Taktleitung 22 ist vorgesehen, um Takte bereitzustellen, die notwendig sind, um die IC-Karte 1 zu betreiben. Die erwähnten anderen Signalleitungen werden verwendet, um Vcc, GND und Rücksetzsignale zuzuführen. Das Kartenlesegerät/Schreibgerät 2 enthält einen UART 23 als eine serielle Schnittstelle, die mit der E/A-Leitung 21 und der Steuervorrichtung 3 verbunden ist, einen ersten Oszillator (Oszillator A) 24 zum Generieren eines ersten Taktes mit einer ersten Frequenz, einen zweiten Oszillator (Oszillator B) 25 zum Generieren eines zweiten Taktes mit einer zweiten Frequenz, einen Frequenzteiler 26 zum Teilen der ersten Frequenz des ersten Taktes von dem ersten Oszillator 24 und einen Frequenzselektor 27 zum Auswählen einer der Frequenzen, die durch den zweiten Oszillator 25 und den Frequenzteiler 26 bereitgestellt werden. Das Kartenlesegerät/Schreibgerät 2 führt einen Datenaustausch mit der IC-Karte 1 unter Verwendung des ersten Taktsignals von dem ersten Oszillator 24 durch. Der erste Oszillator 24 gene riert einen ersten Takt mit einer Frequenz von z.B. 1200 × 2n, sodass falls diese Frequenz durch 2m (m < n) geteilt wird, ein Datenaustausch in der Übertragungsrate von z.B. 9600 bps durch die E/A-Leitung 21 möglich wird. Der zweite Oszillator 25 generiert ein zweites Taktsignal, um die IC-Karte 1 zu betreiben. Z.B. generiert der zweite Oszillator 25 einen zweiten Takt, dessen Frequenz nicht ein Vielfaches der Rate von 1200 bps sogar durch eine Frequenzteilung von 2k (k ≤ n) wird, wie etwa 3,5712 MHz, die als eine Rücksetzfrequenz nach dem ISO-Standard erforderlich ist. Der Datenaustausch mit der IC-Karte 1 wird durch Software bewerkstelligt, die in dem Programmspeicher 14 gespeichert ist. Datenübertragung und Empfang werden bei der Rate von 9600 bps unter Verwendung eines Software-Timers oder dergleichen unter der Annahme durchgeführt, dass ein Takt mit einer Frequenz außer 1200 × 2n der IC-Karte 1 zugeführt wird.
  • 4 ist ein Blockdiagramm, das in einer Vergrößerung die Verbindung zwischen den ersten und zweiten Oszillatoren 24 und 25 zeigt, die in 3 gezeigt werden. Der erste Oszillator 24 hat seinen Ausgang mit dem UART 23 und dem Frequenzteiler 26 verbunden, und gibt einen ersten Takt einer ersten Frequenz f1 direkt zu dem UART 23 aus. Der Frequenzteiler 26 teilt die erste Frequenz f1 auf eine Art und Weise, die später beschrieben wird, und gibt den resultierenden Takt aus. Der zweite Oszillator 25 hat seinen Ausgang mit dem Frequenzselektor 27 verbunden, der z.B. einen Schaltkreis umfasst, und führt einen zweiten Takt mit einer zweiten Frequenz f2 dem Frequenzselektor 27 zu. Der Frequenzselektor 27 empfängt den Takt mit der geteilten Frequenz von dem Frequenzteiler 26, und gibt selektiv entweder die zweite Frequenz oder die geteilte Frequenz zu der IC-Karte 1 in Übereinstimmung mit einer Instruktion von der Steuervorrichtung 3 aus.
  • 5 ist ein Blockdiagramm, das den Aufbau des in 4 gezeigten Frequenzteilers 26 beispielhaft zeigt. Der Frequenzteiler 26 umfasst z.B. eine Vielzahl von in Kaskade verbundenen Flip-Flops vom D-Typ (D-F/F) 30. Der Takt, der von dem ersten Oszillator 24 ausgegeben wird, ist mit einer Takteingangssektion CP des Flip-Flops vom D-Typ 30-1 der ersten Stufe in dem Frequenzteiler 26 verbunden. Der Flip-Flop vom D-Typ 30-1 hat seinen Ausgang Q mit einem Eingang D verbunden. Der Ausgang Q ist mit einer Takteingangssektion CP des Flip-Flops vom D-Typ 30-2 der zweiten Stufe verbunden. Auf diese Art und Weise sind m Flip-Flops vom D-Typ in Kaskade verbunden. Wenn die Frequenz des Ausgangstaktes von dem ersten Oszillator 24 f1 ist, wird ein Takt einer Frequenz von f1/2m Hz in dem Ausgang Q des D-Flip-Flops 30-m der m-ten Stufe erscheinen. Somit kann der Frequenzselektor 27 eine der zweiten Frequenz f2 zum Rücksetzen, und der einzelnen Frequenzen f1/2, f1/22, ..., f1/2m, die durch Teilen der ersten Frequenz f1 für eine normale Operation erhalten werden, auswählen. Um z.B. die Rate von 9600 bps mit der Frequenz f1 = 4,9152 MHz bereitzustellen, sollten neun Flip-Flops vom D-Typ verwendet werden.
  • Wie oben beschrieben, ist es gemäß der vorliegenden Erfindung möglich, einen Datenaustausch unter Verwendung existierender Hardware, wie etwa eines UART, der den konventionellen Takt verwendet, sicherzustellen, während ein neuer Takt, dessen Frequenz (zweite Frequenz) nicht ein Vielfaches der Rate von 1200 bps sogar durch Frequenzteilung von 2n sein wird, zu der IC-Karte zugeführt wird.

Claims (3)

  1. Ein Datenübertragungssystem, umfassend ein tragbares Medium (1) und eine Verarbeitungsvorrichtung (2), wobei die Verarbeitungsvorrichtung eine serielle Schnittstelle (23) für Signal- und Datenübertragung zwischen der Verarbeitungsvorrichtung und dem tragbaren Medium enthält, und die Verarbeitungsvorrichtung angepasst ist, ein Taktsignal zu dem tragbaren Medium zuzuführen, die Verarbeitungsvorrichtung (2) ferner umfassend: einen ersten Oszillator (24) zum Generieren eines ersten Taktsignals (f1), das für Datenübertragung und Empfang über die serielle Schnittstelle (23) erforderlich ist; einen zweiten Oszillator (25) zum Generieren eines zweiten Taktsignals (f2) mit einer vorbestimmten Frequenz und verschieden von dem ersten Taktsignal; einen Frequenzteiler (26) zum Teilen des ersten Taktsignals, das durch den ersten Oszillator (24) generiert wird; und einen Frequenzselektor (27) zum Auswählen des zweiten Taktsignals, wenn das tragbare Medium zurückgesetzt wird; das tragbare Medium (1) umfassend ein Steuermittel (11), das mit dem Frequenzselektor (27) und mit der seriellen Schnittstelle für die Datenübertragung und Empfang verbunden ist, gekennzeichnet dadurch, dass der Frequenzteiler (26) angepasst ist, das erste Taktsignal durch 2m zu tei len, unter Verwendung von m in Kaskade verbundenen Flip-Flops, wobei m eine natürliche Zahl ist; der Frequenzselektor (27) angepasst ist, das erste Taktsignal auszuwählen, das durch den Frequenzteiler (26) geteilt wird, wenn Daten zu/von dem tragbaren Medium übertragen werden, und das Steuermittel Daten überträgt/empfängt zu/von dem Verarbeitungsmittel in Übereinstimmung mit dem ersten Taktsignal, wie durch den Frequenzteiler geteilt und von dem Frequenzselektor (27) ausgegeben.
  2. Ein Datenübertragungssystem nach Anspruch 1, wobei das erste Taktsignal eine Frequenz von 1200 × 2n Hz hat, wobei n eine natürliche Zahl ist und m < n ist, und wobei der Frequenzselektor (27) angeordnet ist, das frequenzgeteilte erste Taktsignal der Frequenz 1200 × 2n × 1/2m Hz als Reaktion auf ein Antwort-zu-Rücksetz-Signal von dem tragbaren Medium (1) auszuwählen.
  3. Ein Datenübertragungssystem nach Anspruch 1, wobei das erste Taktsignal eine Frequenz von 4,9152 MHz hat, und das zweite Taktsignal eine Frequenz von 3,5712 MHz hat.
DE69434755T 1993-03-24 1994-03-10 Datenübertragungssystem Expired - Lifetime DE69434755T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP06507393A JP3425177B2 (ja) 1993-03-24 1993-03-24 データ伝送システム
JP6507393 1993-03-24

Publications (2)

Publication Number Publication Date
DE69434755D1 DE69434755D1 (de) 2006-07-20
DE69434755T2 true DE69434755T2 (de) 2007-05-16

Family

ID=13276419

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69434755T Expired - Lifetime DE69434755T2 (de) 1993-03-24 1994-03-10 Datenübertragungssystem

Country Status (4)

Country Link
US (1) US5712881A (de)
EP (1) EP0617379B1 (de)
JP (1) JP3425177B2 (de)
DE (1) DE69434755T2 (de)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2764758B1 (fr) * 1997-06-12 1999-08-06 Scm Schneider Microsysteme Mic Procede de mesure automatique de l'unite de temps pour peripheriques de communication dedies aux cartes a puce
FR2772535B1 (fr) 1997-12-11 2000-12-15 Micropross Interface de communication avec une carte a puce synchrone et dispositif equipe d'une telle interface
EP0932112A1 (de) * 1998-01-20 1999-07-28 Koninklijke Philips Electronics N.V. Chipkartenleser mit einem Taktschalter
US6055585A (en) * 1998-05-29 2000-04-25 3Com Corporation System for operating a universal asynchronous receiver/transmitter (UART) at speeds higher than 115,200 bps while maintaining full software and hardware backward compatibility
TW518497B (en) * 1999-03-30 2003-01-21 Sony Corp Information processing system
FR2797965A1 (fr) * 1999-08-31 2001-03-02 Koninkl Philips Electronics Nv Procede permettant un echange de donnees entre une carte a puce et un appareil en cas d'interruption intempestive de l'alimentation de l'appareil
JP2002183692A (ja) * 2000-12-14 2002-06-28 Sony Corp Icカードおよびicカードシステム
JP2003044161A (ja) * 2001-08-01 2003-02-14 Fujitsu Ltd クロック制御方法及びクロック制御回路並びにicカードリード及び/又はライト装置
KR100441601B1 (ko) * 2001-10-19 2004-07-23 삼성전자주식회사 메모리 카드, 디지털 기기 및 메모리 카드와 디지털 기기사이의 데이터 인터페이스 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61147386A (ja) * 1984-12-21 1986-07-05 Tokyo Tatsuno Co Ltd Icカ−ド読取り・書込み装置
JPH025192A (ja) * 1988-06-24 1990-01-10 Oki Electric Ind Co Ltd Icカードリーダライタ装置
JP2739964B2 (ja) * 1988-09-28 1998-04-15 株式会社東芝 クロック切替回路

Also Published As

Publication number Publication date
EP0617379A2 (de) 1994-09-28
JP3425177B2 (ja) 2003-07-07
EP0617379A3 (de) 1995-06-14
US5712881A (en) 1998-01-27
JPH06276255A (ja) 1994-09-30
DE69434755D1 (de) 2006-07-20
EP0617379B1 (de) 2006-06-07

Similar Documents

Publication Publication Date Title
DE69633151T2 (de) IC Kartenleser/ -schreiber
DE3744841C2 (de)
DE3887729T2 (de) Chipkarte mit erhöhter Sicherheit.
DE68920107T2 (de) Transaktionsbeglaubigungssystem.
DE68922439T2 (de) Verfahren zum Betreiben eines IC-Kartenlesers/-schreibers.
DE69018869T2 (de) Geschäftsverarbeitungsvorrichtung, die den Kunden um Bestätigung der Geschäftsverarbeitung bittet.
DE2517831C3 (de) Datenkommunikationssystem
DE69813208T2 (de) Chipkarte mit datenumsetzer
DE69826009T2 (de) Smart-kartensteuerung vom endgerät und von netz-betriebsmitteln
DE3711601C2 (de)
DE19535770C2 (de) IC-Karte zur Kommunikation mit einer Lese-/Schreibapparatur
DE69434755T2 (de) Datenübertragungssystem
DE60122865T2 (de) Ausgabesystem für IC-Karten
DE60029730T2 (de) IC-Karte mit Selbstdiagnosefunktion
DE69930592T2 (de) Verfahren zur Gerätverbindungszustandserkennung und Verarbeitungseinheit mit Funktion einer derartigen Erkennung
DE68919402T2 (de) Speicherkarte.
DE3732614A1 (de) Verarbeitungssystem fuer tragbare elektronische vorrichtung
WO2002018887A1 (de) Waage und verfahren zum betreiben einer waage
EP1800234A1 (de) Elektronisches modul zur programmierung kontaktbehafteter und/oder kontaktloser chipkarten
DE10317394A1 (de) Funkübertragungs-Speicherkarte mit einen System für die elektronische Übertragung über den Hörer sowie Methode für deren Anwendung
DE60220510T2 (de) Elektronishes Medium-Ausgabesystem und tragbares elektronisches Medium mit dazugehöriger Ausgabemethode
DE19916723C2 (de) Steuerverfahren für eine einen Kartenleser aufweisende Tastatur
DE69116807T2 (de) Leseeinrichtung und Recorder von Chipkarten
DE19728011C2 (de) Integriertes Zahlungsmodul für ein Terminal
EP1298566A2 (de) Verfahren für elektronischen Austausch von Werten und serverbasierte Vorrichtung zur Durchführung des Verfahrens

Legal Events

Date Code Title Description
8364 No opposition during term of opposition