DE102012106904A1 - Flüssigkristallanzeige und Ansteuerverfahren derselben - Google Patents

Flüssigkristallanzeige und Ansteuerverfahren derselben Download PDF

Info

Publication number
DE102012106904A1
DE102012106904A1 DE102012106904A DE102012106904A DE102012106904A1 DE 102012106904 A1 DE102012106904 A1 DE 102012106904A1 DE 102012106904 A DE102012106904 A DE 102012106904A DE 102012106904 A DE102012106904 A DE 102012106904A DE 102012106904 A1 DE102012106904 A1 DE 102012106904A1
Authority
DE
Germany
Prior art keywords
signal
lock
control signal
gate
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE102012106904A
Other languages
English (en)
Other versions
DE102012106904B4 (de
Inventor
Jongwoo Kim
Myungkook Moon
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of DE102012106904A1 publication Critical patent/DE102012106904A1/de
Application granted granted Critical
Publication of DE102012106904B4 publication Critical patent/DE102012106904B4/de
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Eine LCD-Vorrichtung weist einen Treiber und eine Zeitsteuerung (400) auf, Der Treiber weist mindestens einen oder mehrere Gatetreiber-ICs (200) zum Ausgeben eines Scansignals an eine Mehrzahl von Gateleitungen eines Paneels und mindestens einen oder mehrere Datentreiber-ICs (300) zum entsprechenden Ausgeben einer Mehrzahl von Bilddatensignalen an eine Mehrzahl von Datenleitungen des Panels (100) auf. Die Zeitsteuerung (400) ermittelt unter Verwendung mindestens eines oder mehrerer Einrastsignale, ob ein aktueller Modus ein anormaler Modus ist, in dem das Panel (100) ein anormales Bild ausgibt, gibt ein Treibersteuersignal aus, das zum Steuern des Treibers erzeugt wird, wenn der aktuelle Modus als ein normaler Modus ermittelt wird, und gibt ein Maskierungssteuersignal an den Treiber aus, welches das Panel (100) daran hindert, das anormale Bild auszugeben, wenn der aktuelle Modus als der anormale Modus ermittelt wird.

Description

  • QUERVERWEIS AUF VERWANDTE ANMELDUNGEN
  • Diese Anmeldung beansprucht den Nutzen der koreanischen Patentanmeldung Nummer 10-2011-0084955 , eingereicht am 25. August 2011, welche hierin durch Bezugnahme aufgenommen ist, als wenn sie vollständig hierin enthalten wäre.
  • HINTERGRUND
  • Gebiet der Erfindung
  • Die vorliegende Erfindung betrifft eine Flüssigkristallanzeige(LCD)-Vorrichtung und mehr ins Besondere eine LCD-Vorrichtung und ein Ansteuerverfahren (driving method) derselben, welche bzw. welches verhindern kann, dass anormale Bilddaten ausgegeben werden, wenn ein anormales Signal in dieselbe eingegeben wird.
  • Diskussion der bezogenen Technik
  • LCD-Vorrichtungen sind Vorrichtungen, die die Lichtdurchlässigkeit von Flüssigkristallzellen in Übereinstimmung mit Bilddatensignalen anpassen. Die LCD-Vorrichtungen sind dünn und leicht und haben einen geringen Energieverbrauch. Deshalb werden LCD-Vorrichtungen weit verbreitet bei zahlreichen Vorrichtungen angewendet, wie beispielsweise Computermonitoren, Notebookcomputern, tragbaren Endgeräten und bei an Wänden montierten Fernsehern.
  • Grundsätzlich weisen derartige LCD-Vorrichtungen ein Panel, das ein Bild darstellt, einen Gatetreiber-Integrierten-Schaltkreis (Gatetreiber-IC), einen Datentreiber-IC und eine Zeitsteuerung (timing controller) auf.
  • 1 ist ein Zeitdiagramm (timing diagram), das Eingangssignale und Ausgangssignale einer Zeitsteuerung der bezogenen Technik und Ausgaben zahlreicher Steuersignale zeigt, auf Grundlage eines Punkttaktsignals DCLK und eines Datenfreigabesignals DE, die in die Zeitsteuerung eingegeben werden.
  • Im Allgemeinen ist die Zeitsteuerung, die die LCD-Vorrichtung konfiguriert, über eine Schnittstelle, die Low-Voltage-Differential-Signaling (LVDS) nutzt, mit einem externen System und mit Datentreiber-ICs eines Datentreibers unter Verwendung eines Punkt-zu-Punkt Schemas (Point-to-point scheme) verbunden.
  • Die Zeitsteuerung erzeugt ein Gatesteuersignal GCS und ein Datensteuersignal DCS mittels eines Zeitsteuersignals (beispielsweise Vsync, Hsync und/oder DCLK), das von dem externen System übertragen wird, und überträgt ihrerseits das Gatesteuersignal GCS und das Datensteuersignal DCS an den Gatetreiber-IC und den Datentreiber-IC.
  • Die Zeitsteuerung passt Videodaten an (z. B. ordnet die Zeitsteuerung Videodaten an), die von dem externen System übertragen wurden, um den Datentreiber-IC mit Bilddaten zu versorgen.
  • Die Zeitsteuerung verwendet eine Phasenregelschleife (Phase Locked Loop, PLL) zum Anpassen der Taktsignale und einer Frequenz (Phase), die in dem externen System und/oder dem Datentreiber-IC verwendet werden.
  • Das heißt, eine LVDS-Empfangseinheit der Zeitsteuerung weist eine PLL auf und folglich rastet die PLL die konstante Frequenz (Phase) eines Signals, das die LVDS-Empfangseinheit von dem externen System empfangen hat, und die konstante Frequenz (Phase) eines Signals, das von der LVDS-Empfangseinheit ausgegeben wird, ein. Ferner weist eine Embedded-Clock-Point-Point Interface (EPI) Übertragungseinheit (Eingebettet-Takt-Punkt-zu-Punkt-Schnittstelle) in der Zeitsteuerung eine PLL auf und somit rastet die PLL die konstanten Frequenzen (Phasen) von Taktsignalen, die in der Zeitsteuerung verwendet werden, ein. Darüber hinaus verwendet jeder der Datentreiber-ICs eine PLL zum Implementieren des Punkt-zu-Punkt Schemas zwischen der Zeitsteuerung und jedem Datentreiber-IC.
  • Jedoch kann aus verschiedenen Gründen ein Übergang in der Einrastung der PLLs auftreten. Wenn ein derartiger anormaler Übergang auftritt, überträgt die Zeitsteuerung anormale Treibersteuersignale (insbesondere ein anormales Gatesteuersignal GCS) an den Gatetreiber-IC und so kann das Panel ein anormales Bild ausgeben oder nicht normal funktionieren.
  • Solche anormalen Betriebszustände können in den folgenden Fällen auftreten.
  • Erstens kann eine anormale Betriebsweise auftreten, da die PLL der LVDS-Empfangseinheit der Zeitsteuerung nicht eingerastet ist.
  • Beispielsweise wird, wie in 1 gezeigt, wenn die Frame-Frequenz des Punkttaktsignals DCLK zum umschalten eines Modus willkürlich von 60 Hz auf 40 Hz geändert wird, die Einrastung der PLL der LVDS-Empfangseinheit gelöst und folglich stimmt die Frequenz des Datenfreigabesignals „Ausgabe DE”, welches von der LVDS-Empfangseinheit ausgegeben wird, nicht überein mit der eines Datenfreigabesignals „Eingabe DE”, welches in die LVDS-Empfangseinheit eingegeben wird, wodurch eine Störung (glitch) verursacht wird. In diesem Fall gibt die Zeitsteuerung, die das Gatesteuersignal an den Gatetreiber-IC überträgt, einen anormalen Gatestartpuls GSP und einen anormalen Gateverschiebungstakt GSC aus, was die anormale Ansteuerung des Panels bewirkt.
  • Darüber hinaus wird, wie in 1B gezeigt, die Einrastung der PLL der LVDS-Empfangseinheit auch gelöst, wenn das Zeitsteuersignal, (beispielsweise DCLK oder ähnliche), das von dem externen System übertragen wird, anormal in die Zeitsteuerung eingegeben wird. In diesem Fall gibt bei Verwendung eines Gate-In-Panel(GIP)-Typs die Zeitsteuerung, die das Gatesteuersignal an den Gatetreiber-IC überträgt, ein anormales Gatestartsignal VST und ein anormales Gatetaktsignal GCLK aus, was die anormale Ansteuerung des Panels bewirkt.
  • Zweitens wird durch ein Umschalten zwischen einem Signal-Modus und einem Kein-Signal-Modus die Einrastung der PLL in der EPI-Übertragungseinheit der Zeitsteuerung gelöst, was eine anormale Betriebsweise bewirkt.
  • Wie im Vorhergehenden beschrieben, erzeugt in diesem Fall die Zeitsteuerung anormale Gatesteuersignale (beispielsweise GSP, GSC und GOE oder VST und GCLK), so dass die anormalen Gatesteuersignale an den Gatetreiber-IC ausgegeben werden, was die anormale Ausgabe (mittels) des Panels bewirkt.
  • Drittens wird eine anormale Betriebsweise auch bei einer plötzlichen Veränderung der externen Umgebung verursacht, wie beispielsweise statischer Elektrizität, in welchem Fall die Zeitsteuerung auch anormale Gatesteuersignale erzeugt (beispielsweise GSP, GSC und GOE oder VST und GCLK), so dass anormale Gatesteuersignale an den Gatetreiber-IC ausgegeben werden, was die anormale Ausgabe (mittels) des Panels bewirkt.
  • Wie im Vorhergehenden beschrieben, da die Frequenz des Zeitsteuersignals DCLK, das von dem externen System übertragen wird, verändert wird und das Zeitsteuersignal DCLK anormal in die LVDS-Empfangseinheit eingegeben wird, können LCD-Vorrichtungen der bezogenen Technik eine anormale Betriebsweise durchführen, wie beispielsweise, dass die Einrastung zwischen der LVDS-Empfangseinheit und dem externen System gelöst wird, dass die Einrastung der EPI-Übertragungseinheit durch Ausschalten eines Modus oder ähnlichem gelöst wird oder dass die Einrastung zwischen dem Datentreiber-IC und der Zeitsteuerung aufgrund einer externen Umgebung oder ähnlichem gelöst wird.
  • In diesem Fall kann die Zeitsteuerung anormale Gatesteuersignale (beispielsweise GSP, GSC und GOE oder VST und GCLK) erzeugen, so dass die anormalen Gatesteuersignale an den Gatetreiber-IC ausgegeben werden, wobei dann die anormale Anzeige des Panels durch die anormalen Gatesteuersignale verursacht werden kann. Im schlimmsten Fall kann das Panel selbst beschädigt werden.
  • Darüber hinaus kann, wenn die vorhergehend beschriebenen anormalen Betriebsweisen auftreten, die Zeitsteuerung ein anormales Datensteuersignal (beispielsweise SOE, SSP und/oder SSC) erzeugen, so dass das anormale Datensteuersignal an den Datentreiber-IC ausgegeben wird, und ein anormales Leistungssteuersignal (beispielsweise PWM und/oder PLK) erzeugen, so dass das anormale Leistungssteuersignal an einen Leistungs-IC ausgegeben wird, was die anormale Ansteuerung einer LCD-Vorrichtung bewirken kann.
  • KURZE BESCHREIBUNG
  • Dementsprechend ist die vorliegende Erfindung darauf ausgerichtet, eine LCD-Vorrichtung und ein Ansteuerverfahren derselben bereitzustellen, die bzw. das im Wesentlichen ein oder mehrere Probleme aufgrund der Beschränkungen und Nachteile der bezogenen Technik löst (beispielsweise vermeidet).
  • Ein Aspekt der vorliegenden Erfindung zielt darauf ab, eine LCD-Vorrichtung und ein Ansteuerverfahren derselben bereitzustellen, welche bzw. welches unter Verwendung eines Einrastsignals ermitteln, ob ein anormaler Modus auftritt, und welche, wenn der anormale Modus ermittelt ist, ein Maskierungssteuersignal (masking control signal) an einen Treiber ausgeben zum Verhindern, dass das Panel ein anormales Bild ausgibt, zusätzlich zum Blockieren der Ausgabe des Treibersteuersignals zum Steuern des Treibers.
  • Zusätzliche Vorteile und Merkmale der Erfindung werden zum Teil in der folgenden Beschreibung fortgeführt und werden den Fachmännern auf diesem Gebiet bei Prüfung des folgenden offensichtlich oder werden durch Praktizieren der Erfindung gelernt. Die Ziele und andere Vorteile der Erfindung können realisiert und erhalten werden durch die Struktur, die insbesondere in der geschriebenen Beschreibung herausgestellt ist, und durch die Ansprüche, genauso wie durch die angehängten Zeichnungen.
  • Um diese und andere Vorteile zu erreichen und in Übereinstimmung mit dem Zweck der Erfindung, wie ausgeführt und breit hierin beschrieben, wird eine LCD-Vorrichtung bereitgestellt, aufweisend: einen Treiber, der mindestens einen Gatetreiber-IC zum Ausgeben eines Scansignals an eine Mehrzahl von Gateleitungen eines Panels aufweist, und mindestens einen Datentreiber-IC zum entsprechenden Ausgeben einer Mehrzahl von Bilddatensignalen an eine Mehrzahl von Datenleitungen des Panels; und eine Zeitsteuerung, die unter Verwendung mindestens eines Einrastsignals ermittelt, ob ein aktueller Modus ein anormaler Modus ist, in welchem das Panel ein anormales Bild ausgibt, die ein Treibersteuersignal ausgibt, das zum Steuern des Treibers erzeugt wird, wenn der aktuelle Modus als normaler Modus ermittelt wird, und die ein Maskierungssteuersignal an den Treiber ausgibt, welches verhindert, dass das Panel das anormale Bild ausgibt, wenn der aktuelle Modus als anormaler Modus ermittelt wird.
  • Gemäß einem weiteren Aspekt der vorliegenden Erfindung wird ein Verfahren zum Steuern einer LCD-Vorrichtung bereitgestellt, aufweisend: Erzeugen eines Treibersteuersignals, welches ein Gatesteuersignal zum Steuern eines Gatetreiber-ICs und ein Datensteuersignal zum Steuern eines Datentreiber-ICs aufweist, unter Verwendung eines Zeitsteuersignals, das von einem externen System eingegeben wird; Anpassen (Neuanordnen) von Videodaten, die von dem externen System eingegeben werden; Ermitteln, ob ein aktueller Modus ein anormaler Modus ist, bei dem ein Panel ein anormales Bild ausgibt, unter Verwendung mindestens eines Einrastsignals; und Ausgeben des Treibersteuersignals an einen Treiber, wenn der aktuelle Modus als normaler Modus ermittelt wird und Ausgeben eines Maskierungssteuersignals an den Treiber, wenn der aktuelle Modus als anormaler Modus ermittelt wird, wobei der Treiber in Übereinstimmung mit dem Treibersteuersignal betrieben wird und wobei das Maskierungssteuersignal verhindert, dass das Panel ein anormales Bild ausgibt.
  • Es ist zu verstehen, dass die vorhergehende allgemeine Beschreibung und die folgende detaillierte Beschreibung der vorliegenden Erfindung beispielhaft und erklärend sind und darauf ausgerichtet sind, eine weitere Erläuterung der Erfindung, wie sie beansprucht ist, bereitzustellen.
  • KURZE BESCHREIBUNG DER ZEICHNUNGEN
  • Die angehängten Zeichnungen, welche eingeschlossen sind, um ein weiteres Verständnis der Erfindung bereitzustellen und welche hierin aufgenommen sind und einen Teil dieser Anmeldung darstellen, zeigen Ausführungsformen der Erfindung und dienen zusammen mit der Beschreibung dazu, die Prinzipien der Erfindung zu erläutern. In den Zeichnungen zeigen:
  • 1 ein Zeitdiagramm, das Eingangssignale und Ausganssignale einer Zeitsteuerung der bezogenen Technik zeigt;
  • 2 ein beispielhaftes Diagramm, das eine Konfiguration einer LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung darstellt;
  • 3 ein beispielhaftes Diagramm, das eine Konfiguration eines Datentreiber-ICs bei einer LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung darstellt;
  • 4 ein beispielhaftes Diagramm, das eine Konfiguration einer Zeitsteuerung einer LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung darstellt.
  • 5 ein beispielhaftes Diagramm, das eine interne Konfiguration einer Steuersignal-Erzeugungseinheit der Zeitsteuerung gemäß 4 darstellt;
  • 6 ein beispielhaftes Diagramm, das Wellenformen. von Steuersignalen zeigt, die eingegeben oder ausgegeben werden von einer Anormaler-Modus-Ermittlungseinheit gemäß 5;
  • 7 ein beispielhaftes Diagramm, das eine interne Konfiguration der Anormaler-Modus-Ermittlungseinheit gemäß 5 darstellt; und
  • 8 ein beispielhaftes Diagramm, das Simulationsergebnisse von verschiedenen Signalen, zeigt, welche in die Anormaler-Modus-Ermittlungseinheit der 5 eingegeben oder von dieser ausgegeben werden.
  • DETAILLIERTE BESCHREIBUNG DER ERFINDUNG
  • Es wird nun im Detail auf beispielhafte Ausführungsformen der Erfindung Bezug genommen, deren Ausführungsbeispiele in den beigefügten Zeichnungen dargestellt sind. Soweit möglich werden zur Bezugnahme auf gleiche oder ähnliche Teile figurenübergreifend gleiche Bezugszeichen verwendet.
  • Im Folgenden werden Ausführungsformen der vorliegenden Erfindung mit Bezug auf die beigefügten Zeichnungen im Detail beschrieben.
  • 2 ist ein beispielhaftes Diagramm, das eine Konfiguration einer LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung darstellt. 3 ist ein beispielhaftes Diagramm, das eine Konfiguration eines Datentreiber-ICs in der LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung darstellt.
  • Die LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung weist, wie in 2 gezeigt, auf: ein Panel 100, das eine Flüssigkristallzellenmatrix hat, mindestens einen Gatetreiber-IC GDIC#1 bis GDIC#4 zum Ansteuern (Treiben) einer Mehrzahl von Gateleitungen des Panels 100, mindestens einen Datentreiber-IC SDIC#1 bis SDIC#8 zum Ansteuern (Treiben) einer Mehrzahl von Datenleitungen des Panels 100 und eine Zeitsteuerung 400 zum Steuern der Gatetreiber-ICs 200 und der Datentreiber-ICs 300. Ferner, obwohl nicht gezeigt, kann die LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung eine Hintergrundlichteinheit aufweisen, die Licht emittiert, mit welchem das Panel 100 beleuchtet wird, und einen Leistungs-IC, der eine Spannung steuert, die an der Hintergrundlichteinheit und dem Panel 100 angelegt wird. In der folgenden Beschreibung wird unter dem gemeinsamen Begriff „Treiber” Bezug genommen auf den Gatetreiber-IC, den Datentreiber-IC und/oder den Leistungs-ICs und unter dem gemeinsamer Begriff „Treibersteuersignal” wird Bezug genommen auf ein Gatesteuersignal, ein Datensteuersignal und/oder ein Leistungssteuersignal, die von der Zeitsteuerung 400 erzeugt werden.
  • Das Panel 100 weist auf: eine Mehrzahl von Dünnfilmtransistoren (TFTs), welche in einer Mehrzahl von Gebieten entsprechend ausgebildet sind, welche durch Kreuzungen einer Mehrzahl von Gateleitungen (GL1 bis GLn) und Datenleitungen (DL1 bis DLm) definiert sind, und eine Mehrzahl von Flüssigkristallzellen, die jeweils eine Pixelelektrode (PXL) aufweisen.
  • Der Dünnfilmtransistor (TFT) stellt in Reaktion auf ein Scansignal von der Gateleitung der Pixelelektrode (PXL) ein Pixelsignal (Bilddatensignal) bereit. Die Pixelelektrode (PXL) treibt (steuert) in Reaktion auf das Pixelsignal die Flüssigkristallzelle zwischen einer gemeinsamen Elektrode und der Pixelelektrode (PXL) an, wodurch eine Lichtdurchlässigkeit angepasst wird.
  • Als ein Flüssigkristallmodus des Panels kann bei der vorliegenden Erfindung ein Twisted-Nematic(TN)-Modus, ein Vertical-Alignment(VA)-Modus, ein In-Plane-Switching(IPS)-Modus oder ein Fringe-Field-Switching(FFS)-Modus angewendet werden. Ferner kann die LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung als transmittierende LCD-Vorrichtung, als halb-transmittierende LCD-Vorrichtung oder als reflektierende LCD-Vorrichtung implementiert sein.
  • Die Zeitsteuerung 400 erzeugt ein Gatesteuersignal GCS zum Steuern einer Betriebszeit (operation timing) jedes der Gatetreiber-ICs 200 und ein Datensteuersignal DCS zum Steuern einer Betriebszeit (operation timing) jedes der Datentreiber-ICs 300 unter Verwendung eines Zeitsteuersignals (beispielsweise eines Punkttaktsignals DCLK, welches als Referenztaktsignal in der LCD-Vorrichtung verwendet wird, eines vertikalen Synchronisationssignals Vsync, eines horizontalen Synchronisationssignals Hsync und/oder eines Datenfreigabesignals DE), welches von einem externen System eingegeben wird, und führt. die Bilddatensignale den Datentreiber-ICs 300 entsprechend zu.
  • Eine Mehrzahl von Gatesteuersignalen GCS, die von der Zeitsteuerung 400 erzeugt werden, können in Übereinstimmung mit der Art des/der Gatetreiber-ICs verändert werden. Beispielsweise können, wie in 2 gezeigt, wenn der Gatetreiber-IC 200 mit dem Panel 100 gemäß einem Chip-On-Film(COF)-Typ oder einem Tape-Carrier-Package(TOP)-Typ verbunden ist, die Gatesteuersignale, die von der Zeitsteuerung 400 erzeugt werden, entsprechend ein Gatestartpuls GSP, ein Gateverschiebungstakt GSC und/oder ein Gateausgabefreigabesignal GOE sein. Ferner können bei einem GIP-Typ, bei dem der Gatetreiber-IC 200 auf dem Panel 100 montiert ist, die Gatesteuersignale, die von der Zeitsteuerung 400 erzeugt werden, entsprechend ein Gatestartsignal VST und ein Gatetaktsignal GCLK sein.
  • Die Datensteuersignale, die von der Zeitsteuerung 400 erzeugt werden, können entsprechend ein Quellstartpuls SSP, ein Quellverschiebungstaktsignal SSC, ein Quellausgabefreigabesignal SOE und/oder ein Polarisationssteuersignal POL sein. Jedoch können die Datensteuersignale in Übereinstimmung mit einer Art der Schnittstelle (beispielsweise einem Transistor-Transistor-Logik(TTL)-Typ, einem Mini-LVDS-Typ oder einem EPI-Typ), welche zwischen der Zeitsteuerung 400 und dem Datentreiber-IC 300 verwendet wird, verändert werden.
  • Eine Schnittstelle zwischen der Zeitsteuerung 400 und dem externen System kann LVDS nutzen und eine Schnittstelle zwischen der Zeitsteuerung 400 und dem Datentreiber-IC 300 kann einen EPI-Typ nutzen.
  • Deshalb weist die Zeitsteuerung 400 eine LVDS-Empfangseinheit zum Kommunizieren mit dem externen System unter Verwendung von LVDS und eine EPI-Übertragungseinheit zum Kommunizieren mit dem Datentreiber-IC 300 unter Verwendung von EPI auf. Sowohl die LVDS-Empfangseinheit als auch die EPI-Übertragungseinheit weist eine PLL zum Einrasten der Phase eines Eingabe/Ausgabe-Signals auf. Ferner weist der Datentreiber-IC 300 eine PLL oder eine DLL (Delay Locked Loop) zum Einrasten der Phase eines Eingabe/Ausgabe-Signals auf. Die LVDS, die EPI und die PLL werden im Folgenden beschrieben.
  • Die Zeitsteuerung 400 ermittelt, ob ein aktueller Modus ein anormaler Modus ist, bei dem das Gatesteuersignal anormal ausgegeben wird, durch Verwendung einer Mehrzahl von Einrastsignalen LVDS_Rx_LOCK, EPI_Tx_LOCK und EPI_Rx_LOCK, die entsprechend von den PLLs erzeugt werden. Wenn der aktuelle Modus als anormaler Modus ermittelt wird, gibt die Zeitsteuerung 400 ein Maskierungssteuersignal MCS, maskiert als ein Bezugspegel, an den Treiber aus, zusätzlich zu dem Blockieren der Treibersteuersignale, die an den Gatetreiber-IC 200, den Datentreiber-IC 300 beziehungsweise den Leistungs-IC ausgegeben werden, und verhindert so, dass das Flüssigkristallpanel 100 ein anormales Bild darstellt.
  • Der anormale Modus, wie im Vorhergehenden im Hintergrund beschrieben, kennzeichnet einen Zustand, bei dem das Treibersteuersignal nicht normal erzeugt wird, aufgrund einer anormalen Betriebsweise, wie beispielsweise: dass die Einrastung einer LVDS-Empfangseinheit 410 (siehe 4) gelöst wird, weil die Frequenz des Zeitsteuersignals DCLK, welches von dem externen System übertragen wird, verändert wird oder das Zeitsteuersignal DCLK anormal in die Zeitsteuerung 400 eingegeben wird; dass die Einrastung der EPI-Übertragungseinheit durch Umschalten eines Modus oder ähnlichem gelöst wird; oder dass die Einrastung des Datentreiber-ICs 300 durch eine externe Umgebung (z. B. äußere Umstände) oder ähnliches gelöst wird.
  • Ein normaler Modus kennzeichnet einen Modus, der kein anormaler Modus ist, und ist ein Zustand, bei dem ein normales Einrastsignal in die Zeitsteuerung eingegeben oder von dieser ausgegeben wird. In einem derartigen normalen Modus kann die Zeitsteuerung 400 das Gatesteuersignal, welches mittels des Zeitsteuersignals erzeugt wird, an den Gatetreiber-IC 200 ausgeben, das Datensteuersignal an den Datentreiber-IC 300 ausgeben und das Leistungssteuersignal an den Leistungs-IC ausgeben.
  • Im Besonderen überwacht die Zeitsteuerung 400 kontinuierlich, ob der anormale Modus auftritt, unter Verwendung der Einrastsignale LVDS_Rx_LOCK, EPI_Tx_LOCK und EPI_Rx_LOCK, und wenn der aktuelle Modus als der anormale Modus ermittelt wird, bei dem das Treibersteuersignal anormal ausgegeben wird, gibt die Zeitsteuerung 400 das Maskierungssteuersignal MCS an den Treiber aus, so dass das anormale Bild nicht von dem Panel 100 dargestellt wird, zusätzlich zu dem Blockieren der Ausgabe eines zuvor erzeugten anormalen Treibersteuersignals. Hierbei kann beispielsweise das Maskierungssteuersignal das Gatesteuersignal sein, das verursacht, dass ein Scansignal nicht ausgegeben wird, wobei beispielsweise das Gatestartsignal VST einen niedrigen Logikpegel (Low-Pegel) hat oder das Gatetaktsignal GCLK einen niedrigen Logikpegel hat. Zusätzlich kann das Maskierungssteuersignal MCS das Datensteuersignal sein, das verursacht, dass ein anormales Bilddatensignal nicht an die Datenleitungen ausgegeben wird, beispielsweise das Datenausgabefreigabesignal SOE mit einem hohen Logikpegel (High-Pegel), oder das Leistungssteuersignal (beispielsweise PWM) zum Verhindern der anormalen Ansteuerung der Hintergrundlichteinheit. Das heißt, das Maskierungssteuersignal kann beispielsweise das Gatesteuersignal, das Datensteuersignal und/oder das Leistungssteuersignal aufweisen, die entsprechend an den Gatetreiber-IC 200, den Datentreiber-IC 300 bzw. den Leistungs-IC ausgegeben werden zum Verhindern, dass der Gatetreiber-IC 200, der Datentreiber-IC 300 bzw. der Leistungs-IC die Datenleitungen, die Gateleitungen bzw. das Panel 100 und die Hintergrundlichteinheit anormal ansteuern. Eine detaillierte Beschreibung hierzu wird im Folgenden vorgenommen.
  • Jeder der Gatetreiber-ICs GDIC#1 bis GDIC#4 führt in dem normalen Modus sequentiell das Scansignal den Gateleitungen in Übereinstimmung mit den Gatesteuersignalen zu, die von der Zeitsteuerung 400 erzeugt werden. In Reaktion auf das Scansignal werden die Dünnfilmtransistoren (TFTs) in Einheiten einer horizontalen Zeile betrieben.
  • In dem anormalen Modus wird der Gatetreiber-IC 200 in Übereinstimmung mit dem Maskierungssteuersignal MCS betrieben, das von der Zeitsteuerung 400 erzeugt wird, und folglich führt er den Gateleitungen das Scansignal nicht zu.
  • Der Gatetreiber-IC 200 kann den Gatetreiber-IC der LCD-Vorrichtung der bezogenen Technik verwenden, so wie er ist. In dem normalen Modus wird der Gatetreiber-IC 200 in Übereinstimmung mit dem Gatesteuersignal GCS betrieben, welches von der Zeitsteuerung 400 übertragen wird. Jedoch wird in dem anormalen Modus der Gatetreiber-IC 200 in Übereinstimmung mit dem Maskierungssteuersignal MCS betrieben, welches von der Zeitsteuerung 400 übertragen wird.
  • Hierbei kann, wie vorhergehend beschrieben, das Maskierungssteuersignal MCS das Gatesteuersignal sein, das verursacht, dass der Gatetreiber-IC 200 das Scansignal nicht ausgibt. Wenn das Maskierungssteuersignal MCS empfangen wird, gibt der Gatetreiber-IC 200 das Scansignal nicht an die Gateleitungen aus und deshalb kann von außen gesehen der Gatetreiber-IC 200 als nicht betrieben (nicht angesteuert) angesehen werden.
  • Wie vorhergehend beschrieben, kann der Gatetreiber-IC 200 unabhängig von dem Panel 100 hergestellt werden und kann mit dem Panel gemäß unterschiedlichen Typen elektrisch verbunden werden, die vorliegende Erfindung ist jedoch nicht darauf limitiert. Als ein weiteres Beispiel kann der Gatetreiber-IC 200 in einem GIP-Typ bereitgestellt werden, bei dem der Gatetreiber-IC 200 auf dem Flüssigkristallpanel 100 angeordnet ist.
  • In diesem Fall können das Gatestartsignal VST und das Gatetaktsignal GCLK als Steuersignale zum Steuern des Gatetreiber-ICs 200 verwendet werden. Deshalb wird als ein Beispiel ein Gatetreiber-IC, der den GIP-Typ verwendet, im Folgenden beschrieben.
  • Jedoch ist die vorliegende Erfindung nicht darauf beschränkt und daher kann der Gatetreiber-IC als ein anderer Typ als der GIP-Typ implementiert werden, in welchem Falle verschiedene Signale GSP, GSC und GOE, welche verursachen, dass der Gatetreiber-IC nicht das Scansignal ausgibt oder anormal angesteuert (betrieben) wird, als Gatesteuersignale bereitgestellt werden können.
  • Der Datentreiber-IC 300 konvertiert (wandelt um) eingegebene Bilddaten in analoge Pixelsignale (Bilddatensignale) und führt bei jeder horizontalen Zeitdauer (Periode), bei der das Scansignal einer Gateleitung zugeführt wird, den Datenleitungen die Bilddatensignale für eine horizontale Zeile entsprechend zu. Das heißt, der Datentreiber-IC 300 konvertiert Bilddaten in Bilddatensignale unter Verwendung von Gamma-Spannungen, die von einem Gamma-Spannungs-Generator (nicht gezeigt) zugeführt werden, und gibt die Bilddatensignale an die Datenleitungen entsprechend aus.
  • In dem anormalen Modus kann ähnlich dem Gatetreiber-IC 200 der Datentreiber-IC 300 das Maskierungssteuersignal MCS (beispielsweise SOE, POL, etc.) empfangen, welches verursacht, dass die Bilddatensignale nicht an die Datenleitung ausgegeben werden, und dadurch kann er das Bllddatensignal nicht ausgegeben.
  • Jedoch ist es möglich, dass in dem anormalen Modus, da das Scansignal aufgrund des Maskierungssteuersignals MCS, das von dem Gatetreiber-IC 200 ausgegeben wird, nicht an die Gateleitungen ausgegeben wird, von der Zeitsteuerung 400 kein separates Maskierungssteuersignal zum Nichtzulassen der Ausgabe der Bilddatensignale ausgegeben wird.
  • Auch wenn jeder der Datentreiber-ICs SDIC#1 bis SDIC#8 den Betrieb des normalen Modus auch in dem anormalen Modus durchführt, wird das Scansignal von dem Gatetreiber-IC nicht der Gateleitung zugeführt, weil der Gatetreiber-IC 300 in dem anormalen Modus in Übereinstimmung mit dem Maskierungssteuersignal MCS, welches von der Zeitsteuerung 400 übertragen wird, angesteuert wird. Dementsprechend wird in dem anormalen Modus, auch wenn ein Bilddatensignal von dem Datentreiber-IC 300 an die Datenleitungen ausgegeben wird, das anormale Bild nicht von dem Panel 100 dargestellt, weil das Bilddatensignal nicht in ein Pixel geladen wird.
  • Darüber hinaus erzeugt, wie im Vorhergehenden beschrieben, in dem anormalen Modus, selbst wenn ein Bilddatensignal von dem Datentreiber-IC 300 an eine Datenleitung ausgegeben wird, weil der Datentreiber-IC 300 selber und das Flüssigkristallpanel 100 nicht großartig beschädigt sind, die Zeitsteuerung 400 das Maskierungssteuersignal MCS zum Nichtzulassen der Ausgabe des Bilddatensignals nicht.
  • Deshalb kann der Datentreiber-IC 300 den Datentreiber-IC der LCD-Vorrichtung der bezogenen Technik, der den EPI-Typ verwendet, verwenden, wie er ist. In dem normalen Modus speichert der Datentreiber IC 300 digitale Bilddaten, die von der Zeitsteuerung 400 übertragen werden, als analoge Bilddatensignale und gibt diese Bilddatensignale dann während einer horizontalen Zeitdauer entsprechend an die Datenleitungen aus, wenn das Scansignal sequentiell von dem Gatetreiber-IC 200, der in Übereinstimmung mit dem Gatesteuersignal betrieben (angesteuert) wird, welches von der Zeitsteuerung 400 übertragen wird, der Gateleitung zugeführt wird.
  • Der Datentreiber-IC 300, wie beispielsweise in dem Patent mit der Anmeldungsnummer KR 10-2008-0127456 offenbart und in 3 gezeigt, weist einen Datenabtaster 331 (data sampler), einen Latch (beispielsweise ein Auffangregister oder eine zustandsgesteuerte Flipflop-Schaltung) 332, einen Digital-Analog-Wandler (DAC) 333 und einen Ausgabepuffer 334 auf. Insbesondere weist der Datenabtaster 331 eine PLL 301 auf.
  • Der Datenabtaster 331 analysiert ein Eingabesignal und ein Ausgabesignal. Wenn das Eingabesignal und das Ausgabesignal identisch sind, gibt der Datenabtaster 331 einen hohen Logikpegel eines Einrastsignals (Lock Out) aus (beispielsweise gibt der Datenabtaster 331 das Einrastsignal auf einem hohen Logikpegel und/oder mit einem hohen Logikpegel aus). Der hohe Logikpegel des Einrastsignals wird an die Datentreiber-ICs SDIC#2 bis SDIC#8 einer nächsten Stufe übertragen und ein letzter Datentreiber-IC SDIC#8 gibt einen hohen Logikpegel des Einrastsignals EPI_Rx_LOCK an eine EPI-Übertragungseinheit 440 und eine Steuersignal-Erzeugungseinheit 420 der Zeitsteuerung 400 aus (siehe 4).
  • Dementsprechend kann, wenn der hohe Logikpegel des Einrastsignals EPI_Rx_LOCK nicht von dem letzten Datentreiber-IC SDIC#8 empfangen wird, die Steuersignal-Erzeugungseinheit einen aktuellen Modus als den anormalen Modus ermitteln, bei dem eine Nichtübereinstimmung einer Treiberfrequenz zwischen der Zeitsteuerung 400 und den Datentreiber-ICs 300 auftritt, und kann, wie im Vorhergehenden beschrieben, das Maskierungssteuersignal ausgeben.
  • Im Folgenden wird mit Bezug zu den 4 bis 6 die detaillierte Konfiguration und Funktion der Zeitsteuerung 400 beschrieben.
  • 4 ist ein beispielhaftes Diagramm, das eine Konfiguration der Zeitsteuerung 400 in der LCD-Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung zeigt. 5 ist ein beispielhaftes Diagramm, das eine interne Konfiguration der Steuersignal-Erzeugungseinheit 420 in der Zeitsteuerung gemäß 4 zeigt. 6 ist ein beispielhaftes Diagramm, das Wellenformen von Steuersignalen zeigt, welche in eine Anormaler-Modus-Ermittlungseinheit 423 gemäß 5 eingegeben werden oder von dieser ausgegeben werden.
  • Die Zeitsteuerung 400 erzeugt und gibt aus: das Gatesteuersignal GCS zum Steuern der Gatetreiber-ICs 200 und das Datensteuersignal DCS zum Steuern der Datentreiber ICs 300 und/oder das Leistungssteuersignal zum Steuern des Leistungs-ICs unter Verwendung des vertikalen Synchronisationssignals Vsync, des horizontalen Synchronisationssignals Hsync und des Punkttaktsignals DCLK, welche von dem externen System zugeführt werden.
  • Die Zeitsteuerung 400 überwacht, ob ein aktueller Modus der anormale Modus oder der normale Modus ist unter Verwendung der Einrastsignale, die von den PLLs erzeugt werden und dann, wenn der aktuelle Modus als der anormale Modus ermittelt wird, bei dem die Treibersteuersignale anormal ausgegeben werden, blockiert die Zeitsteuerung 400 die Ausgabe des Gatestartsignals VST und des Gatetaktsignals GCLK, die die Gatesteuersignale sind, die an den Treiber (insbesondere den Gatetreiber-IC 200) übertragen werden, und gibt das Maskierungssteuersignal MCS, das einen vorgegebenen Referenzpegel hat, an den Gatetreiber-IC 200 aus. Das heißt, in dem anormalen Modus kann, wie im Vorhergehenden beschrieben, das Maskierungssteuersignal MCS zum Steuern der Treiber das Gatesteuersignal, das Datensteuersignal und/oder das Leistungssteuersignal aufweisen, jedoch kann insbesondere ein Gatesteuersignal, das die Ausgabe des Scansignals verhindert, als effizientes Maskierungssteuersignal verwendet werden.
  • Wenn das Maskierungssteuersignal das Gatesteuersignal ist, kann der vorgegebene Referenzpegel der Pegel des Gatestartsignals VST oder des Gatetaktsignals GCLK sein, das den anormalen Betrieb des Gatetreiber-ICs 200 nicht zulässt oder das verursacht, dass der Gatetreiber-IC 200 nicht das Scansignal ausgibt. Deshalb kann bei einem Gatetreiber-IC, der mit einem n-Typ Transistor betrieben wird, das Gatestartsignal VST und das Gatetaktsignal GCLK korrespondierend zu dem Maskierungssteuersignal MCS einen hohen Logikpegel haben.
  • In dem anormalen Modus, gibt der Gatetreiber-IC 200 nicht das Scansignal an die Gateleitung des Panels 100 aus, wenn das Gatestartsignal VST und das Gatetaktsignal GCLK, die einen niedrigen Logikpegel (L(0)) haben, als Maskierungssteuersignal MCS in den Gatetreiber-IC 200 eingegeben werden. Dementsprechend wird in dem anormalen Modus ein anormales Bild nicht ausgegeben, weil das Bilddatensignal nicht in ein Pixel geladen wird, auch wenn ein Bilddatensignal von dem Datentreiber IC 300 ausgegeben wird.
  • Vor diesem Hintergrund kann, wie in 4 gezeigt, die Zeitsteuerung 400 aufweisen: die LVDS-Empfangseinheit 410, die Videodaten „Daten” und Zeitsteuersignale (beispielsweise Vsync, Hsync, DE und/oder DCLK) von dem externen System empfängt, eine Videodatenanpassungseinheit 430 (video data alignment unit), die die Videodaten „Daten” anpasst (z. B. neu anordnet (realigns)), um Bilddaten auszugeben; die Steuersignal-Erzeugungseinheit 420, die unter Verwendung von Einrastsignalen ermittelt, ob ein aktueller Modus der anormale Modus oder der normale Modus ist, die die Gatesteuersignale GCS zum Steuern des Gatetreiber-ICs 200, die die Datensteuersignale DCS zum Steuern des Datentreiber-ICs 300 und die das Leistungssteuersignal PWM zum Steuern des Leistungs-ICs erzeugt und ausgibt unter Verwendung des Zeitsteuersignals, wenn der aktuelle Modus als der normale Modus ermittelt wird, und die das Maskierungssteuersignal MCS (welches erzeugt wird durch Maskieren des Treibersteuersignals als Referenzpegel) erzeugt und ausgibt, zusätzlich zu dem Blockieren der Ausgabe des Treibersteuersignals (beispielsweise des Gatesteuersignals, des Datensteuersignals und/oder des Leistungssteuersignals), wenn der aktuelle Modus als der anormale Modus ermittelt wird; und die EPI-Übertragungseinheit 440, die das Datensteuersignal DCS, das an die Steuersignal-Erzeugungseinheit 440 übertragen wird, und die Bilddaten, die von der Videodatenanpassungseinheit 430 übertragen werden, an die Datentreiber-ICs 300 gemäß einem Punkt-zu-Punkt Schema ausgibt. Ferner, obwohl nicht gezeigt, kann die Zeitsteuerung 400 eine interne Taktsignalerzeugungseinheit (VCO) aufweisen, die ein internes Taktsignal erzeugt, welches intern von der Zeitsteuerung 400 benötigt wird, eine Speichereinheit (SRAM), die unterschiedliche Informationen speichert und/oder einen I2C-Master, der mit der Speichereinheit oder anderen Sub-ICs (z. B. Slave-ICs) kommuniziert.
  • Die LVDS-Empfangseinheit 410 empfängt das Zeitsteuersignal, (aufweisend das vertikale Synchronisationssignal Vsync, das horizontale Synchronisationssignal Hsync, das Punkttaktsignal DCLK und/oder das Datenfreigabesignal DE) und Videodaten RGB von dem externen System (nicht gezeigt), beispielsweise mittels einer LVDS-Schnittstelle.
  • Hierbei ist die LVDS-Schnittstelle eine digitale Hochgeschwindigkeitsschnittstelle. Die LVDS-Schnittstelle erzeugt zwei Signale, die entgegengesetzte Polaritäten haben, und überträgt Daten auf der Basis der beiden Signale. Deshalb überträgt die LVDS-Schnittstelle Daten bei einer niedrigen Spannung und deshalb hat sie einen geringen Energieverbrauch, eine hohe Übertragungsgeschwindigkeit und eine exzellente Toleranz bezüglich Rauschens.
  • Eine derartige LVDS-Empfangseinheit 410 ist mit einem LVDS-Transmitter (nicht gezeigt) des externen Systems verbunden und weist intern eine PLL 411 auf.
  • Die PLL 411 hält eine konstante Frequenz (Phase) eines Eingangssignals (aufweisend ein Videodaten- und ein Zeitsteuersignal), welches von dem externen System übertragen wird, und die konstante Frequenz (Phase) eines Ausgabesignals, welches von der LVDS-Empfangseinheit 410 ausgegeben wird, aufrecht. Wenn die konstante Frequenz (Phase) des Eingabesignals und die konstante Frequenz (Phase) des Ausgabesignals aufrechterhalten werden, gibt die PLL 411 ein LVDS-Empfangseinrastsignal LVDS_Rx_LOCK aus, das einen hohen Logikpegel (H) hat, (welches nachfolgend als ein erstes Einrastsignal LVDS_Rx_LOCK bezeichnet wird).
  • Das erste Einrastsignal LVDS_Rx_LOCK, welches kontinuierlich einen hohen Logikpegel (H(1)) aufrechterhält, zeigt an, dass ein Taktsignal, das in dem externen System und der LVDS-Empfangseinheit 410 verwendet wird, bei einer konstanten Frequenz eingerastet ist, hingegen zeigt die Veränderung des ersten Einrastsignals LVDS_Rx_LOCK von einem hohen Logikpegel (H(1)) zu einem niedrigen Logikpegel (L(0)) an, dass die Einrastung zwischen dem externen System und der LVDS-Empfangseinheit 410 gelöst ist.
  • Auf diesem Weg wird ein aktueller Modus in einen anormalen Modus geändert, wenn die Einrastung zwischen dem externen System und der LVDS-Empfangseinheit 410 gelöst wird, wie im Vorhergehenden beschrieben, und dadurch erzeugt die Zeitsteuerung 400 die anormalen Gatesteuersignale.
  • Die Videodatenanpassungseinheit 430 passt die digitalen Videodaten RGB an (z. B. ordnet diese neu an), welche von der LVDS-Empfangseinheit 410 von dem externen System empfangen und in einen TTL-Typ geändert worden sind, um für die Auflösung des Flüssigkristallpanels 100 geeignet zu sein, und gibt die angepassten (z. B. neu angeordneten (realigned)) Bilddaten aus.
  • Die EPI-Übertragungseinheit 440 überträgt das Datensteuersignal DCS, welches von der Steuersignal-Erzeugungseinheit 420 übertragen wird, und die Bilddaten, die von der Videodatenanpassungseinheit 430 übertragen werden, an den Datentreiber-IC 300. Die EPI-Übertragungseinheit 440, wie beispielsweise offenbart in dem Patent mit der Anmeldenummer KR 10-2008-0127456 , verbindet die Zeitsteuerung 400 mit den Datentreiber-ICs SDIC#1 bis SDIC#8 gemäß einem Punkt-zu-Punkt-Typ und wird im Allgemeinen in einer Zeitsteuerung verwendet, die mit dem Datentreiber-IC 300 über eine Schnittstelle gemäß dem EPI-Typ verbunden ist.
  • Eine Zusammenfassung einer Konfiguration zwischen der EPI-Übertragungseinheit 400 und den Datentreiber-ICs 300 wird im Folgenden bereitgestellt.
  • Eine Mehrzahl von Leitungen, wie beispielsweise eine Mehrzahl von Paaren von Datenleitungen DATA&CLK, ein Paar von Steuerleitungen SCL/SDA und eine Einrastprüfleitung LCS, sind zwischen der EPI-Übertragungseinheit 440 und jedem der Datentreiber-ICs SDIC#1 bis SDIC#8 verbunden (beispielsweise verbinden die Mehrzahl von Datenleitungen die EPI-Übertragungseinheit 440 mit den Datentreiber-ICs SDIC#1 bis SDIC#8).
  • Die Paare von Datenleitungen DATA&CLK verbinden die EPI-Übertragungseinheit 440 seriell mit jedem der Datentreiber-ICs SDIC#1 bis SDIC#8 in einer 1:1(eins-zu-eins)-Beziehung, nämlich gemäß dem Punkt-zu-Punkt-Typ. Jeder der Datentreiber-ICs (SDIC#1 bis SDIC#8) 300 speichert (restores) Takte, die über die Paare von Datenleitungen DATA&CLK eingegeben werden, und so werden, wie in 2 gezeigt, Leitungen zum Übertragen von Bilddaten zwischen benachbarten Datentreiber-ICs der Datentreiber-ICs SDIC#1 bis SDIC#8 nicht benötigt.
  • Die Einrastprüfleitung LCS überträgt, wie im Vorhergehenden beschrieben, ein Einrastsignal zwischen der EPI-Übertragungseinheit 440 und dem Datentreiber-IC 300 und zwischen den Datentreiber-ICs 300. Ein drittes Einrastsignal EPI_Rx_LOCK wird von dem letzten Datentreiber-IC 300 an die Steuersignal-Erzeugungseinheit 420 der Zeitsteuerung 400 übertragen. Deshalb kann die Steuersignal-Erzeugungseinheit 420 unter Verwendung des dritten Einrastsignals EPI_Rx_LOCK ermitteln, ob ein aktueller Modus der anormale Modus ist.
  • Die EPI-Übertragungseinheit 440 überträgt entsprechend einen Chipidentifikationscode jedes der Datentreiber-ICs SDIC#1 bis SDIC#8 und eine Mehrzahl von Steuerdaten für jeden Chip zum Steuern der entsprechenden Funktionen der Datentreiber-ICs SDIC#1 bis SDIC#8 an die Datentreiber-ICs SDIC#1 bis SDIC#8 über das Paar von Steuerleitungen SCL/SDA.
  • Eine Zusammenfassung der Funktion der EPI-Übertragungseinheit 440 wird im Folgenden bereitgestellt.
  • Vor dem Übertragen von Bilddaten an den Datentreiber-IC 300 führt die EPI-Übertragungseinheit 440 ein Einrastsignal LOCK zum Prüfen, ob eine Taktteilung (clock division) der Datentreiber-ICs SDIC#1 bis SDIC#8 und die Ausgabe des Datenabtasters zuverlässig (z. B. stetig) eingerastet sind, einem ersten Datentreiber-IC SDIC#1 über eine Einrastprüfleitung LCS1 zu.
  • Wenn die Frequenz und die Phase eines Ausgabetakts zum Abtasten von Daten eingerastet sind, überträgt der erste Datentreiber-IC SDIC#1 ein Einrastsignal, das einen hohen Logikpegel (H(1)) hat, an einen zweiten Datentreiber-IC SDIC#2, welcher die Frequenz und die Phase des Ausgabetakts einrastet und dann einen hohen Logikpegel eines Einrastsignals an einen dritten Datentreiber-IC SDIC#3 überträgt.
  • Auf diese Weise, wenn die Frequenz und die Phase des Ausgabetakts jedes der Datentreiber-ICs SDIC#1 bis SDIC#7 sequentiell eingerastet sind und dann die Frequenz und die Phase des Ausgabetakts des letzten Treiber-ICs SDIC#8 eingerastet sind, führt der letzte Datentreiber-IC SDIC#8 einen hohen Logikpegel des dritten Einrastsignals EPI_Rx_LOCK der EPI-Übertragungseinheit 440 und der Steuersignal-Erzeugungseinheit 420 über eine Rückführungs-Einrastprüfleitung (feedback lock check line) LCS zu.
  • Die EPI-Übertragungseinheit 440 empfängt die Rückführung des dritten Einrastsignals und überträgt dann ein Datensteuersignalpaket und ein Bilddatenpaket an jeden der Datentreiber-ICs SDIC#1 bis SDIC#8.
  • Die EPI-Übertragungseinheit 440 überträgt das Datensteuersignal und die Bilddaten an jeden Datentreiber-IC 300.
  • Wie die LVDS-Empfangseinheit 410 oder der Datentreiber-IC 300 weist auch die EPI-Übertragungseinheit 440, die die vorhergehend beschriebene Funktion hat, eine PLL 441 auf.
  • Die PLL 441 der EPI-Übertragungseinheit 440 hält eine konstante Frequenz (Phase) eines Eingabesignals, welches von der Videodatenanpassungseinheit 430 oder der Steuersignal-Erzeugungseinheit 420 übertragen wird, und die konstante Frequenz (Phase) eines Ausgabesignals, das von der EPI-Übertragungseinheit 440 ausgegeben wird, aufrecht. Wenn die konstante Frequenz (Phase) des Eingabesignals und die konstante Frequenz (Phase) des Ausgabesignals aufrechterhalten werden, gibt die PLL 441 ein Einrastsignal aus, das einen hohen Logikpegel (H) (im Folgenden bezeichnet als ein zweites Einrastsignal EPI_Tx_LOCK) hat.
  • Das zweite Einrastsignal EPI_Tx_LOCK, das kontinuierlich einen hohen Logikpegel (H(1)) aufrechterhält, kennzeichnet, dass ein Taktsignal, das in der Videodatenanpassungseinheit 430 oder der Steuersignal-Erzeugungseinheit 420 und der EPI-Übertragungseinheit 440 verwendet wird, bei einer konstanten Frequenz eingerastet ist, wohingegen das zweite Taktsignal EPI_Tx_LOCK, welches von dem hohen Logikpegel (H(1)) auf einen niedrigen Logikpegel (L(0)) verändert ist, kennzeichnet, dass die Einrastung zwischen der Videodatenanpassungseinheit 430 oder der Steuersignal-Erzeugungseinheit 440 und der EPI-Übertragungseinheit 440 gelöst ist.
  • Auf diese Weise wird ein aktueller Modus auf den anormalen Modus geändert, wenn die Einrastung zwischen der Videodatenanpassungseinheit 430 oder der Steuersignal-Erzeugungseinheit 420 und der EPI-Übertragungseinheit 440, wie im Vorhergehenden beschrieben, gelöst wird und daher erzeugt die Zeitsteuerung die anormalen Gatesteuersignale oder das Panel 100 zeigt anormale Bilddaten an.
  • Die Steuersignal-Erzeugungseinheit 420, wie in 5 gezeigt, kann eine Gatesteuersignal-Erzeugungseinheit 421, eine Datensteuersignal-Erzeugungseinheit 422 und eine Anormaler-Modus-Ermittlungseinheit 423 aufweisen.
  • Die Steuersignal-Erzeugungseinheit 420 empfängt das Steuersignal (aufweisend das vertikale Synchronisationssignal Vsync, das horizontale Synchronisationssignal Hsync, das Datenfreigabesignal DE und/oder das Punkttaktsignal DCLK) von der LVDS-Empfangseinheit 410, um das Datensteuersignal DCS zum Steuern der Betriebszeit (operation timing) des Datentreiber-ICs 300, das Gatesteuersignal GCS zum Steuern der Betriebszeit (operation timing) des Gatetreiber-ICs 200 und/oder das Leistungssteuersignal zum Steuern der Betriebszeit des Leistungs-ICs zu erzeugen.
  • Die Steuersignal-Erzeugungseinheit 420 ermittelt, ob die LCD-Vorrichtung in dem anormalen Modus ist, unter Verwendung des ersten Einrastsignals LVDS_Rx_LOCK, das sie von der LVDS-Empfangseinheit 410 empfangen hat, des zweiten Einrastsignals EPI_Tx_LOCK, das sie von der EPI-Übertragungseinheit 440 empfangen hat, und des dritten Einrastsignals RPI_Rx_LOCK, das sie von dem letzten Datentreiber-IC SDIC#8 empfangen hat.
  • Wenn das ermittelte Ergebnis zeigt, dass die LCD-Vorrichtung in dem normalen Modus ist, erzeugt die Steuersignal-Erzeugungseinheit 420 das Treibersteuersignal, um das Gatesteuersignal an den Gatetreiber-IC 200 auszugeben und das Datensteuersignal DCS an die EPI-Übertragungseinheit 440 auszugeben.
  • Wenn das ermittelte Ergebnis zeigt, dass die LCD-Vorrichtung in dem anormalen Modus ist, wie in 6 gezeigt, erzeugt die Steuersignal-Erzeugungseinheit 420 das Maskierungssteuersignal MCS, das den Gatetreiber-IC 200 daran hindert, das Scansignal an die Gateleitung auszugeben, und gibt das Maskierungssteuersignal MCS an den Gatetreiber-IC 200 aus, zusätzlich zu dem Blockieren der Ausgabe der Gatesteuersignale, die von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt werden. Ferner, wenn sich ddie LCD-Vorrichtung als ermitteltes Ergebnis in dem anormalen Modus befindet, ist es möglich, dass die Steuersignal-Erzeugungseinheit 420 das Maskierungssteuersignal erzeugt, das das Datensteuersignal oder das Leistungssteuersignal aufweist, um das Panel 100 daran zu hindern, ein anormales Bild auszugeben, und das Maskierungssteuersignal an den Datentreiber-IC 300 und/oder den Leistungs-IC ausgibt.
  • 6 zeigt Wellenformen von Signalen, die in die Anormaler-Modus-Ermittlungseinheit 423 der Steuersignal-Erzeugungseinheit 420 eingegeben und/oder von dieser ausgegeben werden. Das Eingabesignal, das in die Anormaler-Modus-Ermittlungseinheit 423 eingegeben wird, kann das Gatesteuersignal GCS sein, das von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird. Das Gatesteuersignal GCS kann, wie im Vorhergehenden beschrieben, den Gatestartpuls GSP, den Gatesourcetakt GSC und/oder das Gateausgabefreigabesignal GOE und/oder das Gatestartsignal VST und das Gatetaktsignal GCLK in Übereinstimmung mit dem Konfigurationstyp des Gatetreiber-ICs 200 aufweisen. Jedoch zeigt 6, da die vorliegende Erfindung als Beispiel den GIP-Typ verwendet, Wellenformen des Gatesteuersignals GCS, die bei dem GIP-Typ verwendet werden.
  • Zusätzlich zu den Gatesteuersignalen GCS können Signale, die in die Anormaler-Modus-Ermittlungseinheit 423 eingegeben oder von dieser ausgegeben werden, das Datensteuersignal DCS, das von der Datensteuersignal-Erzeugungseinheit 422 erzeugt wird, und die Signale VEO und PWM zum Steuern der Leistungs-ICs aufweisen.
  • Ob ein aktueller Modus der anormale Modus ist, wird von der Anormaler-Modus-Ermittlungseinheit 423 und der Steuersignal-Erzeugungseinheit 420 ermittelt, wobei die Anormaler-Modus-Ermittlungseinheit 423 den anormalen Modus oder den normalen Modus gemäß dem im Folgenden beschriebenen Verfahren ermittelt.
  • Wenn der aktuelle Modus als der normale Modus ermittelt wird, überträgt die Anormaler-Modus-Ermittlungseinheit 423 das Gatesteuersignal GCS (welches von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird und in die Anormaler-Modus-Ermittlungseinheit 423 eingegeben wird) und die anderen Treibersteuersignale, die in sie eingegeben werden, an den Gatetreiber-IC 20 und die anderen entsprechenden Elemente (den Datentreiber-IC 300, den Leistungs-IC, etc.).
  • Wenn der aktuelle Modus als der anormale Modus ermittelt wird, wie in 6 gezeigt, sind anormale Gatesteuersignale X in dem Gatesteuersignal, das von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird und das in dem ermittelten anormalen Modus in die Anormaler-Modus-Ermittlungseinheit 423 eingegeben wird, enthalten.
  • Deshalb blockiert die Anormaler-Modus-Ermittlungseinheit 423 die Ausgabe des anormalen Gatesteuersignals X und gibt das Maskierungssteuersignal MCS (Ausgabesignal), welches die Ausgabe des Scansignals verhindert, an den Gatetreiber-IC 200 aus.
  • Bei einem GIP-Typ des Gatetreiber-ICs, welche mit einer Mehrzahl von n-Typ-Transistoren ausgebildet (konfiguriert) sind, gibt der Gatetreiber-IC das Scansignal nicht an die Gateleitung aus, wenn das Gatestartsignal VST und das Gatetaktsignal GCLK einen niedrigen Logikpegel (L(0)) haben. Dementsprechend gibt die Anormaler-Modus-Ermittlungseinheit 423 während einer Zeitdauer des anormalen Modus das Maskierungssteuersignal MCS aus, welches durch Setzen der Gatesteuersignale VST, GCLK1_0, GCLK2_0, GCLK3_0 und/oder GCLK4_0, die an den Gatetreiber-IC ausgegeben werden, auf einen niedrigen Logikpegel erzeugt wird.
  • Mit anderen Worten, ist es möglich, dass das Maskierungssteuersignal MCS das Gatesteuersignal sein kann, das an den Gatetreiber-IC 200 ausgegeben wird, wobei in diesem Fall der Pegel des Maskierungssteuersignals MCS auf einen niedrigen Logikpegel gesetzt werden kann, der die Ausgabe des Scansignals Verhindert.
  • Das Maskierungssteuersignal MCS kann unterschiedliche Gatesteuersignale aufweisen, die verhindern, dass das Scansignal an die Gateleitung ausgegeben wird, und kann ein Datensteuersignal sein, das Verhindert, dass Bilddaten an die Datenleitung ausgegeben werden. Ferner kann das Maskierungssteuersignal MCS Leistungssteuersignale aufweisen (beispielsweise PWM, VEO, ect.) zum Verhindern des Ansteuerns (Treibens) mehrerer Leistungs-ICs.
  • Die folgende Beschreibung wird im Detail mit Bezug zu den 7 und 8 vorgenommen bezüglich der detaillierten Konfiguration und Funktion der Anormaler-Modus-Ermittlungseinheit 423, die ermittelt, ob die LCD-Vorrichtung in einem anormalen Modus ist, und die unterschiedliche Treibersteuersignale ausgibt, aufweisend das Gatesteuersignal GCS oder das Maskierungssteuersignal MCS in Übereinstimmung mit dem ermittelten Ergebnis.
  • 7 ist ein beispielhaftes Diagramm, das eine interne Konfiguration der Anormaler-Modus-Ermittlungseinheit 423 gemäß 5 darstellt. 8 ist ein beispielhaftes Diagramm, das Simulationsergebnisse unterschiedlicher Signale zeigt, die in die Anormaler-Modus-Ermittlungseinheit 423 gemäß 5 eingegeben oder von dieser ausgegeben werden.
  • Bezugnehmend auf 7 weist die Anormaler-Modus-Ermittlungseinheit 423 eine Optionsprozesseinheit 510 (Option Processing Unit), eine Framezähler-Initialisierungseinheit 520, einen Framezähler 530, eine Maskierungsermittlungsinformation-Erzeugungseinheit 540 und eine Maskierungssteuersignal-Ausgabeeinheit 550 auf.
  • Die Optionsprozesseinheit 510 bearbeitet (processes), ob der anormale Modus ermittelt werden soll unter Verwendung irgendeines der drei Einrastsignale LVDS_Rx_LOCK, EPI_Tx_LOCK und/oder EPI_Rx_LOCK.
  • Zu diesem Zweck weist die Optionsprozesseinheit 510 drei ODER-Gatter 511 bis 513 auf. Das Einrastsignal LVDS_Rx_LOCK und eine Option LVDS_Rx_OPT, welche Informationen betreffend, ob das Einrastsignal LVDS_Rx_LOCK verwendet werden soll, aufweist, werden in zwei entsprechende Eingabekanäle (input Ports) des ODER-Gatters 511 eingegeben. Das Einrastsignal EPI_Tx_LOCK und eine Option EPI_Tx_OPT, welche Informationen betreffend, ob das Einrastsignal EPI_Tx_LOCK verwendet werden soll, aufweist, werden in zwei entsprechende Eingabekanäle des ODER-Gatters 512 eingegeben. Das Einrastsignal EPI_Rx_LOCK und eine Option EPI_Rx_OPT, welche Informationen betreffend, ob das Einrastsignal EPI_Rx_LOCK verwendet werden soll, aufweist, werden in zwei entsprechende Eingabekanäle des ODER-Gatters 513 eingegeben.
  • Die entsprechenden Optionen, welche die Informationen betreffend, ob die Einrastsignale verwendet werden sollen, aufweisen, werden von dem Hersteller der LCD-Vorrichtung gesetzt und in einem löschbaren programmierbaren Nur-Lese-Speiche (EEPROM) gespeichert (siehe 2). Wenn die Zeitsteuerung 400 angeschaltet wird, werden die Optionen in die Anormaler-Modus-Ermittlungseinheit 423 eingegeben.
  • Beispielsweise, wenn festgelegt wird, dass das erste Einrastsignal LVDS_Rx_LOCK, zum Ermitteln, ob der aktuelle Modus der anormale Modus ist, verwendet wird, kann die erste Option LVDS_Rx_OPT so gesetzt werden, dass sie einen niedrigen Logikpegel (L(0)) hat. Folglich wird eine Ausgabe A des ersten ODER-Gatters 511, welches das erste Einrastsignal LVDS_Rx_LOCK und die erste Option LVDS_Rx_OPT empfängt, entsprechend dem Logikpegel des ersten Einrastsignals LVDS_Rx_LOCK festgelegt.
  • Wenn festgelegt wird, dass das zweite Einrastsignal EPI_Tx_LOCK zum Ermitteln, ob ein aktueller Modus der anormale Modus ist, verwendet wird, kann die zweite Option EPI_Tx_OPT so gesetzt werden, dass sie einen hohen Logikpegel (H(1)) hat. Folglich hat eine Ausgabe B des zweiten ODER-Gatters 512, welches das zweite Einrastsignal EPI_Tx_LOCK und die zweite Option EPI_Tx_OPT empfängt, immer einen hohen. Logikpegel (H(1)).
  • Für den Fall, dass festgelegt wird, dass alle drei Einrastsignale zum Ermitteln, ob der aktuelle Modus der anormale Modus ist, verwendet werden, listet die folgende Tabelle 1 entsprechende Ausgabewerte A bis C der ODER-Gatter 511 bis 513 in der Optionsprozesseinheit 510 auf, und eine erste Information „0”, die von der Optionsprozesseinheit 510 ausgegeben wird. Tabelle 1 ist eine Tabelle, die in der Optionsprozesseinheit 510 gemäß 7 dargestellt ist. [Tabelle 1]
    A(511) B(512) C(513) 0
    0 x x 0
    1 0 x 0
    1 1 0 0
    1 1 1 1
  • Wie in Tabelle 1 gezeigt, kennzeichnet das Ausgangssignal des ersten ODER-Gatters 511, das einen niedrigen Logikpegel (L(0)) hat, dass das erste Einrastsignal LVDS_Rx_LOCK einen niedrigen Logikpegel (L(0)) hat, wenn die erste Option LVDS_Rx_OPT einen niedrigen Logikpegel (L(0)) hat (dies liegt daran, dass festgelegt ist, dass das erste Steuersignal zum Ermitteln, ob der aktuelle Modus der anormale Modus ist, verwendet wird). Das erste Einrastsignal LVDS_Rx_LOCK, das einen niedrigen Logikpegel (L(0)) hat, kennzeichnet, dass die Einrastung zwischen dem externen System und der LVDS-Empfangseinheit 410 der Zeitsteuerung 400 gelöst ist, weil die Frequenz eines Takts, der in dem externen System verwendet wird, nicht mit der Frequenz des Takts übereinstimmt, der in der LVDS-Empfangseinheit 410 verwendet wird, wobei in diesem Fall die Zeitsteuerung 400 kein normales Gatesteuersignal ausgeben kann. Dementsprechend hat das Ausgangssignal der Optionsprozesseinheit 510 einen niedrigen Logikpegel (L(0)).
  • In Tabelle 1 kennzeichnet das Ausgangssignal des ersten ODER-Gatters 511, das einen hohen Logikpegel (H(1)) hat, dass die erste Option LVDS_Rx_OPT auf einen hohen Logikpegel (H(1)) gesetzt ist, um nicht zum Ermitteln, ob der aktuelle Modus der anormale Modus ist, verwendet zu werden, oder dass das erste Einrastsignal LVDS_Rx_LOCK einen hohen Logikpegel (H(1)) hat, wenn die erste Option LVDS_Rx_OPT gesetzt wurde, um zum Ermitteln, ob ein aktueller Modus der anormale Modus ist, verwendet zu werden (das heißt L). Deshalb kann der anormale Modus unter Verwendung von nur allein dem Ausgangssignal. A des ersten ODER-Gatters 511 nicht ermittelt werden. Das Ausgangssignal B des zweiten ODER-Gatters 512, das einen niedrigen Logikpegel (L(0)) hat, kennzeichnet, dass die Einrastung zwischen der EPI-Übertragungseinheit 440 und den anderen Elementen in der Zeitsteuerung 400 gelöst ist, in welchem Fall die Zeitsteuerung 400 kein normales Gatesteuersignal ausgeben kann. Dementsprechend hat das Ausgangssignal der Optionsprozesseinheit 510 einen niedrigen Logikpegel (L(0)).
  • Gemäß der vorhergehenden Beschreibung kennzeichnet in Tabelle 1 der Fall, dass das Ausgangssignal A des ersten ODER-Gatters 511 und das Ausgangssignal B des zweiten ODER-Gatters 512 einen hohen Logikpegel (H(1)) haben und das Ausgangssignal C des dritten ODER-Gatters 513 einen niedrigen Logikpegel (L(0)) hat, dass die Einrastung zwischen der EPI-Übertragungseinheit 440 und dem Datentreiber-IC 300 gelöst ist. Dementsprechend hat die erste Information, die das Ausgangssignal der Optionsprozesseinheit 510 ist, einen niedrigen Logikpegel (L(0)).
  • Jedoch kennzeichnen in Tabelle 1 die entsprechenden Ausgangssignale A bis C des ersten bis dritten ODER-Gatters 511 bis 513, die einen hohen Logikpegel (H(1)) haben, dass die drei Einrastsignale alle eingerastet sind oder dass alle Einrastsignale, die dazu verwendet werden, zu ermitteln, ob der aktuelle Modus der anormale Modus ist, eingerastet sind. Dies kennzeichnet, dass die LCD-Vorrichtung in dem normalen Modus arbeitet. Daher hat die erste Information, die das Ausgangssignal der Optionsprozesseinheit 510 ist, einen hohen Logikpegel (H(1)).
  • Das heißt, die Optionsprozesseinheit 510 führt eine logische UND-Operation mit den Ausgangssignalen der drei ODER-Gatter unter Verwendung eines UND-Gatters (nicht gezeigt) durch.
  • Die Framezähler-Initialisierungseinheit 520 empfängt ein Taktsignal CK und die erste Information A, die das Ausgangssignal der Optionsprozesseinheit 510 ist. Ferner detektiert die Framezähler-Initialisierungseinheit 520 unter Verwendung des Taktsignals CK die ansteigende Flanke oder die abfallende Flanke der ersten Information A, die das Ausgangssignal der Optionsprozesseinheit 510 ist, und initialisiert den Framezähler 530.
  • Die erste Information, die von der Optionsprozesseinheit 510 ausgegeben wird und die in die Framezähler-Initialisierungseinheit 520 eingegeben wird, weist Informationen darüber auf, ob die LCD-Vorrichtung in dem anormalen Modus oder in dem normalen Modus ist, wie vorhergehend beschrieben. Deshalb kennzeichnet die erste Information A, die von einem hohen Logikpegel auf einen niedrigen Logikpegel oder von einem niedrigen Logikpegel auf einen hohen Logikpegel verändert wird, dass das Einrastsignal von einem anormalen Zustand auf einen normalen Zustand oder von einem normalen Zustand auf einen anormalen Zustand verändert wird. Unter Verwendung des Punkttaktsignals DCLK oder eines internen Takts, der von der internen Taktsignalerzeugungseinheit (VCO) der Zeitsteuerung 400 erzeugt wird, detektiert die Framezähler-Initialisierungseinheit 520 die abfallende Flanke und die ansteigende Flanke der ersten Information A und überträgt dann die detektierte Information an den Framezähler 530, um den Framezähler 530 zu initialisieren.
  • Beispielsweise detektiert die Framezähler-Initialisierungseinheit 520 die abfallende Flanke und die ansteigende Flanke der ersten Information A, die von der Optionsprozesseinheit 510 eingegeben wird, und die abfallende Flanke und die ansteigende Flanke eines Verzögerungssignals A', das durch Verzögern der ersten Information um einen vorbestimmten Takt erzeugt wird. Wie in der Framezähler-Initialisierungseinheit 520 gemäß 7 gezeigt, kennzeichnet ein Auftreten einer abfallende Flanke sowohl bei der ersten Information A als auch bei dem Verzögerungssignal A', dass das Einrastsignal von einem normalen Zustand auf einen anormalen Zustand verändert wird. Dementsprechend detektiert die Framezähler-Initialisierungseinheit 520 zwei abfallende Flanken, um einen Detektionstakt O zu erzeugen.
  • Wenn sowohl bei der ersten Information als auch bei dem Verzögerungssignal A' eine ansteigende Flanke auftritt, kennzeichnet dies, dass das Einrastsignal von einem anormalen Zustand auf einen normalen Zustand verändert wird. Dementsprechend detektiert die Framezähler-Initialisierungseinheit 520 zwei ansteigende Flanken, um den Detektionstakt O zu erzeugen.
  • Die abfallende Flanke oder die ansteigende Flanke, die auftreten aufgrund der Veränderung der beiden Signale A und A', kennzeichnen, dass mindestens eines der drei Einrastsignale von einem anormalen Zustand auf einen normalen Zustand oder von dem normalen Zustand auf den anormalen Zustand verändert wird. Deshalb erzeugt die Framezähler-Initialisierungseinheit 520 den Detektionstakt O (siehe Framezähler-Initialisierungseinheit 520 in 7) unter Verwendung der detektierten Information und gibt den Detektionstakt O an den Framezähler 530 aus.
  • Der Framezähler 530 beginnt, die Anzahl der Frames in Übereinstimmung mit dem Detektionstakt, der von der Framezähler-Initialisierungseinheit 520 wie im Vorhergehenden beschrieben erzeugt und übertragen wird, zu zählen. Hierbei wird die Anzahl der Frames in der Reihenfolge von 0, 1, 2 und 3 gezählt.
  • Beispielsweise, wenn die Optionsprozesseinheit 510 das dritte Einrastsignal EPI_Rx_LOCK verwendet, um zu ermitteln, ob ein aktueller Modus der anormale Modus ist, wird das dritte Einrastsignal EPI_Rx_LOCK von der Optionsprozesseinheit 510 ausgegeben. Das dritte Einrastsignal EPI_Rx_LOCK, das von der Optionsprozesseinheit 510 ausgegeben wird, wird zu der ersten Information und wird daher als der Eingabewert in die Framezähler-Initialisierungseinheit 520 eingegeben.
  • Wie in 7 dargestellt, ist die LCD-Vorrichtung in dem normalen Modus, wenn das dritte Einrastsignal EPI_Rx_LOCK einen hohen Logikpegel (H(1)) hat, und weder eine ansteigende Flanke noch eine abfallende Flanke werden von der Framezähler-Initialisierungseinheit 520 detektiert. Deshalb zählt der Framezähler 530 nicht die Anzahl der Frames, sondern gibt die Gatesteuersignale VST, GCLK1 und GCLK2, die von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt werden, normal an den Gatetreiber-IC 200 aus und gibt ferner die anderen Treibersteuersignale an die entsprechenden Treiber aus.
  • Jedoch wird, wenn das dritte Einrastsignal EPI_Rx_LOCK von einem hohen Logikpegel (H(1)) auf einen niedrigen Logikpegel (L(0)) geändert wird, eine abfallende Flanke Y von sowohl der ersten Information A als auch dem Verzögerungssignal A' der Framezähler-Initialisierungseinheit 520 detektiert. Dies kennzeichnet, dass mindestens ein Einrastsignal von einem normalen Zustand in einen anormalen Zustand gewechselt hat. Dementsprechend erzeugt die Framezähler-Initialisierungseinheit 520 den Detektionstakt und überträgt den Detektionstakt an den Framezähler 530, woraufhin der Framezähler 530 beginnt, die Anzahl der Frames zu zählen.
  • Wenn das dritte Einrastsignal EPI_Rx_LOCK von einem niedrigen Logikpegel (L(0)) auf einen hohen Logikpegel (H(1)) verändert wird, wird eine ansteigende Flanke Z von sowohl der ersten Information A als auch von dem Verzögerungssignal A' der Framezähler-Initialisierungseinheit 520 detektiert. Dies kennzeichnet, dass alle Einrastsignale, die bei der Ermittlung des anormalen Modus angewendet werden, von einem anormalen Zustand auf einen normalen Zustand verändert werden. Dementsprechend erzeugt die Framezähler-Initialisierungseinheit 520 den Detektionstakt und überträgt den Detektionstakt an den Framezähler 530, woraufhin der Framezähler 530 erneut beginnt, die Anzahl der Frames zu zählen.
  • Der Framezähler 530 wird durch den Detektionstakt initialisiert, der von der Framezähler-Initialisierungseinheit 520 übertragen wird, und zählt die Anzahl der Frames.
  • Die maximale Anzahl der Frames, die von dem Framezähler 530 gezählt werden kann, kann von dem Hersteller gesetzt und gespeichert werden. Deshalb wird das notwendige Zählen von vielen Frames nicht benötigt, nachdem der normale Modus ermittelt wird. Ferner, wenn eine bestimmte Anzahl (oder mehr) von Frames auch in dem anormalen Modus gezählt wird, kennzeichnet dies, dass ein ernsthaftes Problem in der Ansteuerung der LCD-Vorrichtung aufgetreten ist, und kann daher als ein Zustand in Betracht gezogen werden, der nicht durch das Ansteuerverfahren (Betriebsverfahren) der vorliegenden Erfindung gelöst werden kann.
  • Deshalb kann der Hersteller die Beschränkung des anormalen Modus, der durch die vorliegende Erfindung gelöst werden kann, als die maximale Anzahl von zählbaren Frames setzen und die maximale Anzahl von zählbaren Frames in dem EEPROM speichern. Diese Information kann beim Einschalten der Zeitsteuerung 400 an die Zeitsteuerung 400 übertragen werden.
  • Bei einer Ausführungsform der vorliegenden Erfindung ist die maximale Anzahl von zählbaren Frames auf sieben gesetzt, wie in 7 gezeigt.
  • Die Maskierungsermittlungsinformation-Erzeugungseinheit 540 vergleicht die Anzahl von Gateverzögerungen (Gateverzögerung) (welche vorher von dem Hersteller gesetzt worden ist) mit der Anzahl von Frames, die von dem Framezähler 530 gezählt wurde, und erzeugt so zweite Informationen, die notwendig sind zum Ermitteln, ob das Treibersteuersignal als Maskierungssteuersignal maskiert werden soll.
  • Zu diesem Zweck ermittelt die Maskierungsermittlungsinformation-Erzeugungseinheit 540, ob die Anzahl von Frames, die von dem Framezähler 530 gezählt wird, größer oder gleich ist wie die Anzahl der Gateverzögerungen.
  • Ein Verfahren, welches mittels der Ermittlung das Maskierungssteuersignal erzeugt, wird Im Folgenden zusammen mit der Beschreibung der Maskierungssteuersignal-Ausgabeeinheit 550 beschrieben.
  • In 7 ist die Maskierungsermittlungsinformation-Erzeugungseinheit 540 so dargestellt, dass sie zwei Generatoren 541 und 542 aufweist. Diese sind zum Erzeugen einer Mehrzahl von Treibersteuersignalen vorgesehen, die zu dem Maskierungssteuersignal MCS korrespondieren, insbesondere zum separaten Erzeugen der Treibersteuersignale, auf die die unterschiedlichen Anzahlen der Gateverzögerungen entsprechend angewendet werden.
  • Beispielsweise ist, wie in den 7 und 8 gezeigt, die Anzahl der Gateverzögerungen, die für die Erzeugung des Maskierungssteuersignals, wie das Gatestartsignal VST oder der Gatestartpuls GSP und der Gatesourcetakt GSC, angewendet wird, 1 (Gateverzögerung1) und die Anzahl der Gateverzögerungen, die angewendet wird, zum Erzeugung des Maskierungssteuersignals, wie beispielsweise die Signale GCLK, FLK und/oder PWM, ist 2 (Gateverzögerung2). Das heißt, da die unterschiedlichen Anzahlen von Gateverzögerungen angewendet werden, dass die Maskierungsermittlungsinformation-Erzeugungseinheit 540 gemäß 7 separat zwei Generatoren 541 und 542, die unterschiedliche Anzahlen von Gateverzögerungen verwenden, aufweist.
  • Daher kann, auch wenn eine Mehrzahl von Maskierungssteuersignalen erzeugt werden, die Maskierungsermittlungsinformation-Erzeugungseinheit 540 mit nur einem Generator konfiguriert werden, wenn die Anzahl von Gateverzögerungen die gleiche ist.
  • Ausgenommen, dass die unterschiedlichen Maskierungssteuersignale durch Anwenden der unterschiedlichen Anzahlen von Gateverzögerungen wie im Vorhergehenden beschrieben erzeugt werden, haben die zwei Generatoren 541 und 542 gemäß 7 die gleiche Funktion und Konfiguration. Daher wird die folgende Beschreibung bei einem Beispiel vorgenommen, bei dem die Maskierungsermittlungsinformation-Erzeugungseinheit 540 mit dem ersten Generator 541 zum Ausgeben des Gatestartsignals VST konfiguriert ist.
  • Die Maskierungssteuersignal-Ausgabeeinheit 550 gibt das Maskierungssteuersignal oder das Treibersteuersignal, das von der Gatesteuersignal-Erzeugungseinheit 421 oder der Datensteuersignal-Erzeugungseinheit 422 erzeugt wird, unter Verwendung der zweiten Information B, die von der Maskierungsermittlungsinformation-Erzeugungseinheit 540 übertragen wird, oder der ersten Information A, die von der Optionsprozesseinheit 510 übertragen wird, aus.
  • Zu diesem Zweck weist die Maskierungssteuersignal-Ausgabeeinheit 550 eine Ermittlungseinheit 551, die die erste und die zweite Information A und S als Eingabesignale empfängt, und eine Ausgabeeinheit 552 auf, die das Treibersteuersignal oder das Maskierungssteuersignal unter Verwendung eines Ausgangssignals der Ermittlungseinheit 551 ausgibt.
  • Hierbei hat, wenn die Anzahl der gezählten Frames größer oder gleich ist wie die Anzahl der Gateverzögerungen, die zweite Information einen hohen Logikpegel (H(1)), aber wenn die Anzahl der gezählten Frames kleiner ist als die Anzahl der Gateverzögerungen, hat die zweite Information einen niedrigen Logikpegel (L(0)).
  • Die erste Information A hat, wie vorhergehend beschrieben, einen hohen Logikpegel (H(1)), wenn alle Einrastsignale, die zu der Ermittlung des anormalen Modus verwendet werden, in einem normalen Zustand sind, oder die erste Information A hat einen niedrigen Logikpegel (L(0)), wenn mindestens ein Einrastsignal in einem anormalen Zustand ist.
  • Wie in 8 gezeigt, beginnt der Framezähler 530, wenn eine abfallende Flanke am Punkt Y auftritt, wo das dritte Einrastsignal EPI_Rx_LOCK von einem hohen Logikpegel auf einen niedrigen Logikpegel abfällt, die Anzahl der Frames zu zählen. Ab da hat das dritte Einrastsignal EPI_Rx_LOCK einen niedrigen Logikpegel (L(0)), weil die LCD-Vorrichtung in einem anormalen Modus ist.
  • Zu diesem Zeitpunkt ermittelt die Maskierungsermittlungsinformation-Erzeugungseinheit 540, ob die Anzahl von gezählten Frames größer oder gleich ist wie die vorbestimmte Anzahl von Gateverzögerungen (Gateverzögerung1).
  • Erstens ist beispielsweise, wenn die abfallende Flanke am Punkt Y des dritten Einrastsignals auftritt (siehe 8) und daher die Anzahl der Frames gezählt wird, die anfängliche Anzahl von gezählten Frames 0 und die Anzahl von Gateverzögerungen ist auf 1 gesetzt, wie im Vorhergehenden beschrieben, und daher ist die Anzahl von gezählten Frames „0” geringer als die Anzahl von Gateverzögerungen „1”, woraufhin der erste Generator 541 der Maskierungsermittlungsinformation-Erzeugungseinheit 540 einen niedrigen Logikpegel (L(0)) als die zweite Information B ausgibt. Deshalb hat die Ermittlungseinheit 551 der Maskierungssteuersignal-Ausgabeeinheit 550 einen niedrigen Logikpegel (L(0)) unabhängig von dem Logikpegel der ersten Information A, die von der Optionsprozesseinheit 510 ausgegeben wird. Das heißt, ein Ermittlungssignal, das von der Ermittlungseinheit 551 ausgegeben wird, hat einen niedrigen Logikpegel (L(0)), was anzeigt, dass ein aktueller Modus der anormale Modus ist. Dementsprechend gibt die erste Ausgabeeinheit 552 der Maskierungssteuersignal-Ausgabeeinheit 550 das Maskierungssteuersignal aus.
  • In 7 führt die erste Ausgabeeinheit 552 eine logische UND-Operation mit dem Gatestartsignal VST, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird, und mit einem niedrigen Logikpegel (L(0)) aus, der von der ersten Ermittlungseinheit 551 ausgegeben wird. Mit anderen Worten, ist die erste Ausgabeeinheit 552 mit einem UND-Gatter konfiguriert und zwei Signale, die von der ersten Ausgabeeinheit 552 eingegeben werden, sind das Gatestartsignal VST, das von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird, und das erste Ermittlungssignal, das entsprechend von der ersten Ermittlungseinheit 551 ausgegeben wird.
  • Deshalb gibt die erste Ausgabeeinheit 552, immer wenn das Ermittlungssignal, das von der Ermittlungseinheit 551 ausgegeben wird, einen niedrigen Logikpegel (L(0)) hat, ein Signal, das einen niedrigen Logikpegel (L(0)) hat, als das Maskierungssteuersignal aus, unabhängig von dem Gatestartsignal VST, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird. Dementsprechend wird, wie in 8 gezeigt, das Maskierungssteuersignal, das einen niedrigen Logikpegel (L(0)) hat, als das Gatestartsignal VST nach Punkt Y ausgegeben, wenn die abfallende Flanke des dritten Einrastsignals auftritt. Eine Betriebsweise, bei der die Ausgabeeinheit 552 das Maskierungssteuersignal oder unterschiedliche Treibersteuersignale in Übereinstimmung mit dem Ermittlungssignal, das von der Ermittlungseinheit 551 ausgegeben wird, ausgibt, wird zusätzlich im Folgenden beschrieben.
  • Zweitens ist in 8 nach der abfallenden Flanke bei Punkt Y des dritten Einrastsignals, wenn die Anzahl der Frames sich um 1 erhöht und daher die Anzahl der gezählten Frames 1 ist, die Anzahl der gezählten Frames „1”, was die gleiche Anzahl wie die Anzahl der Gateverzögerungen „1” ist, und daher wird die zweite Information B, die einen hohen Logikpegel (H(1)) hat, ausgegeben. Jedoch gibt die erste Ermittlungseinheit 511 der Maskierungssteuersignal-Ausgabeeinheit 550 nach der abfallenden Flanke bei Punkt Y des dritten Einrastsignals, da die erste Information A, die von der Optionsprozesseinheit 510 immer noch einen niedrigen Logikpegel (L(0)) hat, immer noch einen niedrigen Logikpegel (L(0)) als das Ermittlungssignal aus. Deshalb gibt die erste Ermittlungseinheit 511 der Maskierungssteuersignal-Ausgabeeinheit 550 kontinuierlich einen niedrigen Logikpegel (L(0)) aus, was dasselbe ist, wie das Ausgabesignal gemäß der ersten Betriebsweise. Dementsprechend wird das Gatestartsignal VST, das einen niedrigen Logikpegel hat, als Maskierungssteuersignal ausgegeben.
  • Drittens erzeugt gemäß 8, wenn eine ansteigende Flanke bei Punkt Z des dritten Einrastsignals auftritt, die Framezähler-Initialisierungseinheit 520 einen Initialisierungstakt und dadurch wird der Framezähler 530 initialisiert. Deshalb hat die Anzahl der gezählten Frames wieder den Wert von 0, wenn die ansteigende Flanke bei Punkt Z des dritten Einrastsignals auftritt. In diesem Fall, da die Anzahl der gezählten Frames 0 ist und die Anzahl der Gateverzögerungen als 1 gesetzt ist, wie im Vorhergehenden beschrieben, ist die Anzahl der gezählten Frames „0” geringer als die Anzahl der Gateverzögerungen „1” und daher gibt der erste Generator 541 der Maskierungsermittlungsinformation-Erzeugungseinheit 540 einen niedrigen Logikpegel (L(0)) als die zweite Information B aus. Deshalb gibt die erste Ausgabeeinheit 552 der Maskierungssteuersignal-Ausgabeeinheit 550 kontinuierlich ein Ausgabesignal aus, das das Gleiche ist wie das Ausgabesignal gemäß der ersten und der zweiten Betriebsweise. Das heißt, das dritte Einrastsignal EPI_Rx_LOCK hat einen hohen Logikpegel bei dem Punkt Z gemäß 8 und verändert sich daher von einem anormalen Zustand auf einen normalen Zustand, jedoch auch wenn das dritte Einrastsignal auf den normalen Zustand geändert wurde, kann durch Aufrechterhalten des anormalen Modus für eine gewisse Zeitdauer ein stabileres Treibersteuersignal ausgegeben werden. Anders ausgedrückt, wird das dritte Einrastsignal von dem normalen Zustand auf den anormalen Zustand geändert und daher wird der anormale Zustand gestartet, jedoch obwohl das dritte Einrastsignal von dem anormalen Zustand auf den normalen Zustand geändert wird, wird der anormale Zustand nicht unverzüglich auf den normalen Zustand geändert. Ein derartiger Zeitunterschied kann geändert werden in Übereinstimmung mit der Anzahl von Gateverzögerungen, die wie im Vorhergehenden beschrieben ist.
  • Viertens ist, wie in 8 gezeigt, nach der ansteigenden Flanke bei Punkt Z des dritten Einrastsignals, wenn die Anzahl der Frames um 1 ansteigt und daher die Anzahl der gezählten Frames 1 ist, die Anzahl der gezählten Frames „1” die gleiche wie die Anzahl der Gateverzögerungen „1” und daher wird die zweite Information B ausgegeben, die einen hohen Logikpegel (H(1)) hat. Ferner hat nach der ansteigenden Flanke bei Punkt Z des dritten Einrastsignals die erste Information A, die von der Optionsprozesseinheit 510 ausgegeben wird, einen hohen Logikpegel (H(1)). Das heißt, dass die erste und die zweite Information A und B, die in die erste Ermittlungseinheit 551 der Maskierungssteuersignal-Ausgabeeinheit 550 eingegeben werden, einen hohen Logikpegel (H(1)) haben. Dementsprechend gibt die erste Ermittlungseinheit 551 einen hohen Logikpegel als das Ermittlungssignal aus.
  • Die erste Ausgabeeinheit 552 führt eine logische UND-Operation mit dem Gatestartsignal VST, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird, und mit einem hohen Logikpegel (H(1)) aus, der von der ersten Ermittlungseinheit 551 ausgegeben wird, Deshalb gibt die erste Ausgabeeinheit 552 das Gatestartsignal VST aus, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird, wie es ist. Das heißt, wie in 8 gezeigt, dass nach der ansteigenden Flanke bei Punkt Z des dritten Einrastsignals das Gatestartsignal VST, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird, als das Ausgabesignal der Anormaler-Modus-Ermittlungseinheit 423 ausgegeben wird ab einem Punkt S, wenn die Anzahl der gezählten Frames 1 wird. In anderen Worten ermittelt die vorliegende Erfindung einen aktuellen Modus als den anormalen Modus nach der abfallenden Flanke des dritten Einrastsignals EPI_Rx_LOCK (das heißt einen anormalen Zustand) und blockiert folglich (als Folge davon) die Ausgabe des Gatestartsignals VST, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird, und gibt das Maskierungssteuersignal aus, das einen niedrigen Logikpegel hat. Ferner ermittelt die vorliegende Erfindung wiederum einen aktuellen Modus als den normalen Modus nach einem Punkt S, wenn eine Dauer, die einem Frame entspricht, ablauft, ab der steigenden Flanke des dritten Einrastsignals (das heißt einen normalen Zustand) und gibt folglich das Gatestartsignal VST aus, das von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird.
  • Wie im Vorhergehenden beschrieben, gibt die vorliegende Erfindung, obwohl ein logischer Pegel auf einen hohen Logikpegel verändert wird, bei der ansteigenden Flanke an Punkt Z des dritten Startsignals, nicht unverzüglich das Gatestartsignal VST aus, das von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird, sondern ermittelt einen Modus als den anormalen Modus bis zu einem vorgegebenen Punkt (Punkt S) und gibt kontinuierlich das Maskierungssteuersignal, das einen niedrigen Logikpegel hat, als das Gatestartsignal aus.
  • Das dritte Einrastsignal hat einen hohen Logikpegel (H(1)) nach der ansteigenden Flanke an Punkt Z des dritten Einrastsignals, was kennzeichnet, dass das dritte Einrastsignal von einem anormalen Zustand auf einen normalen Zustand geändert wird. Jedoch, wie im Vorhergehenden beschrieben, obwohl das dritte Einrastsignal auf einen Zustand geändert wird, der einen hohen Logikpegel (H(1)) hat, hält die vorliegenden Erfindung den anormalen Modus für eine vorgegebene Dauer (ein Frame) aufrecht, und ermöglicht so, dass das Maskierungssteuersignal ausgegeben wird, um eine stabilere Betriebsweise durchzuführen.
  • Hierbei kann die vorbestimmte Zeitdauer durch einen vorbestimmten ersten Gateverzögerungswert (Gateverzögerung1) geändert werden. Das heißt, da der erste Gateverzögerungswert (Gateverzögerung1), der mit dem ersten Gatestartsignal VST assoziiert ist, einen Wert von 1 hat, wie im Vorhergehenden beschrieben, erhöht sich die Anzahl der gezählten Frames um 1 auch nach der ansteigenden Flanke bei Punkt Z des dritten Einrastsignals und daher wird, nur wenn die Anzahl der gezählten Frames die gleiche ist wie der erste Gateverzögerungswert „1”, das Gatestartsignal VST ausgegeben, das von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt wird. Deshalb wird das Maskierungssteuersignal während mindestens eines Frames kontinuierlich ausgegeben auch nach der ansteigenden Flanke bei Punkt Z des dritten Einrastsignals und nach dem Punkt S, wenn eine Zeitdauer (time), die zu einem Frame korrespondiert, abläuft, kann ein normales Gatesteuersignal ausgegeben werden.
  • Gemäß 8 und der vorhergehenden Beschreibung kann gesehen werden, dass eine vorgegebene Zeitdauer zum Ausgeben des Gatestartsignals VST ein Frame ist und dass sie durch die Anzahl von Gateverzögerungen bestimmt ist. Jedoch kann die vorliegende Erfindung den Gateverzögerungswert in Übereinstimmung mit den Arten der Treibersteuersignale verändern.
  • Fünftens weist die Maskierungsermittlungsinformation-Erzeugungseinheit 540 gemäß 7 den ersten und den zweiten Generator 541 und 542 auf.
  • In dem ersten Generator 541 wird, wie im Vorhergehenden beschrieben, die Anzahl der ersten Gateverzögerungen (der erste Gateverzögerungswert) auf 1 gesetzt. Das Treibersteuersignal wird mittels des ersten Generators 541 als Ausgabe gesteuert und ist das Gatestartsignal VSR. Das Polaritätssignal POL wird ebenfalls als Ausgabe durch den ersten Gateverzögerungswert gesteuert, jedoch wird die Beschreibung im Folgenden gegeben.
  • In dem zweiten Generator 542 gemäß 7 wird die Anzahl der zweiten Gateverzögerungen (Gateverzögerung2) auf zwei gesetzt und ein Treibersteuersignal, welches von einer dritten Ausgabeeinheit 555 ausgegeben wird, die mit dem zweiten Generator 542 über die zweite Ermittlungseinheit 554 verbunden ist, weist Signale GCLK1, GCLK2 und PWM auf. Deshalb wird, wie in 8 gezeigt, das Maskierungssteuersignal kontinuierlich ausgegeben während mindestens zwei Frames (wobei die Nummer der gezählten Frames 0 und 1 ist) auch nach der ansteigenden Flanke bei Punkt Z des dritten Einrastsignals und nach Punkt T. wenn eine Dauer, die zwei Frames entspricht, abläuft, werden normale Signale GCLK1 und GCLK2, die von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt werden, als die Ausgabesignale von der Anormaler-Modus-Ermittlungseinheit 423 ausgegeben. Obwohl die vorliegende Erfindung den Punkt der Anormaler-Modus-Zeitdauer unter Verwendung des gleichen Einrastsignals EPI_Rx_LOCK ermittelt, kann der Endpunkt des anormalen Modus gesetzt werden, um in Übereinstimmung mit den Charakteristiken der Treibersteuersignale verändert zu werden.
  • Gemäß der vorliegenden Erfindung können unterschiedliche Treibersteuersignale in Übereinstimmung mit den Arten der Ausgabeeinheiten 552, 553, 555 und 556, die mit der ersten Ermittlungseinheit 551 oder der zweiten Ermittlungseinheit 554 verbunden sind, ausgegeben werden.
  • Wie im Vorhergehenden beschrieben, verhindert in dem anormalen Modus das Maskierungssteuersignal nur, dass der Gatetreiber-IC 200 ein anormales Scansignal ausgibt, wenn das Gatestartsignal VST und die Taktsignale GCLK1 und GCLK2 einen niedrigen Logikpegel (L(0)) haben.
  • Zu diesem Zweck werden, wie in 7 gezeigt, das Gatestartsignal VST, das von der Gatesteuersignal-Erzeugungseinheit 421 ausgegeben wird, und das Ermittlungssignal der ersten Ermittlungseinheit 551 als Eingabesignale der ersten Ausgabeeinheit 552 eingegeben und die Taktsignale GCLK1 und/oder GCLK2, die von der Gatesteuersignal-Erzeugungseinheit 421 erzeugt werden, und das Ermittlungssignal der zweiten Ermittlungseinheit 554 werden als Eingabesignale der zweiten Ausgabeeinheit 555 eingegeben.
  • In dem normalen Modus kann, da das Ermittlungssignal, das einen hohen Logikpegel (H(1)) hat, als erstes Eingabesignal in die erste und die zweite Ausgabeeinheit 552 und 555 eingegeben wird, ein zweites Eingabesignal VST, das in die erste Ausgabeeinheit 552 eingegeben wird, ausgegeben werden, wie es ist, und ein zweites Eingabesignal GCLK1 oder GCLK2, das in die zweite Ausgabeeinheit 555 eingegeben wird, kann ausgegeben werden, wie es ist.
  • Jedoch geben in dem anormalen Modus, da das Ermittlungssignal, das einen niedrigen Logikpegel (L(0)) hat, als das erste Eingabesignal in die erste und die zweite Ausgabeeinheit 552 und 555 eingegeben wird, die erste und die zweite Ausgabeeinheit 552 und 555 immer einen niedrigen Logikpegel (L(0)) aus, unabhängig von dem zweiten Eingabesignal VST der ersten Ausgabeeinheit 552 und den zweiten Eingabesignalen GCLK1 und GCLK2 der zweiten Ausgabeeinheit 555. Dementsprechend kann der Gatetreiber-IC 200 das Scansignal nicht ausgeben, weil die Signale VST, GCLK1 und GCLK2, die in den Gatetreiber-IC 200 eingegeben werden, einen niedrigen Logikpegel (L(0)) haben.
  • Zusätzlich zu dem Gatestartsignal VST und den Taktsignalen GCLK1 und GCLK2 können, wenn andere Signale in dem anormalen Modus einen hohen Logikpegel H haben, durch Steuern der Ansteuerung (des Betriebs) der LCD-Vorrichtung auch verschiedene Treibersteuersignale (beispielsweise PLK, PWM, ect.), die verhindern, dass die LCD-Vorrichtung ein anormales Bild ausgibt, mit den Ausgabeeinheiten verbunden werden, die mit einem UND-Gatter konfiguriert sind. Der Grund, dass das Gatestartsignal VST und die Taktsignale GCLK1 und GCLK2 in die verschiedenen Ermittlungseinheiten 551 und 554 entsprechend eingegeben werden, ist, dass zwei Signals unterschiedliche Anzahlen von Gateverzögerungen haben, wie im Vorhergehenden beschrieben.
  • Nur wenn das Maskierungssteuersignal einen hohen Logikpegel (H(1)) hat, wie der Pegel des Polaritätssignals POL, hindert das Maskierungssteuersignal den Datentreiber-IC 300, das anormale Bilddatensignal an die Datenleitung auszugeben, und darüber hinaus hindert nur, wenn das Gateausgabefreigabesignal GOE einen hohen Logikpegel (H(1)) hat, das Gateausgabefreigabesignal GOE den Gatetreiber-IC 200, das anormale Scansignal auszugeben.
  • Deshalb werden, wie in 7 gezeigt, eines der ersten Treibersteuersignale (zweite Eingabesignale) und ein erstes Signal (welches erzeugt wird durch Invertieren des Ermittlungssignals der ersten Ermittlungseinheit 551) als Eingabesignale in die dritte Ausgabeeinheit 553 eingegeben, die mit einem ODER-Gatter konfiguriert ist, und das andere der Treibersteuersignale und ein erstes Signal (welches durch Invertieren des Ermittlungssignals der zweiten Ermittlungseinheit 554 erzeugt wird) werden als Eingabesignale in die vierte Ausgabeeinheit 556, die mit einem ODER-Gatter konfiguriert ist, eingegeben.
  • In dem normalen Modus wird, da das Ermittlungssignal, das einen hohen Logikpegel (H(1)) hat, durch die erste und die zweite Ermittlungseinheit 551 und 554 ausgegeben wird, ein Signal, das einen niedrigen Logikpegel (L(0)) hat, als ein erstes Eingabesignal in die dritte und die vierte Ausgabeeinheit 553 und 556 eingegeben. Da die dritte und die vierte Ausgabeeinheit 553 und 556 mit einem ODER-Gatter konfiguriert sind, kann ein zweites Eingabesignal POL, das in die dritte Ausgabeeinheit 553 eingegeben wird, ausgegeben werden, wie es ist, und ein zweites Eingabesignal GOE, das in die vierte Ausgabeeinheit 556 eingegeben wird, kann ausgegeben werden, wie es ist.
  • Jedoch wird in dem anormalen Modus, da die Ermittlungssignale, die einen niedrigen Logikpegel (L(0)) haben, durch die erste und die zweite Ermittlungseinheit 551 und 554 entsprechend ausgegeben werden, ein Signal, das einen hohen Logikpegel (H(1)) hat, als das erste Eingabesignal in die dritte und die vierte Ausgabeeinheit 553 und 556 eingegeben. Zu diesem Zeitpunkt geben die dritte und die vierte Ausgabeeinheit 553 und 556, die mit einem ODER-Gatter konfiguriert sind, immer einen hohen Logikpegel (H(1)) aus, unabhängig von den zweiten Eingabesignalen POL und GOE, die in die dritte und die vierte Ausgabeeinheit 553 und 556 entsprechend eingegeben werden. Dementsprechend kann, da das Signal POL, das in den Datentreiber-IC 300 eingegeben wird, und das Signal GOE, das in den Gatetreiber-IC 200 eingegeben wird, einen hohen Logikpegel (H(1)) haben, der Datentreiber-IC ein Bildsignal nicht an die Datenleitung ausgeben und darüber hinaus kann der Gatetreiber-IC 200 nicht das Scansignal ausgeben. Der Grund, dass die Signale POL und GOE in unterschiedliche Ermittlungseinheiten 551 und 554 entsprechend eingegeben werden, ist, dass zwei Signals unterschiedliche Anzahlen von Gateverzögerungen haben, wie im Vorhergehenden beschrieben.
  • Wie im Vorhergehenden beschrieben, ermittelt die vorliegende Erfindung den anormalen Modus der LCD-Vorrichtung unter Verwendung unterschiedlicher Einrastsignale und, wenn der anormale Modus auftritt, erzeugt die vorliegende Erfindung das Maskierungssteuersignal, das die Treiber daran hindert, nicht entsprechend anormale Ausgabesignale auszugeben, und gibt das Maskierungssteuersignal an die Treiber aus. Dementsprechend verhindern in dem anormalen Modus die Treiber die Ausgabe des anormalen Bildes.
  • Gemäß den Ausführungsformen ermittelt die vorliegende Erfindung, ob der anormale Modus auftritt, unter Verwendung des Einrastsignals und, wenn der anormale Modus ermittelt wird, gibt sie das Maskierungssteuersignal an die Treiber aus zum Hindern der Treiber an der Ausgabe des anormalen Bildsignals, zusätzlich zum Blockieren der Ausgabe der Treibersteuersignale zum Steuern der Treiber. Dementsprechend kann die vorliegende Erfindung verhindern, dass das anormale Treibersteuersignal in dem anormalen Modus an den Treiber ausgegeben wird, wodurch ein Anstieg der Belastung, die dem Panel zugeführt wird, verhindert wird.
  • Darüber hinaus verhindert die vorliegende Erfindung, dass das Scansignal in dem anormalen Modus an die Gateleitungen ausgegeben wird, und kann daher verhindern, dass das anormale Bilddatensignal durch anormale Gatesteuersignale in das Panel geladen wird.
  • Darüber hinaus verhindert die vorliegende Erfindung die Ausgabe des anormalen Gatesteuersignals und kann dadurch verhindern, dass das Flüssigkristallpanel aufgrund der anormalen Gatesteuersignale beschädigt wird.
  • Darüber hinaus kann, wenn das anormale Gatesteuersignal in dem anormalen Modus zu lang oder zu kurz ausgegeben wird, der Treiber-IC beschädigt werden und daher abschalten. Jedoch verhindert die vorliegende Erfindung die Erzeugung der anormalen Gatesteuersignale und reduziert daher den im Vorhergehenden beschriebenen Schaden.
  • Wie im Vorhergehenden beschrieben, wenn die Zeitsteuerung aufgrund verschiedener Ursachen das anormale Treibersteuersignal wegen des Einrastsignals erzeugt, das auf einen niedrigen Logikpegel deaktiviert wird, maskiert die vorliegende Erfindung das anormale Treibersteuersignal als ein Maskierungssteuersignal und kann dadurch in dem anormalen Modus eine anormale Anzeige verhindern und das Panel und unterschiedliche Schaltkreiselemente der LCD-Vorrichtung schützen.
  • Es wird den Fachmännern auf diesem Gebiet offensichtlich, dass unterschiedliche Modifikationen und Variationen der vorliegenden Erfindung vorgenommen werden können, ohne von dem Geist oder dem Umfang der Erfindung abzuweichen. Daher ist es beabsichtigt, dass die vorliegende Erfindung die Modifikationen und Variationen dieser Erfindung abdeckt, soweit diese im Umfang der angehängten Ansprüche und deren Äquivalente liegen.
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • KR 1020110084955 [0001]
    • KR 1020080127456 [0066, 0083]

Claims (21)

  1. Flüssigkristallanzeige(LCD)-Vorrichtung, aufweisend: einen Treiber, der mindestens einen Gatetreiber-IC (200) zum Ausgeben eines Scansignals an eine Mehrzahl von Gateleitungen eines Panels (100) und mindestens einen Datentreiber-IC (300) zum Ausgeben einer Mehrzahl von Bilddatensignalen an eine entsprechende Mehrzahl von Datenleitungen des Panels (100) aufweist; und eine Zeitsteuerung (400), die unter Verwendung mindestens eines Einrastsignals ermittelt, ob ein aktueller Modus ein anormaler Modus ist, in dem das Panel (100) ein anormales Bild ausgibt, wobei die Zeitsteuerung (400) ein Treibersteuersignal ausgibt, das erzeugt wird zum Steuern des Treibers, wenn der aktuelle Modus als ein normaler Modus ermittelt ist, und wobei die Zeitsteuerung (400) ein Maskierungssteuersignal (MCS) an den Treiber ausgibt, welches das Panel (100) daran hindert, das anormale Bild auszugeben, wenn der aktuelle Modus als der anormale Modus ermittelt ist.
  2. LCD-Vorrichtung gemäß Anspruch 1, wobei die Zeitsteuerung (400) aufweist: eine LVDS-Empfangseinheit (410), die Videodaten (Daten) und ein Zeitsteuersignal von einem externen System empfängt; eine Videodatenanpassungseinheit (430), die die Videodaten (Daten) anpasst, um die angepassten Videodaten auszugeben; eine EPI-Übertragungseinheit (440), die ein Datensteuersignal und die angepassten Bilddaten an den Datentreiber-IC (300) ausgibt, wobei das Datensteuersignal zum Ansteuern des Datentreiber-ICs (300) unter Verwendung des Zeitsteuersignals erzeugt wird; und eine Steuersignal-Erzeugungseinheit (420), die unter Verwendung des Zeitsteuersignals das Treibersteuersignal, welches ein Gatesteuersignal aufweist, zum Steuern des Gatetreiber-ICs (200) und ein Datensteuersignal zum Steuern des Datentreiber-ICs (300) erzeugt, wobei die Steuersignal-Erzeugungseinheit (420) unter Verwendung des Einrastsignals ermittelt, ob der aktuelle Modus der anormale Modus ist, und wobei sie das Maskierungssteuersignal ausgibt, wenn der anormale Modus vorliegt.
  3. LCD-Vorrichtung gemäß Anspruch 2, wobei das Einrastsignal aufweist: ein erstes Einrastsignal (LVDS_Rx_LOCK), das von der LVDS-Empfangseinheit (410) ausgegeben wird; und/oder ein zweites Einrastsignal (EPI_Tx_LOCK), das von der EPI-Übertragungseinheit (440) ausgegeben wird; und/oder ein drittes Einrastsignal (EPI_Rx_LOCK), das von dem Datentreiber-IC (300) ausgegeben wird.
  4. LCD-Vorrichtung gemäß Anspruch 3, wobei das erste Einrastsignal (LVDS_Rx_LOCK) Informationen aufweist betreffend, ob eine Frequenz eines Eingangssignals, das von dem externen System eingegeben wird, mit einer Frequenz eines Ausgabesignals, das von der LVDS-Empfangseinheit (410) ausgegeben wird, übereinstimmt, das zweite Einrastsignal (EPI_Tx_LOCK) Informationen aufweist betreffend, ob eine Frequenz eines Eingangssignals, das von der EPI-Übertragungseinheit (440) eingegeben wird, mit einer Frequenz eines Ausgabesignals, das von der EPI-Übertragungseinheit (440) an den Datentreiber-IC (300) ausgegeben wird, übereinstimmt und das dritte Einrastsignal (EPI_Rx_LOCK) Informationen aufweist betreffend, ob eine Frequenz eines Eingangssignals, das in den letzten Datentreiber-IC (300) der Datentreiber-ICs (300) eingegeben wird, mit einer Frequenz eines Ausgangssignals, das von dem letzten Datentreiber-IC (300) ausgegeben wird, übereinstimmt.
  5. LCD-Vorrichtung gemäß einem der Ansprüche 3 oder 4, wobei die LVDS-Empfangseinheit (410) eine Phasenregelschleife (PLL) aufweist, die das erste Einrastsignal (LVDS_Rx_LOCK) ausgibt, die EPI-Übertragungseinheit (440) eine PLL aufweist, die das zweite Einrastsignal (EPI_Tx_LOCK) ausgibt, und der Datentreiber-IC (300) eine PLL aufweist, die das dritte Einrastsignal (EPI_Rx_LOCK) ausgibt.
  6. LCD-Vorrichtung gemäß einem der Ansprüche 2 bis 5, wobei die Steuersignal-Erzeugungseinheit (420) aufweist: eine Gatesteuersignal-Erzeugungseinheit (421), die das Gatesteuersignal erzeugt; und eine Datensteuersignal-Erzeugungseinheit (422), die das Datensteuersignal erzeugt; und eine Anormaler-Modus-Ermittlungseinheit (423), die das Einrastsignal (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK) und das Treibersteuersignal, welches das Gatesteuersignal und das Datensteuersignal aufweist, empfängt, die ermittelt, ob der aktuelle Modus der anormale Modus ist und die das Treibersteuersignal oder das Maskierungssteuersignal (MCS) in Übereinstimmung mit dem ermittelten Ergebnis ausgibt.
  7. LCD-Vorrichtung gemäß Anspruch 6, wobei die Anormaler-Modus-Ermittlungseinheit (423) aufweist: eine Optionsprozesseinheit (510), die ein Einrastsignal (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK) auswählt, welches als Ermittlungsinformation verwendet wird zum Ermitteln, ob der aktuelle Modus der anormale Modus ist, anhand der Einrastsignale (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK), und die die erste Information ausgibt; einen Framezähler (530), der die Anzahl von Frames zum Ausgeben der Bilddaten zählt; eine Framezähler-Initialisierungseinheit (520), die den Framezähler (530) initialisiert auf Grundlage der ersten Information und einem Taktsignal; eine Maskierungsermittlungsinformation-Erzeugungseinheit (540), die die Anzahl von gezählten Frames, die von dem Framezähler (530) eingegeben wird, mit einer vorbestimmten Anzahl von Gateverzögerungen vergleicht, um zweite Informationen zu erzeugen, die notwendig sind zum Ermitteln, ob das Treibersteuersignal als Maskierungssteuersignal (MCS) maskiert werden soll; und eine Maskierungsermittlungsinformation-Erzeugungseinheit (540), die ermittelt, ob der aktuelle Modus der anormale Modus ist, auf Grundlage der ersten Information und der zweiten Information, die das Treibersteuersignal ausgibt, wenn der aktuelle Modus als der normale Modus ermittelt ist, und die das Maskierungssteuersignal (MCS) ausgibt, wenn der aktuelle Modus als der anormale Modus ermittelt ist.
  8. LCD-Vorrichtung gemäß Anspruch 7, wobei die Optionsprozesseinheit (510) aufweist: eine Mehrzahl von ODER-Gattern, die entsprechend mit den Einrastsignalen verbunden sind; und ein UND-Gatter, das mit den ODER-Gattern verbunden ist, und jedes der ODER-Gatter eine Option empfängt, die Informationen aufweist betreffend, ob ein Einrastsignal (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK), das mit einem entsprechenden ODER-Gatter verbunden ist, als Ermittlungsinformation verwendet werden soll.
  9. LCD-Vorrichtung gemäß einem der Ansprüche 7 oder 8, wobei die Framezähler-Initialisierungseinheit (520) eine ansteigende Flanke oder eine abfallende Flanke der ersten Information detektiert, um einen Detektionstakt auszugeben, und den Framezähler (530) mit dem Detektionstakt initialisiert.
  10. LCD-Vorrichtung gemäß einem der Ansprüche 7 bis 9, wobei die Maskierungssteuersignal-Ausgabeeinheit (550) aufweist: eine Ermittlungseinheit (551), die ein UND-Gatter aufweist, die die erste und die zweite Information empfängt und die entscheidet, ob der aktuelle Modus der anormale Modus ist; und eine Ausgabeeinheit (552), die das Treibersteuersignal ausgibt, wenn ein Ermittlungssignal, das von der Ermittlungseinheit (551) ausgegeben wird, ein Signal ist, das den normalen Modus kennzeichnet, und die das Maskierungssteuersignal (MCS) ausgibt, wenn das Ermittlungssignal ein Signal ist, das den anormalen Modus kennzeichnet.
  11. LCD-Vorrichtung gemäß Anspruch 10, wobei die Maskierungsermittlungsinformation-Erzeugungseinheit (540) zwei oder mehr Generatoren (441, 442) aufweist, die die unterschiedlichen Anzahlen von Gateverzögerungen mit der Anzahl von gezählten Frames vergleicht, eine Mehrzahl der Ermittlungseinheiten (551) bereitgestellt ist, um entsprechend mit den Generatoren (441, 442) verbunden zu sein, und die Ausgabeeinheiten (552), die entsprechend mit den Ermittlungseinheiten (551) verbunden sind, die unterschiedliche Treibersteuersignale ausgeben.
  12. LCD-Vorrichtung gemäß einem der Ansprüche 10 oder 11, wobei jede der Ausgabeeinheiten (552) mindestens aufweist: ein UND-Gatter, das ein Ermittlungssignal, das von einer entsprechenden Ermittlungseinheit (551) ausgegeben wird, und das Treibersteuersignal empfängt; und/oder ein ODER-Gatter, das das Treibersteuersignal und ein Signal zum Invertieren des Ermittlungssignals empfängt.
  13. Ansteuerverfahren einer Flüssigkristallanzeige(LCD)-Vorrichtung, das Ansteuerverfahren aufweisend: Erzeugen eines Treibersteuersignals, welches ein Gatesteuersignal zum Steuern eines Gatetreiber-ICs (200) und ein Datensteuersignal zum Steuern eines Datentreiber-ICs (300) aufweist, unter Verwendung eines Zeitsteuersignals, das von einem externen System eingegeben wird; Anpassen von Videodaten (Daten), die von dem externen System eingegeben werden; Ermitteln, ob ein aktueller Modus ein anormaler Modus ist, in dem ein Panel (100) ein anormales Bild ausgibt, unter Verwendung mindestens eines Einrastsignals (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK); und Ausgeben des Treibersteuersignals an einen Treiber, wenn der aktuelle Modus als ein normaler Modus ermittelt wird, und Ausgeben eines Maskierungssteuersignals (MCS) an den Treiber, wenn der aktuelle Modus als der anormale Modus ermittelt wird, wobei der Treiber in Übereinstimmung mit den Treibersteuersignalen angesteuert wird und das Maskierungssteuersignal (MCS) das Panel (100) daran hindert, das anormale Bild auszugeben.
  14. Ansteuerverfahren gemäß Anspruch 13, wobei das Einrastsignal aufweist: ein erstes Einrastsignal (LVDS_Rx_LOCK), das von einer LVDS-Empfangseinheit (410) einer Zeitsteuerung (400) ausgegeben wird; und/oder ein zweites Einrastsignal (EPI_Tx_LOCK), das von einer EPI-Übertragungseinheit (440) der Zeitsteuerung (400) ausgegeben wird; und/oder ein drittes Einrastsignal (EPI_Rx_LOCK), das von dem Datentreiber-IC (300) ausgegeben wird.
  15. Ansteuerverfahren gemäß Anspruch 14, wobei das erste Einrastsignal (LVDS_Rx_LOCK) Informationen aufweist betreffend, ob eine Frequenz eines Eingabesignals, das von dem externen System eingegeben wird, mit einer Frequenz eines Ausgabesignals, das von der LVDS-Übertragungseinheit (410) ausgegeben wird, übereinstimmt, das zweite Einrastsignal (EPI_Tx_LOCK) Informationen aufweist betreffend, ob eine Frequenz eines Eingabesignals, das von der EPI-Übertragungseinheit (440) eingegeben wird, mit einer Frequenz eines Ausgabesignals übereinstimmt, das von der EPI-Übertragungseinheit (440) an den Datentreiber-IC (300) ausgegeben wird, und das dritte Einrastsignal (EPI_Rx_LOCK) Informationen aufweist betreffend, ob eine Frequenz eines Eingabesignals, das in einen letzten Datentreiber-IC (300) einer Mehrzahl von Datentreiber-IC (300)s eingegeben wird, mit einer Frequenz eines Ausgabesignals übereinstimmt, das von dem letzten Datentreiber-IC (300) ausgegeben wird.
  16. Ansteuerverfahren gemäß einem der Ansprüche 13 bis 15, wobei die Ermittlung eines anormalen Modus aufweist: Auswählen eines Einrastsignals (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK), welches als Ermittlungsinformation zum Ermitteln, ob der aktuelle Modus der anormale Modus ist, verwendet wird, aus den Einrastsignalen; Erzeugen eines Erkennungstakts auf Basis eines Taktsignals und einer ersten Information, welche durch die Auswahl ausgegeben wird; Durchführen einer Initialisierung in Übereinstimmung mit dem detektierten Taktsignal und Zählen der Anzahl von Frames; Vergleichen der Anzahl von gezählten Frames mit einer vorbestimmten Anzahl von Gateverzögerungen, um eine zweite Information zu erzeugen, die notwendig ist zum Ermitteln, ob das Treibersteuersignal als das Maskierungssteuersignal (MCS) maskiert werden soll; und Ermitteln, ob der aktuelle Modus der anormale Modus ist auf Grundlage der ersten und der zweiten Information.
  17. Ansteuerverfahren gemäß Anspruch 16, wobei das Auswählen eines Einrastsignals (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK) aufweist: Durchführen einer logischen ODER-Operation mit jeder der Einrastungen und mit einem Paar von Optionen, welche Informationen aufweisen betreffend, ob das Einrastsignal (LVDS_Rx_LOCK, EPI_Tx_LOCK, EPI_Rx_LOCK) als Ermittlungsinformation verwendet werden soll; und Durchführen einer logischen UND-Operation an Ergebnissignalen der logischen ODER-Operation, um die erste Information zu erzeugen.
  18. Ansteuerverfahren gemäß einem der Ansprüche 16 oder 17, wobei der Erkennungstakt durch Detektieren einer ansteigenden Flanke oder einer abfallenden Flanke der ersten Information erzeugt wird.
  19. Ansteuerverfahren gemäß einem der Ansprüche 16 bis 18, wobei das Ermitteln des anormalen Modus auf Basis der ersten und zweiten Information das Durchführen einer logischen UND-Operation mit der ersten und der zweiten Information aufweist, um ein Ermittlungssignal zu erzeugen.
  20. Ansteuerverfahren gemäß Anspruch 19, wobei das Ausgeben des Treibersteuersignals oder des Maskierungssteuersignals (MCS) das Ausgeben des Treibersteuersignals aufweist, wenn das Ermittlungssignal ein Signal ist, das den normalen Modus kennzeichnet, und das Ausgeben des Maskierungssteuersignals (MCS) aufweist, wenn das Ermittlungssignal ein Signal ist, das den anormalen Modus kennzeichnet.
  21. Ansteuerverfahren gemäß Anspruch 20, wobei das Erzeugen der zweiten Information ein Vergleichen der unterschiedlichen Anzahlen von Gateverzögerungen mit der Anzahl von gezählten Frames aufweist, um eine Mehrzahl von zweiten Informationen zu erzeugen, das Ermitteln des anormalen Modus auf Grundlage der ersten und der zweiten Information ein Durchführen einer logischen UND-Verknüpfung der ersten Information mit der Mehrzahl von zweiten Informationen aufweist, um eine Mehrzahl von Ermittlungssignalen zu erzeugen, und das Ausgeben des Treibersteuersignals oder eines Maskierungssteuersignals (MCS) ein Ausgeben verschiedener Treibersteuersignale in Übereinstimmung mit der Mehrzahl von Ermittlungssignalen aufweist.
DE102012106904.2A 2011-08-25 2012-07-30 Flüssigkristallanzeige und Ansteuerverfahren derselben Active DE102012106904B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020110084955A KR101872430B1 (ko) 2011-08-25 2011-08-25 액정표시장치 및 그 구동 방법
KR10-2011-0084955 2011-08-25

Publications (2)

Publication Number Publication Date
DE102012106904A1 true DE102012106904A1 (de) 2013-02-28
DE102012106904B4 DE102012106904B4 (de) 2015-02-05

Family

ID=47665338

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102012106904.2A Active DE102012106904B4 (de) 2011-08-25 2012-07-30 Flüssigkristallanzeige und Ansteuerverfahren derselben

Country Status (5)

Country Link
US (1) US9208732B2 (de)
KR (1) KR101872430B1 (de)
CN (1) CN102956212B (de)
DE (1) DE102012106904B4 (de)
TW (1) TWI464727B (de)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI469115B (zh) * 2012-08-31 2015-01-11 Raydium Semiconductor Corp 時序控制器、顯示裝置及其驅動方法
KR102069857B1 (ko) 2013-02-28 2020-01-23 삼성전자주식회사 자체-학습을 통해 원래 이미지를 회전하는 방법과 상기 방법을 수행할 수 있는 장치들
US9412294B2 (en) * 2013-08-22 2016-08-09 Boe Technology Group Co., Ltd. Data transmission device, data transmission method and display device
KR20150031730A (ko) * 2013-09-16 2015-03-25 삼성전자주식회사 디스플레이 장치, 전원 공급 제어 장치 및 제어 방법
KR102179541B1 (ko) * 2013-12-30 2020-11-18 삼성디스플레이 주식회사 표시 장치의 전압 발생 제어 방법 및 이를 수행하는 표시 장치
KR102189577B1 (ko) * 2014-01-20 2020-12-14 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP6360320B2 (ja) * 2014-02-10 2018-07-18 シナプティクス・ジャパン合同会社 半導体装置
KR102248139B1 (ko) * 2014-04-29 2021-05-04 엘지디스플레이 주식회사 표시장치
KR102211406B1 (ko) * 2014-05-22 2021-02-04 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102153037B1 (ko) * 2014-09-03 2020-09-08 엘지디스플레이 주식회사 표시장치 및 타이밍 컨트롤러
KR102167139B1 (ko) * 2014-09-17 2020-10-19 엘지디스플레이 주식회사 표시장치
KR102251620B1 (ko) * 2014-09-26 2021-05-13 엘지디스플레이 주식회사 구동회로 및 이를 포함하는 표시장치
KR102117130B1 (ko) * 2014-10-13 2020-06-01 매그나칩 반도체 유한회사 영상 표시장치의 이상화면 방지장치 및 방법
KR102269319B1 (ko) * 2014-10-16 2021-06-28 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102276734B1 (ko) * 2014-12-12 2021-07-13 엘지디스플레이 주식회사 표시장치와 이의 구동방법
KR102291255B1 (ko) * 2014-12-29 2021-08-19 엘지디스플레이 주식회사 표시장치
KR102265723B1 (ko) * 2014-12-30 2021-06-16 엘지디스플레이 주식회사 저전압 차등 시그널 시스템 및 이를 채용한 표시장치
KR102236128B1 (ko) * 2014-12-31 2021-04-05 엘지디스플레이 주식회사 액정 표시 장치 및 이를 구비한 디스플레이 시스템
KR20160105104A (ko) * 2015-02-27 2016-09-06 에스케이하이닉스 주식회사 반도체 장치
TWI579820B (zh) * 2015-06-11 2017-04-21 友達光電股份有限公司 顯示器及其驅動方法
KR102396461B1 (ko) * 2015-10-30 2022-05-10 엘지디스플레이 주식회사 데이터 인터페이스 장치 및 그 구동 방법
CN105304053B (zh) * 2015-11-25 2018-06-29 深圳市华星光电技术有限公司 时序控制芯片内起始信号控制方法、芯片及显示面板
CN105719587B (zh) * 2016-04-19 2019-03-12 深圳市华星光电技术有限公司 液晶面板检测***及方法
JPWO2017183183A1 (ja) * 2016-04-22 2018-11-08 Necディスプレイソリューションズ株式会社 映像監視方法、表示装置及び表示システム
KR102543180B1 (ko) 2016-09-02 2023-06-14 삼성전자주식회사 디스플레이 구동 장치
KR102582967B1 (ko) * 2016-10-31 2023-09-26 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 이용한 표시장치
US10886268B2 (en) 2016-11-29 2021-01-05 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device with separated merged source/drain structure
KR102517738B1 (ko) * 2016-12-29 2023-04-04 엘지디스플레이 주식회사 표시장치, 구동 컨트롤러 및 구동방법
CN107045849B (zh) * 2017-02-20 2020-09-04 昆山龙腾光电股份有限公司 时序控制装置、方法及显示装置
CN107068092B (zh) 2017-05-04 2019-11-01 京东方科技集团股份有限公司 一种静电防护方法、装置及液晶显示器
KR102392336B1 (ko) * 2017-11-15 2022-04-28 삼성전자주식회사 디스플레이 구동 장치 및 이를 포함하는 디스플레이 시스템
KR102418971B1 (ko) * 2017-11-15 2022-07-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102371823B1 (ko) * 2017-12-04 2022-03-07 주식회사 엘엑스세미콘 디스플레이 장치에서의 데이터송수신방법 및 디스플레이 패널구동장치
JP6952339B2 (ja) * 2018-01-12 2021-10-20 ザインエレクトロニクス株式会社 映像信号受信装置および映像信号送受信システム
KR102614086B1 (ko) * 2019-01-17 2023-12-18 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR20200123352A (ko) * 2019-04-19 2020-10-29 삼성디스플레이 주식회사 소스 구동부 및 이를 포함하는 표시 장치
TWI692099B (zh) * 2019-04-23 2020-04-21 大陸商北京集創北方科技股份有限公司 顯示面板驅動電路之軟性錯誤檢測與重啟方法及顯示裝置
JP2021097272A (ja) * 2019-12-13 2021-06-24 株式会社リコー データ処理装置、画像読取装置、画像形成装置及びデータ処理方法
KR20210081864A (ko) 2019-12-24 2021-07-02 주식회사 실리콘웍스 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
CN111292669B (zh) * 2020-03-30 2022-10-04 Tcl华星光电技术有限公司 显示装置及其通讯方法
KR20210132286A (ko) * 2020-04-24 2021-11-04 삼성디스플레이 주식회사 전원 전압 생성부, 이를 포함하는 표시 장치 및 이의 구동 방법
KR20220095316A (ko) * 2020-12-29 2022-07-07 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110084955A (ko) 2008-10-17 2011-07-26 가부시키가이샤 구라레 π전자계 공액 화합물, 이의 제조방법 및 이를 사용하여 수득되는 π전자계 공액 중합체

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4904641B2 (ja) 2001-07-13 2012-03-28 日本電気株式会社 液晶表示制御回路
JP3719974B2 (ja) * 2001-11-26 2005-11-24 株式会社アドバンスト・ディスプレイ 液晶駆動装置
EP1376526A3 (de) * 2002-06-26 2004-12-08 Pioneer Corporation Anzeigetreibervorrichtung, Datenübertragungssystem und Datenempfangsvorrichtung
KR100510499B1 (ko) * 2002-12-04 2005-08-26 삼성전자주식회사 전자파 장해를 저감하는 액정 표시 장치를 구동하는스케일링 장치
US7116306B2 (en) 2003-05-16 2006-10-03 Winbond Electronics Corp. Liquid crystal display and method for operating the same
KR101081765B1 (ko) 2005-11-28 2011-11-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP4853028B2 (ja) * 2006-01-18 2012-01-11 三菱電機株式会社 アクティブマトリクス表示装置、およびそのタイミング制御用半導体装置
KR20070079103A (ko) 2006-02-01 2007-08-06 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20070080170A (ko) 2006-02-06 2007-08-09 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP4713427B2 (ja) * 2006-03-30 2011-06-29 エルジー ディスプレイ カンパニー リミテッド 液晶表示装置の駆動装置及び方法
KR20080040281A (ko) 2006-11-02 2008-05-08 삼성전자주식회사 디스플레이 시스템 및 이의 구동방법
KR101319088B1 (ko) * 2006-11-30 2013-10-17 엘지디스플레이 주식회사 평판 패널용 화상 모드 제어기 및 그를 포함한 평판 표시장치
KR101274702B1 (ko) 2007-05-25 2013-06-12 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101329706B1 (ko) * 2007-10-10 2013-11-14 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR100986041B1 (ko) 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
KR101322119B1 (ko) * 2008-12-15 2013-10-25 엘지디스플레이 주식회사 액정표시장치
KR101323703B1 (ko) 2008-12-15 2013-10-30 엘지전자 주식회사 액정표시장치
KR101037559B1 (ko) 2009-03-04 2011-05-27 주식회사 실리콘웍스 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템
US20100242066A1 (en) 2009-03-19 2010-09-23 Cyberlink Corp. Method of Performing Random Seek Preview for Streaming Video
US8264479B2 (en) * 2009-04-16 2012-09-11 Mediatek Inc. Display control device for flat panel displays and display device utilizing the same
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110084955A (ko) 2008-10-17 2011-07-26 가부시키가이샤 구라레 π전자계 공액 화합물, 이의 제조방법 및 이를 사용하여 수득되는 π전자계 공액 중합체

Also Published As

Publication number Publication date
US9208732B2 (en) 2015-12-08
DE102012106904B4 (de) 2015-02-05
TWI464727B (zh) 2014-12-11
TW201310434A (zh) 2013-03-01
US20130050176A1 (en) 2013-02-28
KR101872430B1 (ko) 2018-07-31
CN102956212A (zh) 2013-03-06
CN102956212B (zh) 2015-05-06
KR20130022159A (ko) 2013-03-06

Similar Documents

Publication Publication Date Title
DE102012106904B4 (de) Flüssigkristallanzeige und Ansteuerverfahren derselben
DE102012112756B4 (de) Flüssigkristallanzeige und Ansteuerverfahren dafür
DE102009034851B4 (de) Flüssigkristalldisplay und Verfahren zum Ansteuern desselben
DE102009037651B4 (de) Flüssigkristalldisplay und Verfahren zum Ansteuern desselben
DE102014118718B4 (de) Anzeigevorrichtung und Verfahren zum Initialisieren eines Gate-Schieberegisters davon
DE102011056119B4 (de) Stereoskopisches bild-display
DE102015106583B4 (de) Gate-treiber, array-substrat, anzeigefeld und anzeigevorrichtung
DE102015102274B4 (de) Gatesteuereinheit, Gatesteuerschaltung, Arraysubstrat und Anzeigetafel
DE102008025915B4 (de) Video-Displaytreiber mit Daten-Enable-Lernfunktion
DE102015122838B4 (de) Anzeigevorrichtung geeignet zum Ansteuern mit geringer Geschwindigkeit und Verfahren zum Ansteuern davon
DE102012106352B4 (de) Flachpaneelanzeige und treiberschaltkreis derselben
DE102012110068B4 (de) Flachbildschirmvorrichtung
DE102010060856B4 (de) Flüssigkristallanzeigevorrichtung
DE10127197B4 (de) Flüssigkristallanzeige und Verfahren zu ihrer Ansteuerung
DE102006027401A1 (de) Flüssigkristallanzeigevorrichtung und Verfahren zum Ansteuern derselben
DE102004025907A1 (de) Bildanzeigevorrichtung mit vergrößerter Spanne zum Schreiben des Bildsignals
DE102017116265A1 (de) Leistungsversorgungseinheit und damit ausgerüstete Anzeigevorrichtung
DE102008061119A1 (de) Flüssigkristalldisplay und Verfahren zu dessen Ansteuerung
DE102018129924A1 (de) Anzeigevorrichtung
DE102006055328B4 (de) Vorrichtung und Verfahren zur Ansteuerung einer Flüssigkristallanzeigevorrichtung
DE102013114567A1 (de) Schieberegister
DE102012206990A1 (de) Flüssigkristallanzeigevorrichtung und Ansteuerverfahren für dieselbe
DE102014209658B4 (de) Anzeigevorrichtung
DE102017201229A1 (de) Treibervorrichtung und Flüssigkristallanzeigevorrichtung
DE102016125752B4 (de) Integrierter gatetreiberschaltkreis und anzeigevorrichtung aufweisend denselben

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R016 Response to examination communication
R016 Response to examination communication
R018 Grant decision by examination section/examining division
R020 Patent grant now final