TWI469115B - 時序控制器、顯示裝置及其驅動方法 - Google Patents

時序控制器、顯示裝置及其驅動方法 Download PDF

Info

Publication number
TWI469115B
TWI469115B TW101131869A TW101131869A TWI469115B TW I469115 B TWI469115 B TW I469115B TW 101131869 A TW101131869 A TW 101131869A TW 101131869 A TW101131869 A TW 101131869A TW I469115 B TWI469115 B TW I469115B
Authority
TW
Taiwan
Prior art keywords
signal
output mode
control signal
clock
logic circuit
Prior art date
Application number
TW101131869A
Other languages
English (en)
Other versions
TW201409438A (zh
Inventor
Ying Lieh Chen
Original Assignee
Raydium Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raydium Semiconductor Corp filed Critical Raydium Semiconductor Corp
Priority to TW101131869A priority Critical patent/TWI469115B/zh
Priority to US13/763,657 priority patent/US9196217B2/en
Priority to CN201310363333.6A priority patent/CN103680378B/zh
Publication of TW201409438A publication Critical patent/TW201409438A/zh
Application granted granted Critical
Publication of TWI469115B publication Critical patent/TWI469115B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

時序控制器、顯示裝置及其驅動方法
本發明係關於一種時序控制器、顯示裝置及其驅動方法,特別是關於一種能夠降低雜訊影響並避免顯示異常之時序控制器、顯示裝置及其驅動方法。
一般而言,電磁相容(Electromagnetic Compatibility,EMC)包含電磁干擾(Electromagnetic Interference,EMI)及電磁耐受度(Electromagnetic Susceptibility,EMS),其中電磁耐受度中尤以靜電放電(Electrostatic Discharge,ESD)的測試最為重要。需說明的是,靜電放電係指電子裝置遭受過度電力而產生異常運作,會發生輕微當機、永久損毀或其他異常狀況。具體而論,顯示裝置遭受靜電放電可能會出現異常顯示畫面、畫面停止或異常關機等異常狀況。
舉例而言,習知顯示裝置包含有時序控制器、源極驅動器及閘極驅動器,且時序控制器藉由可控制源極驅動器及閘極驅動器,使得顯示裝置的面板可以顯示出各種畫面。為了使畫面能夠正常顯示,時序控制器應先確認源極驅動器中各個源極驅動單元已經鎖定系統的時脈,以確保接受資料的正確性。然而,當靜電進入源極驅動器或時序控制器時,可能造成源極驅動單元脫鎖(loose lock)的情況,使得時序控制器傳送異常的資料至源極驅動器中,而導致面板顯示異常。
在實際情況中,為了避免面板顯示異常,習知的顯示裝置在受干擾而脫鎖時,會停止傳送資料至源極驅動 器,並以黑屏取代異常顯示畫面。然而,黑屏的出現會降低使用者的觀影品質,且容易讓使用者查覺不正常的顯示畫面。據此,業界亟需不影響操作效率並能夠在受干擾時改善顯示效果之顯示裝置。
有鑑於此,本發明在於提出一種避免顯示異常並能減少雜訊影響的時序控制器。當應用所述時序控制器的顯示裝置受到雜訊干擾時,時序控制器會停止閘極驅動器的動作,使得顯示裝置維持顯示前一個畫框裡的正確資料,提升使用者的觀影品質。
本發明實施例提供一種時序控制器,分別耦接一源極驅動器以及一閘極驅動器。所述時序控制器包括驅動信號產生模組、時脈鎖定模組以及第一邏輯電路。驅動信號產生模組用以產生第一分隔控制信號。時脈鎖定模組耦接源極驅動器,用以偵測源極驅動器中的複數個源極驅動單元是否均已鎖定時脈信號,據以輸出經源極驅動器調整後的第一時脈鎖定信號。第一邏輯電路耦接驅動信號產生模組以及時脈鎖定模組,用以產生第二分隔控制信號,並依據第一時脈鎖定信號的輸出模式以及第一分隔控制信號的輸出模式,調整第二分隔控制信號的輸出模式。閘極驅動器依據第二分隔控制信號的輸出模式,選擇性地輸出複數個閘極驅動信號至閘極驅動器中的複數個閘極驅動單元。
本發明在於提出一種避免顯示異常並能減少雜訊影響的顯示裝置。當所述顯示裝置受到雜訊干擾時,顯示裝置中的時序控制器會停止閘極驅動器的動作,使得 顯示裝置維持顯示前一個畫框裡的正確資料,提升使用者的觀影品質。
本發明實施例提供一種顯示裝置,包括顯示面板、源極驅動器、閘極驅動器以及時序控制器。源極驅動器具有複數個源極驅動單元,每一個源極驅動單元至少耦接顯示面板中的複數個資料線其中之一。閘極驅動器具有複數個閘極驅動單元,每一個閘極驅動單元至少耦接顯示面板中的複數個掃描線其中之一。時序控制器包括驅動信號產生模組、時脈鎖定模組以及第一邏輯電路。驅動信號產生模組用以產生第一分隔控制信號並依序產生複數個閘極驅動信號。時脈鎖定模組耦接源極驅動器,用以偵測源極驅動器中的複數個源極驅動單元是否均已鎖定時脈信號,據以輸出經源極驅動器調整後的第一時脈鎖定信號。第一邏輯電路耦接驅動信號產生模組以及時脈鎖定模組,用以產生第二分隔控制信號,並依據第一時脈鎖定信號的輸出模式以及第一分隔控制信號的輸出模式,調整第二分隔控制信號的輸出模式。閘極驅動器依據第二分隔控制信號的輸出模式,選擇性地輸出複數個閘極驅動信號至閘極驅動器中的複數個閘極驅動單元。
本發明在於提出一種避免顯示異常並能減少雜訊影響的顯示裝置驅動方法。當所述顯示裝置受到雜訊干擾時,顯示裝置中的時序控制器會應用所述驅動方法會停止閘極驅動器的動作,使得顯示裝置維持顯示前一個畫框裡的正確資料,提升使用者的觀影品質。
本發明實施例提供一種顯示裝置驅動方法,包括產 生第一分隔控制信號並依序產生複數個閘極驅動信號;偵測源極驅動器中的複數個源極驅動單元是否均已鎖定時脈信號,據以輸出經源極驅動器調整後的第一時脈鎖定信號;產生第二分隔控制信號,並依據第一時脈鎖定信號的輸出模式以及第一分隔控制信號的輸出模式,調整第二分隔控制信號的輸出模式;依據第二分隔控制信號的輸出模式,選擇性地輸出所述多個閘極驅動信號至閘極驅動器中的複數個閘極驅動單元。
綜上所述,本發明實施例提供之顯示裝置受到干擾而脫鎖時,時序控制器可以控制閘極驅動器中的複數個閘極驅動單元停止將受干擾的資料寫入對應的暫存電容內,使得顯示裝置能夠維持顯示前一個畫框裡的既有資料。當時序控制器重新訓練出源極驅動器中的正確時脈後,則時序控制器可再次驅動閘極驅動器中的複數個閘極驅動單元寫入新的正確資料。藉此,本發明之顯示裝置可保持顯示資料的正確性,並減少了黑屏與顯示異常的情況,從而有助於提升使用者的觀影品質。
為使能更進一步瞭解本創作之特徵及技術內容,請參閱以下有關本創作之詳細說明與附圖,但是此等說明與所附圖式僅係用來說明本創作,而非對本創作的權利範圍作任何的限制。
請一併參見圖1A與圖2,圖1A係繪示本發明一實施例之顯示裝置之功能方塊圖,圖2係繪示本發明一實施例之信號時序示意圖。如圖所示,顯示裝置3包含時序控制器1、源極驅動器20、閘極驅動器22以及面板24,所述面 板24係由複數條資料線240、複數條掃描線242、複數個電晶體244以及複數個電容246所組成,所屬技術領域具有通常知識者應可明瞭面板24的組成與操作方式,本實施例在此不予贅述。
所述時序控制器1分別耦接源極驅動器20以及閘極驅動器22,用以控制源極驅動器20以及閘極驅動器22驅動面板24以顯示畫面。在此,時序控制器1中包括了驅動信號產生模組10、時脈鎖定模組12以及第一邏輯電路14,驅動信號產生模組10耦接第一邏輯電路14,而第一邏輯電路14耦接時脈鎖定模組12。另外,源極驅動器20以及閘極驅動器22分別包括有複數個源極驅動單元200以及複數個閘極驅動單元220。以下分別就顯示裝置3的各部元件作詳細說明。
驅動信號產生模組10用以產生第一分隔控制信號O1並依序產生複數個閘極驅動信號S1~Sn。於實務上,閘極驅動信號S1~Sn係為接續地輸出之信號,而第一分隔控制信號O1係以固定週期送出一個脈波,在此可視為第一分隔控制信號O1週期地切換高電壓位準與低電壓位準之兩種輸出模式,也就是說,一個第一分隔控制信號O1脈波包括了從低電壓位準輸出模式至高電壓位準輸出模式的切換以及從高電壓位準輸出模式至低電壓位準輸出模式的切換。另外,每一個第一分隔控制信號O1的脈波輸出的時間恰好包含了相鄰傳送的兩個閘極驅動信號之切換時點。
時脈鎖定模組12耦接源極驅動器20,用以偵測源極驅動器20中的複數個源極驅動單元200是否均已鎖定時脈信號,據以輸出經源極驅動器20調整後的第一時脈鎖定信號 L1。於實務上,當複數個源極驅動單元200均已鎖定時脈信號時,則第一時脈鎖定信號L1係處在高電壓位準輸出模式,而當一個以上的源極驅動單元200沒有鎖定時脈信號時,則第一時脈鎖定信號L1會處在低電壓位準輸出模式。也就是說,第一時脈鎖定信號L1的輸出模式係由源極驅動器20中的源極驅動單元200決定。
從實際例子來看,當源極驅動單元200受到雜訊或靜電干擾而導致脫鎖時,第一時脈鎖定信號L1即會處在低電壓位準輸出模式。在脫鎖的情況下,由於時序控制器1輸出給源極驅動器20的資料並非正確可用的,時脈鎖定模組12需提供可做為基準的時脈信號給各個源極驅動單元200,並訓練這些源極驅動單元200直至每一個源極驅動單元200都鎖定了時脈信號。當每一個源極驅動單元200再次鎖定時脈信號後,時脈鎖定模組12所輸出的第一時脈鎖定信號L1便會處在高電壓位準輸出模式,此時方能確保時序控制器1後續輸出給源極驅動器20的資料正確性。
第一邏輯電路14用以產生第二分隔控制信號O2,並依據第一時脈鎖定信號L1的輸出模式以及第一分隔控制信號O1的輸出模式,調整第二分隔控制信號O2的輸出模式。詳細來說,當第一邏輯電路14判斷第一時脈鎖定信號L1的輸出模式係指示源極驅動器20中的源極驅動單元200均已鎖定時脈信號時,第一邏輯電路14所輸出的第二分隔控制信號L2的輸出模式等於第一分隔控制信號L1的輸出模式。另一方面,當第一邏輯電路14判斷第一時脈鎖定信號L1的輸出模式指示至少一個的源極驅動單元200未鎖定時脈信號時,則第一邏輯電路14所輸出的第二分隔控制信號 L2輸出模式係固定指示閘極驅動器22停止輸出閘極驅動信號S1~Sn(也就是相當於組合後的閘極驅動信號G1~Gn沒有輸出),即第二分隔控制信號L2輸出模式係固定為高電壓位準輸出模式。
大致上,第一邏輯電路14係參考第一時脈鎖定信號L1的輸出模式以改變第一分隔控制信號O1的輸出模式,而第二分隔控制信號O2實際上是調整後的第一分隔控制信號O1。換句話說,第一邏輯電路14產生的第二分隔控制信號O2合併地參考了第一時脈鎖定信號L1的輸出模式以及第一分隔控制信號O1的輸出模式。
於圖2所繪示的實施例中,第一時脈鎖定信號L1在時間T1切換為低電壓位準輸出模式,顯示在時間T1時至少一個的源極驅動單元200受到雜訊或靜電干擾而導致脫鎖,恰好此時第一分隔控制信號O1係為高電壓位準輸出模式,故第二分隔控制信號O2於時間T1同步地切換成高電壓位準輸出模式。值得注意的是,由於第一時脈鎖定信號L1直到時間T2才轉換成高電壓位準輸出模式,顯示在時間T1到時間T2內的源極驅動單元200仍然在脫鎖狀態,據此第二分隔控制信號O2同樣是固定在高電壓位準輸出模式。
為了更清楚地示範第一邏輯電路14的實施方式,請參見圖3,圖3係繪示本發明一實施例之第一邏輯電路之電路示意圖。如圖3所示,第一分隔控制信號O1經過反相器140連接於反及閘142之一個輸入端,而第一時脈鎖定信號L1連接於反及閘142之另一個輸入端,於反及閘142之輸出端即可得第二分隔控制信號O2。請注意,本實施例雖示 範了圖3的電路,於所屬技術領域具通常知識者應可在邏輯功能不變的情況下自由設計其他適當的電路,本發明不應以此為限。
請繼續參見圖1A與圖2,閘極驅動器22依據第二分隔控制信號O2的輸出模式,選擇性地輸出所述多個閘極驅動信號S1~Sn至複數個閘極驅動單元220。從信號的角度來看,第二分隔控制信號O2是用來屏蔽閘極驅動信號S1~Sn,當閘極驅動器22判斷第二分隔控制信號O2在高電壓位準輸出模式時,即會停止閘極驅動信號S1~Sn的輸出。為了方便解釋,閘極驅動器22可視為能夠邏輯地組合第二分隔控制信號O2以及閘極驅動信號S1~Sn,並能夠將組合後的閘極驅動信號G1~Gn輸出至閘極驅動器22中的複數個閘極驅動單元220。
於圖2所繪示的實施例中,由於在時間T1之前,第二分隔控制信號O2並非固定在高電壓位準輸出模式,故閘極驅動信號S1、S2並不會完全被第二分隔控制信號O2屏蔽掉,此時第二分隔控制信號O2的作用在於分離連續出現的閘極驅動信號S1、S2,使得組合後的閘極驅動信號G1與G2有適當的時間間距而不會同時導通對應的掃描線242。但是,由於在時間T1到時間T2內的第二分隔控制信號O2是固定在高電壓位準輸出模式,故閘極驅動信號S1、S2在時間T1到時間T2內會完全被第二分隔控制信號O2屏蔽掉,即組合後的閘極驅動信號G3與G4相當於沒有高電壓位準的輸出。藉此,組合後的閘極驅動信號G3與G4所對應的掃描線242便不會承載有相對較高的電壓,使得對應的電晶體244不會導通,從而對應的電容246不會寫入資 料線240中的錯誤資料,原本已存於對應的電容246的正確資料就不會遺失。
接著,請一併參見圖1B與圖4,圖1B係繪示本發明另一實施例之顯示裝置之功能方塊圖,圖4係繪示本發明另一實施例之信號時序示意圖。與前一實施例相同的地方在於,源極驅動器20、閘極驅動器22以及面板24,本實施例在此不予贅述。與前一實施例不同的地方在於,時序控制器1a更包括了一個第二邏輯電路13a。此外,本實施例提出了脫鎖發生在兩個第一分隔控制信號O1脈衝之間時,時序控制器1a與時序控制器1有不同的驅動方式。
由圖1B可知,時序控制器1a除了驅動信號產生模組10、時脈鎖定模組12以及第一邏輯電路14之外,更包括了第二邏輯電路13a。在此,所述第二邏輯電路13a可依據第一分隔控制信號O1調整第一時脈鎖定信號L1的輸出模式,以輸出一個新的第二時脈鎖定信號L2。換句話說,本實施例係利用第一分隔控制信號O1的脈衝當做取樣時脈,例如可於第一分隔控制信號O1正緣觸發或負緣觸發(輸出模式改變)時,來取樣第一時脈鎖定信號L1,並轉換第一時脈鎖定信號L1成為第二時脈鎖定信號L2,使得第二時脈鎖定信號L2於任兩個第一分隔控制信號O1的脈衝之間具有固定的輸出模式。
以圖4所繪示的實施例為例,第一時脈鎖定信號L1在時間T1切換為低電壓位準輸出模式,也就是至少一個的源極驅動單元200在兩個第一分隔控制信號O1脈衝之間受到雜訊或靜電干擾而導致脫鎖時,實際上,在時間T1時正在進行寫入的資料是鎖存著正確的時間信號,但是時間T3收 到的資料便不再具有正確的時間信號。為了符合實際上的狀況,本實施例之第二邏輯電路13a會調整第一時脈鎖定信號L1的輸出模式,使得第二邏輯電路13a輸出的第二時脈鎖定信號L2在時間T1到時間T3之間內仍維持高電壓位準輸出模式。同理,雖然第一時脈鎖定信號L1在時間T2之前已切換為高電壓位準輸出模式(表示時脈信號訓練完成),但本實施例之第二邏輯電路13a同樣會調整第一時脈鎖定信號L1的輸出模式,使得第二邏輯電路13a輸出的第二時脈鎖定信號L2在時間T3到時間T2之間內仍維持低電壓位準輸出模式。
值得注意的是,本實施例所舉出的例子雖是第二邏輯電路13a在第一分隔控制信號O1正緣觸發時(例如時間T3)判斷正在資料是否鎖存著正確的時間信號,即判斷第一時脈鎖定信號L1是否在高電壓位準輸出模式。但實務上,於所屬技術領域具通常知識者應可以明白的是,第二邏輯電路13a同樣可以在第一分隔控制信號O1的脈衝結束(也就是負緣觸發)時判斷第一時脈鎖定信號L1是否在高電壓位準輸出模式,本發明在此並不加以限制。
為了更清楚地示範第二邏輯電路13a的實施方式,請參見圖5,圖5係繪示本發明另一實施例之第一邏輯電路與第二邏輯電路之電路示意圖。如圖5所示,圖5中揭露了第一邏輯電路14與第二邏輯電路13a的組合,其中第一分隔控制信號O1經過第一邏輯電路14的反相器140連接於反及閘142之一個輸入端,而第一時脈鎖定信號L1與第一分隔控制信號O1先饋入第二邏輯電路13a的一個取樣電路130,於第一時脈鎖定信號L1以第一分隔控制信號O1取樣 後,由取樣電路130輸出第二時脈鎖定信號L2。此外,取樣電路130輸出的第二時脈鎖定信號L2連接到反及閘142之另一個輸入端,使得反及閘142之輸出端即可得第二分隔控制信號O2。請注意,本實施例雖示範了圖5的電路,於所屬技術領域具通常知識者應可在邏輯功能不變的情況下自由設計其他適當的電路,本發明不應以此為限。
接著,請一併參見圖1C與圖6,圖1C係繪示本發明又一實施例之顯示裝置之功能方塊圖,圖6係繪示本發明又一實施例之信號時序示意圖。與圖1A所繪示的實施例相同的地方在於,源極驅動器20、閘極驅動器22以及面板24,本實施例在此不予贅述。與圖1A所繪示的實施例不同的地方在於,本實施例之顯示裝置3a更包括了畫框同步模組26以及啟動偵測模組28,且時序控制器1b更包括了改良過的第一邏輯電路14a以及第三邏輯電路13b。此外,本實施例提出了脫鎖發生且重新訓練時脈完成後,時序控制器1b會等待第一時脈鎖定信號L1的輸出模式指示源極驅動器20已鎖定時脈信號,且下一個畫框開始時才會寫入資料至面板24中。
如圖所示,畫框同步模組26可輸出畫框起始信號VS,其中畫框起始信號VS可以是垂直同步影像信號、水平同步影像信號或其他同步控制信號。需說明的是,當外部信號影響第一時脈鎖定信號L1在時間T1切換為低電壓位準輸出模式,也就是至少一個的源極驅動單元200在兩個第一分隔控制信號O1脈衝之間受到雜訊或靜電干擾而導致脫鎖,但隨即在時間T2重新完成時脈信號的訓練時,為了使面板24畫面的更新頻率能與各個閘極驅動單元220之驅 動時序較一致,提供使用者較舒適的視覺感受。在此,本實施例之第一邏輯電路14a會調整第一時脈鎖定信號L1的輸出模式,使得第一邏輯電路14a輸出的第二時脈鎖定信號L2在時間T2到時間T4之間內仍維持高電壓位準輸出模式。待第二時脈鎖定信號L2的輸出模式指示源極驅動器20已鎖定時脈信號,且下一個畫框開始(時間T4)時,才會重新讓第二時脈鎖定信號L2切換成低電壓位準輸出模式。
為了更清楚地示範第一邏輯電路14a的實施方式,請參見圖7,圖7係繪示本發明又一實施例之第一邏輯電路之電路示意圖。在此,第一邏輯電路14a會依據第一分隔控制信號O1的取樣頻率,調整第二時脈鎖定信號L2維持高電壓位準輸出模式時間的長度,並持續到下一個畫框開始前才會將第二時脈鎖定信號L2切換成低電壓位準輸出模式。請注意,本實施例雖示範了圖7的電路,於所屬技術領域具通常知識者應可在邏輯功能不變的情況下自由設計其他適當的電路,本發明不應以此為限。
於本實施例中,適當的設計第一邏輯電路14a而使得輸出的第二時脈鎖定信號L2於目前畫框內固定在高電壓位準輸出模式,並於待下一個畫框開始時,才批次地重新驅動所有閘極驅動單元220。本實施例更可以如同圖4實施例一般調整第一時脈鎖定信號L1的輸出模式,使得第二時脈鎖定信號L2在時間T1到時間T3之間內仍維持高電壓位準輸出模式。
請一併參見圖8與圖9,圖8係繪示本發明再一實施例之信號時序示意圖,圖9係繪示本發明再一實施例之第一邏輯電路與第三邏輯電路之電路示意圖。如圖所示,本實 施例揭露了一種第一邏輯電路14a與第三邏輯電路13b可能地實現方式,使得第三邏輯電路13b可以先調整第一時脈鎖定信號L1的輸出模式成為第二時脈鎖定信號L2,所述第二時脈鎖定信號L2在時間T1到時間T3之間內仍維持高電壓位準輸出模式。接著,第三邏輯電路13b輸出的第二時脈鎖定信號L2替代第一時脈鎖定信號L1饋入第一邏輯電路14a中。藉此,圖9所繪示的第一邏輯電路14a與第三邏輯電路13b的組合,可以同時實現調整第一時脈鎖定信號L1以及以畫框為單位地驅動多個閘極驅動單元220。
此外,請一併參見圖1C及圖10,圖10係繪示本發明又一實施例之顯示裝置於開機重置狀態時之信號時序示意圖。於本實施例中,啟動偵測模組28用以偵測顯示裝置3a是否處於開機重置狀態,據以輸出電源啟動信號RS,第一邏輯電路14a依據電源啟動信號RS、第一時脈鎖定信號L1的輸出模式以及第一分隔控制信號O1的輸出模式,調整第二分隔控制信號O2的輸出模式。當然,本實施例也可以與前述實施例一樣,依據第一分隔控制信號O1調整第一時脈鎖定信號L1以輸出第二時脈鎖定信號L2。詳細來說,當顯示裝置3a剛剛開啟時,電源啟動信號RS係指示顯示裝置3a處於開機重置狀態時,啟動偵測模組28可以偵測顯示裝置3a的電源信號VCC以產生電源啟動信號RS。舉例來說,啟動偵測模組28可以在剛剛接收到電源信號VCC的一段預設時間內(即在開機重置狀態中),將電源啟動信號RS設定成低電壓位準輸出模式。藉此,第一邏輯電路14a所輸出的第二分隔控制信號O2之輸出模式可參考係電源 啟動信號RS,以固定指示閘極驅動器22輸出所述多個組合後之閘極驅動信號G1~Gn,直到第一邏輯電路14a接收到電源啟動信號RS切換成高電壓位準輸出模式(指示顯示裝置3a結束開機重置狀態)。
以實際例子來說,當顯示裝置3a正在開機時,第一時脈鎖定信號L1(或第二時脈鎖定信號L2)尚未切換成高電壓位準輸出模式(表示所述多個閘極驅動單元220還沒有鎖定時脈信號),如前述實施例,第一分隔控制信號O1可以先依據第一時脈鎖定信號L1調整後成為一個新的分隔控制信號O1_1。但是實務上顯示裝置3a可能仍有預設的畫面要進行顯示(例如商標或特定圖樣)。據此,本實施例會先判斷顯示裝置3a是否正處於開機重置狀態,若是則第一邏輯電路14a所輸出的第二分隔控制信號O2會與第一分隔控制信號O1的輸出模式相同,讓開機時的預設畫面得以順利地被顯示。若顯示裝置3a結束了開機重置狀態,則第一邏輯電路14a所輸出的第二分隔控制信號O2會與新的分隔控制信號O1_1的輸出模式相同,與前述實施例的運作方式相同,本實施例在此不予贅述。
根據本發明之另一具體實施例係一種顯示裝置驅動方法,請一併參見圖1A、圖2與圖11,圖11係繪示本發明之顯示裝置驅動方法之流程圖。於步驟S40中,驅動信號產生模組10用以產生第一分隔控制信號O1並依序產生複數個閘極驅動信號S1~Sn。接著,於步驟S42中,時脈鎖定模組12耦接源極驅動器20,用以偵測源極驅動器20中的複數個源極驅動單元200是否均已鎖定時脈信號,據以調整第一時脈鎖定信號L1的輸出模式。接著,於步驟S44 中,第一邏輯電路14用以產生第二分隔控制信號O2,並依據第一時脈鎖定信號L1的輸出模式以及第一分隔控制信號O1的輸出模式,調整第二分隔控制信號O2的輸出模式。最後,於步驟S46中,閘極驅動器22依據第二分隔控制信號O2的輸出模式,選擇性地輸出所述多個閘極驅動信號S1~Sn至複數個閘極驅動單元220。
請注意,本實施例雖僅明示了本發明部分的顯示裝置驅動方法,但實際上本發明的顯示裝置驅動方法的多種實施方式已經隱含在前述各個實施例中,於所屬技術領域具通常知識者應可了解不同的時序控制器係對應有不同的驅動方法,本實施例在此不再重複引述。
綜上所述,本發明實施例提供之顯示裝置受到干擾而脫鎖時,時序控制器可以控制閘極驅動器中的複數個閘極驅動單元停止將受干擾的資料寫入對應的暫存電容內,使得顯示裝置能夠維持顯示前一個畫框裡的既有資料。當時序控制器重新訓練出源極驅動器中的正確時脈後,則時序控制器可再次驅動閘極驅動器中的複數個閘極驅動單元寫入新的正確資料。藉此,本發明之顯示裝置可保持顯示資料的正確性,並減少了黑屏與顯示異常的情況,從而有助於提升使用者的觀影品質。
藉由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。
1、1a、1b‧‧‧時序控制器
3、3a‧‧‧顯示裝置
10‧‧‧驅動信號產生模組
12‧‧‧時脈鎖定模組
14、14a‧‧‧第一邏輯電路
140‧‧‧反相器
142‧‧‧反及閘
13a、13b‧‧‧第二邏輯電路
130‧‧‧取樣電路
20‧‧‧源極驅動器
200‧‧‧源極驅動單元
22‧‧‧閘極驅動器
220‧‧‧閘極驅動單元
24‧‧‧面板
240‧‧‧資料線
242‧‧‧掃描線
244‧‧‧電晶體
246‧‧‧電容
26‧‧‧畫框同步模組
28‧‧‧啟動偵測模組
O1‧‧‧第一分隔控制信號
O2‧‧‧第二分隔控制信號
O1_1‧‧‧分隔控制信號
L1‧‧‧第一時脈鎖定信號
L2‧‧‧第二時脈鎖定信號
S1~Sn‧‧‧閘極驅動信號
G1~Gn‧‧‧組合後之閘極驅動信號
T1~T4‧‧‧時間點
VS‧‧‧畫框起始信號
VCC‧‧‧電源信號
RS‧‧‧電源啟動信號
S40~S46‧‧‧步驟流程
圖1A係繪示本發明一實施例之顯示裝置之功能方塊圖。
圖1B係繪示本發明另一實施例之顯示裝置之功能方塊圖。
圖1C係繪示本發明又一實施例之顯示裝置之功能方塊圖。
圖2係繪示本發明一實施例之信號時序示意圖。
圖3係繪示本發明一實施例之第一邏輯電路之電路示意圖。
圖4係繪示本發明另一實施例之信號時序示意圖。
圖5係繪示本發明另一實施例之第一邏輯電路與第二邏輯電路之電路示意圖。
圖6係繪示本發明又一實施例之信號時序示意圖。
圖7係繪示本發明又一實施例之第一邏輯電路之電路示意圖。
圖8係繪示本發明再一實施例之信號時序示意圖。
圖9係繪示本發明再一實施例之第一邏輯電路與第三邏輯電路之電路示意圖。
圖10係繪示本發明又一實施例之顯示裝置於開機重置狀態時之信號時序示意圖。
圖11係繪示本發明之顯示裝置驅動方法之流程圖。
1‧‧‧時序控制器
3‧‧‧顯示裝置
10‧‧‧驅動信號產生模組
12‧‧‧時脈鎖定模組
14‧‧‧第一邏輯電路
20‧‧‧源極驅動器
200‧‧‧源極驅動單元
22‧‧‧閘極驅動器
220‧‧‧閘極驅動單元
24‧‧‧面板
240‧‧‧資料線
242‧‧‧掃描線
244‧‧‧電晶體
246‧‧‧電容

Claims (15)

  1. 一種時序控制器,分別耦接一源極驅動器以及一閘極驅動器,該時序控制器包括:一驅動信號產生模組,用以產生一第一分隔控制信號;一時脈鎖定模組,耦接該源極驅動器,用以偵測該源極驅動器中的複數個源極驅動單元是否均已鎖定一時脈信號,據以輸出經該源極驅動器調整後的一第一時脈鎖定信號;以及一第一邏輯電路,耦接該驅動信號產生模組以及該時脈鎖定模組,用以產生一第二分隔控制信號,並依據該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中該閘極驅動器依據該第二分隔控制信號的輸出模式,選擇性地輸出複數個閘極驅動信號至該閘極驅動器中的複數個閘極驅動單元。
  2. 如申請專利範圍第1項所述之時序控制器,其中當該第一邏輯電路判斷該第一時脈鎖定信號的輸出模式係指示該些源極驅動單元均已鎖定該時脈信號時,該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式等於該第一分隔控制信號的輸出模式;其中當該第一邏輯電路判斷該第一時脈鎖定信號的輸出模式指示至少一該源極驅動單元未鎖定該時脈信號時,則該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式係固定指示該閘極驅動器停止輸出該些閘極驅動信號。
  3. 如申請專利範圍第2項所述之時序控制器,更包括:一第二邏輯電路,分別耦接該驅動信號產生模組、該時脈鎖定模組以及該第一邏輯電路,依據該第一分隔控制信號調整該第一時脈鎖定信號的輸出模式,以輸出一第二時脈鎖定信號;其中當該第二邏輯電路接收到該第一分隔控制信號中的正緣觸發或負緣觸發時,該第二邏輯電路記錄該第一時脈鎖定信號的輸出模式,並設定該第二時脈鎖定信號的輸出模式與已記錄的該第一時脈鎖定信號的輸出模式相同,直到該第二邏輯電路接收到該第一分隔控制信號中下一次的正緣觸發或負緣觸發;其中該第一邏輯電路更依據該第二時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式。
  4. 如申請專利範圍第2項所述之時序控制器,其中該第一邏輯電路更耦接一畫框同步模組,接收該畫框同步模組輸出的一畫框起始信號,並依據該畫框起始信號、該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中當該第一時脈鎖定信號的輸出模式指示至少一該源極驅動單元未鎖定該時脈信號時,則該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式係固定指示該閘極驅動器停止輸出該些閘極驅動信號,直到第一時脈鎖定信號的輸出模式指示該源極驅動器已鎖定該時脈信號且該第一邏輯電路接收到該畫框起始信號指示下一個畫框開始。
  5. 如申請專利範圍第2項所述之時序控制器,其中該第一邏輯電路更耦接一啟動偵測模組,該啟動偵測模組用以偵測一顯示裝置是否處於開機重置狀態,據以輸出一電源啟動信號,該第一邏輯電路依據該電源啟動信號、該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中該電源啟動信號係指示該顯示裝置處於開機重置狀態時,則該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式係固定指示該閘極驅動器輸出該些閘極驅動信號,直到該第一邏輯電路接收到該電源啟動信號指示該顯示裝置結束開機重置狀態。
  6. 一種顯示裝置,包括:一顯示面板;一源極驅動器,具有複數個源極驅動單元,每一該源極驅動單元至少耦接該顯示面板中的複數個資料線其中之一;一閘極驅動器,具有複數個閘極驅動單元,每一該閘極驅動單元至少耦接該顯示面板中的複數個掃描線其中之一;以及一時序控制器,分別耦接該源極驅動器以及該閘極驅動器,用以產生一第一分隔控制信號並依序產生複數個閘極驅動信號,該時序控制器包括:一驅動信號產生模組,用以產生一第一分隔控制信號;一時脈鎖定模組,耦接該源極驅動器,用以偵測該些源極驅動單元是否均已鎖定一時脈信號,據以輸出經該源極驅動器調整後的一第一時脈鎖定信號;以及 一第一邏輯電路,耦接該驅動信號產生模組以及該時脈鎖定模組,用以產生一第二分隔控制信號,並依據該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中該閘極驅動器依據該第二分隔控制信號的輸出模式,選擇性地輸出複數個閘極驅動信號至該閘極驅動器中的複數個閘極驅動單元。
  7. 如申請專利範圍第6項所述之顯示裝置,其中當該第一邏輯電路判斷該第一時脈鎖定信號的輸出模式係指示該些源極驅動單元均已鎖定該時脈信號時,該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式等於該第一分隔控制信號的輸出模式;其中當該第一邏輯電路判斷該第一時脈鎖定信號的輸出模式指示至少一該源極驅動單元未鎖定該時脈信號時,則該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式係固定指示該閘極驅動器停止輸出該些閘極驅動信號。
  8. 如申請專利範圍第7項所述之顯示裝置,其中該時序控制器更包括:一第二邏輯電路,分別耦接該驅動信號產生模組、該時脈鎖定模組以及該第一邏輯電路,依據該第一分隔控制信號調整該第一時脈鎖定信號的輸出模式,以輸出一第二時脈鎖定信號;其中當該第二邏輯電路接收到該第一分隔控制信號中的正緣觸發或負緣觸發時,該第二邏輯電路記錄該第一時脈鎖定信號的輸出模式,並設定該第二時脈鎖定信 號的輸出模式與已記錄的該第一時脈鎖定信號的輸出模式相同,直到該第二邏輯電路接收到該第一分隔控制信號中下一次的正緣觸發或負緣觸發;其中該第一邏輯電路更依據該第二時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式。
  9. 如申請專利範圍第7項所述之顯示裝置,其中該顯示裝置更包括一畫框同步模組,該第一邏輯電路耦接該畫框同步模組,接收該畫框同步模組輸出的一畫框起始信號,並依據該畫框起始信號、該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中當該第一時脈鎖定信號的輸出模式指示至少一該源極驅動單元未鎖定該時脈信號時,則該第一邏輯電路所輸出的該第二分隔控制信號的輸出模式係固定指示該閘極驅動器停止輸出該些閘極驅動信號,直到第一時脈鎖定信號的輸出模式指示該源極驅動器已鎖定該時脈信號且該第一邏輯電路接收到該畫框起始信號指示下一個畫框開始。
  10. 如申請專利範圍第7項所述之顯示裝置,其中該顯示裝置更包括一啟動偵測模組,該第一邏輯電路耦接該啟動偵測模組,該啟動偵測模組用以偵測一顯示裝置是否處於開機重置狀態,據以輸出一電源啟動信號,該第一邏輯電路依據該電源啟動信號、該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中該電源啟動信號係指示該顯示裝置處於開機重置狀態時,則該第一邏輯電路所輸出的該第二分隔控制信號的輸出模 式係固定指示該閘極驅動器輸出該些閘極驅動信號,直到該第一邏輯電路接收到該電源啟動信號指示該顯示裝置結束開機重置狀態。
  11. 一種顯示裝置驅動方法,包括下列步驟:產生一第一分隔控制信號;偵測一源極驅動器中的複數個源極驅動單元是否均已鎖定一時脈信號,據以輸出經該源極驅動器調整後的一第一時脈鎖定信號;產生一第二分隔控制信號,並依據該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;以及依據該第二分隔控制信號的輸出模式,一閘極驅動器選擇性地輸出複數個閘極驅動信號至該閘極驅動器中的複數個閘極驅動單元。
  12. 如申請專利範圍第11項所述之顯示裝置驅動方法,其中於產生該第二分隔控制信號的步驟中,當該第一時脈鎖定信號的輸出模式係指示該些源極驅動單元均已鎖定該時脈信號時,則該第二分隔控制信號的輸出模式等於該第一分隔控制信號的輸出模式;當該第一時脈鎖定信號的輸出模式指示至少一該源極驅動單元未鎖定該時脈信號時,則該第二分隔控制信號的輸出模式係固定指示停止輸出該些閘極驅動信號。
  13. 如申請專利範圍第12項所述之顯示裝置驅動方法,更包括下列步驟:依據該第一分隔控制信號調整該第一時脈鎖定信號的輸出模式,以輸出一第二時脈鎖定信號; 其中當該第一分隔控制信號中產生正緣觸發或負緣觸發時,記錄該第一時脈鎖定信號的輸出模式,並設定該第二時脈鎖定信號的輸出模式與已記錄的該第一時脈鎖定信號的輸出模式相同,直到該第一分隔控制信號中產生下一次的正緣觸發或負緣觸發;其中於產生該第二分隔控制信號的步驟中,更依據該第二時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式。
  14. 如申請專利範圍第12項所述之顯示裝置驅動方法,其中於產生該第二分隔控制信號的步驟中,更依據一畫框起始信號、該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中當該第一時脈鎖定信號的輸出模式指示至少一該源極驅動單元未鎖定該時脈信號時,則該第二分隔控制信號的輸出模式係固定指示停止輸出該些閘極驅動信號,直到第一時脈鎖定信號的輸出模式指示該源極驅動器已鎖定該時脈信號且該畫框起始信號指示下一個畫框開始。
  15. 如申請專利範圍第12項所述之顯示裝置驅動方法,其中於產生該第二分隔控制信號的步驟中,更偵測一顯示裝置是否處於開機重置狀態,據以產生一電源啟動信號,並依據該電源啟動信號、該第一時脈鎖定信號的輸出模式以及該第一分隔控制信號的輸出模式,調整該第二分隔控制信號的輸出模式;其中該電源啟動信號係指示該顯示裝置處於開機重置狀態時,則該第二分隔控制信號的輸出模式係固定指示輸出該些閘極驅動信號,直到該電源啟動信號指示該顯示裝置結束開 機重置狀態。
TW101131869A 2012-08-31 2012-08-31 時序控制器、顯示裝置及其驅動方法 TWI469115B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW101131869A TWI469115B (zh) 2012-08-31 2012-08-31 時序控制器、顯示裝置及其驅動方法
US13/763,657 US9196217B2 (en) 2012-08-31 2013-02-09 Timing controller, display device and driving method thereof
CN201310363333.6A CN103680378B (zh) 2012-08-31 2013-08-20 时序控制器、显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101131869A TWI469115B (zh) 2012-08-31 2012-08-31 時序控制器、顯示裝置及其驅動方法

Publications (2)

Publication Number Publication Date
TW201409438A TW201409438A (zh) 2014-03-01
TWI469115B true TWI469115B (zh) 2015-01-11

Family

ID=50186899

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101131869A TWI469115B (zh) 2012-08-31 2012-08-31 時序控制器、顯示裝置及其驅動方法

Country Status (3)

Country Link
US (1) US9196217B2 (zh)
CN (1) CN103680378B (zh)
TW (1) TWI469115B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI556202B (zh) 2014-10-24 2016-11-01 友達光電股份有限公司 顯示器驅動裝置及顯示裝置的驅動方法
TWI546790B (zh) * 2015-05-27 2016-08-21 友達光電股份有限公司 源極驅動裝置及顯示訊號接收方法
CN105719587B (zh) * 2016-04-19 2019-03-12 深圳市华星光电技术有限公司 液晶面板检测***及方法
TWI627424B (zh) * 2017-04-26 2018-06-21 廣達電腦股份有限公司 靜電偵測裝置以及方法
CN107068092B (zh) * 2017-05-04 2019-11-01 京东方科技集团股份有限公司 一种静电防护方法、装置及液晶显示器
US10643574B2 (en) * 2018-01-30 2020-05-05 Novatek Microelectronics Corp. Timing controller and operation method thereof
TWI664614B (zh) * 2018-12-13 2019-07-01 凌巨科技股份有限公司 閘極驅動裝置
TWI748798B (zh) * 2019-12-20 2021-12-01 瑞鼎科技股份有限公司 顯示裝置、顯示驅動電路及顯示驅動方法
CN113053330B (zh) * 2019-12-26 2022-11-11 瑞鼎科技股份有限公司 源极驱动电路
CN111243473A (zh) * 2020-03-11 2020-06-05 Tcl华星光电技术有限公司 源极驱动器静电起火防护方法及显示装置
CN113675183B (zh) * 2020-05-15 2024-01-30 敦泰电子股份有限公司 显示驱动电路的***级静电放电保护电路与方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200737067A (en) * 2006-03-23 2007-10-01 Anapass Inc Display, timing controller and data driver for transmitting serialized multi-level data signal
US20100085084A1 (en) * 2008-10-07 2010-04-08 Samsung Electronics Co., Ltd. Clock-shared differential signaling interface and related method
TW201017632A (en) * 2004-05-28 2010-05-01 Lg Display Co Ltd Apparatus and method for driving liquid crystal display device
US20100309182A1 (en) * 2009-06-03 2010-12-09 Samsung Electronics Co., Ltd. Display apparatus and method of driving the same
TW201117591A (en) * 2009-08-13 2011-05-16 Samsung Electronics Co Ltd Clock and data recovery circuit of a source driver and a display device
TW201203198A (en) * 2010-07-01 2012-01-16 Himax Tech Ltd Transmission interface and transmission method for display apparatus

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101081765B1 (ko) * 2005-11-28 2011-11-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20070098419A (ko) * 2006-03-30 2007-10-05 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동 장치 및 방법
KR101329706B1 (ko) * 2007-10-10 2013-11-14 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR101325435B1 (ko) * 2008-12-23 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101325362B1 (ko) * 2008-12-23 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101037559B1 (ko) * 2009-03-04 2011-05-27 주식회사 실리콘웍스 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템
CN102024431B (zh) * 2009-09-16 2013-04-03 北京京东方光电科技有限公司 Tft-lcd驱动电路
KR101035856B1 (ko) * 2010-05-31 2011-05-19 주식회사 아나패스 타이밍 컨트롤러와 데이터 구동ic들 사이의 인터페이스 시스템 및 디스플레이 장치
KR101121958B1 (ko) * 2010-09-08 2012-03-09 주식회사 실리콘웍스 액정 디스플레이 시스템의 엘씨디 모듈 테스트 장치 및 방법
KR101872430B1 (ko) * 2011-08-25 2018-07-31 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201017632A (en) * 2004-05-28 2010-05-01 Lg Display Co Ltd Apparatus and method for driving liquid crystal display device
TW200737067A (en) * 2006-03-23 2007-10-01 Anapass Inc Display, timing controller and data driver for transmitting serialized multi-level data signal
US20100085084A1 (en) * 2008-10-07 2010-04-08 Samsung Electronics Co., Ltd. Clock-shared differential signaling interface and related method
US20100309182A1 (en) * 2009-06-03 2010-12-09 Samsung Electronics Co., Ltd. Display apparatus and method of driving the same
TW201117591A (en) * 2009-08-13 2011-05-16 Samsung Electronics Co Ltd Clock and data recovery circuit of a source driver and a display device
TW201203198A (en) * 2010-07-01 2012-01-16 Himax Tech Ltd Transmission interface and transmission method for display apparatus

Also Published As

Publication number Publication date
US20140062994A1 (en) 2014-03-06
CN103680378A (zh) 2014-03-26
US9196217B2 (en) 2015-11-24
TW201409438A (zh) 2014-03-01
CN103680378B (zh) 2016-02-24

Similar Documents

Publication Publication Date Title
TWI469115B (zh) 時序控制器、顯示裝置及其驅動方法
JP6571746B2 (ja) 表示装置、駆動コントローラ及び駆動方法
KR101544916B1 (ko) 정전기 방전 내성이 강화된 액정 표시 장치
TWI480882B (zh) 移位暫存器及其驅動方法
CN103236234A (zh) 一种栅极驱动器及显示装置
JP2008176269A (ja) 表示装置及びこの駆動方法
US8907939B2 (en) Frame maintaining circuit and frame maintaining method
TWI420363B (zh) 面板控制裝置與其操作方法
JP2004208303A (ja) タイミングコントローラ用リセット回路
US10504478B2 (en) Semiconductor device having shifted operation voltages in different modes and electronic apparatus thereof
JP2008129576A (ja) 液晶表示装置及びその駆動方法
KR20140023711A (ko) 소프트 페일에 의한 비정상 표시를 방지할 수 있는 표시 장치 및 그 구동 방법
KR20180014328A (ko) 표시장치, 게이트 드라이버 및 게이트 드라이버의 구동 방법
CN105321484A (zh) 时序控制器及显示装置
JP2009109955A (ja) マトリクス表示装置用タイミングコントローラ、及びこれを採用した液晶表示装置
TW201824288A (zh) 移位暫存器電路
JP3798269B2 (ja) Lcmタイミングコントローラーの信号処理方法
KR20150069591A (ko) 표시장치를 위한 타이밍 제어장치 및 방법
TWI415096B (zh) 背光控制之方法及其裝置
JP4248045B2 (ja) 液晶表示パネル用コントローラ及び制御方法並びに液晶表示装置
US20110102395A1 (en) Method and system of controlling halt and resume of scanning an lcd
KR101992882B1 (ko) 영상 표시장치의 구동장치와 그 구동방법
JPH11143448A (ja) メモリー制御装置とこれを用いた液晶表示装置
US9886892B2 (en) Gate driving circuit, gate driving method, and display apparatus
JP2007093695A (ja) 表示駆動装置及びその駆動制御方法