DE102009055342A1 - Leiterplatte und Elektroanwendung - Google Patents
Leiterplatte und Elektroanwendung Download PDFInfo
- Publication number
- DE102009055342A1 DE102009055342A1 DE102009055342A DE102009055342A DE102009055342A1 DE 102009055342 A1 DE102009055342 A1 DE 102009055342A1 DE 102009055342 A DE102009055342 A DE 102009055342A DE 102009055342 A DE102009055342 A DE 102009055342A DE 102009055342 A1 DE102009055342 A1 DE 102009055342A1
- Authority
- DE
- Germany
- Prior art keywords
- circuit board
- conductive body
- printed circuit
- conductive
- bodies
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0236—Electromagnetic band-gap structures
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K9/00—Screening of apparatus or components against electric or magnetic fields
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K9/00—Screening of apparatus or components against electric or magnetic fields
- H05K9/0007—Casings
- H05K9/0009—Casings with provisions to reduce EMI leakage through the joining parts
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K9/00—Screening of apparatus or components against electric or magnetic fields
- H05K9/0007—Casings
- H05K9/0052—Shielding other than Faraday cages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16235—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16237—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15192—Resurf arrangement of the internal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15313—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/162—Disposition
- H01L2924/16251—Connecting to an item not being a semiconductor or solid-state body, e.g. cap-to-substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/52—Means for reducing coupling between antennas; Means for reducing coupling between an antenna and another structure
- H01Q1/526—Electromagnetic shields
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/144—Stacked arrangements of planar printed circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
- H05K1/183—Components mounted in and supported by recessed areas of the printed circuit board
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09681—Mesh conductors, e.g. as a ground plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10227—Other objects, e.g. metallic pieces
- H05K2201/10371—Shields or metal cases
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Power Engineering (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
Eine Leiterplatte und ein elektronisches Produkt sind gezeigt. Gemäß einer Ausführungsform der vorliegenden Erfindung umfasst die Leiterplatte eine erste Leiterplatte, welche ein darauf befestigtes elektronisches Bauelement aufweist, und eine zweite Leiterplatte, welche auf einer Oberseite der ersten Leiterplatte angeordnet ist und wenigstens einen Teil einer Oberseite der ersten Leiterplatte abdeckt und in welcher eine EBG-Struktur in die zweite Leiterplatte eingefügt ist, so dass eine von der ersten Leiterplatte aufwärts abgestrahlte Störung abgeschirmt wird. Somit kann die Leiterplatte verschiedene Frequenzen einfach abschirmen, ohne jeglichen Antenneneffekt angewendet werden und kostengünstig hergestellt werden.
Description
- HINTERGRUND
- 1. Technisches Gebiet
- Die vorliegende Erfindung betrifft eine Leiterplatte und ein elektronisches Produkt.
- 2. Beschreibung des Standes der Technik
- Da die Betriebsfrequenzen von Elektronikprodukten ansteigen, ist die elektromagnetische Interferenz (EMI) als ein chronisches Störproblem wahrgenommen worden. Insbesondere die Betriebsfrequenzen von Elektronikprodukten haben einige Zehn MHz, oder sogar einige GHz erreicht, und führen zu ernsthafteren EMI-Problemen. Darauffolgend ist das Finden einer Lösung für die Probleme dringend erforderlich. Unter den EMI-Problemen, die in einer Leiterplatte auftreten, ist eine Lösung für die Störprobleme, die insbesondere am Rand der Leiterplatte auftreten, nicht hinreichend untersucht worden, was es schwierig macht, die Störung in der Leiterplatte vollständig zu unterdrücken.
- Eine EMI-Störung betrifft eine Störung, die ein Störproblem erzeugt, das durch Interferenz verursacht wird wenn eine elektromagnetische (EM) Welle, die in einer elektronischen Schaltung, Bauteil oder Bauelement erzeugt wird, zu einer weiteren elektronischen Schaltung, Bauteil oder Bauelement übertragen wird. Die EMI-Störung kann im Allgemeinen in zwei Arten eingeteilt werden, nämlich Funkstörstrahlung (Bezugszeichen
110 und130 in1 ) und Leitungsstörungen (Bezugszeichen120 in1 ). - Die EMI-Störung, die von einer Leiterplatte eines elektronischen Produkts abgestrahlt wird, kann im Allgemeinen durch Abdecken eines oberen Teils der Leiterplatte durch Verwendung eines Abschirmblechs (
40 in2 ) oder durch Absorbieren der EMI-Störung durch Anbringen eines EMI-Feld-Absorptionsmittels (42 in3 ) abgeschirmt werden. Im Falle der Verwendung des Abschirmblechs40 , da eine neue Funkstörstrahlung10' aufgrund des Antenneneffekts erzeugt wird, ist es jedoch schwierig, alle EMI-Störungen abzuschirmen, die von der Leiterplatte nach außen abgestrahlt werden, und es gibt bei Frequenzbereichen Einschränkungen, die durch das EMI-Feld-Absorptionsmittel42 abgeschirmt werden können, was es unbedingt erforderlich macht, eine wirksames Abschirmverfahren zu finden. - Das Abschirmblech
40 weist bei seinem Befestigen einige Probleme auf. Außerdem ist nicht nur die Dicke des Abschirmblechs begrenzt, sondern das Abschirmblech erhöht ebenfalls das Gewicht eines leichtgewichtigen elektronischen Geräts. Im Falle des EMI-Feld-Absorptionsmittels42 . ist es ebenfalls schwierig, ein Material zu entwickeln, das die EMI-Störung in verschiedenen Frequenzen abschirmen kann und es kann länger dauern das Material zu entwickeln, was zu einem Ansteigen der Herstellungskosten führt. - Demzufolge ist es dringend erforderlich eine Lösung zu finden, die leicht verschiedene Frequenzen abschirmen kann, einfach ohne jeglichen Antenneneffekt anzuwenden ist und kostengünstig beim Herstellen ist.
- ZUSAMMENFASSUNG
- Die vorliegende Erfindung stellt eine Leiterplatte und ein elektronisches Produkt bereit, die verschieden Frequenzen ein fach abschirmen können, ohne jeglichen Antenneneffekt einfach anzuwenden sind und kostengünstig beim Herstellen sind.
- Ein Aspekt der vorliegenden Erfindung stellt eine Leiterplatte bereit, die eine erste Leiterplatte umfasst, welche ein darauf befestigtes elektronisches Bauelement aufweist, und eine zweite Leiterplatte, welche auf einer Oberseite der ersten Leiterplatte angeordnet ist und wenigstens einen Teil einer Oberseite der ersten Leiterplatte abdeckt und in welcher eine EBG-Struktur in die zweite Leiterplatte eingefügt ist, so dass eine von der ersten Leiterplatte aufwärts abgestrahlte Störung abgeschirmt wird.
- Die zweite Leiterplatte kann an der Oberseite der ersten Leiterplatte durch einen Klebstoff angeklebt werden und kann an ein Abschirmblech gekoppelt werden, das wenigstens einen Teil der Oberseite der ersten Leiterplatte abdeckt. Hierbei kann das Abschirmblech mit einem Masseanschluss der ersten Leiterplatte verbunden werden, und die EBG-Struktur der zweiten Leiterplatte kann an dem Abschirmblech geerdet werden. Ebenfalls kann eine Öffnung in dem Abschirmblech gebildet werden und die zweite Leiterplatte kann derart an einen Teil des Abschirmblechs gekoppelt werden, dass die Öffnung abgedeckt ist. Hierbei kann die Öffnung in einer Oberseite des elektronischen Bauelements gebildet werden.
- Das elektronische Bauelement kann auf einer Oberfläche der ersten Leiterplatte befestigt werden und die zweite Leiterplatte kann auf der Oberseite der ersten Leiterplatte gestapelt werden, während ein zu der Position des elektronischen Bauelements entsprechender Teil geöffnet ist.
- Die zweite Leiterplatte kann einen ersten leitfähigen Körper beziehungsweise einen zweiten leitfähigen Körper umfassen, welche auf einer unterschiedlichen Oberfläche angeordnet sind, einen dritten leitfähigen Körper, welcher auf einer Oberfläche angeordnet ist, die sich von der des zweiten leitfähigen Körpers unterscheidet, und einer zusammengesetzten Durchkontaktierungseinheit, welche den ersten leitfähigen Körper zu den dritten leitfähigen Körper durch die Oberfläche verbindet, auf welcher der zweite leitfähige Körper angeordnet ist, und in welcher die Durchkontaktierung von dem zweiten leitfähigen Körper elektrisch getrennt ist.
- Die zweite Leiterplatte kann ein Paar von vierten leitfähigen Körpern umfassen, welche auf einer gleichen Oberfläche getrennt angeordnet sind, einen fünften leitfähigen Körper, welcher auf einer Oberfläche angeordnet ist, die sich von der der vierten leitfähigen Körper unterscheidet, einen sechsten leitfähigen Körper, welcher auf einer Oberfläche zwischen den vierten leitfähigen Körpern und dem fünften leitfähigen Körper angeordnet ist, und eine zusammengesetzte Durchkontaktierungseinheit, welche das Paar von vierten leitfähigen Körpern zueinander durch den fünften leitfähigen Körper verbindet und in welcher die zusammengesetzte Durchkontaktierungseinheit von dem sechsten leitfähigen Körper elektrisch getrennt ist.
- Die zweite Leiterplatte kann ebenfalls eine gebogene Form aufweisen, die der Form der ersten Leiterplatte entspricht.
- Ein weiterer Aspekt der vorliegenden Erfindung stellt ein elektronisches Produkt bereit, das ein Gehäuse umfasst, eine erste Leiterplatte, welche innerhalb des Gehäuses angeordnet ist, und eine zweite Leiterplatte, welche eine darin eingefügte EBG-Struktur aufweist und in welchem die zweite Leiterplatte an eine Innenseite des Gehäuses gekoppelt ist, die der ersten Leiterplatte gegenüber liegt, um eine von der ersten Leiterplatte abgestrahlte Störung abzuschirmen.
- Die zweite Leiterplatte kann einen ersten leitfähigen Körper beziehungsweise einen zweiten leitfähigen Körper umfassen, welche auf einer unterschiedlichen Oberfläche angeordnet sind, einen dritten leitfähigen Körper, welcher auf einer Oberfläche angeordnet ist, die sich von der des zweiten leitfähigen Körpers unterscheidet, und eine zusammengesetzte Durchkontaktierungseinheit, welche den ersten leitfähigen Körper zu den dritten leitfähigen Körper durch die Oberfläche verbindet, auf welcher der zweite leitfähige Körper angeordnet ist und in welcher die Durchkontaktierung von dem zweiten leitfähigen Körper elektrisch getrennt ist.
- Die zweite Leiterplatte kann ein Paar von vierten leitfähigen Körpern umfassen, welche auf einer gleichen Oberfläche getrennt angeordnet sind, einen fünften leitfähigen Körper, welcher auf einer Oberfläche angeordnet ist, die sich von der der vierten leitfähigen Körper unterscheidet, einen sechsten leitfähigen Körper, welcher auf einer Oberfläche zwischen den vierten leitfähigen Körpern und dem fünften leitfähigen Körper angeordnet ist, und eine zusammengesetzte Durchkontaktierungseinheit, welche das Paar von vierten leitfähigen Körpern zueinander durch den fünften leitfähigen Körper verbindet und in welcher die zusammengesetzte Durchkontaktierungseinheit von dem sechsten leitfähigen Körper elektrisch getrennt ist.
- Die zweite Leiterplatte kann ebenfalls eine gebogene Form aufweisen, die der Form der ersten Leiterplatte entspricht.
- Zusätzliche Aspekte und Vorteile der vorliegenden Erfindung werden zum Teil in der folgenden Beschreibung dargelegt, und werden zum Teil aus der Beschreibung ersichtlich, oder können durch Anwendung der Erfindung entnommen werden.
- KURZBESCHREIBUNG DER ZEICHNUNGEN
-
1 bis3 zeigen Querschnittsansichten, die eine Leiterplatte gemäß dem Stand der Technik darstellen. -
4 bis7 zeigen Querschnittsansichten, die Leiterplatten gemäß einigen Ausführungsformen der vorliegenden Erfindung darstellen. -
8 zeigt eine Draufsicht, die eine zweite Leiterplatte einer Leiterplatte gemäß einer Ausführungsform der vorliegenden Erfindung darstellt. -
9 zeigt eine Querschnittsansicht eines elektronischen Produkts gemäß einer Ausführungsform der vorliegenden Erfindung. -
10 bis14 zeigen EBG-Strukturen, die in eine Leiterplatte gemäß einigen Ausführungsformen der vorliegenden Erfindung eingefügt sind. - AUSFÜHRLICHE BESCHREIBUNG
- Da die Erfindung verschiedenste Änderungen und zahlreiche Ausführungsformen ermöglicht, werden bestimmte Ausführungsformen in den Zeichnungen dargestellt und in der schriftlichen Beschreibung ausführlich beschrieben. Jedoch ist dies nicht dazu vorgesehen, die vorliegende Erfindung auf bestimmte Anwendungsarten zu beschränken und es ist zu beachten, dass alle Änderungen, Äquivalente und Ersetzungen, die nicht von dem Geist und dem technischen Umfang der vorliegenden Erfindung abweichen, von der vorliegenden Erfindung umfasst sind. In der Beschreibung der vorliegenden Erfindung werden bestimmte ausführliche Erläuterungen des Standes der Technik weggelassen, wenn es erachtet wird, dass sie unnötigerweise zu einer Unklarheit des Wesentlichen der Erfindung führen würden.
- Eine Leiterplatte und ein elektronisches Produkt gemäß bestimmten Ausführungsformen der vorliegenden Erfindung werden nachfolgend mit Bezug auf die beigefügten Zeichnungen ausführlicher beschrieben. Jene Bauelemente, die gleich sind oder übereinstimmen, werden ungeachtet der Abbildungsnummer mit dem gleichen Bezugszeichen versehen und redundante Beschreibungen werden weggelassen.
- Eine Leiterplatte gemäß einer Ausführungsform der vorliegenden Erfindung stellt eine Struktur bereit, in welcher eine EMI-Störung, die von einem elektronischen Bauelement
110 oder von einer das elektronische Bauelement110 treibenden Treiberschaltung, die auf einer Leiterplatte befestigt ist, durch Abdecken der Oberseite der Leiterplatte, auf welcher das elektronische Bauelement110 befestigt ist, abgeschirmt werden kann, mit einer weiteren Leiterplatte, in welcher die EBG-Struktur eingefügt ist. Hierzu umfasst die Leiterplatte gemäß einer Ausführungsform der vorliegenden Erfindung eine erste Leiterplatte100 , welche das darauf befestigte elektronische Bauelement110 aufweist, und eine zweite Leiterplatte200 , welche auf einer Oberseite der ersten Leiterplatte100 angeordnet ist und wenigstens einen Teil der Oberseite der ersten Leiterplatte100 abdeckt und in welcher eine EBG-Struktur (bezieht sich auf die Bezugszeichen280a ,280b ,280c und280d der10 bis14 ) derart eingefügt ist, dass eine von der ersten Leiterplatte100 aufwärts abgestrahlte Störung abgeschirmt werden kann. - Die zweite Leiterplatte
200 ist eine separate Leiterplatte, die sich von der ersten Leiterplatte100 unterscheidet, auf welcher das elektronische Bauelement110 befestigt ist, und kann eine Störung durch Aufweisen der darin eingefügten EBG-Strukturen280a ,280b ,280c und280d abschirmen. Hierbei kann die EBG-Struktur durch eine Metallschicht, eine Durchkontaktierung und ein Muster, welche innerhalb der Leiterplatte gebildet sind, erzeugt werden. - Als solches kann die Leiterplatte gemäß dieser Ausführungsform einen gewünschten oder sogar besseren Abschirmeffekt mit geringeren Kosten als im Fall einer Verwendung eines Absorptionsmittels bereitstellen, nur durch Hinzufügen der zweiten Leiterplatte
200 ohne Verwenden eines kostspieligen Absorptionsmittels (42 von3 ), um die von der ersten Leiterplatte100 aufwärts abgestrahlte Störung abzuschirmen. Dies kann ebenfalls einen weitaus besseren Abschirmeffekt als die herkömmliche Technologie bereitstellen, die nur ein Abschirmblech (40 von2 ) verwendet, weil dort kein Antenneneffekt auftritt. - Verschiedenste mögliche Ausführungsformen der EBG-Struktur, welche in die zweite Leiterplatte
200 eingefügt wird, werden zu einem späteren Zeitpunkt beschrieben. - Die zweite Leiterplatte
200 kann an die Oberseite der ersten Leiterplatte durch Verwendung eines Klebstoffs290 gekoppelt werden. Insbesondere falls das elektronische Bauelement110 auf der Oberfläche der ersten Leiterplatte100 befestigt ist, wie in4 dargestellt, kann die zweite Leiterplatte200 an die Oberseite des elektronischen Bauelements110 durch den Klebstoff290 gekoppelt werden. Ein Lötstopplack270 kann auf einer gegenüber liegenden Oberfläche gebildet werden, auf welcher der Klebstoff290 nicht abgeschieden ist, so dass die verschiedenen Muster, die die EBG-Struktur bilden, geschützt werden können. - Indessen kann wie in
5 dargestellt, in dem Fall, wo die Oberseite der ersten Leiterplatte100 durch das Abschirmblech300 abgedeckt wird, die zweite Leiterplatte200 die Oberseite der ersten Leiterplatte100 durch Koppeln an dem Abschirmblech300 abdecken. - In dem Fall, wenn das Abschirmblech
300 mit dem Masseanschluss der ersten Leiterplatte100 durch ein Lötmittel (nicht gezeigt) verbunden ist, kann die EBG-Struktur ebenfalls mit dem Masseanschluss (nicht gezeigt) der ersten Leiterplatte100 durch erden der EBG-Struktur der zweiten Leiterplatte an dem Abschirmblech300 verbunden werden. Mit diesem Aufbau ist der Masseanschluss weitläufiger erhältlich, um somit den Abschirmeffekt zu verbessern. - Hierzu kann wie in
6 dargestellt die zweite Leiterplatte200 an dem Abschirmblech300 unter Verwendung eines Befestigungsmittels, wie zum Beispiel eine Klebeband205 , befestigt werden, nachdem ein Teil der EBG-Struktur der zweiten Leiterplatte200 , das heißt eine Metallschicht oder Muster, angeordnet wird, um an dem Abschirmblech300 angeklebt zu werden. In6 deckt das Klebeband205 die gesamte Oberseite der zweiten Leiterplatte200 ab, wobei allerdings beachtet werden soll, dass es abhängig von den Designvorschriften auch nur einen Teil der zweiten Leiterplatte200 abdecken kann. - Obwohl die zweite Leiterplatte an die gesamte Unter- oder Oberseite des Abschirmblechs
300 gekoppelt werden kann, ist es ebenfalls möglich, dass die zweite Leiterplatte200 nur an einen bestimmten Teil des Abschirmblechs300 gekoppelt wird. In diesem Fall kann wie in6 dargestellt eine Öffnung310 in dem Abschirmblech300 gebildet werden, und die zweite Leiterplatte200 kann gekoppelt werden, um die Öffnung310 abzudecken. Als solches kann durch selektives Anordnen der zweiten Leiterplatte200 an einem bestimmten Teil die Störung in dem durch den Anwender gewünschten Teil selektiv abgeschirmt werden, und die übermäßige Verwendung der zweiten Leiterplatte200 kann verhindert werden, so dass eine Kostensenkung erwartet werden kann. - Unter Berücksichtigung dass die Störung gewöhnlich aufwärts von einem elektronischen Bauelement abgestrahlt wird, kann die Öffnung in einem Teil des Abschirmblechs gebildet werden, der der Oberseite des elektronischen Bauelements entspricht. Es soll jedoch beachtet werden, dass die vorliegende Erfindung nicht auf diese Ausführungsform beschränkt ist, und die Position, Anzahl und Form der Öffnung abhängig von den Designvorschriften verändert werden kann.
- Indessen, falls das Problem eine Störung ist, die eher von einer Treiberschaltung in der Nähe des elektronischen Bauelements
110 abgestrahlt wird, als eine Störung, die von der Oberseite des auf der ersten Leiterplatte befestigten elektronischen Bauelements110 abgestrahlt wird, kann die zweite Leiterplatte200 einen Teil aufweisen, der entsprechend der Position des elektronischen Bauelements110 geöffnet ist und dann auf der Oberseite der ersten Leiterplatte100 gestapelt wird. Auf diese Art und weise kann wie in7 dargestellt die zweite Leiterplatte200 zwischen jede zwei elektronischen Bauelemente110 eingefügt werden, und somit kann verhindert werden, dass die Gesamtdicke der Leiterplatte unnötigerweise zu dick wird. - Falls indessen die erste Leiterplatte
100 eine andere Form als ein Rechteck aufweist, kann die zweite Leiterplatte200 ebenfalls eine Form aufweisen, deren Umfang gebogen ist, um der Form der ersten Leiterplatte100 zu entsprechen. Zum Beispiel kann wie in8 dargestellt ein Teil der zweiten Leiterplatte200 eine halbrunde Form aufweisen, die der äußeren Form der ersten Leiterplatte100 entspricht, oder abhängig von dem Fall ein Dreieck oder dergleichen. - Die Leiterplatte gemäß den vorher beschriebenen Ausführungsformen der vorliegenden Erfindung kann bei verschiedensten elektronischen Produkten, wie zum Beispiel Mobiltelefonen und weiteren tragbaren Vorrichtungen angewendet werden. In diesem Fall kann die oberhalb beschriebene zweite Leiterplatte
200 wie in9 dargestellt an die Innenseite eines Gehäuses400 eines elektronischen Produkts1000 gekoppelt werden. In diesem Fall kann die zweite Leiterplatte200 , in welche die EBG-Struktur eingefügt ist, mit einfachen Mitteln auf dem Gehäuse400 des elektronischen Produkts angeordnet werden, ohne ein zusätzliches Abschirmblech aufzuweisen. - Weitere verschiedene mögliche Ausführungsformen der zuvor beschriebenen EBG-Struktur, welche in die zweite Leiterplatte
200 eingefügt ist, werden nachstehend beschrieben. - Zunächst zeigt
10 eine EBG-Struktur vom Typ einer zusammengesetzten Durchgangskontaktierung. Eine Bandabstandsstruktur280a gemäß der vorliegenden Erfindung kann einen ersten leitfähigen Körper230a-1 und einen zweiten leitfähigen Körper210a umfassen, von dem jeder auf einer unterschiedlichen Oberfläche angeordnet ist, einen dritten leitfähigen Körper230a-2 , welcher auf einer Oberfläche angeordnet ist, die sich von der des zweiten leitfähigen Körpers210a unterscheidet, eine zusammengesetzte Durchkontaktierungseinheit240a , welche den ersten leitfähigen Körper230a-1 mit dem dritten leitfähigen Körper230a-2 durch die Oberfläche verbindet, auf welcher der zweite leitfähige Körper210a angeordnet ist, welche jedoch von dem zweiten leitfähigen Körper210a elektrisch getrennt ist. - Nachfolgend wird das Prinzip beschrieben, durch welches die in
10 gezeigte Struktur als eine elektromagnetische Bandabstandsstruktur arbeiten kann, die ein Signal eines bestimmten Frequenzbandes unterdrückt. Zwischen den zweiten leitfähigen Körper210a und den ersten und dritten leitfähigen Körpern230a-1 und230a-2 kann eine dielektrische Schicht220a eingefügt werden. Dies bildet ein kapazitives Bauelement zwischen dem zweiten leitfähigen Körper210a und den ersten und dritten leitfähigen Körpern230a-1 und230a-2 und zwischen den benachbarten ersten und dritten leitfähigen Körpern230a-1 und230a-2 . Darüber hinaus wird ein induktives Bauelement zwischen den zwei benachbarten leitfähigen Körpern230a-1 und230a-2 durch die zusammengesetzte Durchkontaktierungseinheit240a gebildet, die durch eine erste Durchkontaktierung241a → ein Verbindungsmuster243a → eine zweite Durchkontaktierung242a verbindet. Hierbei kann der Wert des kapazitiven Bauelements abhängig von verschiedenen Faktoren variieren, wie zum Beispiel dem Raumabstand zwischen dem zweiten leitfähigen Körper210a und den ersten und dritten leitfähigen Körpern230a-1 und230a-2 , der Dielektrizitätskonstante eines dielektrischen Materials, das die dielektrische Schicht220a bildet, und der Größe, Form und Fläche des leitfähigen Körpers. Ebenso kann der Wert des induktiven Bauelements abhängig von verschiedenen Faktoren variieren, wie zum Beispiel der Form, Länge, Tiefe, Weite und Fläche der ersten Durchkontaktierung241a , der zweiten Durchkontaktierung242a und dem Verbindungsmuster243a . Demzufolge kann ein Einstellen und Konstruieren der verschiedenen zuvor genannten Faktoren es in geeigneter Weise der Struktur von10 ermöglichen, als eine elektromagnetische Bandabstandsstruktur (das heißt eine Bandsperre) zum Beseitigen oder Unterdrücken einer bestimmten Störung oder eines bestimmten Signals eines Zielfrequenzbereichs zu arbeiten. Dies ist durch das Ersatzschaltbild von11 in einfacher Weise ersichtlich. Vergleicht man das Ersatzschaltbild von11 mit der elektromagnetischen Bandabstandsstruktur von10 , entspricht ein induktives Bauelement L1 der ersten Durchkontaktierung241a , und ein induktives Bauelement L2 entspricht der zweiten Durchkontaktierung242a . Ein induktives Bauelement L3 entspricht dem Verbindungsmuster243a . C1 stellt ein kapazitives Bauelement durch die ersten und dritten leitfähigen Körper230a-1 und230a-2 und jede andere dielektrische Schicht dar, die oberhalb der ersten und dritten leitfähigen Körper230a-1 und230a-2 und dem zweiten leitfähigen Körper210a angeordnet werden kann. C2 und C3 stellen kapazitive Bauelemente durch den zweiten leitfähigen Körper210a dar, der auf der gleichen planaren Oberfläche wie das Verbindungsmuster243a und jede andere dielektrische Schicht angeordnet wird, die unterhalb der planaren Oberfläche des Verbindungsmusters243a und dem zweiten leitfähigen Körper210a angeordnet werden kann. - Die in
10 gezeigte elektromagnetische Bandabstandsstruktur280a kann als Bandsperre arbeiten, welche ein Signal eines bestimmten Frequenzbands gemäß dem obigen Ersatzschaltbild unterdrückt. In anderen Worten können, wie aus dem Ersatzschaltbild von11 ersichtlich ist, ein Signal in einem Niederfrequenzband (bezieht sich auf Bezugszeichen ”x” in11 ) und ein Signal in einem Hochfrequenzband (bezieht sich auf Bezugszeichen ”y” in11 ) durch die elektromagnetische Bandabstandsstruktur hindurchgehen, und Signale in einem bestimmten Frequenzband (bezieht sich auf Bezugszeichen ”z1”, ”z2” und ”z3” in11 ), die sich zwischen dem Niederfrequenzband und dem Hochfrequenzband bewegen, werden durch die elektromagnetische Bandabstandsstruktur unterdrückt. - In
12 ist eine weitere Ausführungsform einer EBG-Struktur280b dargestellt, die umfasst: ein Paar von vierten leitfähigen Körpern210b , welche auf einer gleichen Oberfläche getrennt angeordnet sind; einen fünfter leitfähiger Körper230b , welcher auf einer Oberfläche angeordnet ist, die sich von der der vierten leitfähigen Körper210b unterscheidet; einen sechsten leitfähigen Körper220b , welcher auf einer Oberfläche zwischen den vierten leitfähigen Körpern210b und den fünften leitfähigen Körper230b angeordnet ist; und einen zusammengesetzte Durchkontaktierungseinheit240b , welche das Paar von vierten leitfähigen Körpern210b zueinander durch den fünften leitfähigen Körper230b verbindet, aber von dem sechsten leitfähigen Körper220b elektrisch getrennt ist. - In der EBG-Struktur von
12 , welche eine Modifikation der EBG-Struktur280a von10 darstellt, ist ein zusätzliches kapazitives Bauelement nicht nur zwischen dem vierten leitfähigen Körper210b und dem sechsten leitfähigen Körper220b gebildet, sondern ebenfalls zwischen dem fünften leitfähigen Körper230b und dem sechsten leitfähigen Körper220b . Außerdem kann die Durchkontaktierung240b , die den vierten leitfähigen Körper210b zu dem fünften leitfähigen Körper230 verbindet, lang genug sein, um einen ausreichenden Wert des induktiven Bauelements zu erhalten. Somit kann der Wirkungsgrad des Unterdrückens eines Signals in einem bestimmten Frequenzband verbessert werden. - In
13 ist als eine weitere Ausführungsform der vorliegenden Erfindung eine pilzartige EBG280c dargestellt. Die pilzartige EBG280c weist eine Struktur auf, in welcher eine Mehrzahl von pilzförmigen EBK-Zellen (beziehen sich auf Bezugszeichen230c in13 ) zwischen zwei Metallschichten210c und220c eingefügt sind, die vorhanden sind, zum Beispiel als eine Stromschicht und eine Masseschicht zu arbeiten.13 zeigt zur Einfachheit der Darstellung lediglich vier EBG-Zellen230c . - Bezug nehmend auf
13 ist in der pilzartigen EBG280c zusätzlich eine Metallplatte231c zwischen einer ersten Metallschicht210c und einer zweiten Metallschicht220c gebildet, von welchen eine als die Masseschicht arbeitet und von welchen die andere als die Stromschicht arbeitet, und die pilzartigen Strukturen230c , die die erste Metallschicht210c zu der Metallplatte230c mit einer Durchkontaktierung232c verbinden, wiederholt angeordnet sind. Hierbei ist eine erste dielektrische Schicht zwischen der ersten Metallschicht210c und der Metallplatte231c eingefügt, und eine zweite dielektrische Schicht225c ist zwischen der Metallplatte231c und der zweiten Metallschicht220c eingefügt. - In solch einer pilzartigen EBG
280c sind ein durch die zweite Metallschicht220c gebildetes kapazitives Bauelement, die zweite dielektrische Schicht225c und die Metallplatte231c und ein induktives Bauelement, das durch die Durchkontaktierung232 gebildet ist, die die erste Metallschicht210c zu der Metallplatte231c durch die erste dielektrische Schicht215c verbindet, in einer L-C-Reihe zwischen der ersten Metallschicht210c und der zweiten Metallschicht220c geschaltet, um es der pilzartigen EBG280c dadurch zu ermöglichen, als eine Art Bandsperre zu arbeiten. - In
14 ist als eine weitere Ausführungsform der vorliegenden Erfindung eine koplanare EBG280d dargestellt. In der koplanaren EBG sind eine Mehrzahl eines bestimmten Musters von EBG-Zellen (beziehen sich auf Bezugszeichen220d in14 ) durch jede Metallschicht wiederholt angeordnet, die vorhanden ist, um als die Stromschicht oder die Masseschicht zu arbeiten.14 zeigt ebenso zur Einfachheit der Darstellung lediglich vier EBG-Zellen220d . - Bezug nehmend auf
14 weist die koplanare EBG280d eine Form auf, in welcher jegliche Metallschicht210d und eine Mehrzahl von Metallplatten221d , welche auf einer weiteren planaren Oberfläche angeordnet sind, aneinander durch einen bestimmten Teil der Metallplatten (Ende einer Ecke von jeder Metallplatte im Fall von14 ) durch Metallabzweige222d überbrückt sind. - Hierbei bilden die eine große Größe aufweisenden Metallplatten
221d niederohmige Bereiche, und die eine kleine Größe aufweisenden Metallplatten bilden hochohmige Bereiche. Dies führt folglich dazu, dass die koplanare EBG280d als eine Bandsperre arbeitet, die eine Störung in einem bestimmten Frequenzband durch die Struktur unterdrücken kann, in welcher niederohmige Bereiche und die hochohmigen Bereiche abwechselnd wiederholt werden. - Eine solche koplanare EBK-Struktur
280d weist den Vorzug auf, das eine elektromagnetische Bandabstandsstruktur lediglich unter Verwendung von zwei Schichten gebildet werden kann. - Obwohl die EBG-Struktur, welche in die zweite Leiterplatte
200 eingefügt wird, mit vier Beispielen280a ,280b ,280c und280d beschrieben worden ist, ist es offensichtlich, dass weitere Veränderungen der EBG-Struktur ebenfalls in die zweite Leiterplatte200 eingefügt werden können. - Obwohl der Geist der vorliegenden Erfindung ausführlich mit Bezug auf bestimmte Ausführungsformen beschrieben worden ist, dienen die Ausführungsformen lediglich für darstellende Zwecke und sollen die vorliegende Erfindung nicht einschränken. Es ist dabei zu beachten, dass der Fachmann die Ausführungsformen verändern oder anpassen kann, ohne vom Umfang und Geist der vorliegenden Erfindung abzuweichen.
- Als solches können viele Ausführungsformen, die sich von jenen unterscheiden, die oberhalb erläutert wurden, in den beigefügten Ansprüchen gefunden werden.
Claims (14)
- Leiterplatte, aufweisend: eine erste Leiterplatte mit einem darauf befestigten elektronischen Bauelement; und eine zweite Leiterplatte, die auf einer Oberseite der ersten Leiterplatte angeordnet ist und wenigstens einen Teil einer Oberseite der ersten Leiterplatte abdeckt, wobei eine EBG-Struktur in die zweite Leiterplatte eingefügt ist, so dass eine von der ersten Leiterplatte aufwärts abgestrahlte Störung abgeschirmt wird.
- Leiterplatte nach Anspruch 1, wobei die zweite Leiterplatte an der Oberseite der ersten Leiterplatte mittels eines Klebstoffs geklebt ist.
- Leiterplatte nach Anspruch 1, ferner aufweisend ein Abschirmblech, das wenigstens einen Teil der Oberseite der ersten Leiterplatte abdeckt, wobei die zweite Leiterplatte an das Abschirmblech gekoppelt ist.
- Leiterplatte nach Anspruch 3, wobei das Abschirmblech an einen Masseanschluss der ersten Leiterplatte angeschlossen ist, und die EBG-Struktur der zweiten Leiterplatte an dem Abschirmblech geerdet ist.
- Leiterplatte nach Anspruch 3, wobei eine Öffnung in dem Abschirmblech gebildet ist, und die zweite Leiterplatte an einen Teil des Abschirmblechs derart gekoppelt ist, dass die Öffnung abgedeckt ist.
- Leiterplatte nach Anspruch 5, wobei die Öffnung in einer Oberseite des elektronischen Bauelements gebildet ist.
- Leiterplatte nach Anspruch 1, wobei: das elektronische Bauelement auf einer Oberfläche der ersten Leiterplatte befestigt ist; und die zweite Leiterplatte auf der Oberseite der ersten Leiterplatte gestapelt ist während ein Teil offen ist, der der Position des elektronischen Bauelements entspricht.
- Leiterplatte nach Anspruch 1, wobei die zweite Leiterplatte aufweist: einen ersten leitfähigen Körper beziehungsweise einen zweiten leitfähigen Körper, die auf unterschiedlichen Oberflächen angeordnet sind; einen dritten leitfähigen Körper, der auf einer Oberfläche angeordnet ist, die sich von der des zweiten leitfähigen Körpers unterscheidet; und eine zusammengesetzte Durchkontaktierungseinheit, die den ersten leitfähigen Körper durch die Oberfläche verbindet, auf welcher der zweite leitfähige Körper angeordnet ist, wobei die zusammengesetzte Durchkontaktierung von dem zweiten leitfähigen Körper elektrisch getrennt ist.
- Leiterplatte nach Anspruch 1, wobei die zweite Leiterplatte aufweist: ein Paar von vierten leitfähigen Körpern, die auf einer gleichen Oberfläche getrennt angeordnet sind; einen fünften leitfähigen Körper, der auf einer Oberfläche angeordnet ist, die sich von der der vierten leitfähigen Körper unterscheidet; einen sechsten leitfähigen Körper, der auf einer Oberfläche zwischen den vierten leitfähigen Körpern und dem fünften leitfähigen Körper angeordnet ist; und eine zusammengesetzte Durchkontaktierungseinheit, die das Paar von vierten leitfähigen Körpern zueinander durch den fünften leitfähigen Körper verbindet, wobei die zusammengesetzte Durchkontaktierungseinheit von dem sechsten leitfähigen Körper elektrisch getrennt ist.
- Leiterplatte nach Anspruch 1, wobei die zweite Leiterplatte eine gebogene Form aufweist, die der Form der ersten Leiterplatte entspricht.
- Elektronisches Produkt, aufweisend: ein Gehäuse; eine innerhalb dem Gehäuse angeordnete erste Leiterplatte; und eine zweite Leiterplatte, die eine darin eingefügte EBG-Struktur aufweist, wobei die zweite Leiterplatte an eine Innenseite des Gehäuses gekoppelt ist, die der ersten Leiterplatte gegenüber liegt, um eine von der ersten Leiterplatte abgestrahlte Störung abzuschirmen.
- Elektronisches Produkt nach Anspruch 11, wobei die zweite Leiterplatte aufweist: einen ersten leitfähigen Körper beziehungsweise einen zweiten leitfähigen Körper, die auf einer unterschiedlichen Oberfläche angeordnet sind; einen dritten leitfähigen Körper, der auf einer Oberfläche angeordnet ist, die sich von der des zweiten leitfähigen Körpers unterscheidet; und eine zusammengesetzte Durchkontaktierungseinheit, die den ersten leitfähigen Körper durch die Oberfläche verbindet, auf welcher der zweite leitfähige Körper angeordnet ist, wobei die zusammengesetzte Durchkontaktierung von dem zweiten leitfähigen Körper elektrisch getrennt ist.
- Elektronisches Produkt nach Anspruch 11, wobei die zweite Leiterplatte aufweist: ein Paar von vierten leitfähigen Körpern, die auf einer gleichen Oberfläche getrennt angeordnet sind; einen fünften leitfähigen Körper, der auf einer Oberfläche angeordnet ist, die sich von der der vierten leitfähigen Körper unterscheidet; einen sechsten leitfähigen Körper, der auf einer Oberfläche zwischen den vierten leitfähigen Körpern und dem fünften leitfähigen Körper angeordnet ist; und eine zusammengesetzte Durchkontaktierungseinheit, die das Paar von vierten leitfähigen Körpern zueinander durch den fünften leitfähigen Körper verbindet, wobei die zusammengesetzte Durchkontaktierungseinheit von dem sechsten leitfähigen Körper elektrisch getrennt ist.
- Elektronisches Produkt nach Anspruch 11, wobei die zweite Leiterplatte eine gebogene Form aufweist, die der Form der ersten Leiterplatte entspricht.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090069666A KR101007288B1 (ko) | 2009-07-29 | 2009-07-29 | 인쇄회로기판 및 전자제품 |
KR10-2009-0069666 | 2009-07-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102009055342A1 true DE102009055342A1 (de) | 2011-02-17 |
DE102009055342B4 DE102009055342B4 (de) | 2013-11-21 |
Family
ID=43448387
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102009055342A Active DE102009055342B4 (de) | 2009-07-29 | 2009-12-28 | Leiterplatte |
Country Status (6)
Country | Link |
---|---|
US (2) | US8432706B2 (de) |
JP (2) | JP2011035367A (de) |
KR (1) | KR101007288B1 (de) |
CN (1) | CN101990361A (de) |
DE (1) | DE102009055342B4 (de) |
TW (1) | TWI395542B (de) |
Families Citing this family (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103081576B (zh) * | 2010-09-30 | 2015-11-25 | 日本电气株式会社 | 配线基板和电子设备 |
CN102856304B (zh) * | 2011-06-27 | 2015-06-24 | 成都锐华光电技术有限责任公司 | 一种半导体芯片封装结构 |
JP5751079B2 (ja) * | 2011-08-05 | 2015-07-22 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
JP5670392B2 (ja) | 2012-07-27 | 2015-02-18 | 株式会社東芝 | 回路基板 |
US9312607B2 (en) * | 2013-02-12 | 2016-04-12 | Raytheon Company | Load spreading interposer |
KR20140103789A (ko) * | 2013-02-19 | 2014-08-27 | 엘지전자 주식회사 | 이동 단말기 |
ES2656009T3 (es) | 2013-03-15 | 2018-02-22 | Flextronics Ap Llc | Procedimiento de revestimiento con materia pulverizada y aparato para absorber interferencias electromagnéticas (EMI) |
JP2015023194A (ja) * | 2013-07-19 | 2015-02-02 | 株式会社東芝 | 半導体装置 |
US10070547B2 (en) * | 2014-02-26 | 2018-09-04 | Sparton Corporation | Control of electric field effects in a printed circuit board assembly using embedded nickel-metal composite materials |
JP6336307B2 (ja) | 2014-03-18 | 2018-06-06 | キヤノン株式会社 | 電子回路 |
US10403973B2 (en) * | 2014-04-22 | 2019-09-03 | Intel Corporation | EBG designs for mitigating radio frequency interference |
TWI565400B (zh) * | 2014-07-01 | 2017-01-01 | 華碩電腦股份有限公司 | 電磁帶隙結構與具有電磁帶隙結構的電子裝置 |
US10321553B2 (en) * | 2014-08-04 | 2019-06-11 | Cisco Technology, Inc. | Shield to improve electromagnetic interference (EMI) suppression capability |
JP6273182B2 (ja) | 2014-08-25 | 2018-01-31 | 株式会社東芝 | 電子機器 |
JP5937190B2 (ja) * | 2014-12-12 | 2016-06-22 | 株式会社東芝 | 回路基板 |
JP6394482B2 (ja) * | 2015-04-28 | 2018-09-26 | 京セラドキュメントソリューションズ株式会社 | 電子機器 |
WO2017004486A1 (en) * | 2015-07-02 | 2017-01-05 | Laird Technologies, Inc. | Stretchable and/or flexible emi shields and related methods |
US9999121B2 (en) | 2016-04-25 | 2018-06-12 | Laird Technologies, Inc. | Board level shields with virtual grounding capability |
JP6611065B2 (ja) * | 2016-07-27 | 2019-11-27 | 国立大学法人 岡山大学 | 印刷配線板 |
KR102528687B1 (ko) * | 2016-09-06 | 2023-05-08 | 한국전자통신연구원 | 전자기 밴드갭 구조물 및 그 제조 방법 |
CN210074170U (zh) * | 2017-04-03 | 2020-02-14 | 株式会社村田制作所 | 高频模块 |
KR20190006359A (ko) * | 2017-07-10 | 2019-01-18 | 엘지전자 주식회사 | 전자장치 |
JP6921705B2 (ja) * | 2017-10-13 | 2021-08-18 | 株式会社東芝 | 電子機器 |
KR102442131B1 (ko) | 2018-01-26 | 2022-09-13 | 삼성전자 주식회사 | 안테나 장치 및 안테나 장치를 포함하는 전자 장치 |
US20190297758A1 (en) * | 2018-03-23 | 2019-09-26 | Intel IP Corporation | Electromagnetic shielding cap, an electrical system and a method for forming an electromagnetic shielding cap |
KR102063469B1 (ko) * | 2018-05-04 | 2020-01-09 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
US11201119B2 (en) * | 2018-06-06 | 2021-12-14 | At&S Austria Technologie & Systemtechnik Aktiengesellschaft | RF functionality and electromagnetic radiation shielding in a component carrier |
KR102551803B1 (ko) * | 2018-10-19 | 2023-07-06 | 삼성전자주식회사 | 배선을 따라 유전체가 채워질 수 있는 이격 공간을 갖도록 배치된 도전성 부재를 포함하는 전자 장치 |
Family Cites Families (77)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05152780A (ja) * | 1991-12-02 | 1993-06-18 | Matsushita Electric Ind Co Ltd | 電磁波遮蔽用シールド |
JPH0553269U (ja) * | 1991-12-17 | 1993-07-13 | 日本無線株式会社 | 高周波シールド構造を有する多層配線基板 |
JPH0579995U (ja) * | 1992-04-03 | 1993-10-29 | 日本無線株式会社 | 高周波シールド構造を有する多層配線基板 |
US5886597A (en) * | 1997-03-28 | 1999-03-23 | Virginia Tech Intellectual Properties, Inc. | Circuit structure including RF/wideband resonant vias |
JPH11135977A (ja) | 1997-10-28 | 1999-05-21 | Sony Corp | 電子回路 |
US6377464B1 (en) | 1999-01-29 | 2002-04-23 | Conexant Systems, Inc. | Multiple chip module with integrated RF capabilities |
JP2004022587A (ja) | 2002-06-12 | 2004-01-22 | Denso Corp | 筐体 |
US7215007B2 (en) * | 2003-06-09 | 2007-05-08 | Wemtec, Inc. | Circuit and method for suppression of electromagnetic coupling and switching noise in multilayer printed circuit boards |
US20050104678A1 (en) * | 2003-09-11 | 2005-05-19 | Shahrooz Shahparnia | System and method for noise mitigation in high speed printed circuit boards using electromagnetic bandgap structures |
US7030463B1 (en) * | 2003-10-01 | 2006-04-18 | University Of Dayton | Tuneable electromagnetic bandgap structures based on high resistivity silicon substrates |
US20050224912A1 (en) * | 2004-03-17 | 2005-10-13 | Rogers Shawn D | Circuit and method for enhanced low frequency switching noise suppression in multilayer printed circuit boards using a chip capacitor lattice |
US20050205292A1 (en) * | 2004-03-18 | 2005-09-22 | Etenna Corporation. | Circuit and method for broadband switching noise suppression in multilayer printed circuit boards using localized lattice structures |
US7102581B1 (en) * | 2004-07-01 | 2006-09-05 | Rockwell Collins, Inc. | Multiband waveguide reflector antenna feed |
US7136029B2 (en) * | 2004-08-27 | 2006-11-14 | Freescale Semiconductor, Inc. | Frequency selective high impedance surface |
US7215301B2 (en) * | 2004-09-08 | 2007-05-08 | Georgia Tech Research Corporation | Electromagnetic bandgap structure for isolation in mixed-signal systems |
US7253788B2 (en) * | 2004-09-08 | 2007-08-07 | Georgia Tech Research Corp. | Mixed-signal systems with alternating impedance electromagnetic bandgap (AI-EBG) structures for noise suppression/isolation |
JP4843611B2 (ja) * | 2004-10-01 | 2011-12-21 | デ,ロシェモント,エル.,ピエール | セラミックアンテナモジュール及びその製造方法 |
JP4676238B2 (ja) * | 2005-04-18 | 2011-04-27 | 株式会社日立製作所 | バックプレーンバス用メインボード、および、それを用いたルータシステム、ストレージシステム |
TWI296493B (en) | 2005-05-19 | 2008-05-01 | Univ Nat Sun Yat Sen | Embedded power plane for suppressing noise and multi-layer structure using the same |
US7209082B2 (en) * | 2005-06-30 | 2007-04-24 | Intel Corporation | Method and apparatus for a dual band gap wideband interference suppression |
US7408512B1 (en) * | 2005-10-05 | 2008-08-05 | Sandie Corporation | Antenna with distributed strip and integrated electronic components |
US7626216B2 (en) * | 2005-10-21 | 2009-12-01 | Mckinzie Iii William E | Systems and methods for electromagnetic noise suppression using hybrid electromagnetic bandgap structures |
JP4325630B2 (ja) * | 2006-03-14 | 2009-09-02 | ソニー株式会社 | 3次元集積化装置 |
TW200818451A (en) * | 2006-06-02 | 2008-04-16 | Renesas Tech Corp | Semiconductor device |
KR100723531B1 (ko) * | 2006-06-13 | 2007-05-30 | 삼성전자주식회사 | 반도체 패키지 기판 |
TWI312592B (en) * | 2006-06-30 | 2009-07-21 | Ind Tech Res Inst | Antenna structure with antenna radome and method for rising gain thereof |
TW200808136A (en) | 2006-07-26 | 2008-02-01 | Inventec Corp | A layout design for a multilayer printed circuit board |
US8060457B2 (en) * | 2006-09-13 | 2011-11-15 | Georgia Tech Research Corporation | Systems and methods for electromagnetic band gap structure synthesis |
US20080072204A1 (en) * | 2006-09-19 | 2008-03-20 | Inventec Corporation | Layout design of multilayer printed circuit board |
US20080068818A1 (en) * | 2006-09-19 | 2008-03-20 | Jinwoo Choi | Method and apparatus for providing ultra-wide band noise isolation in printed circuit boards |
KR101265245B1 (ko) | 2006-11-01 | 2013-05-16 | 에이전시 포 사이언스, 테크놀로지 앤드 리서치 | 이중적층형 ebg 구조체 |
WO2008062562A1 (fr) * | 2006-11-22 | 2008-05-29 | Nec Tokin Corporation | Structure de bande interdite électromagnétique, étiquette d'identification par radiofréquence, filtre antiparasite, feuille d'absorption de bruit et tableau de connexions à fonction d'absorption de bruit |
US8081138B2 (en) * | 2006-12-01 | 2011-12-20 | Industrial Technology Research Institute | Antenna structure with antenna radome and method for rising gain thereof |
US20080158840A1 (en) * | 2006-12-27 | 2008-07-03 | Inventec Corporation | DC power plane structure |
US7839654B2 (en) * | 2007-02-28 | 2010-11-23 | International Business Machines Corporation | Method for ultimate noise isolation in high-speed digital systems on packages and printed circuit boards (PCBS) |
KR100851075B1 (ko) * | 2007-04-30 | 2008-08-12 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 인쇄회로기판 |
KR100851065B1 (ko) * | 2007-04-30 | 2008-08-12 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 인쇄회로기판 |
KR100851076B1 (ko) | 2007-04-30 | 2008-08-12 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 인쇄회로기판 |
KR100838244B1 (ko) * | 2007-06-22 | 2008-06-17 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 인쇄회로기판 |
US8310840B2 (en) | 2007-08-07 | 2012-11-13 | Samsung Electro-Mechanics Co., Ltd. | Electromagnetic bandgap structure and printed circuit board |
US8169790B2 (en) | 2007-08-07 | 2012-05-01 | Samsung Electro-Mechanics Co., Ltd. | Electromagnetic bandgap structure and printed circuit board |
DE102008041072B4 (de) | 2007-08-07 | 2013-04-18 | Samsung Electro - Mechanics Co., Ltd. | Elektromagnetische Bandabstandsstruktur und Schaltungsplatine |
KR100920824B1 (ko) * | 2007-09-14 | 2009-10-08 | 삼성전기주식회사 | 인쇄회로기판 및 전자기 밴드갭 구조물의 제조방법 |
KR100913363B1 (ko) * | 2007-09-18 | 2009-08-20 | 삼성전기주식회사 | 멀티 비아를 포함하는 전자기 밴드갭 구조물 및인쇄회로기판 |
US8159832B2 (en) * | 2007-09-21 | 2012-04-17 | Nokia Corporation | Electromagnetic band gap structures and method for making same |
KR100914440B1 (ko) * | 2007-09-28 | 2009-08-28 | 삼성전기주식회사 | 단차가 형성된 전도층을 갖는 인쇄회로기판 |
KR100879375B1 (ko) * | 2007-09-28 | 2009-01-20 | 삼성전기주식회사 | 캐비티 캐패시터가 내장된 인쇄회로기판 |
KR100867150B1 (ko) * | 2007-09-28 | 2008-11-06 | 삼성전기주식회사 | 칩 캐패시터가 내장된 인쇄회로기판 및 칩 캐패시터의 내장방법 |
TWI375499B (en) * | 2007-11-27 | 2012-10-21 | Asustek Comp Inc | Improvement method for ebg structures and multi-layer board applying the same |
JP2009135154A (ja) * | 2007-11-28 | 2009-06-18 | Sony Corp | 電磁波遮蔽具 |
KR100998720B1 (ko) | 2007-12-07 | 2010-12-07 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 인쇄회로기판 |
DE102008045055A1 (de) | 2007-12-07 | 2009-06-10 | Samsung Electro-Mechanics Co., Ltd., Suwon | Elektromagnetische Bandgap-Struktur und Leiterplatte |
WO2009082003A1 (ja) | 2007-12-26 | 2009-07-02 | Nec Corporation | 電磁バンドギャップ素子及びそれを用いたアンテナ並びにフィルタ |
KR20090079428A (ko) * | 2008-01-17 | 2009-07-22 | 삼성전자주식회사 | 파워 플레인 및 접지 플레인 노이즈를 감소시키는 구조를갖는 기판 및 이를 포함하는 전자 시스템 |
US8164006B2 (en) * | 2008-03-19 | 2012-04-24 | Samsung Electro-Mechanics Co., Ltd. | Electromagnetic bandgap structure and printed circuit board |
US8022861B2 (en) * | 2008-04-04 | 2011-09-20 | Toyota Motor Engineering & Manufacturing North America, Inc. | Dual-band antenna array and RF front-end for mm-wave imager and radar |
US7733265B2 (en) * | 2008-04-04 | 2010-06-08 | Toyota Motor Engineering & Manufacturing North America, Inc. | Three dimensional integrated automotive radars and methods of manufacturing the same |
US7830301B2 (en) * | 2008-04-04 | 2010-11-09 | Toyota Motor Engineering & Manufacturing North America, Inc. | Dual-band antenna array and RF front-end for automotive radars |
KR101086856B1 (ko) * | 2008-04-16 | 2011-11-25 | 주식회사 하이닉스반도체 | 반도체 집적 회로 모듈 및 이를 구비하는 pcb 장치 |
US20110012697A1 (en) * | 2008-04-22 | 2011-01-20 | Koichi Takemura | Electro-magnetic band-gap structure, method for manufacturing the same, filter element and printed circuit board having embedded filter element |
US8013258B2 (en) * | 2008-06-11 | 2011-09-06 | Mediatek Inc. | Shielding device |
JP5380919B2 (ja) * | 2008-06-24 | 2014-01-08 | 日本電気株式会社 | 導波路構造およびプリント配線板 |
KR100956689B1 (ko) * | 2008-06-27 | 2010-05-10 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 인쇄회로기판 |
US20100060527A1 (en) * | 2008-09-10 | 2010-03-11 | International Business Machines Corporation | Electromagnetic band gap tuning using undulating branches |
US8288660B2 (en) * | 2008-10-03 | 2012-10-16 | International Business Machines Corporation | Preserving stopband characteristics of electromagnetic bandgap structures in circuit boards |
KR100999550B1 (ko) * | 2008-10-08 | 2010-12-08 | 삼성전기주식회사 | 전자기 밴드갭 구조물 |
US8344503B2 (en) * | 2008-11-25 | 2013-01-01 | Freescale Semiconductor, Inc. | 3-D circuits with integrated passive devices |
KR100999518B1 (ko) * | 2008-11-26 | 2010-12-08 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 회로 기판 |
KR101018785B1 (ko) * | 2008-11-28 | 2011-03-03 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 회로 기판 |
KR101046716B1 (ko) * | 2008-11-28 | 2011-07-06 | 삼성전기주식회사 | 전자기 밴드갭 구조물 및 회로 기판 |
US8467737B2 (en) * | 2008-12-31 | 2013-06-18 | Intel Corporation | Integrated array transmit/receive module |
JP5326649B2 (ja) * | 2009-02-24 | 2013-10-30 | 日本電気株式会社 | アンテナ、アレイアンテナ、プリント基板、及びそれを用いた電子装置 |
KR101038236B1 (ko) * | 2009-09-16 | 2011-06-01 | 삼성전기주식회사 | 전자기 밴드갭 구조를 구비하는 인쇄회로기판 |
KR101023541B1 (ko) * | 2009-09-22 | 2011-03-21 | 삼성전기주식회사 | Emi 노이즈 저감 인쇄회로기판 |
KR101021552B1 (ko) * | 2009-09-22 | 2011-03-16 | 삼성전기주식회사 | Emi 노이즈 저감 인쇄회로기판 |
KR101092590B1 (ko) * | 2009-09-23 | 2011-12-13 | 삼성전기주식회사 | 전자기 밴드갭 구조를 구비하는 인쇄회로기판 |
KR20110134200A (ko) * | 2010-06-08 | 2011-12-14 | 삼성전기주식회사 | 전자기 밴드갭 구조물을 포함하는 emi 노이즈 차폐 기판 |
-
2009
- 2009-07-29 KR KR1020090069666A patent/KR101007288B1/ko active IP Right Grant
- 2009-12-22 US US12/654,541 patent/US8432706B2/en active Active
- 2009-12-25 JP JP2009295654A patent/JP2011035367A/ja active Pending
- 2009-12-28 DE DE102009055342A patent/DE102009055342B4/de active Active
- 2009-12-31 TW TW098146470A patent/TWI395542B/zh active
- 2009-12-31 CN CN200910261878XA patent/CN101990361A/zh active Pending
-
2012
- 2012-04-24 JP JP2012099224A patent/JP2012138644A/ja active Pending
-
2013
- 2013-04-03 US US13/856,118 patent/US8780584B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8780584B2 (en) | 2014-07-15 |
US20110026234A1 (en) | 2011-02-03 |
US8432706B2 (en) | 2013-04-30 |
JP2012138644A (ja) | 2012-07-19 |
TWI395542B (zh) | 2013-05-01 |
JP2011035367A (ja) | 2011-02-17 |
US20130229779A1 (en) | 2013-09-05 |
KR101007288B1 (ko) | 2011-01-13 |
CN101990361A (zh) | 2011-03-23 |
TW201105229A (en) | 2011-02-01 |
DE102009055342B4 (de) | 2013-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102009055342B4 (de) | Leiterplatte | |
DE60314353T2 (de) | Leiterplatte und Methode um eine Leiterplatte an einem elektrisch leitenden Gehäuse anzubringen | |
DE69016441T2 (de) | Mehrschichtleiterplatte, welche hochfrequenzinterferenzen von hochfrequenzsignalen unterdrückt. | |
DE19911731C2 (de) | Gedruckte Leiterplatte | |
DE60033275T2 (de) | Oberflächenmontierbare antenne und kommunikationsgerät mit einer derartigen antenne | |
DE102006041994B4 (de) | Wellenleiter/Streifenleiter-Wandler | |
DE69817220T2 (de) | Oberflächenmontierter federkontaktstreifen und emi gehause | |
EP0866422A2 (de) | Steckkarte für elektronische Geräte | |
DE102008045055A1 (de) | Elektromagnetische Bandgap-Struktur und Leiterplatte | |
DE102009046926A1 (de) | Platine mit elektromagnetischer Bandgap-Struktur zur Verminderung des Rauschens durch elektromagnetische Interferenz | |
EP2609796B1 (de) | Mehrebenenleiterplatte für hochfrequenz-anwendungen | |
DE102017200443A1 (de) | Elektrische Steckkupplungsvorrichtung | |
DE4336727A1 (de) | Anordnung aus elektrischen Bauteilen | |
DE102009018834A1 (de) | Antennenvorrichtung | |
DE202006013058U1 (de) | Störstrom-widerstandsfähige Platinenanordnung | |
EP1537767B1 (de) | Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten | |
DE102014116522B4 (de) | Strukturen zum Schutz vor Lötbrücken bei Leiterplatten, Halbleiterpaketen und Halbleiteranordnungen | |
DE102004022755A1 (de) | Mehrschichtige Substratanordnung zur Reduzierung der Layout-Fläche | |
DE69023962T2 (de) | Gegen elektromagnetische Wellen abgeschirmte Schaltungsanordnung und Fernsehspielmaschine, die diese anwendet. | |
DE102006023431B4 (de) | Hochpassfilter | |
EP3588672B1 (de) | Leiterplatte aus einer bestückungsfläche für elektronische bauteile und einer platinenantenne | |
WO2021052897A1 (de) | Antennenvorrichtung und fahrzeug aufweisend eine antennenvorrichtung | |
DE102011082113A1 (de) | Erdungsstruktur für Gedruckte Leiterplatten zur Verwendung mit einer Kommunikationsvorrichtung | |
DE2656489C3 (de) | Leiterplatte für eine Hochfrequenz- Schaltungsanordnung | |
DE212019000233U1 (de) | Kommunikationsmodul und elektronisches Gerät |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final |
Effective date: 20140222 |