CN1302547C - 静电放电保护电路与其制造方法及半导体元件的制造方法 - Google Patents
静电放电保护电路与其制造方法及半导体元件的制造方法 Download PDFInfo
- Publication number
- CN1302547C CN1302547C CNB02126483XA CN02126483A CN1302547C CN 1302547 C CN1302547 C CN 1302547C CN B02126483X A CNB02126483X A CN B02126483XA CN 02126483 A CN02126483 A CN 02126483A CN 1302547 C CN1302547 C CN 1302547C
- Authority
- CN
- China
- Prior art keywords
- well region
- separator
- protection circuit
- esd protection
- deep trenches
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 27
- 230000001681 protective effect Effects 0.000 title description 4
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 claims description 45
- 239000000758 substrate Substances 0.000 claims description 44
- 238000000034 method Methods 0.000 claims description 33
- 239000004020 conductor Substances 0.000 claims description 18
- 239000004065 semiconductor Substances 0.000 claims description 12
- 230000015572 biosynthetic process Effects 0.000 claims description 4
- 230000000295 complement effect Effects 0.000 claims description 3
- 239000002184 metal Substances 0.000 claims description 3
- 229910044991 metal oxide Inorganic materials 0.000 claims description 3
- 150000004706 metal oxides Chemical class 0.000 claims description 3
- 229910021332 silicide Inorganic materials 0.000 claims description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 3
- 230000002349 favourable effect Effects 0.000 abstract 1
- 238000002955 isolation Methods 0.000 description 12
- 230000003068 static effect Effects 0.000 description 8
- 230000000694 effects Effects 0.000 description 4
- 230000010354 integration Effects 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000012774 insulation material Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一种静电放电保护电路的结构,使用深沟渠(Deep Trench)结构取代围绕于静电放电保护电路周围的保护环(Guard Ring),如此不仅能够较使用保护环节省元件面积,并且可以缩短静电放电保护电路中晶体管的距离以节省空间,并于节省面积的同时,也能具有良好的闭锁防止效能与基底噪声防止效能。
Description
技术领域
本发明是有关于一种静电放电保护电路的结构与制造方法,且特别是有关于一种使用深沟渠(Deep Trench)取代保护环的静电放电保护电路的结构与制造方法。
背景技术
静电放电为自非导电表面的静电移动的现象,其会造成IC中的半导体与其它电路组成的损害。例如在地毯上行走的人体,于相对湿度(RH)较高的情况下可检测出约带有几百至几千伏的静态电压,而在相对湿度较低的情况下可检测出约带有一万伏以上的静态电压。而在封装集成电路的机器或测试集成电路的仪器,亦可能产生约几百至几千伏的静态电压。当上述的带电体(人体、机器或仪器)接触到晶片时,将会向晶片放电,此静电放电的瞬间功率有可能造成晶片中的集成电路损坏或失效。
因此,为了避免静电放电损伤晶片中的集成电路,各种防止静电放电的方法便因应而生。最常见的公知作法是利用硬件防止静电放电,也就是在内部电路(Internal Circuit)与每一焊垫(Pad)间,均设计一晶片嵌入式(On-Chip-)的静电放电保护电路以保护其内部电路。
图1为公知的静电放电保护电路的结构示意图。
请参照图1,P型衬底100以浅沟渠隔离层140分隔成PMOS区150与NMOS区160,并且于PMOS区150的衬底100中设置有N阱区102,然后在N阱区102上设置有PMOS晶体管106与N+基座连接区域116。
其中PMOS晶体管106是由栅极108、源极110、漏极112所构成。并且在N阱区102内,N+基座连接区116与PMOS晶体管106是由浅沟渠隔离层114分隔开来。
再者,在PMOS晶体管106的外侧具有保护环120,就PMOS晶体管106而言,保护环120为环绕PMOS晶体管106的P+掺杂区,并且保护环120以浅沟渠隔离层118与N+基座连接区域116分隔开来。
并且,在NMOS区160的P型衬底100中设置有P阱区104,然后在P阱区104上设置有NMOS晶体管122与N+基座连接区域132。
其中NMOS晶体管122是由栅极124、源极126、漏极128所构成。且P阱区104内,P+基座连接区域132与NMOS晶体管122是由浅沟渠隔离层130分隔开来。
尚且,在NMOS晶体管122的外侧具有保护环136,就NMOS晶体管122而言,保护环136为位于环绕NMOS晶体管122的N阱区138内的N+掺杂区,并且保护环136以浅沟渠隔离层134与P+基座连接区域132分隔开来。
在上述图1的结构中,形成保护环的目的是用以防止静电保护电路产生闭锁(Latch up)现象,然而,依上述在PMOS晶体管与NMOS晶体管周围各别环绕保护环的方法的话则相当的占面积。
并且,除了形成保护环之外,在输入/输出(Input/Output,I/O)的设计上,PMOS晶体管与NMOS晶体管之间尚必须如图1所示的保持一定的距离X,以防止闭锁现象的发生,然而此种配置同样的会浪费许多的空间。
发明内容
因此,本发明的目的在提出一种静电放电保护电路的结构与制造方法,通过使用深沟渠结构取代保护环,而能够节省因使用保护环所耗费的面积。
本发明的另一目的在提出一种静电放电保护电路的结构与制造方法,通过使用深沟渠结构取代保护环,而能够节省用于分隔两晶体管的空间。
本发明的再一目的在提出一种静电放电保护电路的结构与制造方法,通过使用深沟渠结构取代保护环,在节省面积的同时能够避免闭锁现象的产生。
本发明的更一目的在提出一种静电放电保护电路的结构与制造方法,通过使用深沟渠结构取代保护环,能够避免产生衬底噪声。
本发明提供一种静电放电保护电路的结构,此结构包括:衬底、N阱区、P阱区、PMOS晶体管、NMOS晶体管、N+基座连接区域、P+基座连接区域、第一隔离层、第二隔离层、第三隔离层、第四隔离层、深沟渠隔离层与埋入层。其中N阱区设置于衬底中,PMOS晶体管设置于N阱区内,且PMOS晶体管具有栅极、漏极、源极,第一隔离层设置于N阱区内,且第一隔离层将N+基座连接区域与PMOS晶体管分隔开来,第二隔离层设置于衬底中,并将N+基座连接区域与深沟渠隔离层分隔开,P阱区也设置于衬底中,NMOS晶体管设置于P阱区内,其具有栅极、漏极、源极,第三隔离层设置于衬底中,第三隔离层将P+基座连接区域与NMOS晶体管分隔开来,第四隔离层设置于衬底内,并连接P+基座连接区域,深沟渠隔离层设置于衬底内,且以深沟渠隔离层分隔N阱区与P阱区,以及N+埋入层设置于N阱区与衬底的交界面。
本发明提供一种静电放电保护电路的制造方法,此制造方法提供一衬底。接着,于衬底中形成埋入层,再于衬底中形成一N阱区与一P阱区,其中埋入层位于N阱区中。然后于衬底中形成多个深沟渠隔离层,以将P阱区、N阱区各别以深沟渠隔离层与其它元件分隔开来。然后,同时于N阱区上形成PMOS栅极以及于P阱区上形成NMOS栅极。其后,于PMOS栅极两侧的N阱区中形成PMOS源极与PMOS漏极,同时于N阱区中形成N+基座连结区域。之后,于NMOS栅极两侧的P阱区中形成NMOS源极与NMOS漏极,同时于P阱区中形成P+基座连结区域。
尚且,本发明的静电放电保护电路的制造方法能够整合于一双极性晶体管-互补式金氧半导体(Bipolar-CMOS,BiCMOS)工艺中,至少将静电放电保护电路工艺与BiCMOS工艺中的深沟渠隔离层于同时形成。
综上所述,本发明使用深沟渠结构取代保护环,由于深沟渠所使用的面积小于保护环所使用的面积,因此而能够较公知使用保护环的静电放电保护电路元件节省面积。
而且,由于深沟渠结构具有良好的保护效果,因此能够大幅的缩短公知两晶体管间必须保持的距离,进而节省元件所占的空间。
再者,即使经由上述以深沟渠结构取代保护环,而使得静电放电保护电路元件中的两晶体管距离缩短,由于深沟渠结构所具有良好的保护效果,也能够有效的避免闭锁现象以及衬底噪声的产生。
此外,本发明的静电放电保护电路的工艺整合于BiCMOS工艺的话,能够将静电放电保护电路的深沟渠隔离层与双极性晶体管的深沟渠隔离层使用相同的掩模形成,也就是在不增加掩膜(额外的微影蚀刻步骤)之下,能够形成以深沟渠结构取代保护环的静电放电保护电路。
附图说明
图1为公知的静电放电保护电路的结构示意图;
图2为本发明的静电放电保护电路的结构示意图;以及
图3A至图3F为本发明较佳实施例的静电放电保护电路整合于BiCMOS工艺的制造流程图。
100、200、300:衬底
102、138、202、302、304、306:N阱区
104、204、303、307:P阱区
106、206:PMOS晶体管
108、124、208、224、320a、320b、320c、320d:栅极
110、126、210、226、322、338、328、344:源极
112、128、212、228、324、336、330、342:漏极
114、118、130、134、140、214、218、230、234、312:浅沟渠隔离层
116、216、334、340:N+基座连接区域
120、136:保护环(Guard Ring)
122、222:NMOS晶体管
132、232、326、332:P+基座连接区域
150、250:PMOS区
160、260:NMOS区
220、308:深沟渠隔离层
236、309、310:N+埋入层
238:自行对准金属硅化物
301:外延层
314:栅介电层
316、318、318e:导体层
321、333:掩膜层
400:静电放电保护电路区
410:双极性晶体管区
420:互补式金氧半晶体管区
X:距离
具体实施方式
图2为本发明的静电放电保护电路的结构示意图。
请参照图2,在图2中,在P型衬底200的PMOS区250中设置有N阱区202,其中N阱区202的深度例如是2μm左右。然后在N阱区202内设置有PMOS晶体管206与N+基座连接区域216。其中PMOS晶体管206是由栅极208、源极210、漏极212所构成。且在N阱区202内,N+基座连接区域216与PMOS晶体管206是由浅沟渠隔离层214分隔开来。在本发明的较佳实施例中,浅沟渠隔离层214的深度例如为4000埃左右。
而且,在N+基座连接区域216的外侧设置深沟渠隔离层220以取代公知所使用的保护环,就PMOS晶体管206而言,此深沟渠隔离层220环绕PMOS晶体管206而设置,并且深沟渠隔离层220以浅沟渠隔离层218与N+基座连接区域216分隔开来。其中深沟渠隔离层220的深度例如是5μm左右。由于此深沟渠隔离层220的深度远大于浅沟渠隔离层214、218的深度,因此能将PMOS晶体管206与其它元件以深沟渠隔离层220加以分隔保护。
尚且,在P型衬底200的NMOS区260中设置有P阱区204,NMOS晶体管222。然后在P阱区204内设置有NMOS晶体管222与P+基座连接区域232。其中NMOS晶体管222是由栅极224、源极226、漏极228所构成。且在P型衬底200内,P+基座连接区域232与NMOS晶体管222是由浅沟渠隔离层230分隔开来。
与PMOS晶体管206相同的,在P+基座连接区域232的外侧设置深沟渠隔离层220以取代公知所使用保护环,就NMOS晶体管222而言,此深沟渠隔离层220环绕P+基座连接区域232而设置。其中深沟渠隔离层220的深度例如是5μm左右。
如上所述,由于深沟渠隔离层220具有良好的保护作用,能够有效的避免闭锁现象以及衬底噪声,因此可以将PMOS晶体管206与NMOS晶体管222如图2所示的,仅以一个深沟渠隔离层220加以分隔,因此能够大幅缩减公知两晶体管之间的距离X。
此外,在PMOS晶体管206的N阱区202中设置有埋入层236,其掺杂类型为与N阱区202相同的N型掺杂,由于此埋入层236的掺杂浓度高于N阱区202的掺杂浓度,而能够降低电流增益(Currentgain),而能够增进静电放电保护电路的闭锁防止能力。
尚且,在栅极208、栅极224、源极210、源极226、漏极212、漏极228、N+基座连接区域216以及P+基座连接区域232之上,更可以形成自行对准金属硅化物238,以降低阻值。
图3A至图3F为本发明较佳实施例的静电放电保护电路整合于BiCMOS工艺的制造流程图。
首先,请参照图3A,于图3A中提供一个衬底300,并且此衬底300区分为静电放电保护电路(ESD)区400、双极性晶体管(Bipolar)区410与互补式金氧半晶体管(CMOS)区420。其中此衬底300上已形成埋入层310与309,接着再长外延层301,其中埋入层310、309的掺杂型态例如是N型,形成埋入层310与309的方法例如是离子植入法。且外延层301经由掺杂,于静电放电保护电路区400形成N阱区302、P阱区303、于双极性晶体管区410在长外延层301时已形成N阱区304以及于互补式金氧半晶体管区420形成N阱区306、P阱区307。并且埋入层309位于N阱区304中、埋入层310位于N阱区302中。
然后,同样请参照图3A,于外延层301与衬底300中形成深沟渠隔离层308,其中形成深沟渠隔离层308的方法,例如是于外延层301与衬底300中形成深沟渠开口(未图标),再于深沟渠开口中填入绝缘材质。于本发明较佳实施例中,深沟渠隔离层308的材质例如是氧化硅,其深度例如是5μm左右,并且此深沟渠隔离层308将静电放电保护电路区400的N阱区302、P阱区304与其它元件分隔开来,且于N阱区302、P阱区304之间也以此深沟渠隔离层308分隔开来,而于双极性晶体管区410,此深沟渠隔离层308将N阱区304其它的区域分隔开来。
由于对先进的BiCMOS工艺而言,在双极性晶体管的周围会环绕深沟渠绝缘层,以防止衬底噪声对双极性晶体管的影响,也就是如图3A所示的形成于双极性晶体管区410的深沟渠隔离层308。因此,此处可以在掩模设计时即考虑到静电放电保护电路的部分,而如同图3A所示的同时在静电放电保护电路区400与双极性晶体管区410形成深沟渠隔离层308。
接着,请参照图3B,在外延层301中形成多个隔离层312,其中隔离层312例如是浅沟渠隔离层,隔离层312用以分隔相同元件后续形成的不同掺杂区。然后,于静电放电保护电路区400、双极性晶体管区410与互补式金氧半晶体管区420的表面依序形成栅介电层314、导体层316,然后,去除双极性晶体管区410的有源区域的栅介电层314、导体层316,以暴露出双极性晶体管区410的有源区域的表面。其后,形成导体层318以覆盖导体层316以及双极性晶体管区410所暴露的表面。
接着请参照图3C,定义导体层318、导体层316、栅介电层314,以于静电放电保护电路区400形成由导体层318a、导体层316a、栅介电层314a所组成的栅极320a,以及由导体层318b、导体层316b、栅介电层314b所组成的栅极320b,于双极性晶体管区410形成导体层318e、于互补式金氧半晶体管区420形成由导体层318c、导体层316c、栅介电层314c所组成的栅极314c以及由导体层318d、导体层316d、栅介电层314d所组成的栅极314d。
接着,请参照图3D,在静电放电保护电路区400、双极性晶体管区410与互补式金氧半晶体管区420表面形成图案化的掩膜层321,然后以掩膜层321为掩膜进行掺杂工艺,以于静电放电保护电路区400形成PMOS晶体管的源极322、漏极324与NMOS晶体管的P+基座连接区域326,同时于互补式金氧半晶体管区420形成PMOS晶体管的源极328、漏极330与NMOS晶体管的P+基座连接区域332。
接着,请参照图3E,去除掩膜层321,并在静电放电保护电路区400、双极性晶体管区410与互补式金氧半晶体管区420表面形成图案化的掩膜层333,然后以掩膜层333为掩膜进行掺杂工艺,以于静电放电保护电路区400形成NMOS晶体管的源极338、漏极336与PMOS晶体管的N+基座连接区域334,同时于互补式金氧半晶体管区420形成NMOS晶体管的源极344、漏极342与PMOS晶体管的N+基座连接区域340。
对于静电放电保护电路而言,当工艺进行至图3E时,可完成静电放电保护电路以及互补式金氧半晶体管的结构,最后请参照图3F,进行后续制造双极性晶体管的工艺,以于双极性晶体管区410形成双极性晶体管350。其中此双极性晶体管350的制造为一般公知的工艺,因此在此不再赘述。
对于BiCMOS工艺而言,本发明的深沟渠隔离层能够与双极性晶体管的深沟渠隔离层同时制作,也就是在掩膜掩模设计时即考虑到静电放电保护电路部分的图案,因此于BiCMOS工艺中,能够在不增加掩膜数目的情况下,而形成本发明之以深沟渠隔离层取代保护环的静电放电保护电路。
上述本发明较佳实施例将静电放电保护电路的工艺整合于BiCMOS工艺,以制造本发明的以深沟渠隔离层取代保护环的静电保护电路。然而,本发明并不限定于BiCMOS工艺,也可以应用于任何单独的静电放电保护电路工艺或是整合于其它工艺整合的静电放电保护电路工艺。
综上所述,本发明的重要特征在于以深沟渠取代保护环,由于深沟渠所使用的面积小于保护环所使用的面积,因此而能够较公知使用保护环的静电放电保护电路元件节省面积。
而且,由于深沟渠具有良好的保护效果,因此能够大幅的缩短公知两晶体管间必须保持的距离,进而节省元件所占的空间。
再者,即使经由上述以深沟渠结构取代保护环,而使得静电放电保护电路元件中的两晶体管距离缩短,由于深沟渠所具有良好的保护效果,也能够有效的避免闭锁现象以及衬底噪声的产生。
此外,本发明的静电放电保护电路的工艺整合于BiCMOS工艺的话,能够将静电放电保护电路的深沟渠隔离层与双极性晶体管的深沟渠隔离层使用相同的掩膜形成,也就是在不增加掩模(额外的微影蚀刻步骤)之下,能够形成以深沟渠结构取代保护环的静电放电保护电路。
Claims (18)
1.一种静电放电保护电路的结构,其特征是,包括:
一衬底;
一深沟渠隔离层,设置于该衬底中;
一N阱区,设置于该衬底中,其中该N阱区以该深沟渠隔离层与其它元件区隔;
一P阱区,设置于该衬底中,其中该P阱区以该深沟渠隔离层与其它元件区隔;
一PMOS晶体管,设置于该N阱区内,其中该PMOS晶体管具有一PMOS栅极、一PMOS漏极、一PMOS源极;
一N+基座连接区域,设置于该N阱区内;
一第一隔离层,设置于该N阱区中,其中该第一隔离层将该N+基座连接区域与PMOS晶体管区隔开来;
一第二隔离层,设置于该N阱区中,并将该N+基座连接区域与该深沟渠隔离层区隔开来;
一NMOS晶体管,设置于该P阱区的该衬底内,其中该NMOS晶体管具有一NMOS栅极、一NMOS漏极、一NMOS源极;
一P+基座连接区域,设置于该P阱区内;
一第三隔离层,设置于该P阱区内,该第三隔离层将该P+基座连接区域与该NMOS晶体管区隔开来;
一第四隔离层,设置于该衬底中,并将该P+基座连接区域与该深沟渠隔离层区隔开来;以及
一埋入层,设置于该N阱区中。
2.如权利要求1所述的静电放电保护电路的结构,其特征是,该衬底为一P型衬底。
3.如权利要求1所述的静电放电保护电路的结构,其特征是,该深沟渠隔离层的深度为5μm。
4.如权利要求1所述的静电放电保护电路的结构,其特征是,该深沟渠隔离层的深度大于该N阱区、该P阱区的深度。
5.如权利要求1所述的静电放电保护电路的结构,其特征是,更包括于该栅极、该源极、该漏极、该N+基座连接区域、与该P+基座连接区域上设置有自行对准金属硅化物。
6.如权利要求1所述的静电放电保护电路的结构,其特征是,该埋入层的掺杂类型与该N阱区为相同的掺杂类型。
7.如权利要求1所述的静电放电保护电路的结构,其特征是,该埋入层的掺杂浓度高于该N阱区的掺杂浓度。
8.一种静电放电保护电路的制造方法,其特征是,包括下列步骤:
提供一衬底;
于该衬底中形成一埋入层;
于该衬底中形成一N阱区、一P阱区,且该埋入层位于该N阱区中;
于该衬底中形成一深沟渠隔离层,其中该深沟渠隔离层各别区隔该P阱区、该N阱区与其它元件;
同时于该N阱区内形成一PMOS栅极以及于该P阱区内形成一NMOS栅极;
于该PMOS栅极两侧的该N阱区中形成一PMOS源极与一PMOS漏极,同时于该P阱区中形成一P+基座连结区域;以及
于该NMOS栅极两侧的该N阱区中形成一NMOS源极与一NMOS漏极,同时于该N阱区中形成一N+基座连结区域。
9.如权利要求8所述的静电放电保护电路的制造方法,其特征是,更包括于形成该深沟渠隔离层之后,于该N阱区与该P阱区形成一隔离层,用以区隔出预定形成的源极、漏极与基座连结区域。
10.如权利要求8所述的静电放电保护电路的制造方法,其特征是,该深沟渠隔离层的深度大于该N阱区、该P阱区的深度。
11.如权利要求8所述的静电放电保护电路的制造方法,其特征是,该埋入层的掺杂类型为N型掺杂。
12.如权利要求8所述的静电放电保护电路的制造方法,其特征是,该埋入层的掺杂浓度高于该N阱区的掺杂浓度。
13.一种半导体元件的制造方法,该半导体元件包括一双极性晶体管、一互补式金氧半导体与一静电放电保护电路,其特征是,该制造方法包括下列步骤:
提供一衬底,其中于该衬底中已形成有一静电放电保护电路区、一双极性晶体管区、一互补式金氧半晶体管区;
于该静电放电保护电路区中形成一第一埋入层,同时于该双极性晶体管区中形成一第二埋入层;
于该静电放电保护电路区中形成一第一N阱区、一第一P阱区,该互补式金氧半晶体管区中形成一第二N阱区、一第二P阱区,且于该双极性晶体管区形成一第三N阱区,其中该第一埋入层位于该第一N阱区中,且该第二埋入层位于该第三N阱区中;
于该衬底中形成一深沟渠隔离层,其中该深沟渠隔离层各别区隔该第一P阱区、该第一N阱区与其它元件,该第二P阱区、该第二N阱区、该第三N阱区与其它元件;
同时于该第一N阱区上形成一第一PMOS栅极以及于该第一P阱区上形成一第一NMOS栅极,并同时于该第二N阱区上形成一第二PMOS栅极以及于该第二P阱区上形成一第二NMOS栅极,并于该第三N阱区上形成一导体层;
于该第一PMOS栅极两侧的该第一N阱区中形成一第一PMOS源极与一第一PMOS漏极,同时于该第一P阱区中形成一第一P+基座连结区域,并于该第二PMOS栅极两侧的该第二N阱区中形成一第二PMOS源极与一第二PMOS漏极,同时于该第二P阱区中形成一第二P+基座连结区域;
于该第一NMOS栅极两侧的该第一P阱区中形成一第一NMOS源极与一第一NMOS漏极,同时于该第一N阱区中形成一第一N+基座连结区域,并于该第二NMOS栅极两侧的该第二P阱区中形成一第二NMOS源极与一第二NMOS漏极,同时于该第二N阱区中形成一第二N+基座连结区域;以及
于该导体层上形成一双极性晶体管。
14.如权利要求13所述的半导体元件的制造方法,其特征是,该静电放电保护电路的该深沟渠隔离层与该双极性晶体管-互补式金氧半导体工艺的该深沟渠隔离层使用相同的工艺步骤形成。
15.如权利要求13所述的半导体元件的制造方法,其特征是,更包括于形成该深沟渠隔离层之后,于该第一N阱区、该第一P阱区、该第二N阱区、该第二P阱区形成一隔离层,用以区隔出预定形成的源极、漏极与基座连结区域。
16.如权利要求13所述的半导体元件的制造方法,其特征是,该第一埋入层与第二埋入层的掺杂类型为N型掺杂。
17.如权利要求13所述的半导体元件的制造方法,其特征是,该第一埋入层与第二埋入层的掺杂浓度高于该第一N阱区与该第二N阱区的掺杂浓度。
18.如权利要求13所述的半导体元件的制造方法,其特征是,该深沟渠隔离层的深度大于该第一N阱区、该第一P阱区、该第二N阱区、该第二P阱区与第三N阱区的深度。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13441502A | 2002-04-29 | 2002-04-29 | |
US10/134,415 | 2002-04-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1455454A CN1455454A (zh) | 2003-11-12 |
CN1302547C true CN1302547C (zh) | 2007-02-28 |
Family
ID=29268797
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB02126483XA Expired - Lifetime CN1302547C (zh) | 2002-04-29 | 2002-07-23 | 静电放电保护电路与其制造方法及半导体元件的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1302547C (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106409825A (zh) * | 2015-06-18 | 2017-02-15 | 东部Hitek株式会社 | 在高阻衬底上形成的半导体器件和射频模块 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200739876A (en) * | 2005-10-06 | 2007-10-16 | Nxp Bv | Electrostatic discharge protection device |
JP2009076761A (ja) * | 2007-09-21 | 2009-04-09 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
CN101996996B (zh) * | 2009-08-17 | 2013-01-09 | 上海宏力半导体制造有限公司 | Cmos器件及制造方法 |
CN103745973B (zh) * | 2013-12-26 | 2016-06-01 | 中国科学院微电子研究所 | 一种esd保护器件及适用于电池管理芯片的esd电路 |
US9799557B2 (en) * | 2014-01-22 | 2017-10-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure with metal ring on silicon-on-insulator (SOI) substrate |
TWI527241B (zh) * | 2014-06-11 | 2016-03-21 | 新唐科技股份有限公司 | 半導體裝置 |
JP6566316B2 (ja) * | 2015-10-23 | 2019-08-28 | Tianma Japan株式会社 | 保護回路および電子機器 |
US10224396B1 (en) * | 2017-11-20 | 2019-03-05 | Globalfoundries Inc. | Deep trench isolation structures |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5291051A (en) * | 1992-09-11 | 1994-03-01 | National Semiconductor Corporation | ESD protection for inputs requiring operation beyond supply voltages |
US5831316A (en) * | 1996-11-25 | 1998-11-03 | Winbond Electronics Corp. | Multi-finger MOS transistor element |
-
2002
- 2002-07-23 CN CNB02126483XA patent/CN1302547C/zh not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5291051A (en) * | 1992-09-11 | 1994-03-01 | National Semiconductor Corporation | ESD protection for inputs requiring operation beyond supply voltages |
US5831316A (en) * | 1996-11-25 | 1998-11-03 | Winbond Electronics Corp. | Multi-finger MOS transistor element |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106409825A (zh) * | 2015-06-18 | 2017-02-15 | 东部Hitek株式会社 | 在高阻衬底上形成的半导体器件和射频模块 |
CN106409825B (zh) * | 2015-06-18 | 2019-07-05 | DB HiTek株式会社 | 在高阻衬底上形成的半导体器件和射频模块 |
Also Published As
Publication number | Publication date |
---|---|
CN1455454A (zh) | 2003-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1203553C (zh) | 绝缘层有硅的低电压触发硅控整流器及静电放电防护电路 | |
CN1228816C (zh) | 高电压自定位mos元件的集成 | |
CN1293637C (zh) | 具有应变沟道的互补式金属氧化物半导体及其制作方法 | |
JP5055813B2 (ja) | Soi横型半導体装置 | |
CN1913174A (zh) | 半导体装置及高压p型金属氧化物半导体装置 | |
CN1581505A (zh) | 减少漏损的半导体二极管 | |
CN1457096A (zh) | 静电放电保护元件 | |
CN101064309A (zh) | 半导体装置及其制造方法 | |
CN1913148A (zh) | 静电放电防护架构以及半导体晶片 | |
CN1713394A (zh) | 具有逆行井的高电压元件及其制造方法 | |
CN1630078A (zh) | 半导体器件 | |
CN1877834A (zh) | 半导体集成电路器件及其制造方法 | |
CN1302547C (zh) | 静电放电保护电路与其制造方法及半导体元件的制造方法 | |
CN1838431A (zh) | 双极性装置 | |
CN1845331A (zh) | 半导体器件 | |
CN1866524A (zh) | 半导体器件及其制造方法 | |
CN1658400A (zh) | 半导体装置及其制造方法 | |
CN101887911A (zh) | 横向双极结型晶体管及其制造方法 | |
CN1848437A (zh) | 半导体装置及其制造方法 | |
TW200535968A (en) | Device for electrostatic discharge protection and method of manufacturing the same | |
CN1324716C (zh) | 半导体元件 | |
CN101076894A (zh) | 绝缘膜半导体装置及方法 | |
CN1087499C (zh) | 半导体装置及其制造方法 | |
CN1645615A (zh) | 半导体装置 | |
CN1176494A (zh) | 半导体器件及其制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20070228 |
|
CX01 | Expiry of patent term |