CN115713911A - 显示面板 - Google Patents

显示面板 Download PDF

Info

Publication number
CN115713911A
CN115713911A CN202211565397.XA CN202211565397A CN115713911A CN 115713911 A CN115713911 A CN 115713911A CN 202211565397 A CN202211565397 A CN 202211565397A CN 115713911 A CN115713911 A CN 115713911A
Authority
CN
China
Prior art keywords
pull
scanning
scan
reverse
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211565397.XA
Other languages
English (en)
Inventor
田超
李明月
管延庆
曹海明
艾飞
刘广辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202211565397.XA priority Critical patent/CN115713911A/zh
Priority to PCT/CN2023/074954 priority patent/WO2024119608A1/zh
Publication of CN115713911A publication Critical patent/CN115713911A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板。所述显示面板包括显示区,所述显示面板包括:多条扫描线,位于所述显示区;多个正反扫下拉电路,每个所述正反扫下拉电路包括下拉模块、正向扫描控制模块和反向扫描控制模块;其中,所述多条扫描线包括与所述正反扫下拉电路相对应的第一扫描线,所述下拉模块位于所述显示区,且所述下拉模块的控制端分别与所述正向扫描控制模块的输出端、所述反向扫描控制模块的输出端连接,所述下拉模块的输出端与对应的第一扫描线连接。本申请能够降低扫描信号的下拉时延,降低错充风险,改善显示均一性。

Description

显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板。
背景技术
显示屏中的栅极驱动电路(Gate Driver On Array,GOA)设置在非显示区NA,而扫描线设置在显示区AA。在一行子像素充电完成时,需要将该行子像素对应的扫描线中的扫描信号Gate下拉至低电平。但对于超宽显示屏,显示区AA的扫描线较长,从扫描线的两端向扫描线传输低电平信号,导致扫描线中的扫描信号Gate的下拉时延(由高电平变为低电平的时延)较大。而扫描线中的扫描信号Gate无法及时下拉至低电平,会存在错充风险,进而导致显示不均。
发明内容
本申请实施例提供一种显示面板,能够降低扫描信号的下拉时延,降低错充风险,改善显示均一性。
本申请实施例提供了一种显示面板,包括显示区,所述显示面板包括:
多条扫描线,位于所述显示区;
多个正反扫下拉电路,每个所述正反扫下拉电路包括下拉模块、正向扫描控制模块和反向扫描控制模块;
其中,所述多条扫描线包括与所述正反扫下拉电路相对应的第一扫描线,所述下拉模块位于所述显示区,且所述下拉模块的控制端分别与所述正向扫描控制模块的输出端、所述反向扫描控制模块的输出端连接,所述下拉模块的输出端与对应的第一扫描线连接。
可选地,所述正向扫描控制模块位于所述显示区。
可选地,所述反向扫描控制模块位于所述显示区。
可选地,所述下拉模块包括第一开关管;
所述第一开关管的控制端分别连接所述正向扫描控制模块的输出端、所述反向扫描控制模块的输出端,所述第一开关管的输入端接入低电平信号,所述第一开关管的输出端连接所述对应的第一扫描线。
可选地,所述多条扫描线包括与所述正反扫下拉电路相对应的第二扫描线,所述正向扫描控制模块包括第二开关管;
所述第二开关管的控制端连接对应的第二扫描线,所述第二开关管的输出端连接所述第一开关管的控制端,所述第二开关管的输入端接入正向控制信号。
可选地,所述多条扫描线包括与所述正反扫下拉电路相对应的第三扫描线,所述反向扫描控制模块包括第三开关管;
所述第三开关管的控制端连接对应的第三扫描线,所述第三开关管的输出端连接所述第一开关管的控制端,所述第三开关管的输入端接入反向控制信号。
可选地,所述正反扫下拉电路对应的第三扫描线、第一扫描线和第二扫描线依次相邻设置。
可选地,所述显示面板还包括:
低电平信号线,位于所述显示区,且所述低电平信号线与所述下拉模块的输入端连接。
可选地,所述显示面板还包括:
多行像素电路,与多个所述正反扫下拉电路一一对应设置;
所述正反扫下拉电路中的下拉模块的输出端还与对应的像素电路的扫描信号输入端连接。
可选地,所述显示面板还包括位于所述显示区外的非显示区,所述显示面板还包括:
栅极驱动电路,包括多个级联的栅极驱动单元,位于所述非显示区;
多个所述栅极驱动单元与多个所述正反扫下拉电路一一对应设置,所述正反扫下拉电路中的正向扫描控制模块的控制端与下一级栅极驱动单元的扫描信号输出端连接,所述下一级栅极驱动单元为所述正反扫下拉电路对应的栅极驱动单元的下一级栅极驱动单元;所述正反扫下拉电路中的反向扫描控制模块的控制端与上一级栅极驱动单元的扫描信号输出端连接,所述上一级栅极驱动单元为所述正反扫下拉电路对应的栅极驱动单元的上一级栅极驱动单元。
可选地,所述下拉模块的输出端与所述对应的第一扫描线的连接点位于所述对应的第一扫描线的中间位置。
本申请的有益效果为:通过设置正反扫下拉电路,且正反扫下拉电路中的下拉模块位于显示区,使得下拉模块和扫描线连接在显示区,以在一行子像素充电完成时,减少扫描线中扫描信号的下拉时延(由高电平变为低电平的时延),及时将该行子像素对应的扫描线中的扫描信号下拉至低电平,降低错充风险,改善显示均一性,且实现正反扫下拉,结构简单。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的显示面板的一个结构示意图。
图2为本申请实施例提供的显示面板的一个结构示意图;
图3为本申请实施例提供的显示面板的一种结构示意图;
图4为本申请实施例提供的显示面板中正反扫下拉电路的一个结构示意图;
图5为本申请实施例提供的显示面板正向扫描的信号时序图;
图6为本申请实施例提供的显示面板反向扫描的信号时序图;
图7为本申请实施例提供的显示面板的一种结构示意图;
图8为本申请实施例提供的显示面板中正反扫下拉电路的一个结构示意图;
图9a为现有技术中的扫描信号的时序图;
图9b为本申请实施例提供的显示面板中的扫描信号的时序图;
图10a为现有技术中的充电时序图;
图10b为本申请实施例提供的显示面板中的充电时序图。
具体实施方式
这里所公开的具体结构和功能细节仅仅是代表性的,并且是用于描述本申请的示例性实施例的目的。但是本申请可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。
在本申请的描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。另外,术语“包括”及其任何变形,意图在于覆盖不排他的包含。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
下面结合附图和实施例对本申请作进一步说明。
参见图1,是本发明实施例提供的显示面板的结构示意图。其中,显示面板包括显示区AA和非显示区NA,非显示区NA可以位于显示区AA的相对两侧,即显示区AA的相对两侧可以分别设有一个非显示区NA。
结合图2和图3所示,本发明实施例提供的显示面板包括多条扫描线G,多条扫描线G位于显示区AA,且多条扫描线G平行且间隔设置。显示区AA和非显示区NA沿第一方向A排列,每条扫描线G沿第一方向A延伸至非显示区NA。显示面板的显示区AA还设有呈多行多列排列的多个子像素3,子像素3的行数与扫描线G的条数相同,且多条扫描线G与多行子像素3一一对应连接,以在扫描每行子像素3时,通过该行子像素3对应的扫描线G向该行子像素3输入扫描信号。如图2和图3所示,每行子像素3的两侧具有间隙,每条扫描线G可以设置在其对应的一行子像素3一侧的间隙处。
显示面板还包括至少一个正反扫下拉电路2,正反扫下拉电路2的个数可以等于扫描线G的条数,也可以小于扫描线G的条数。多条扫描线G包括与正反扫下拉电路2相对应的第一扫描线。例如,正反扫下拉电路2的个数为N,N≥1,多条扫描线G包括与N个正反扫下拉电路2一一对应设置的N条第一扫描线。在正反扫下拉电路2的个数与扫描线G的条数相同(即扫描线G的条数为N)时,N条扫描线G一一对应地作为N个正反扫下拉电路2的第一扫描线。如图3所示,第n条扫描线G(n)为第n个正反扫下拉电路2(n)的第一扫描线,第n-1条扫描线G(n-1)为第n-1个正反扫下拉电路2(n-1)的第一扫描线,第n+1条扫描线G(n+)为第n+1个正反扫下拉电路2(n+1)的第一扫描线,1<n<N。
每个正反扫下拉电路2均包括下拉模块21、正向扫描控制模块22和反向扫描控制模块23。下拉模块21位于显示区AA,且下拉模块21的控制端分别与正向扫描控制模块22的输出端、反向扫描控制模块23的输出端连接,下拉模块21的输出端与对应的第一扫描线连接。
正反扫下拉电路2可以实现正反扫下拉。其中,正向扫描控制模块22用于在正向扫描时控制下拉模块21导通,反向扫描控制模块23用于在反向扫描时控制下拉模块21导通,下拉模块21用于将其对应的第一扫描线中的扫描信号下拉至低电平。
具体地,在正向扫描多行子像素3时,N个正反扫下拉电路2中的正向扫描控制模块22依次导通。当第n行子像素3扫描完成时,第n个正反扫下拉电路2(n)中的下拉模块21将第n行子像素3对应的第一扫描线(即第n条扫描线G(n))中的高电平下拉至低电平,然后第n+1行子像素3开始扫描。在反向扫描多行子像素3时,N个正反扫下拉电路2中的反向扫描控制模块23依次导通。当第n行子像素3扫描完成时,第n个正反扫下拉电路2(n)中的下拉模块21将第n行子像素3对应的第一扫描线(即第n条扫描线G(n))中的高电平下拉至低电平,然后第n-1行子像素3开始扫描。
由于下拉模块21和其对应的第一扫描线均位于显示区AA,下拉模块21的输出端在其对应的第一扫描线上的连接点位于显示区AA,以缩短下拉模块21与其对应的第一扫描线的连接路线。在一些实施例中,下拉模块21的输出端与对应的第一扫描线的连接点位于对应的第一扫描线的中间位置,以进一步缩短下拉模块21与其对应的第一扫描线的连接路线,从而缩短下拉模块21输出的低电平信号在其对应的第一扫描线中的传输时长,减小扫描信号的下拉时延(即扫描信号由高电平变为低电平的时延),降低错充风险,改善显示均一性。
正向扫描控制模块22可以位于显示区AA,也可以位于非显示区NA,反向扫描控制模块23可以位于显示区AA,也可以位于非显示区NA。如图2所示,下拉模块21、正向扫描控制模块22和反向扫描控制模块23均位于显示区AA。如图3所示,下拉模块21位于显示区AA,正向扫描控制模块22和反向扫描控制模块23位于非显示区NA。
正向扫描控制模块22和/或反向扫描控制模块23位于显示区AA,可以缩短正向扫描控制模块22和/或反向扫描控制模块23与下拉模块21的连接路线,进一步减小信号传输时延,从而减小扫描信号的下拉时延。
多条扫描线G还包括与正反扫下拉电路2相对应的第二扫描线。也就是说,多条扫描线G还包括与N个正反扫下拉电路2一一对应设置的N条第二扫描线。需要说明的是,不同正反扫下拉电路2对应的第一扫描线不同,不同正反扫下拉电路2对应的第二扫描线不同,但一个正反扫下拉电路2对应的第二扫描线可以为另一个正反扫下拉电路2对应的第一扫描线。如图3所示,第n+1条扫描线G(n+1)为第n+1个正反扫下拉电路2(n+1)对应的第一扫描线,同时为第n个正反扫下拉电路2(n)对应的第二扫描线。
每个正反扫下拉电路2中的正向扫描控制模块22的控制端与其对应的第二扫描线连接,使正向扫描控制模块22根据其对应的第二扫描线中的扫描信号导通或关断,即其对应的第二扫描线中的扫描信号为高电平时,正向扫描控制模块22导通,其对应的第二扫描线中的扫描信号为低电平时,正向扫描控制模块22关断。正向扫描控制模块22位于显示区AA时,可以缩短正向扫描控制模块22连接其对应的第二扫描线的连接路线,进一步减小信号时延。
多条扫描线G还包括与正反扫下拉电路2相对应的第三扫描线。也就是说,多条扫描线G还包括与N个正反扫下拉电路2一一对应设置的N条第三扫描线。需要说明的是,不同正反扫下拉电路2对应的第三扫描线不同,但一个正反扫下拉电路2对应的第三扫描线可以为另一个正反扫下拉电路2对应的第一扫描线,还可以为又一个正反扫下拉电路2对应的第二扫描线。也就是说,同一扫描线可以作为不同正反扫下拉电路2的第一扫描线、第二扫描线、第三扫描线。如图3所示,第n条扫描线G(n)为第n个正反扫下拉电路2(n)对应的第一扫描线,同时为第n-1个正反扫下拉电路2(n-1)对应的第二扫描线,同时为第n+1个正反扫下拉电路2(n+1)对应的第三扫描线。
每个正反扫下拉电路2中的反向扫描控制模块23的控制端与其对应的第三扫描线连接,使反向扫描控制模块23根据其对应的第三扫描线中的扫描信号导通或关断,即其对应的第三扫描线中的扫描信号为高电平时,反向扫描控制模块23导通,其对应的第三扫描线中的扫描信号为低电平时,反向扫描控制模块23关断。反向扫描控制模块23位于显示区AA时,可以缩短反向扫描控制模块23连接其对应的第三扫描线的连接路线,进一步减小信号时延。
在一些实施例中,每个正反扫下拉电路2对应的第三扫描线、第一扫描线和第二扫描线依次相邻设置,进一步缩短正反扫下拉电路2与其对应的第三扫描线、第一扫描线和第二扫描线的整体连接线路,进一步减小信号传输时延。如图3所示,第n个正反扫下拉电路2(n)对应的第三扫描线(即第n-1条扫描线G(n-1))、第一扫描线(即第n条扫描线G(n))和第二扫描线(即第n+1条扫描线G(n+1))依次相邻设置。
如图2所示,显示面板还可以包括正向控制信号线U、反向控制信号线D和低电平信号线V。每个正反扫下拉电路2还分别与所述正向控制信号线U、所述反向控制信号线D和所述低电平信号线V连接。具体地,每个正反扫下拉电路2中的正向扫描控制模块22的输入端与正向控制信号线U连接,每个正反扫下拉电路2中的反向扫描控制模块23的输入端与反向控制信号线D连接,每个正反扫下拉电路2中的下拉模块21的输入端与低电平信号线V连接。
其中,正向控制信号线U用于向正向扫描控制模块22提供正向控制信号。反向控制信号线D用于向反向扫描控制模块23提供反向控制信号。低电平信号线V用于向下拉模块21提供低电平信号。
如图2所示,在下拉模块21、正向扫描控制模块22和反向扫描控制模块23均位于显示区AA时,正向控制信号线U、反向控制信号线D和低电平信号线V可以均位于显示区AA,且正向控制信号线U、反向控制信号线D和低电平信号线V可以平行且间隔设置。另外,正向控制信号线U、反向控制信号线D和低电平信号线V可以同层设置。正向控制信号线U与多条扫描线G可以绝缘交叉设置,即正向控制信号线U与多条扫描线G不同层设置,且正向控制信号线U在扫描线G所在膜层上的正投影分别与多条扫描线G相交。反向控制信号线D与多条扫描线G可以绝缘交叉设置,即反向控制信号线D与多条扫描线G不同层设置,且反向控制信号线D在扫描线G所在膜层上的正投影分别与多条扫描线G相交。低电平信号线V与多条扫描线G可以绝缘交叉设置,即低电平信号线V与多条扫描线G不同层设置,且低电平信号线V在扫描线G所在膜层上的正投影分别与多条扫描线G相交。
在一些实施例中,正向控制信号线U、反向控制信号线D和低电平信号线V均沿第二方向B延伸,第二方向B可以与第一方向A相垂直。
在正向扫描多行子像素3的过程中,当第n行子像素3扫描完成时,第n+1条扫描线G(n+1)(即第n个正反扫下拉电路2(n)对应的第二扫描线)输入高电平的扫描信号,第n个正反扫下拉电路2(n)中的正向扫描控制模块22导通,此时反向扫描控制模块23处于关断状态,正向控制信号线U向第n个正反扫下拉电路2(n)中的正向扫描控制模块22传输高电平的正向控制信号,使得该正向扫描控制模块22向对应的下拉模块21传输高电平信号,以控制对应的下拉模块21将其对应的第一扫描线(即第n条扫描信线G(n))中的扫描信号下拉至低电平。
在反向扫描多行子像素3的过程中,当第n行子像素3扫描完成时,第n-1条扫描线G(n-1)(即第n个正反扫下拉电路2(n)对应的第三扫描线输入高电平的扫描信号),第n个正反扫下拉电路2(n)中的反向扫描控制模块23导通,此时正向扫描控制模块22处于关断状态,反向控制信号线D向第n个正反扫下拉电路2(n)中的反向扫描控制模块23传输高电平的反向控制信号,使得该反向扫描控制模块23向对应的下拉模块21传输高电平信号,以控制对应的下拉模块21将其对应的第一扫描线(即第n条扫描信号G(n)中的扫描信号)下拉至低电平。
如图2所示,在正向扫描控制模块22位于显示区AA时,第n个正反扫下拉电路2(n)中的正向扫描控制模块22可以靠近第n+1条扫描线G(n+1)和正向控制信号线U设置。具体地,第n个正反扫下拉电路2(n)中的正向扫描控制模块22可以设置在第n+1条扫描线G(n+1)和正向控制信号线U的交叉位置处,以缩短第n个正反扫下拉电路2(n)中的正向扫描控制模块22连接第n+1条扫描线G(n+1)和正向控制信号线U的连接线,减小信号传输时延。在反向扫描控制模块23位于显示区AA时,第n个正反扫下拉电路2(n)中的反向扫描控制模块23可以靠近所述第n-1条扫描线G(n-1)和反向控制信号线D设置。具体地,第n个正反扫下拉电路2(n)中的反向扫描控制模块23可以设置在第n-1条扫描线G(n-1)和反向控制信号线D的交叉位置处,以缩短第n个正反扫下拉电路2(n)中的反向扫描控制模块23连接第n-1条扫描线G(n-1)和反向控制信号线D的连接线,减小信号传输时延。另外,第n个正反扫下拉电路2(n)中的下拉模块21可以靠近第n条扫描线G(n)和低电平信号线V设置。具体地,第n个正反扫下拉电路2(n)中的下拉模块21可以设置在第n条扫描线G(n)和低电平信号线V的交叉位置处,以缩短第n个正反扫下拉电路2(n)中的下拉模块21连接第n条扫描线G(n)和低电平信号线V的连接线,减小信号传输时延。
由于下拉模块21分别与其对应的正向扫描控制模块22、反向扫描控制模块23连接,因此下拉模块21可以设置在其对应的正向扫描控制模块22与反向扫描控制模块23之间,以缩短下拉模块21与其对应的正向扫描控制模块22之间的第一连接线以及下拉模块21与其对应的反向扫描控制模块23之间的第二连接线,减小信号传输时延。第一连接线与第二连接线可以同层设置,第一连接线和第二连接线与扫描线G可以不同层设置,与正向控制信号线U、反向控制信号线D和低电平信号线V也可以不同层设置。由于下拉模块21需要与低电平信号线V连接,正向扫描控制模块22需要与正向控制信号线U连接,反向扫描控制模块23需要与反向控制信号线D连接,因此低电平信号线V可以设置在正向控制信号线U与反向控制信号线D之间,即反向控制信号线D、低电平信号线V和正向控制信号线U沿第一方向A依次排列。
显示面板还可以包括多条数据线data,多条数据线data位于显示区AA,且多条数据线data平行且间隔设置。数据线data的数量与子像素3的列数相同,即多条数据线data与多列子像素3一一对应连接。每条数据线data沿第二方向B延伸,且数据线data与扫描线G不同层设置,使得多条数据线data与多条扫描线G绝缘交叉限定出多个子像素3。
在下拉模块21、正向扫描控制模块22和反向扫描控制模块23均位于显示区AA时,数据线data可以与正向控制信号线U、反向控制信号线D和低电平信号线V同层设置,且数据线data可以与正向控制信号线U、反向控制信号线D和低电平信号线平行且间隔设置。每列数据线data的两侧具有间隙,正向控制信号线U、反向控制信号线D和低电平信号线V可以设置在数据线data两侧的间隙处。由于数据线data两侧的间隙较小,正向控制信号线U、反向控制信号线D和低电平信号线V可以分别设置在三条数据线data一侧的间隙处。在一些实施例中,所述反向控制信号线D、所述低电平信号线V和所述正向控制信号线U分别靠近相邻的三条数据线data设置,即所述反向控制信号线D、所述低电平信号线V和所述正向控制信号线U分别位于相邻三条数据线data的一侧,以缩短下拉模块21与正向扫描控制模块22、反向扫描控制模块23之间的连接线长度,减小信号时延。如图2所示,反向控制信号线D位于数据线data1的一侧,低电平信号线V位于数据线data2的一侧,正向控制信号线U位于数据线data3的一侧。
具体地,如图4所示,每个正反扫下拉电路2中的下拉模块21包括第一开关管NTC。所述第一开关管NTC的控制端(如栅极)分别连接对应的正向扫描控制模块22的输出端、对应的反向扫描控制模块23的输出端,所述第一开关管NTC的输入端(如漏极)接入低电平信号,即第一开关管NTC的输入端连接低电平信号线V,所述第一开关管NTC的输出端(如源极)连接对应的第一扫描线。
每个正反扫下拉电路2中的正向扫描控制模块22包括第二开关管NTB。所述第二开关管NTB的控制端(如栅极)连接对应的第二扫描线,所述第二开关管NTB的输出端(如漏极)连接所述第一开关管NTC的控制端,所述第二开关管NTB的输入端(如源极)接入正向控制信号,即第二开关管NTB的输入端连接正向控制信号线U。
每个正反扫下拉电路2中的反向扫描控制模块23包括第三开关管NTA。所述第三开关管NTA的控制端(如栅极)连接对应的第三扫描线,所述第三开关管NTA的输出端(如漏极)连接所述第一开关管NTC的控制端,所述第三开关管NTA的输入端(如源极)接入反向控制信号,即第三开关管NTA的输入端所述反向控制信号线D。
结合图5所示,在正向扫描多行子像素3的过程中,正向控制信号线U提供高电平信号VGH,反向控制信号线D提供低电平信号VGL。依次向第n-1条扫描线G(n-1)、第n条扫描线G(n)、第n+1条扫描线G(n+1)输入高电平的扫描信号,以便依次对第n-1行子像素3、第n行子像素、第n+1行子像素进行充电。具体地,在第n行子像素3完成充电后,第n+1条扫描线G(n+1)输入的扫描信号为高电平信号VGH,第二开关管NTB导通,由于正向控制信号线U提供高电平信号VGH,因此将节点GQ上拉至高电平,第一开关管NTC导通,而低电平信号线V提供低电平信号VGL,从而将第n条扫描线G(n)中的扫描信号由高电平下拉至低电平。
结合图6所示,在反向扫描多行子像素3的过程中,正向控制信号线U提供低电平信号VGL,反向控制信号线D提供高电平信号VGH。依次向第n+1条扫描线G(n+1)、第n条扫描线G(n)、第n-1条扫描线G(n-1)输入高电平的扫描信号,以便依次对第n+1行子像素3、第n行子像素、第n-1行子像素进行充电。具体地,当第n行子像素3充电完成时,第n-1条扫描线G(n-1)输入的扫描信号为高电平信号VGH,第三开关管NTA导通,由于反向控制信号线D提供高电平信号VGH,因此将节点GQ上拉至高电平,第一开关管NTC导通,而低电平信号线V提供低电平信号VGL,从而将第n条扫描线G(n)中的扫描信号由高电平下拉至低电平。
其中,节点GQ为第一开关管NTC、第二开关管NTB和第三开关管NTA的连接点,即第一开关管NTC的控制端连接节点GQ,第二开关管NTB的输出端连接节点GQ,第三开关管NTA的输出端连接节点GQ,使得第一开关管NTC的控制端分别与第二开关管NTB的输出端、第三开光管NTA的输出端连接。
其中,第一开关管NTC、第二开关管NTB和第三开光管NTA可以为LTPS(LowTemperature Poly-silicon,低温多晶硅)晶体管、a_Si(非晶硅)晶体管、IGZO(indiumgallium zinc oxide,氧化铟镓锌)晶体管、OLED或LTPS&IGZO等杂化晶体管。
如图7所示,显示面板还包括位于显示区AA的多行像素电路5。像素电路5的行数可以与扫描线G的条数相同,且多行像素电路5与多条扫描线G一一对应连接。像素电路5的行数可以等于正反扫下拉电路2的个数,也可以大于正反扫下拉电路2的个数。在正反扫下拉电路2的个数为N时,多行像素电路5包括与N个正反扫下拉电路2一一对应设置的N行像素电路5。N个正反扫下拉电路2中的下拉模块21的输出端还与N行像素电路5的扫描信号输入端一一对应连接。
如图8所示,第n个正反扫下拉电路2(n)中的下拉模块21的输出端还与第n行像素电路5(n)的扫描信号输入端连接。具体地,第n个正反扫下拉电路2(n)中的第一开关管NTC的输出端(如源极)还与第n行像素电路5(n)的扫描信号输入端连接。
如图7所示,显示面板还包括位于非显示区NA的栅极驱动电路4,栅极驱动电路4包括多个级联的栅极驱动单元41。栅极驱动单元41的个数可以与扫描线G的条数相同,且多个级联的栅极驱动单元41与多条扫描线G一一对应连接,多个级联的栅极驱动单元41与多行子像素3一一对应连接。在扫描每行子像素3时,通过该行子像素3对应的栅极驱动单元41和该行子像素3对应的扫描线G向该行子像素3输入扫描信号。其中,栅极驱动电路4可以为单边驱动,也可以为双边驱动,此处不做具体限定。
多个栅极驱动单元41的个数可以等于正反扫下拉电路2的个数,也可以大于正反扫下拉电路2的个数。在正反扫下拉电路2的个数为N时,多个栅极驱动单元41包括与N个正反扫下拉电路2一一对应设置的N个栅极驱动单元41。具体地,每个正反扫下拉电路2中的正向扫描控制模块22的控制端与下一级栅极驱动单元41的扫描信号输出端连接,所述下一级栅极驱动单元41为正反扫下拉电路2对应的栅极驱动单元41的下一级栅极驱动单元41;所述正反扫下拉电路2中的反向扫描控制模块23的控制端与上一级栅极驱动单元41的扫描信号输出端连接,所述上一级栅极驱动单元41为所述正反扫下拉电路2对应的栅极驱动单元41的上一级栅极驱动单元41。
如图8所示,第n个正反扫下拉电路2(n)中的正向扫描控制模块22的控制端与第n+1级栅极驱动单元41(n+1)的扫描信号输出端连接,第n个正反扫下拉电路2(n)中的反向扫描控制模块23的控制端与第n-1级栅极驱动单元41(n-1)的扫描信号输出端连接。具体地,第n个正反扫下拉电路2(n)中的第二开关管NTB的控制端(如栅极)与第n+1级栅极驱动单元41(n+1)的扫描信号输出端连接,第n个正反扫下拉电路2(n)中的第三开关管NTA的控制端(如栅极)与第n-1级栅极驱动单元41(n-1)的扫描信号输出端连接。
在一行子像素3完成扫描后,若通过位于非显示区NA的栅极驱动电路4将该行子像素3对应的扫描线G中的扫描信号Gate下拉至低电平,由于扫描线G较长,栅极驱动电路4输出的低电平信号在扫描线G上传输的时延较大,导致扫描信号Gate的下拉时延较大。结合图1和图9a所示,边缘区域AA1和AA3处的扫描信号Gate的下拉时延均较大,而中间区域AA2处的扫描信号Gate的下拉时延比边缘区域AA1和AA3处的扫描信号Gate的下拉时延更大。
本发明实施例在显示面板中增加正反扫下拉电路2,以在一行子像素3完成扫描后,通过正反扫下拉电路2中的下拉模块21将该行子像素3对应的扫描线G中的扫描信号Gate下拉至低电平。由于下拉模块21位于显示区AA,缩短下拉模块21输出的低电平信号在扫描线G中的传输时延,减小扫描线G中扫描信号Gate的下拉时延。结合图1和图9b所示,中间区域AA2、边缘区域AA1和AA3中的扫描信号Gate的下拉时延均得以减小。
若扫描信号Gate的下拉时延较大,为了防止错充,相邻两行子像素3输入的高电平时序信号之间需要预留一个时间间隔。如图10a所示,一行子像素3所需的充电时长为T2(如14us),相邻两个高电平时序信号之间(如CK1的高电平与CK2的高电平之间,CK2的高电平与CK3的高电平之间)的时间间隔为t(如2us),使得输入至一行子像素3的高电平时序信号(如CK1的高电平、CK2的高电平、CK3的高电平)的持续时长缩短为T1(如12us),T2=T1+t。而高电平时序信号的持续时长减小,导致一行子像素3的实际充电时长减小,即一行子像素3的实际充电时长小于其所需的充电时长。另外,在向一行子像素3输入高电平时序信号期间,依次向该行子像素中的子像素输入高电平复用信号(如MUX1的高电平、MUX2的高电平、MUX3的高电平),以给子像素3充电。由于高电平时序信号的持续时长减小,使得分配给每个高电平复用信号的持续时长减小,导致子像素的充电时长减小。
若扫描信号Gate的下拉时延得以有效降低,则相邻两行子像素3输入的高电平时序信号之间预留的时间间隔减小,甚至无需预留时间间隔。如图10b所示,相邻两个高电平时序信号之间(如CK1的高电平与CK2的高电平之间,CK2的高电平与CK3的高电平之间)无时间间隔,使得输入至一行子像素3的高电平时序信号(如CK1的高电平、CK2的高电平、CK3的高电平)的持续时长为T2,即一行子像素3的实际充电时长为T2,有效提高一行子像素3的实际充电时长。而高电平时序信号的持续时长的增加,使得分配给每个高电平复用信号(如MUX1的高电平、MUX2的高电平、MUX3的高电平)的持续时长增加,有效提高子像素的充电时长,进而实现高频显示。
综上,本申请实施例通过设置正反扫下拉电路,且正反扫下拉电路中的下拉模块位于显示区,使得下拉模块和扫描线连接在显示区,以在一行子像素充电完成时,减少扫描线中扫描信号的下拉时延(由高电平变为低电平的时延),及时将该行子像素对应的扫描线中的扫描信号下拉至低电平,降低错充风险,改善显示均一性,且实现正反扫下拉,结构简单。
综上所述,虽然本申请已以优选实施例揭露如上,但上述优选实施例并非用以限制本申请,本领域的普通技术人员,在不脱离本申请的精神和范围内,均可作各种更动与润饰,因此本申请的保护范围以权利要求界定的范围为准。

Claims (11)

1.一种显示面板,其特征在于,包括显示区,所述显示面板包括:
多条扫描线,位于所述显示区;
多个正反扫下拉电路,每个所述正反扫下拉电路包括下拉模块、正向扫描控制模块和反向扫描控制模块;
其中,所述多条扫描线包括与所述正反扫下拉电路相对应的第一扫描线,所述下拉模块位于所述显示区,且所述下拉模块的控制端分别与所述正向扫描控制模块的输出端、所述反向扫描控制模块的输出端连接,所述下拉模块的输出端与对应的第一扫描线连接。
2.如权利要求1所述的显示面板,其特征在于,所述正向扫描控制模块位于所述显示区。
3.如权利要求1或2所述的显示面板,其特征在于,所述反向扫描控制模块位于所述显示区。
4.如权利要求1所述的显示面板,其特征在于,所述下拉模块包括第一开关管;
所述第一开关管的控制端分别连接所述正向扫描控制模块的输出端、所述反向扫描控制模块的输出端,所述第一开关管的输入端接入低电平信号,所述第一开关管的输出端连接所述对应的第一扫描线。
5.如权利要求4所述的显示面板,其特征在于,所述多条扫描线包括与所述正反扫下拉电路相对应的第二扫描线,所述正向扫描控制模块包括第二开关管;
所述第二开关管的控制端连接对应的第二扫描线,所述第二开关管的输出端连接所述第一开关管的控制端,所述第二开关管的输入端接入正向控制信号。
6.如权利要求5所述的显示面板,其特征在于,所述多条扫描线包括与所述正反扫下拉电路相对应的第三扫描线,所述反向扫描控制模块包括第三开关管;
所述第三开关管的控制端连接对应的第三扫描线,所述第三开关管的输出端连接所述第一开关管的控制端,所述第三开关管的输入端接入反向控制信号。
7.如权利要求6所述的显示面板,其特征在于,所述正反扫下拉电路对应的第三扫描线、第一扫描线和第二扫描线依次相邻设置。
8.如权利要求1所述的显示面板,其特征在于,所述显示面板还包括:
低电平信号线,位于所述显示区,且所述低电平信号线与所述下拉模块的输入端连接。
9.如权利要求1所述的显示面板,其特征在于,所述显示面板还包括:
多行像素电路,与多个所述正反扫下拉电路一一对应设置;
所述正反扫下拉电路中的下拉模块的输出端还与对应的像素电路的扫描信号输入端连接。
10.如权利要求1所述的显示面板,其特征在于,所述显示面板还包括位于所述显示区外的非显示区,所述显示面板还包括:
栅极驱动电路,包括多个级联的栅极驱动单元,位于所述非显示区;
多个所述栅极驱动单元与多个所述正反扫下拉电路一一对应设置,所述正反扫下拉电路中的正向扫描控制模块的控制端与下一级栅极驱动单元的扫描信号输出端连接,所述下一级栅极驱动单元为所述正反扫下拉电路对应的栅极驱动单元的下一级栅极驱动单元;所述正反扫下拉电路中的反向扫描控制模块的控制端与上一级栅极驱动单元的扫描信号输出端连接,所述上一级栅极驱动单元为所述正反扫下拉电路对应的栅极驱动单元的上一级栅极驱动单元。
11.如权利要求1所述的显示面板,其特征在于,所述下拉模块的输出端与所述对应的第一扫描线的连接点位于所述对应的第一扫描线的中间位置。
CN202211565397.XA 2022-12-07 2022-12-07 显示面板 Pending CN115713911A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211565397.XA CN115713911A (zh) 2022-12-07 2022-12-07 显示面板
PCT/CN2023/074954 WO2024119608A1 (zh) 2022-12-07 2023-02-08 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211565397.XA CN115713911A (zh) 2022-12-07 2022-12-07 显示面板

Publications (1)

Publication Number Publication Date
CN115713911A true CN115713911A (zh) 2023-02-24

Family

ID=85235651

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211565397.XA Pending CN115713911A (zh) 2022-12-07 2022-12-07 显示面板

Country Status (2)

Country Link
CN (1) CN115713911A (zh)
WO (1) WO2024119608A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
CN102982777B (zh) * 2012-12-07 2015-10-07 京东方科技集团股份有限公司 显示装置的栅极驱动电路
CN115294911A (zh) * 2022-08-12 2022-11-04 武汉华星光电技术有限公司 显示面板及显示装置
CN115410510A (zh) * 2022-08-30 2022-11-29 武汉华星光电技术有限公司 下拉电路、goa电路、其驱动方法和显示面板
CN115527477A (zh) * 2022-09-26 2022-12-27 武汉华星光电技术有限公司 显示面板

Also Published As

Publication number Publication date
WO2024119608A1 (zh) 2024-06-13

Similar Documents

Publication Publication Date Title
CN100389452C (zh) 移位寄存器电路与改善稳定的方法及栅极线驱动电路
KR101310004B1 (ko) 주사 신호선 구동 회로 및 그것을 구비한 표시 장치
CN108319385B (zh) 移位寄存器及具有移位寄存器的触控显示装置
KR101074402B1 (ko) 액정표시장치 및 그의 구동방법
CN102460587B (zh) 移位寄存器和具备它的显示装置以及移位寄存器的驱动方法
CN103534747B (zh) 扫描信号线驱动电路、显示装置以及扫描信号线的驱动方法
US8514163B2 (en) Display apparatus including a gate driving part having a transferring stage and an output stage and method for driving the same
WO2015096385A1 (zh) 一种栅极驱动电路、显示装置及驱动方法
WO2011074316A1 (ja) 走査信号線駆動回路およびそれを備えた表示装置
CN104882168A (zh) 移位寄存单元、移位寄存器、栅极驱动电路和显示装置
JP5399555B2 (ja) シフトレジスタ回路および表示装置ならびにシフトレジスタ回路の駆動方法
US9336736B2 (en) Liquid crystal display device and method for driving auxiliary capacitance lines
US10199004B2 (en) Display device
CN103843055A (zh) 显示装置和扫描信号线的驱动方法
CN109658861B (zh) 显示面板和显示装置
CN112509529B (zh) 一种显示面板和显示装置
US8742424B2 (en) Shift register and display apparatus
CN112509528B (zh) 显示面板的栅极驱动电路、显示装置及栅极驱动方法
CN115713911A (zh) 显示面板
KR20060022510A (ko) 액정표시장치
CN113506534A (zh) 显示面板
CN111627405A (zh) 显示驱动电路及其驱动方法、显示装置
CN115602106A (zh) 阵列基板、显示面板和显示终端
TW202029175A (zh) 掃描驅動單元、掃描驅動電路、陣列基板與顯示裝置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination