CN108257549B - 电致发光显示器 - Google Patents
电致发光显示器 Download PDFInfo
- Publication number
- CN108257549B CN108257549B CN201710585347.0A CN201710585347A CN108257549B CN 108257549 B CN108257549 B CN 108257549B CN 201710585347 A CN201710585347 A CN 201710585347A CN 108257549 B CN108257549 B CN 108257549B
- Authority
- CN
- China
- Prior art keywords
- voltage
- scan
- scan signal
- gate
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 84
- 230000004044 response Effects 0.000 claims abstract description 74
- 238000005070 sampling Methods 0.000 claims description 57
- 230000001360 synchronised effect Effects 0.000 claims description 22
- 230000008859 change Effects 0.000 claims description 11
- 230000005540 biological transmission Effects 0.000 claims description 7
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 4
- 229920005591 polysilicon Polymers 0.000 claims description 4
- 208000035405 autosomal recessive with axonal neuropathy spinocerebellar ataxia Diseases 0.000 description 216
- 208000033361 autosomal recessive with axonal neuropathy 2 spinocerebellar ataxia Diseases 0.000 description 21
- 238000000034 method Methods 0.000 description 19
- 230000007423 decrease Effects 0.000 description 17
- 238000010586 diagram Methods 0.000 description 16
- 239000000969 carrier Substances 0.000 description 6
- 230000014509 gene expression Effects 0.000 description 6
- 230000009467 reduction Effects 0.000 description 6
- 208000032005 Spinocerebellar ataxia with axonal neuropathy type 2 Diseases 0.000 description 5
- 230000004048 modification Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 150000002894 organic compounds Chemical class 0.000 description 5
- 238000006731 degradation reaction Methods 0.000 description 4
- 238000002347 injection Methods 0.000 description 4
- 239000007924 injection Substances 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000005525 hole transport Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229920001621 AMOLED Polymers 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2230/00—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/067—Special waveforms for scanning, where no circuit details of the gate driver are given
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Geometry (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
公开了电致发光显示器,包括具有多个像素的显示面板,每个像素包括子像素。每个子像素的像素电路包括:配置为驱动电致发光二极管的驱动晶体管;配置为响应于第一扫描信号向驱动晶体管的栅极提供第一电压的第一开关晶体管;配置为响应于第二扫描信号向驱动晶体管的栅极提供第二电压的第二开关晶体管;配置为响应于第二扫描信号向驱动晶体管的第一电极提供第二电压的第三开关晶体管;配置为响应于发射控制信号向驱动晶体管的第二电极提供第一供给电压的第四开关晶体管;连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间的第一电容器;以及连接在第二节点与提供有第二电压或第一供给电压的电力供给线之间的第二电容器。
Description
本申请要求于2016年12月29日提交的韩国专利申请第10-2016-0183098号和2017年2月6日提交的韩国专利申请第10-2017-0016125号的优先权,通过引用将其中每个的全部内容并入本文。
技术领域
本公开涉及电致发光显示器。
背景技术
根据发射层的材料,电致发光显示器分为无机电致发光显示器和有机电致发光显示器。有源矩阵有机发光二极管(OLED)显示器包括能够自己发光的多个OLED,并且具有许多优点,诸如快速响应时间、高发光效率、高亮度、宽视角等。
用作自发光元件的OLED包括阳极、阴极以及在阳极和阴极之间的有机化合物层。有机化合物层通常包括空穴注入层HIL、空穴传输层HTL、发射层EML、电子传输层ETL和电子注入层EIL。当向阳极和阴极施加电力电压时,穿过空穴传输层HTL的空穴和穿过电子传输层ETL的电子移动到发射层EML并形成激子。因此,发射层EML通过激子生成可见光。
OLED显示器包括矩阵中的多个像素并且基于图像数据的灰度调整在像素上实现的图像的亮度,其中每个像素包括OLED和薄膜晶体管(TFT)。TFT可以包括用于根据数据调整OLED的电流量的驱动TFT和用于导通和关断像素电路的电流路径的开关TFT。驱动TFT根据驱动TFT的栅电极和源电极之间的电压(在下文中称为“栅极-源极电压”)来控制在OLED中流动的驱动电流。由OLED发射的光量和图像的亮度是根据OLED的驱动电流确定的。
当所有像素在诸如驱动TFT的电子迁移率和阈值电压等驱动特性方面相同时,可以实现像素间亮度和颜色没有差异的均匀的图像质量。然而,由于包括工艺变化等的各种原因,像素间可能存在驱动特性的差异。而且,由于像素取决于OLED显示器的驱动时间而具有不同的劣化过程速度,像素间的驱动特性的差异可能增加。因此,在OLED中流动的驱动电流的量根据像素间的驱动特性的差异而改变。结果,引起像素的不均匀性。
为了提高电致发光显示器的图像质量和寿命,将用于补偿像素间的驱动特性的差异的补偿电路应用于电致发光显示器。补偿电路可以使用内部补偿方法和外部补偿方法。内部补偿方法使用像素内的内部补偿电路对驱动TFT的栅极-源极电压进行采样,该电压根据驱动TFT的电特性而改变。内部补偿方法用采样的栅极-源极电压对数据电压进行补偿。外部补偿方法使用连接至像素的感测电路来感测根据驱动TFT的电特性而改变的像素的电压,并且使用外部补偿电路基于所感测的电压来调制输入图像的像素数据(或数字数据)。
发明内容
内部补偿电路中的有机发光二极管(OLED)的亮度可能受像素的第一供给电压(在下文中称为“VDD”)影响。在这种情况下,当VDD由于VDD的电压降(即“IR降”)而根据屏幕中像素的位置而变化时,OLED的电流和像素的所需电流间出现差异。因此,电致发光显示器不能获得均匀的图像质量。为了降低VDD的电压降,可以增加VDD线的宽度。然而,由于高分辨率显示面板中的VDD线的宽度需要变窄并且VDD线的长度需要长,所以在具有高分辨率的大屏幕显示面板中使用减小VDD电阻的方法来改善VDD的电压降是有限的。
由于VDD和基准电压(在下文中称为“Vref”)在用于对像素进行初始化的初始化操作中短路,电流可能流入内部补偿电路。这种短路电流导致增加功耗并加速像素的薄膜晶体管(TFT)的劣化。
随着电致发光显示器的高分辨率和高速驱动的趋势,通过现有的补偿方法不能充分地补偿像素间驱动特性方面的差异。例如,随着分辨率和驱动频率增加,将数据写入显示面板的一行上的像素的一个水平时段可能会减小。因此,在一个水平时段期间分配的驱动TFT的阈值电压的采样时段可能减小。当对驱动TFT的阈值电压进行采样所需的时间不足时,获得驱动TFT的阈值电压的不准确的采样值,从而导致屏幕上的像素间驱动特性方面的差异。即使将相同灰度级的数据写入所有像素,像素间驱动特性方面的差异也会产生亮度差,并且在屏幕上显示为斑点。
本公开提供了能够实时补偿像素在驱动特性方面的变化的电致发光显示器。
根据本公开的电致发光显示器包括具有多个像素的显示面板,多个像素中的每个像素包括子像素。每个子像素的像素电路包括:驱动晶体管,其连接至电致发光二极管的阳极,驱动晶体管被配置成驱动电致发光二极管;第一开关晶体管,其连接至驱动晶体管,第一开关晶体管被配置成响应于第一扫描信号向驱动晶体管的栅极提供第一电压;第二开关晶体管,其连接至驱动晶体管,第二开关晶体管被配置成响应于第二扫描信号向驱动晶体管的栅极提供第二电压;第三开关晶体管,其连接至第二开关晶体管和驱动晶体管,第三开关晶体管被配置成响应于第二扫描信号向驱动晶体管的第一电极提供第二电压;第四开关晶体管,其连接至驱动晶体管,第四开关晶体管被配置成响应于发射控制信号向驱动晶体管的第二电极提供第一供给电压;第一电容器,其连接在连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间;以及第二电容器,其连接在第二节点与被提供有第二电压或第一供给电压的电力供给线之间。将第二供给电压施加到电致发光二极管的阴极,第二供给电压低于第一供给电压。因此,根据本公开的电致发光显示器能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,并且由于高电位驱动电压和基准电压不被短路而能够降低功耗。
根据本公开的电致发光显示器包括具有多个像素的显示面板,多个像素中的每个像素包括子像素。每个子像素的像素电路包括:驱动晶体管,其连接至电致发光二极管的阳极,驱动晶体管被配置成驱动电致发光二极管;开关电路,其被配置成在响应于第(n-1)扫描信号给驱动晶体管的栅极和第一电极提供提供小于第一供给电压且大于第二供给电压的基准电压,其中第二供给电压小于第一供给电压,开关电路被配置为响应于第n扫描信号给驱动晶体管的栅极提供数据电压,并且开关电路被配置为响应于发射控制信号给驱动晶体管的第二电极提供第一供给电压,其中n是正整数;第一电容器,其连接在连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间;以及第二电容器,其连接在第二节点与提供有基准电压或第一供给电压的电力供给线之间。将第二供给电压施加到电致发光二极管的阴极。因此,根据本公开的电致发光显示器能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,并且由于高电位驱动电压和基准电压不被短路而能够降低功耗。
根据本公开的电致发光显示器包括具有多个像素的显示面板,多个像素中的每个像素包括子像素。每个子像素的像素电路包括:驱动晶体管,其连接至电致发光二极管的阳极,驱动晶体管被配置成驱动电致发光二极管;第一开关晶体管,其连接至驱动晶体管,第一开关晶体管被配置成响应于第n扫描信号给驱动晶体管的栅极提供数据电压,其中n是正整数;第二开关晶体管,其连接至驱动晶体管,第二开关晶体管被配置成响应于第(n-1)扫描信号向驱动晶体管的栅极提供小于第一供给电压且大于第二供给电压的基准电压,其中第二供给电压小于第一供给电压;第三开关晶体管,其被配置成响应于第(n-1)扫描信号给驱动晶体管的第一电极提供基准电压;第四开关晶体管,其连接到驱动晶体管,第四开关晶体管被配置成响应于发射控制信号给驱动晶体管的第二电极提供第一供给电压;第五开关晶体管,其连接在驱动晶体管与电致发光二极管之间,第五开关晶体管被配置成响应于发射控制信号在驱动晶体管的第二电极与电致发光二极管的阳极之间形成电流路径;第一电容器,其连接在连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间;以及第二电容器,其连接在第二节点与提供有基准电压或第一供给电压的电力供给线之间。将第二供给电压施加到电致发光二极管的阴极。因此,根据本公开的电致发光显示器能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,并且由于高电位驱动电压和基准电压不被短路而能够降低功耗。
附图说明
附图被包括以提供对本公开的进一步理解并且被并入且构成本说明书的一部分,附图示出了本公开的实施方式,并且与描述一起用于解释本公开的原理。在附图中:
图1是根据本公开的实施方式的电致发光显示器的框图;
图2是根据本公开的第一实施方式的像素电路的电路图;
图3是示出图2所示的像素电路的操作的波形图;
图4至图7分阶段示出了图3所示的像素电路的根据一个实施例的操作;
图8是示出在像素的发射时段以等于或小于50%的脉冲宽度调制(PWM)占空比修改EM信号的示例的波形图;
图9示出了根据一个实施例的施加到像素电路的扫描信号的脉冲宽度被扩展的示例;
图10是示出根据一个实施例的第五开关薄膜晶体管(TFT)被添加到图2所示的像素电路的例子的电路图;
图11至15示出了根据本公开的第二实施方式的像素电路及其驱动方法;
图16至图18是示出根据一个实施例的第三电容器连接至像素电路的示例的电路图;
图19和图20是示出驱动TFT的源极-栅极电压根据是否存在第三电容器的变化的波形图。
图21至23是示出根据一个实施例的像素电路的第二开关TFT和第三开关TFT间的连接关系改变的示例的电路图;
图24示出了根据本公开的第三实施方式的像素电路及其驱动方法;
图25示出了根据本公开的第四实施方式的像素电路及其驱动方法;
图26是示意性示出根据一个实施例的在栅极驱动器的移位寄存器中输出栅极脉冲的一个级的电路图;
图27是示出图26所示的级的操作的波形图;
图28示出了根据一个实施例的栅极驱动器的移位寄存器的级联连接的级;
图29示出了根据一个实施例的输出图3所示的扫描信号的扫描驱动器的输出端子与屏幕显示单元间的连接关系;
图30示出了根据一个实施例的输出图9所示的扫描信号的扫描驱动器的输出端子与屏幕显示单元间的连接关系;以及
图31示出了根据一个实施例的输出图3和图9所示的EM信号的发射驱动器的输出端子与屏幕显示单元间的连接关系。
具体实施方式
现在将详细参考本公开的实施方式,其示例在附图中示出。然而,本公开不限于下面公开的实施方式,而是可以以各种形式实现。提供这些实施方式使得本公开将被透彻和完整地描述,并且将向本公开所属技术领域的技术人员充分地传达本公开的范围。本公开仅由权利要求的范围限定。
用于描述本公开的实施方式的附图中所示的形状、尺寸、比例、角度、数量等仅仅是示例性的,并且本公开不限于此。相同的附图标记始终表示相同的元件。在下面的描述中,当确定与本文件相关的公知功能或配置的详细描述会不必要地使本发明的要点模糊时,将省略其详细描述。
在本公开中,当使用术语“包括”、“具有”、“由……组成”等时,除非使用“仅”,否则可以添加其他部件。只要在上下文中没有明显不同的含义,单数表达可以包括复数表达。
在部件的说明中,即使没有单独地描述,也被理解成包括误差范围。
在位置关系的描述中,当结构被描述为位于另一结构“上或上方”、“下或下方”、“旁边”时,该描述应被解释为包括结构彼此接触的情况以及其间布置有第三结构的情况。
可以使用术语“第一”、“第二”等来描述各种部件,但是部件不受这样的术语的限制。上述术语仅用于将一个部件与其他部件进行区分的目的。例如,在不脱离本发明的范围的情况下,第一部件可以被指定为第二部件。
本公开的各种实施方式的特征可以彼此部分地组合或完全地组合,并且可以以各种方式在技术上互锁驱动。实施方式可以独立地实现,或者可以彼此结合地实现。
在本公开的实施方式中,栅极驱动器可以直接形成在显示面板的基板上。构成像素电路和栅极驱动器的晶体管可以实现为n型或p型金属氧化物半导体场效应晶体管(MOSFET)结构的薄膜晶体管(TFT)。每个TFT(或每个晶体管)是包括栅极、源极和漏极的三电极元件。源极是用于向TFT提供载流子的电极。TFT内的载流子开始从源头流出。漏极是载流子从其离开TFT的电极。也就是说,MOSFET中的载流子从源极流到漏极。在n型TFT(或n型MOSFET(NMOS))的情况下,由于载流子是电子,所以源电压小于漏极电压,使得电子可以从源极流到漏极。在n型TFT中,因为电子从源极流到漏极,所以电流从漏极流到源极。在p型TFT(或p型MOSFET(PMOS))的情况下,由于载流子是空穴,所以源极电压大于漏极电压,使得空穴可以从源极流到漏极。在p型TFT中,由于空穴从源极流向漏极,电流从源极流向漏极。应当注意,TFT的源极和漏极不是固定的。例如,TFT的源极和漏极可以根据施加的电压而改变。在本公开的以下实施方式中,TFT的源极和漏极可以被称为第一电极和第二电极。换言之,本公开的实施方式不受TFT的源极和漏极的限制。
根据本公开的实施方式的构成像素电路和栅极驱动器的晶体管可以包括氧化物TFT、非晶硅(a-Si)TFT和低温多晶硅(LTPS)TFT中的至少之一。
在下面的描述中,栅极导通电压是能够导通TFT的栅极信号的电压,栅极关断电压是能够关断TFT的栅极信号的电压。在PMOS中,栅极导通电压为栅极低电压VGL,且栅极关断电压为栅极高电压VGH。在NMOS中,栅极导通电压为栅极高电压VGH,且栅极关断电压为栅极低电压VGL。
根据本公开的实施方式的每个像素电路包括由驱动TFT的源极-栅极电压Vsg或栅极-源极电压Vgs驱动的电致发光二极管。在本公开的以下实施方式中,有机发光二极管(OLED)被描述为电致发光二极管的示例。然而,实施方式不限于此。
在本公开的以下实施方式中,有机发光二极管(OLED)显示器被描述为电致发光显示器的示例。然而,实施方式不限于此。例如,可以使用包括无机发光材料的无机发光二极管显示器。另外,也可以使用量子点显示器。
现在将详细参考本公开的实施方式,其示例在附图中示出。在任何可能的情况下,遍及附图将使用相同的附图标记来指代相同或相似的部件。将注意,如果确定已知技术述可能误导本公开的实施方式,则将省略其详细描述。
参照图1,根据本公开的实施方式的电致发光显示器包括显示面板100、数据驱动器102、栅极驱动器108和定时控制器110。栅极驱动器108包括扫描驱动器103和发射驱动器104。
显示面板100包括像素以及彼此相交的多个数据线11和多个栅极线。显示面板100的屏幕显示单元AA在像素阵列上显示输入图像的数据。显示面板100还包括共同连接至相邻像素的电力供给线。电力供给线包括向像素提供高电位驱动电压VDD(例如,第一供给电压)的VDD线和向像素提供小于VDD的基准电压Vref的Vref线。
参照图2,栅极线包括提供有扫描信号SCAN(n-1)和SCAN(n)的多个扫描线12a和12b以及提供有发射控制信号(在下文中称为“EM信号”)EM(n)的多个发射控制信号线(在下文中称为“EM信号线“)12c。
每个像素包括用于颜色表现的红色子像素、绿色子像素和蓝色子像素。每个像素还可以包括白色子像素。每个子像素包括图3至图25所示的像素电路。
一个帧时段包括扫描时段和发射时段Tem,在扫描时段中,数据被寻址到连接至像素的每个显示行处的像素,并且将输入图像的数据写入每个像素;在发射时段Tem中,在扫描时段之后响应于EM信号EM(n),像素重复地导通和关断。如图3所示,扫描时段包括初始化和采样时段Tis和像素驱动电压设置时段Tw。扫描时段还可以包括保持时段Th,但是保持时段Th可以被最小化或省略。在扫描时段期间,执行像素电路的初始化、对驱动TFT的阈值电压的补偿、对驱动TFT的数据电压的充电以及像素的发射操作。因为数据寻址到像素的扫描时段只有大约一个水平时段,一个帧时段的大部分是发射时段Tem。像素在扫描时段中充载有数据电压。像素在一个帧时段期间使用先前充载在像素中的数据电压在同一亮度下显示数据,同时在扫描时段后的发射时段Tem期间在不另外接收数据电压的情况下响应于EM信号EM(n)重复导通操作和关断操作。
参照图1,数据驱动器102在定时控制器110的控制下将从定时控制器110接收的输入图像的数据转换为伽马补偿电压,并生成数据电压Vdata。数据驱动器102将数据电压Vdata输出到数据线11。数据电压Vdata被通过数据线11提供给像素。
参照图1至图3,扫描驱动器103在定时控制器110的控制下将扫描信号SCAN(n-1)和SCAN(n)依次提供给扫描线12a和12b。施加至第(n-1)显示行的第(n-1)扫描信号SCAN(n-1)与第(n-1)数据电压同步,其中n为正整数。施加到第n显示行的第n扫描信号SCAN(n)与第n数据电压Vdata(n)同步。在这种情况下,第(n-1)显示行连接至第(n-1)子像素,并且第n显示行连接至第n子像素。由于第(n-1)扫描信号SCAN(n-1)和第n扫描信号SCAN(n)被施加到第n显示行,所以两个扫描线共享扫描驱动器103的一个输出端。因此,可以减少扫描驱动器103的输出端子的数量。当如上所述扫描驱动器103的输出端子的数量减少时,由栅极驱动器108占据的区域减小。通过减小栅极驱动器108的占用区域的尺寸能够减小对应于非显示区域的边框区域BZ的尺寸。
发射驱动器104在定时控制器110的控制下生成EM信号EM(n)。发射驱动器104顺序地将EM信号EM(n)提供给EM信号线12c。如图3所示,EM信号EM(n)的关断电平脉冲与第(n-1)扫描信号SCAN(n-1)和第n扫描信号SCAN(n)的导通电平脉冲同步,并且第(n+1)扫描信号与第(n-1)扫描信号、第n扫描信号和第(n+1)扫描信号的导通电平脉冲交叠。生成导通电平脉冲的电压作为栅极导通电压,并且生成关断电压脉冲的电压作为栅极关断电压。定时控制器110从主机***接收输入图像的数字视频数据和与数字视频数据同步的定时信号。定时信号包括竖直同步信号Vsync、水平同步信号Hsync、时钟信号CLK、数据使能信号DE等。主机***可以是电视***、机顶盒、导航***、DVD播放器、蓝光播放器、个人计算机(PC)、家庭影院***、移动信息设备以及包括显示器或与显示器一起操作的其他***中之一。
定时控制器110基于从主机***接收的定时信号生成用于控制数据驱动器102的操作定时的数据定时控制信号和用于控制栅极驱动器108的操作定时的栅极定时控制信号。栅极定时控制信号包括起始脉冲、移位时钟等。起始脉冲可以限定起始定时,在起始定时处,由扫描驱动器103和发射驱动器104的每个移位寄存器生成第一输出。例如,当输入起始脉冲时,移位寄存器开始被驱动,并且在第一时钟定时处生成第一输出信号。移位时钟控制移位寄存器的输出移位定时。
图2和图3是示出根据一个实施例的像素电路的示例的等效电路图和波形图。图2所示的像素电路20例示了设置在屏幕显示单元AA的第n显示行上并且生成与第n数据电压对应的电流的第n像素电路。
参考图2和图3,每个像素电路20包括OLED、多个TFT DT、T1、T2、T3和T4、第一电容器C1和第二电容器C2等。在本公开的实施方式中,通过示例的方式将TFT实现为PMOS晶体管。下面参照图1以及图2和图3描述像素电路20。
像素电路20包括自动感测驱动TFT DT的阈值电压的内部补偿电路。因为内部补偿电路所需的开关TFT T1至T4和第一电容器C1和第二电容器C2占据相对较小的区域,所以本发明的实施方式能够以紧凑的布局结构构成像素电路20。因此,本公开的实施方式能够实现具有小单位像素尺寸的高PPI(每英寸像素)的高分辨率显示装置。
诸如高电位驱动电压VDD(例如,第一供给电压)、低电位电力电压VSS(例如,第二供给电压)和基准电压Vref的像素电力被施加到第n像素电路20。高电位驱动电压VDD可以是7V至8V的DC电压,低电位电力电压VSS可以是0V的DC电压,并且基准电压Vref可以是1V的DC电压。然而,实施方式不限于此。并且,向第n像素电路20施加诸如第(n-1)扫描信号SCAN(n-1)、第n扫描信号SCAN(n)和数据电压Vdata的像素驱动信号。
扫描信号SCAN(n-1)和SCAN(n)被扫描驱动器103提供给扫描线12a和12b。EM信号EM(n)被发射驱动器104提供给EM信号线12c。数据电压Vdata可以是由数据驱动器102生成的在0V和5V之间的电压,但是实施方式不限于此。扫描信号SCAN(n-1)和SCAN(n)中的每个被生成为具有一个水平时段1H的脉冲宽度,并且在VGH和VGL之间摆动。在本公开的实施方式中,TFT DT和T1至T4通过示例的方式实现为PMOS晶体管。因此,栅极导通电压为VGL,且栅极关断电压为VGH。例如,VGH可以为约10V,且VGL可以为约-6V。然而,实施方式不限于此。
参考图3,在第(n-1)扫描信号SCAN(n-1)之后,将与第n数据电压Vdata(n)同步的第n扫描信号SCAN(n)提供给第n像素电路20。可以在初始化和采样时段Tis、像素驱动电压设置时段Tw和发射时段Tem中分开地执行像素电路20的操作。在初始化和采样时段Tis期间,第(n-1)扫描信号SCAN(n-1)的导通电平脉冲被输入到第n像素电路20,并且在除了初始化和采样时段Tis之外的剩余时段期间第(n-1)扫描信号SCAN(n-1)被保持在栅极关断电压处。在像素驱动电压设置时段Tw期间第n扫描信号SCAN(n)的导通电平脉冲被输入到第n像素电路20,并且在除了像素驱动电压设置时段Tw以外的剩余时段期间第n扫描信号SCAN(n)保持在栅极关断电压处。在与第(n-1)扫描信号SCAN(n-1)和第n扫描信号SCAN(n)交叠的大约三个水平时段期间,生成EM信号EM(n)的关断电平电压作为栅极关断电压。在发射时段Tem期间,EM信号EM(n)的电压以预定的脉宽调制(PWM)占空比在栅极导通电压和栅极关断电压之间反转,并且导通及关断OLED的电流。
OLED使用由驱动TFT DT根据数据电压Vdata调节的电流量发光,并且表现对应于输入图像的数据的灰度级的亮度。可以将7V至8V的VDD、0V的VSS、1V的Vref、0V至5V的Vdata施加到如图2和图3所示的像素电路20。随着数据电压Vdata减小,驱动TFT DT的源极-栅极电压Vsg增加。因此,像素的亮度增加。当驱动TFT DT的源极-栅极电压Vsg增加时,由于OLED的电流增加,OLED的发射量增加。因此,在图2和图3所示的像素电路20中,像素的亮度随着数据电压Vdata减小而增加,并且像素的亮度随着数据电压Vdata的增加而减小。
通过响应于EM信号EM(n)控制的第四开关TFT T4来导通和关断OLED的电流路径。OLED包括阳极、阴极和在阳极和阴极之间的有机化合物层。有机化合物层可以包括发射层EML以及空穴注入层HIL、空穴传输层HTL,电子传输层ETL和电子注入层EIL中的至少一个。然而,实施方式不限于此。参照图2,OLED的阳极经由第三节点DTD连接至驱动TFT DT的漏极,并且OLED的阴极连接至提供有VSS的VSS电极。
驱动TFT DT是用于根据驱动TFT DT的源极-栅极电压Vsg来控制在OLED中流动的电流Ioled的驱动元件。驱动TFT DT包括连接至第一节点DTG的栅极、连接至第二节点DTS的源极和连接至第三节点DTD的漏极。
第一电容器C1连接在第一节点DTG和第二节点DTS之间。第二电容器C2包括接收来自VDD线13或Vref线14的电压的第一电极和连接至第二节点DTS的第二电极。
像素电路20的开关电路(例如,第一开关TFT T1至第四开关TFT T4)响应于第(n-1)扫描信号SCAN(n-1)的导通电平脉冲将基准电压Vref提供给驱动TFT DT的栅极和漏极,然后响应于第n扫描信号SCAN(n)的导通电平脉冲将数据电压Vdata(n)提供给驱动TFT DT的栅极。并且,开关电路响应于EM信号EM(n)的关断电平脉冲之后的栅极导通电压将大于基准电压Vref的高电位驱动电压VDD提供给驱动TFT DT的源极。
第一开关TFT T1是用于响应于第n扫描信号SCAN(n)向第一节点DTG提供第一电压的开关元件。第一电压是与第n扫描信号SCAN(n)同步的数据电压Vdata(n)。第一开关TFTT1包括连接至第一扫描线12a的栅极、连接至数据线11的漏极和连接至第一节点DTG的源极。第n扫描信号SCAN(n)在像素驱动电压设置时段Tw期间被生成为栅极导通电压,并被经由第一扫描线12a提供给第n像素电路20。
第二开关TFT T2是用于响应于第(n-1)扫描信号SCAN(n-1)向第一节点DTG提供第二电压的开关元件。第二个电压是大于VSS且小于VDD的基准电压Vref。第(n-1)扫描信号SCAN(n-1)的导通电平脉冲比第n扫描信号SCAN(n)的导通电平脉冲早。第二开关TFT T2包括连接至第二扫描线12b的栅极、连接至Vref线14的源极和连接至第一节点DTG的漏极。第(n-1)扫描信号SCAN(n-1)被通过第二扫描线12b提供给第n像素电路20。同时,第(n-1)扫描信号SCAN(n-1)与第(n-1)数据电压同步,并且可以被提供给设置屏幕显示单元AA的第(n-1)显示行上的第(n-1)像素电路20。在初始化和采样时段Tis期间,将第(n-1)扫描信号SCAN(n-1)作为栅极导通电压提供给第n像素电路20。
第三开关TFT T3是用于响应于第(n-1)扫描信号SCAN(n-1)向第三节点DTD提供基准电压Vref的开关元件。第三开关TFT T3包括连接至第二扫描线12b的栅极、连接至Vref线14的源极和连接至第三节点DTD的漏极。
第四开关TFT T4是用于响应于EM信号EM(n)来导通和关断在OLED中流动的电流的开关元件。第四开关TFT T4包括连接至EM信号线12c的栅极、连接至VDD线13的源极和连接至第二节点DTS的漏极。EM信号EM(n)被经由EM信号线12c提供给第n像素电路20。
下面参照图4至图7描述像素电路20的操作。
如图4所示,在初始化和采样时段Tis之前的发射时段Tem期间,生成EM信号EM(n)作为栅极导通电压,并且第四开关TFT T4导通。在这种情况下,第四开关TFT T4和驱动TFTDT导通,第一开关TFT至第三开关TFT T1、T2和T3保持关断状态。因此,当前的Ioled流入OLED,并且第二个节点DTS的电压被设置为VDD。
参考图5,当初始化和采样时段Tis开始时,第(n-1)扫描信号SCAN(n-1)的电压被反转成栅极导通电压,并且EM信号EM(n)的电压为反转成栅极关断电压。在初始化和采样时段Tis期间,第n扫描信号SCAN(n)的电压保持在栅极关断电压处。在初始化和采样时段Tis期间,第二开关TFT T2和第三开关TFT T3响应于第(n-1)扫描信号SCAN(n-1)的导通电平脉冲而导通,并且基准电压Vref被通过第二开关TFT T2和第三开关TFT T3施加到第一节点DTG和第三节点DTD。因此,在初始化和采样时段Tis期间,第一节点DTG和第三节点DTD的电压被初始化为基准电压Vref。因为在初始化和采样时段Tis期间Vref+|Vth|的电压被施加到第二节点DTS,所以在第一电容器C1中存储驱动TFT DT的阈值电压Vth。因此,在初始化和采样时段Tis期间,感测驱动TFT DT的阈值电压Vth。
由于在初始化和采样时段Tis期间第四开关TFT T4关断,所以VDD和Vref在像素电路20中不被短路。因此,能够最小化或防止由于像素电路20中VDD和Vref的短路而导致的功耗增加、像素劣化和可靠性降低。
在初始化和采样时段Tis期间,当将VDD施加到第二电容器C2的一个电极时,第二电容器C2的电压为|Vref+|Vth|-VDD|。并且,当将Vref施加到第二电容器C2的一个电极时,第二电容器C2的电压为|Vref+|Vth|-Vref|=|Vth|。在初始化和采样时段Tis期间,VDD的变化被反映在节点DTG和节点DTS两者处。
像素电路20在初始化和采样期间Tis之后的像素驱动电压设置时段Tw中操作。如图6所示,当像素驱动电压设置时段Tw开始时,第n扫描信号SCAN(n)的电压反转成栅极导通电压,第(n-1)扫描信号SCAN(n-1)的电压反转成栅极关断电压。在像素驱动电压设置时段Tw期间,EM信号EM(n)的电压保持在栅极关断电压。在像素驱动电压设置时段Tw期间(即,在一个水平时段1H期间),第一开关TFT T1响应于第n扫描信号SCAN(n)的导通电平而导通,并将数据电压Vdata提供给第一个节点DTG。在像素驱动电压设置时段Tw期间,除了第一开关TFT T1之外的剩余TFT T2至T4和DT被关断。在像素驱动电压设置时段Tw期间,第一节点DTG充载有数据电压Vdata。在像素驱动电压设置时段Tw期间,由于通过第一电容器C1的耦合,第二节点DTS的电压变为
在像素驱动电压设置时段Tw之后的保持期间Th期间,第n扫描信号SCAN(n)的电压被反转为栅极关断电压,并且第(n-1)扫描信号SCAN(n-1)和EM信号EM(n)的电压保持在先前的电平。在保持时段Th期间,第一节点DTG和第二节点DTS的电压可以被在第n扫描信号SCAN(n)的电压变为栅极关断电压时生成的反冲电压而改变。
如图7所示,当发射时段Tem在保持时段Th之后开始时,扫描信号SCAN(n-1)和SCAN(n)保持在栅极关断电压,并且EM信号EM(n)被反转成栅极导通电压。在这种情况下,第二节点DTS的电压变为VDD,第一节点DTG的电压(即,驱动TFT DT的栅极电压)变为因此,设置确定OLED的电流量(例如大小)的驱动TFT DT的源极-栅极电压Vsg。在这种情况下,由以下等式1表示的电流Ioled在OLED中流动。
[等式1]
其中K是由驱动TFT DT的迁移率、寄生电容、沟道容量等决定的常数,并且Vth是驱动TFT DT的阈值电压。
从上述等式1可以看出,本公开的实施方式中的OLED的电流Ioled不受VDD影响,这是由于在OLED发光的发射时段期间,第一供给电压的改变被反映在节点DTG和节点DTS两者处。在由VDD线的电压降产生图像质量的不均匀性的情况下,通过形成网格形状的VDD线,可以减小VDD线的电阻。然而,在具有高分辨率的显示面板的情况下,因为由于与像素相对应的区域的减小,VDD线的宽度需要减小,所以VDD线的电阻降低是受限的。并且,在大屏幕显示面板的情况下,由于电力供给路径被延长到屏幕显示单元AA的内部,所以VDD线的电阻增加。因此,本公开的实施方式能够在不将VDD线设计成低电阻或形成网格形状的VDD线的情况下使整个屏幕上的像素的亮度和颜色均匀化,这是因为OLED的电流不受VDD影响。因此,本公开的实施方式能够实现具有小像素尺寸的高分辨率的显示面板的均匀图像质量。并且,本公开的实施方式能够提供具有改善的亮度和图像质量的大屏幕显示面板。因为本公开的实施方式能够补偿VDD线的电压降,所以本发明的实施方式能够在不形成网状形状的VDD线的情况下实现上述效果。
在发射时段Tem期间,第一节点DTG的电压为第二节点DTS的电压为VDD。因此,存储第一节点DTG与第二节点DTS之间的电压差的第一电容器C1的电压为在发射时段Tem期间,当VDD施加到第二电容器C2的一个电极时,第二电容器C2的电压为|VDD-VDD|=0V。并且,当Vref施加到第二电容器C2的一个电极时,第二电容器C2的电压为|VDD-Vref|。
从图图2至图7中可以看出,本公开的实施方式能够将OLED的阳极在像素电路20中的EM信号EM(n)的关断时段期间浮置的时间(即,发射时段Tem与像素驱动电压设置时段Tw之间的时间)控制为非常短的时间间隔,由此使黑灰度级的亮度的增加或对比度的降低最小化。因此,能够提高显示质量。黑灰度级是最小灰度值,例如,像素数据00000000(2)。像素在黑灰度级的亮度可以是最小亮度。因此,由于可以将在EM信号EM(n)反转成栅极关断电压之后OLED的阳极浮置的时间设置为短时间间隔,所以能够提高电致发光显示器的显示质量。
在等式1中,是数据电压Vdata的增益。可以在考虑集成有数据驱动器102的电路的驱动器IC的电压范围、数据驱动器102的功耗、灰度表现能力等的情况下适当地选择增益。在等式1中,增益随着C2的值增加而接近“1”,并且增益随着C2的值减小而接近零。第一电容器C1是存储驱动TFT DT的源极-栅极电压Vsg(或栅极-源极电压Vgs)的电容器。随着第一电容器C1的电容增加,第一电容器C1具有稳定的电压保持能力。然而,增益降低。随着增益降低,数据驱动器102的数据电压范围增加。数据驱动器102的数据电压范围的增加可能导致数据驱动器102的功耗的增加。当数据驱动器102的数据电压范围随着增益的降低而增加时,能够执行细致的灰度表现。因此,由于可以根据像素中的电容器比率来控制数据驱动器102的数据电压范围,因此能够执行细致的灰度表现。在实施方式中,电容器比率可以是第一电容器C1和第二电容器C2的电容之比。
图8是示出在像素的发射时段期间以等于或小于50%的PWM占空比来修改EM信号的示例的波形图。
在图8中,“SCAN1(1)”和“EM(1)”分别是施加到布置在显示面板100的第一显示行上的像素的第一扫描信号和第一EM信号,“SCAN1(2)”和“EM(2)”分别是施加到布置在显示面板100的第二显示行上的像素的第二扫描信号和第二EM信号。当在扫描时段期间数据被寻址到像素之后在发射时段Tem期间以等于或小于50%的PWM占空比来导通和关断EM信号EM时,能够减少闪烁和图像残留。因此,能够提高图像质量。而且,由于在发射时段Tem中的EM信号EM的关断时段期间可以将驱动TFT DT的Vsg存储在第一电容器C1中,所以能够在不附加地向像素写入数据的情况下执行稳定的负载驱动。
因为第一开关TFT T1和第二开关TFT T2具有较长的关断时段,所以它们在漏电流方面较弱。在考虑这一点的情况下,如图2至图7所示,第一开关TFT T1和第二开关TFT T2可以是具有双栅极结构的晶体管,其中存在较小的漏电流。如果第一开关TFT T1和第二开关TFT T2是具有非常小的漏电流的晶体管,则它们可以具有单栅极结构。具有非常小的漏电流的晶体管可以是氧化物晶体管(氧化物TFT)。
图9示出了施加到像素电路的扫描信号的脉冲宽度被扩展的示例。
参考图9,图9的像素电路20与图2至图7所示的像素电路20基本上相同,不同之处在于扫描信号SCAN1和SCAN2的脉冲宽度与图2至图7所示的脉冲宽度不同地设置。在图9中,限定初始化和采样时段Tis的第二扫描信号SCAN2的脉冲宽度相对于与数据电压Vdata同步的第一扫描信号SCAN1的脉冲宽度不同地设置。例如,图9示出第二扫描信号SCAN2的脉冲宽度被设置为时长长于第一扫描信号SCAN1的脉冲宽度。然而,实施方式不限于此。可以在考虑分辨率和面板特性的情况下调整第二扫描信号SCAN2的脉冲宽度。
由于图9的像素电路20中包括的OLED、驱动TFT DT、电容器C1和C2以及第四开关TFT T4与以上所述的基本上相同,因此进一步的描述可以简要地进行或者可以完全省略。
第一开关TFT T1是用于响应于第一扫描信号SCAN1将数据电压Vdata(n)提供给第一节点DTG的开关元件。第一开关TFT T1包括与提供有第一扫描信号SCAN1的第一扫描线连接的栅极,连接至数据线11的漏极以及连接至第一节点DTG的源极。第一扫描信号SCAN1在一个帧时段的像素驱动电压设置时段Tw期间被生成为栅极导通电压,并且在除了像素驱动电压设置时段Tw以外的剩余时段内保持为栅极关断电压。
第二开关TFT T2是用于响应于第二扫描信号SCAN2向第一节点DTG提供基准电压Vref的开关元件。第二开关TFT T2包括连接至提供有第二扫描信号SCAN2的第二扫描线的栅极,连接至Vref线14的源极以及连接至第一节点DTG的漏极。第二扫描信号SCAN2在像素驱动电压设置时段Tw之前的初始化和采样时段Tis期间被生成为栅极导通电压,并且在一个帧时段中的除了初始化和采样时段Tis之外的剩余时段期间被保持为栅极关断电压。
第三开关TFT T3是用于响应于第二扫描信号SCAN2将基准电压Vref提供给第三节点DTD的开关元件。第三开关TFT T3包括连接至提供有第二扫描信号SCAN2的第二扫描线的栅极,连接至Vref线14的源极以及连接至第三节点DTD的漏极。
因为一个水平时段1H随着显示面板的分辨率增加而减小,所以一个水平时段1H不足以感测驱动TFT DT的阈值电压Vth。在这种情况下,如果独立于数据电压Vdata的单独的第二扫描信号SCAN2的脉冲宽度增加,则可以充分确保驱动TFT DT的感测时间。因此,本公开的实施方式能够充分确保具有高分辨率的显示面板的补偿时间。
图10是示出将第五开关TFT添加至图2所示的像素电路的示例的电路图。在图10中,与图1至图9所示的结构和部件相同或等同的结构和部件用相同的附图标记表示,并且进一步的描述可以简要地进行或者可以完全省略。
参考10,像素电路30包括第三节点DTD与OLED的阳极之间的第五开关TFT T5。由于图10的像素电路30中包括的OLED、驱动TFT DT、电容器C1和C2以及第一至第四开关TFT T1至T4与以上所述的基本上相同,所以进一步的描述可以简单地进行或者可以完全省略。
在初始化和采样时段Tis期间,第五开关TFT T5切断驱动TFT DT与OLED之间的电流路径,由此防止OLED不期望地发光。当OLED在初始化和采样时段Tis期间发光时,黑灰度级的亮度可能增加。因此,可能降低对比度。特别地,当在主机***需要高基准电压Vref时在初始化和采样时段Tis期间对像素电路30的节点DTG、DTS和DTD进行初始化时,OLED的阳极的电压增加。因此,电流可能在OLED中流动,并且OLED可能发光。也就是说,为了防止OLED在一个帧时段中的除了发射时段Tem之外的剩余时段内发光,第五开关TFT T5在初始化和采样时段Tis期间响应于EM信号EM(n)切断连接至OLED的电流路径,并且在发射时段Tem期间连接驱动TFT DT与OLED之间的电流路径。
第五开关TFT T5响应于EM信号EM(n)而与第四开关TFT T4同时地导通和关断。第五开关TFT T5包括连接至提供有EM信号EM(n)的EM信号线12c的栅极,连接至第三节点DTD的源极以及连接至OLED的阳极的漏极。
根据主机***,可以以直接伽马驱动方法驱动像素,其中像素的亮度随着数据电压Vdata的增加而增加。在这种情况下,如图11至图15所示,可以通过在不改变上述像素电路20和像素电路30的情况下使像素电路的数据电压施加路径和基准电压施加路径反转并且增加基准电压来实现直接伽马驱动方法。
图11至图15示出了根据本公开的第二实施方式的像素电路及其驱动方法。图11至图15所示的像素电路40示出了在图2至图7所示的像素电路20中数据电压施加路径和基准电压施加路径反转的示例。尽管未示出,图10所示的像素电路30中数据电压施加路径和基准电压施加路径反转的示例可以用于图11至图15所示的像素电路40。
参考图11,每个像素电路40包括OLED、多个TFT DT T11、T12、T13和T4、第一电容器C1和第二电容器C2等。
诸如高电位驱动电压VDD、低电位电力电压VSS和基准电压Vref的像素电力被施加到第n像素电路40。高电位驱动电压VDD可以是7V至8V的DC电压,低电位电压VSS可以是0V的DC电压,基准电压Vref可以是4V至5V的DC电压。然而,实施方式不限于此。将诸如第n扫描信号SCAN(n)、第(n+1)扫描信号SCAN(n+1)和数据电压Vdata的像素驱动信号施加到第n像素电路40。
由扫描驱动器103将扫描信号SCAN(n)和SCAN(n+1)提供给扫描线12a和12d。由发射驱动器104将EM信号EM(n)提供给EM信号线12c。数据电压Vdata可以是由数据驱动器102生成的在0V和5V之间的电压,但实施方式不限于此。扫描信号SCAN(n)和SCAN(n+1)中的每一个被生成为具有一个水平时段1H的脉冲宽度并且在VGH和VGL之间摆动。在本公开的实施方式中,TFT DT、T11、T12、T13和T4例如实现为PMOS晶体管。因此,栅极导通电压为VGL,栅极关断电压为VGH。VGH可以为约10V,VGL可以为约-6V。然而,实施方式不限于此。
图11所示的像素电路40的操作可以在初始化和采样时段Tis、像素驱动电压设置时段Tw和发射时段Tem期间分开执行。在像素驱动电压设置时段Tw和发射时段Tem之间可以存在保持时段Th,但也可以省略。在初始化和采样时段Tis期间,第n扫描信号SCAN(n)的导通电平脉冲被输入到第n像素电路40,并且在除了初始化和采样时段Tis之外的剩余时段期间第n扫描信号SCAN(n)保持在栅极关断电压。在像素驱动电压设置时段Tw期间第(n+1)扫描信号SCAN(n+1)的导通电平脉冲被输入到第n像素电路40,在除了像素驱动电压设置时段Tw之外的剩余时段期间第(n+1)扫描信号SCAN(n+1)保持在栅极关断电压。在与第n扫描信号SCAN(n)和第(n+1)扫描信号SCAN(n+1)交叠的大约三个水平时段期间,生成EM信号EM(n)的关断电平脉冲作为栅极关断电压。在发射时段Tem期间,EM信号EM(n)的电压以预定PWM占空比在栅极导通电压和栅极关断电压之间反转,并导通和关断OLED的电流。
OLED使用由驱动TFT DT根据数据电压Vdata调节的电流量发光,并且表现对应于输入图像的数据的灰度的亮度。7V至8V的VDD、0V的VSS、4V至5V的Vref以及0V至5V的Vdata可以施加到图11至图15所示的像素电路40。随着数据电压Vdata增加,驱动TFT DT的源极-栅极电压Vsg增加。因此,像素的亮度增加。当驱动TFT DT的源极-栅极电压Vsg增加时,由于OLED的电流增加,OLED的发射量增加。因此,在图11至图15所示的像素电路40中,随着数据电压Vdata的增加,像素的亮度增加,并且像素的亮度随着数据电压Vdata的减小而减小。
根据第二实施方式的如图11至图15所示的像素电路40与根据第一实施方式的像素电路20和30具有基本相同的电路结构,不同之处在于提供有数据电压的开关TFT和提供有基准电压的开关TFT被反转。在第二实施方式中将与第一实施方式中描述的结构或部件相同或等同的结构和部件用相同的附图标记表示,并且进一步的描述可以简要地进行或者可以完全省略。像素电路40中包括的OLED、驱动TFT DT、第四开关TFT T4以及第一电容器C1和第二电容器C2具有与第一实施方式中描述的基本相同的连接关系。
第一开关TFT T11是用于响应于第(n+1)扫描信号SCAN(n+1)向第一节点DTG提供第一电压的开关元件。第一电压是大于VSS且小于VDD的基准电压Vref。第(n+1)扫描信号SCAN(n+1)的导通电平脉冲比第n扫描信号SCAN(n)的导通电平脉冲晚。第一开关TFT T11包括连接至第二扫描线12d的栅极,连接至Vref线14的源极和连接至第一节点DTG的漏极。第(n+1)扫描信号SCAN(n+1)在像素驱动电压设置时段Tw期间被生成为栅极导通电压,并经由第二扫描线12d提供给第n像素电路40。
第二开关TFT T12是用于响应于与数据电压Vdata同步的第n扫描信号SCAN(n)向第一节点DTG提供第二电压的开关元件。第二电压是数据电压Vdata。第二开关TFT T12包括连接至第一扫描线12a的栅极,连接至数据线11的源极和连接至第一节点DTG的漏极。第n扫描信号SCAN(n)在初始化和采样时段Tis期间被生成为栅极导通电压,并经由第一扫描线12a提供给第n像素电路40。
第三开关TFT T13是用于响应于与数据电压Vdata同步的第n扫描信号SCAN(n)将数据电压Vdata提供给第三节点DTD的开关元件。第三开关TFT T13包括连接至第一扫描线12a的栅极,连接至数据线11的源极和连接至第三节点DTD的漏极。
参照图12至图15描述驱动如图11所示的像素电路40的方法。
如图12所示,在初始化和采样时段Tis之前的发射时段Tem期间,生成EM信号EM(n)作为栅极导通电压,并且第四开关TFT T4导通。在这种情况下,第四开关TFT T4和驱动TFTDT导通,并且第一至第三开关TFT T11、T12和T13保持关断状态。因此,电流Ioled流入OLED,并且第二节点DTS的电压被设置为VDD。
参考图13,在初始化和采样时段Tis期间,第n扫描信号SCAN(n)的电压被反转成栅极导通电压,并且EM信号EM(n)的电压被反转为栅极关断电压。在初始化和采样时段Tis期间,第(n+1)扫描信号SCAN(n+1)的电压保持在栅极关断电压。在初始化和采样时段Tis(即一个水平时段1H)期间,第二和第三开关TFT T12和T13响应于与数据电压Vdata(n)同步的第n扫描信号SCAN(n)的导通电平脉冲而导通,并且数据电压Vdata(n)通过第二和第三开关TFT T12和T13施加到第一节点DTG和第三节点DTD。因此,在初始化和采样时段Tis期间,第一节点DTG和第三节点DTD的电压被初始化为数据电压Vdata(n)。因为电压Vdtata+|Vth|在初始化和采样时段Tis期间施加到第二节点DTS,因此驱动TFT DT的阈值电压Vth被存储在第一电容器C1中。因此,在初始化和采样时段Tis期间,感测驱动TFT DT的阈值电压Vth。
由于在初始化和采样时段Tis期间第四开关TFT T4关断,因此在像素电路40中VDD和Vref不被短路。因此,能够最小化或者防止由于像素电路40中的VDD和Vref短路而导致的功耗增加、像素劣化和可靠性降低。
在初始化和采样时段Tis期间,当VDD施加到第二电容器C2的一个电极时,第二电容器C2的电压为|Vdata+|Vth|-VDD|。并且,当将Vref施加到第二电容器C2的一个电极时,第二电容器C2的电压为|Vdata+|Vth|-Vref|。
像素电路40在初始化和采样时段Tis之后的像素驱动电压设置时段Tw中操作。如图14所示,当像素驱动电压设置时段Tw开始时,第(n+1)扫描信号SCAN(n+1)的电压反转成栅极导通电压,并且第n扫描信号SCAN(n)被反转成栅极关断电压。在像素驱动电压设置时段Tw期间,EM信号EM(n)的电压保持在栅极关断电压。在像素驱动电压设置时段Tw期间,第一开关TFT T11响应于第(n+1)扫描信号SCAN(n+1)的导通电平而导通,并将基准电压Vref施加到第一节点DTG。在像素驱动电压设置时段Tw期间,除了第一开关TFT T11之外剩下的TFT,即第二至第四TFT T12、T13和T4以及驱动TFT DT被关断。在像素驱动电压设置时段Tw期间,第一节点DTG充载有基准电压Vref。在像素驱动电压设置时段Tw中,由于通过第一电容器C1的耦合,第二节点DTS的电压变为
在像素驱动电压设置时段Tw之后的保持期间Th期间,第(n+1)扫描信号SCAN(n+1)的电压被反转为栅极关断电压,并且第n扫描信号SCAN(n)和EM信号EM(n)的电压被保持在先前的电平。在保持时段Th期间,第一节点DTG和第二节点DTS的电压可以通过当第(n+1)扫描信号SCAN(n+1)的电压变为栅极关断电压时生成的反冲电压而改变。
如图15所示,当发射时段Tem在保持期间Th之后开始时,扫描信号SCAN(n)和SCAN
(n+1)保持在栅极关断电压,并且EM信号EM(n)被反转成栅极导通电压。在这种情况下,第二
节点DTS的电压变为VDD,并且第一节点DTG的电压(即,驱动TFT DT的栅极电压)变为
因此,设置确定OLED的电流量的驱动TFT DT的源极-栅极电压Vsg。在这种情况下,由以下等式2表示的电流Ioled在OLED中流动。
[等式2]
其中K是由驱动TFT DT的迁移率、寄生电容、沟道容量等决定的常数,Vth是驱动TFT DT的阈值电压。
从上述等式2可以看出,本公开的实施方式中的OLED的电流Ioled不受VDD影响。当由VDD线的电压降产生图像质量的不均匀时,通过形成网格形状的VDD线可以减小VDD线的电阻。然而,在具有高分辨率的显示面板的情况下,因为VDD线的宽度由于与像素相对应的区域的减小而需要减小,所以VDD线的电阻降低是受限的。而且,在大屏幕显示面板的情况下,由于电力供给路径被延长到屏幕显示单元AA的内部,所以VDD线的电阻增加。因此,本公开的实施方式能够在不将VDD线设计成低电阻或形成网格形状的VDD线的情况下使整个屏幕上的像素的亮度和颜色均匀化,原因是OLED的电流不受VDD影响。因此,本公开的实施方式能够实现具有小像素尺寸的高分辨率的显示面板的均匀图像质量。并且,本公开的实施方式能够提供具有改善的亮度和图像质量的大屏幕显示面板。因为本公开的实施方式能够补偿VDD线的电压降,所以本发明的实施方式能够在不形成网状形状的VDD线的情况下实现上述效果。
从上述等式2可以看出,图11至图15所示的像素电路40以直流伽马驱动方法驱动,其中像素的亮度随着数据电压Vdata的增加而增加。
图11至图15所示的像素电路40被初始化为根据灰度而变化的数据电压Vdata。黑灰度级的数据电压Vdata为低电压,例如0V。当OLED的阳极电压被初始化为黑灰度级的数据电压Vdata时,OLED不能被导通。因此,由于黑灰度级的像素的亮度不能增加,能够防止对比度的降低。而且,当OLED的阳极电压被初始化为白灰度级的数据电压Vdata时,OLED可以被导通,并且像素可以发光。然而,在这种情况下,由于像素在发射时段Tem中以白灰度级发光,所以对比度没有降低。并且,用户在初始化和采样时段Tis中不会感知像素发光。也就是说,通过在初始化和采样时段Tis中将OLED的阳极电压初始化为数据电压Vdata,本发明的实施方式能够防止当表现黑灰度级和白灰度级时对比度的降低。黑灰度级是最小灰度值,例如像素数据00000000(2),白灰度级是最大灰度值,例如像素数据11111111(2)。黑灰度级的像素的亮度为最小亮度,白灰度级的像素的亮度为最大亮度。
图16至图18是示出第三电容器连接至像素电路20、30和40的示例的电路图。具体地,图16示出了将第三电容器C3添加到图2至图7所示的像素电路20的示例。图17示出了将第三电容器C3添加到图10所示的像素电路30的示例。图18示出了将第三电容器C3添加到图11至图15所示的像素电路40的示例。第三电容器可以应用于上述实施方式以及其他实施方式。在图16至图18中,用相同的附图标记表示与图1至图15所示的结构和部件相同或等同的结构和部件,并且进一步的描述可以简要地进行或者可以完全省略。
参照图16至图18,像素电路20-1、30-1和40-1中的每个还包括连接在第一节点DTG和EM信号线12c之间的第三电容器C3。
如上所述,当发射时段Tem开始时,EM信号EM(n)的电压被降低到栅极导通电压。在这种情况下,由于第一节点DTG通过第三电容器C3耦合到EM信号线12c,所以在EM信号EM(n)的电压减小到栅极导通电压时,第一节点DTG的电压降低并且驱动TFT DT的源极-栅极电压Vsg增加。因此,像素的亮度可以在白灰度级处增加,并且对比度可以增加。因此,本公开的实施方式在实现高动态范围(HDR)方面具有优点。而且,当EM信号线12c的电压变为栅极导通电压时,由于通过第三电容器C3的耦合,驱动TFT DT的源极-栅极电压Vsg增加到大于第一电容器C1的电压的电压,并且像素的亮度能够进一步增加。
图19示出了不包括第三电容器C3的像素电路中的驱动TFT DT的源极-栅极电压Vsg。图20示出了当第三电容器C3被添加到像素电路时驱动TFT DT的源极-栅极电压Vsg由于第一节点DTG的电压进一步减小而增加了“α”的示例。驱动TFT DT的源极-栅极电压Vsg由下式表示:α由以下等式表示,其中VEH是EM信号EM(n)的栅极关断电压(或高电平电压),VEL是EM信号EM(n)的导通电压(或低电平电压)。
像素电路20、30、40中的第二和第三开关TFT T2、T12、T3和T13的连接结构可以改变为如图21至图23所示。图21至图23所示的电路的操作和效果与上述实施方式的基本相同。
图21至图23是示出像素电路20-2、30-2和40-2的第二开关TFT和第三开关TFT的连接结构改变的示例的电路图。具体地,图21示出了如图2至图7所示的像素电路20的第二和第三开关TFT T2和T3的连接结构改变的示例,图22示出了如图10所示的像素电路30的第二和第三开关TFT T2和T3的连接结构改变的示例,图23示出了如图11至图15所示的像素电路40的第二和第三开关TFT T12和T13的连接结构改变的示例。在图21至图23中,与图1至图20所示的结构和部件相同或等同的结构和部件用相同的附图标记表示,进一步描述可以简单地进行或者可以完全省略。
参照图21至图23,第二开关TFT T2和T12分别包括连接至扫描线12b和12a的栅极,连接至第三节点DTD的源极和连接至第一节点DTG的漏极。第三开关TFT T3和T13分别包括连接至扫描线12b和12a的栅极,连接至Vref线14和数据线11的源极,以及连接至第三节点DTD的漏极。
在图21至图23所示的像素电路20-2、30-2和40-2中,由于第二和第三开关TFT T2、T12、T3和T13存在于第一节点DTG与Vref线14之间的电流路径或第一节点DTG与数据线11之间的电流路径上,因此,与仅包括第二开关TFT T2和T12的实施方式相比,漏电流可以进一步降低。可以根据显示面板的结构或驱动方法来选择第二和第三开关TFT T2、T12、T3和T13的连接结构,但不限于此。
图24示出了根据本公开的第三实施方式的像素电路及其驱动方法。在本公开的第三实施方式中,像素电路中包括的晶体管例如实现为NMOS晶体管。
参考图24,每个像素电路50包括OLED、多个TFT NDT和NT1、NT2、NT3、NT4及NT5、第一电容器C1和第二电容器C2等。
给第n像素电路50提供高电位驱动电压VDD、低电位电力电压VSS、基准电压Vref、第(n-1)扫描信号SCAN(n-1)、第n扫描信号SCAN(n)、数据电压Vdata等。例如,高电位驱动电压VDD可以是7V至8V的DC电压,低电位电压VSS可以是0V的DC电压,并且基准电压Vref可以是1V的DC电压。然而,实施方式不限于此。数据电压Vdata可以是由数据驱动器102生成的0V和5V之间的电压,但实施方式不限于此。每个扫描信号SCAN(n-1)和SCAN(n)被生成为具有一个水平时段1H的脉冲宽度并且在VGH和VGL之间摆动。在本公开的实施方式中,TFT NDT和NT1至NT5例如实现为NMOS晶体管。因此,栅极导通电压为VGH,栅极关断电压为VGL。例如,VGH可以为约10V,VGL可以为约-6V。然而,实施方式不限于此。
在第(n-1)扫描信号SCAN(n-1)之后将与第n数据电压Vdata(n)同步的第n扫描信号SCAN(n)提供给第n像素电路50。可以在初始化和采样时段Tis、像素驱动电压设置时段Tw和发射时段Tem中分开地执行执行像素电路50的操作。在初始化和采样时段Tis期间,将第(n-1)扫描信号SCAN(n-1)输入到第n个像素电路50,并且在除了初始化和采样时段Tis之外的剩余时段期间将第(n-1)扫描信号SCAN(n-1)保持在栅极关断电压。在像素驱动电压设置时段Tw第n扫描信号SCAN(n)输入到第n个像素电路50,在除了像素驱动电压设置时段Tw之外的剩余时段期间第n扫描信号SCAN(n)保持在栅极关断电压。在与第(n-1)扫描信号SCAN(n-1)和第n扫描信号SCAN(n)交叠的约三个水平时段期间,生成EM信号EM(n)作为栅极关断电压。在发射时段Tem期间,EM信号EM(n)以预定PWM占空比在栅极导通电压和栅极关断电压之间重复地切换,并导通和关断OLED的电流。
OLED使用由驱动TFT DT根据数据电压Vdata调节的电流量发光,并且表现对应于输入图像的数据的灰度级的亮度。通过响应于EM信号EM(n)控制的第四开关TFT NT4来导通和关断OLED的电流路径。OLED包括阳极、阴极和在阳极和阴极之间的有机化合物层。OLED的阳极经由第二节点DTS和第五开关TFT NT5连接至驱动TFT NDT的源极,并且OLED的阴极连接至提供有VSS的VSS电极。
驱动TFT NDT是用于根据驱动TFT NDT的源极-栅极电压Vsg来控制在OLED中流动的电流Ioled的驱动元件。驱动TFT NDT包括连接至第一节点DTG的栅极,连接至第二节点DTS的源极和连接至第三节点DTD的漏极。
第一电容器C1连接在第一节点DTG和第二节点DTS之间。第二电容器C2包括接收来自VDD线13或Vref线14的电压的第一电极以及连接至第二节点DTS的第二电极。
像素电路50的开关电路(例如,第一至第五开关TFT NT1至NT5)响应于第(n-1)扫描信号SCAN(n-1)向驱动TFT NDT的栅极和漏极提供基准电压Vref,然后响应于第n扫描信号SCAN(n)向驱动TFT NDT的栅极提供数据电压Vdata。接下来,开关电路响应于EM信号EM(n)将大于基准电压Vref的高电位驱动电压VDD提供给驱动TFT NDT的漏极,并且同时形成在驱动TFT NDT与OLED的阳极之间的电流路径。
第一开关TFT NT1是用于响应于第n扫描信号SCAN(n)或第一扫描信号SCAN1将数据电压Vdata(n)提供给第一节点DTG的开关元件。第一开关TFT NT1包括连接至第一扫描线12a的栅极,连接至数据线11的漏极和连接至第一节点DTG的源极。第n扫描信号SCAN(n)或第一扫描信号SCAN1经由第一扫描线12a提供给第n像素电路50。
第二开关TFT NT2是用于响应于第(n-1)扫描信号SCAN(n-1)或第二扫描信号SCAN2将基准电压Vref提供给第一节点DTG的开关元件。可以将如图9所示的第二扫描信号SCAN2的脉冲宽度设置成大于高分辨率下的第一扫描信号SCAN1的脉冲宽度。第二开关TFTNT2包括连接至第二扫描线12b的栅极,连接至Vref线14的源极和连接至第一节点DTG的漏极。
第三开关TFT NT3是用于响应第(n-1)扫描信号SCAN(n-1)或第二扫描信号SCAN2将基准电压Vref提供给第三节点DTD的开关元件。第三开关TFT NT3包括连接至第二扫描线12b的栅极,连接至Vref线14的源极和连接至第三节点DTD的漏极。
第四开关TFT NT4是用于响应于EM信号EM(n)来导通和关断VDD线13和第三节点DTD之间的电流路径的开关元件。第四开关TFT NT4包括连接至提供有EM信号EM(n)的第三EM信号线12c的栅极,连接至VDD线13的漏极和连接至第三节点DTD的源极。
第五开关TFT NT5是用于响应于EM信号EM(n)来导通和关断在OLED中流动的电流的开关元件。第五开关TFT NT5包括连接至提供有EM信号EM(n)的第三EM信号线12c的栅极,连接至第二节点DTS的漏极和连接至OLED的阳极的源极。第五开关TFT NT5切断OLED的电流,使得OLED在初始化和采样时段Tis期间不发光,并且防止黑灰度级的亮度增加,由此提高对比度。而且,如图2至图9所示的实施方式中的第四开关TFT T4可以执行如图24所示的第三实施方式中的第四和第五开关TFT NT4和NT5的功能。
图25示出了根据本公开的第四实施方式的像素电路及其驱动方法。第四实施方式被配置成使得如图2至图7所示的像素电路20的一些开关TFT T1、T2、T3和T4从PMOS晶体管改变为NMOS晶体管。
根据本公开的实施方式的电致发光显示器可以通过降低帧率来以低速度驱动像素,以便在显示静止图像时降低功耗。在这种情况下,由于数据更新周期变长,所以当在像素中产生漏电流时可能会发生闪烁。当具有较长关断时段的TFT NT1、NT2、NT3和NT4被制造为具有小关断电流的n型氧化物TFT时,能够降低低速驱动中的闪烁和功耗。特别地,当可以产生大量漏电流的连接至驱动TFT DT的栅极的第一开关TFT NT1、第二开关TFT NT2和第三开关TFT NT3被实现为氧化物TFT时,即使没有实现为双栅极结构的晶体管,第一至第三开关TFT NT1至NT3也能够减小关断电流。考虑到OLED的效率和功耗,驱动TFT DT可以实现为具有高迁移率的p型低温多晶硅(LTPS)TFT。
在图24和图25所示的实施方式中,第三电容器C3可以连接在连接至驱动TFT NDT和DT的栅极的第一节点与被提供有发射控制信号的第三EM信号线12c之间。第二开关TFTNT2和第三开关TFT NT3之间的连接关系可以应用于图21和图23所示的实施方式。
图26至图28示出了根据一个实施例的栅极驱动器的移位寄存器。
参照图26至图28,栅极驱动器108的扫描驱动器103和EM驱动器104中的每一个包括移位寄存器,其响应于来自定时控制器110的栅极定时控制信号顺序地使输出移位。
栅极驱动器108的移位寄存器包括多个级联连接的级ST(1)至ST(n+3),并根据如图28中所示的移位时钟定时使输出电压移位。移位寄存器接收从前一级接收到的起始脉冲VST或进位信号作为起始脉冲,并且在输入时钟时生成输出信号。扫描驱动器103的输出信号是扫描信号,并且发射驱动器104的输出信号是EM信号。
移位寄存器的级ST(1)至ST(n+3)中的每一个包括响应于Q节点的电压而对输出端充电并且将输出信号的电压提高到栅极导通电压VGL的上拉晶体管Tu,响应于QB节点的电压而使输出端子放电到栅极关断电压VGH的下拉晶体管Td以及对Q节点和QB节点进行充电和放电的开关电路120,如图26所示。
当在Q节点被以栅极导通电压VGL预充电的状态下将移位时钟CLK(n)输入到上拉晶体管Tu的漏极时,上拉晶体管Tu对输出端子充电至移位时钟CLK(n)的栅极导通电压VGL。在Q节点被以栅极导通电压VGL充电并且浮置的状态下将移位时钟CLK(n)输入到上拉晶体管Tu。当移位时钟CLK(n)的导通电压VGL被输入到上拉晶体管Tu的漏极时,通过上拉晶体管Tu的漏极和栅极之间的寄生电容产生自举。因此,Q节点的电压增加到约2VGL(即,约栅极导通电压VGL的两倍)。在这种情况下,上拉晶体管Tu被Q节点的电压2VGL导通,并且输出端被充电至移位时钟CLK(n)的VGL。当QB节点被以VGL充电时,下拉晶体管Td将栅极关断电压VGH提供给输出端子,并将输出电压Vout(n)调整到VGH。输出信号的电压Vgout(n)被提供给扫描线或EM信号线,并且还作为进位信号CRY(n)至CRY(n+4)被提供给前一级和下一级。
开关电路120响应于通过VST端子输入的起始脉冲VST或从前一级接收到的进位信号CRY(n)至CRY(n+4)而对Q节点充电,并且响应于通过复位(RST)端子或VNEXT端子接收的信号使Q节点放电。RST端子接收用于同时初始化所有级ST(1)至ST(n+3)的Q节点的复位信号,并且VNEXT端子接收在下一级生成的进位信号。开关电路120可以使用逆变器对与Q节点相对的QB节点进行充电和放电。
起始脉冲VST被施加到移位寄存器的第一级ST(1)。起始脉冲VST可以施加到一个或多个级。移位时钟CLK(n)可以是2相时钟、4相时钟或8相时钟,但不限于此。
图29示出了输出如图3所示的扫描信号SCAN(n-1)和SCAN(n)的扫描驱动器的输出端子与屏幕显示单元间的连接关系。在图29中,“LINE1”、“LINE2”和“LINE3”表示显示行。
因为扫描信号SCAN(n-1)和SCAN(n)具有相同的脉冲宽度并且以预定相位差移位,所以它们可以在不改变栅极定时控制信号的情况下从一个移位寄存器输出。
每个显示行连接至显示面板100的屏幕显示单元AA上的子像素105至107。第n显示行的初始化和采样时段Tis与第(n-1)显示行的像素驱动电压设置时段Tw交叠。因此,第(n-2)扫描信号和第(n-1)扫描信号被施加到第(n-1)显示行的子像素105至107,并且第(n-1)扫描信号和第n扫描信号被施加到第n显示行的子像素105到107。由于两个扫描线彼此共享扫描驱动器103的一个输出端子,因此能够减少扫描驱动器103的输出端子的数量。因此,在初始化和采样时段Tis期间,第(n-1)扫描信号被输入到第(n-1)显示行和第n显示行,并且在像素驱动电压设置时段Tw期间第n扫描信号被输入到第n显示行。因此,扫描驱动器103的一个输出端子连接至布置在两个相邻显示行上的子像素105至107。由于显示面板100的两个扫描信号线可以连接至扫描驱动器103的一个输出端,所以可以通过减少扫描驱动器103的尺寸来实现窄边框。
图30示出了输出如图9所示的扫描信号SCAN1和SCAN2的扫描驱动器的输出端子与屏幕显示单元间的连接关系。
参考图30,在具有高分辨率的显示装置中,驱动TFT的阈值电压的感测时间可能不足。在这种情况下,如图9所示,通过增加限定初始化和采样时段Tis的第二扫描信号SCAN2的脉冲宽度,可以充分确保阈值电压的感测时间。因为第二扫描信号SCAN2独立于数据电压独立地生成,所以能够扩展第二扫描信号SCAN2的脉冲宽度。生成第二扫描信号SCAN2的栅极定时控制信号的移位时钟的宽度需要在时长上长于生成第一扫描信号SCAN1的栅极定时控制信号的移位时钟的宽度。可以使用边框区域BZ中的两个扫描驱动器103A和103B来输出第一扫描信号SCAN1和第二扫描信号SCAN2。扫描驱动器103A和103B彼此共享起始脉冲VST并分别接收移位时钟。第一扫描驱动器103A输出第一扫描信号SCAN1,并顺序地移位所输出的第一扫描信号SCAN1。第二扫描驱动器103B输出第二扫描信号SCAN2,并顺序地移位所输出的第二扫描信号SCAN2。
图31示出了输出如图3和图9所示的EM信号的发射驱动器的输出端子与屏幕显示单元间的连接关系。
因为如图3和图9所示的EM信号EM(n)的脉冲宽度被设置为约三个水平时段,EM信号EM(n)可以共享屏幕显示单元AA的显示行LINE1到LINE#中的两个显示行。因此,发射驱动器104的一个输出端子可以连接至布置在两个相邻显示行上的子像素105至107。因为可以减小发射驱动器104的尺寸,所以边框区域可以将发射驱动器104的尺寸减小某一减小量。因为显示面板100的两个EM信号线可以连接至发射驱动器104的一个输出端,所以可以通过发射驱动器104的尺寸的减小来实现窄边框。
根据本公开的实施方式的电致发光显示器可以描述如下。
根据本公开的实施方式的电致发光显示器包括:显示面板,其包括多个像素,多个像素中的每个像素包括子像素。每个子像素的像素电路包括:驱动晶体管,其连接至电致发光二极管的阳极,驱动晶体管被配置成驱动电致发光二极管;第一开关晶体管,其连接至驱动晶体管,第一开关晶体管被配置成响应于第一扫描信号向驱动晶体管的栅极提供第一电压;第二开关晶体管,其连接至驱动晶体管,第二开关晶体管被配置成响应于第二扫描信号向驱动晶体管的栅极提供第二电压;第三开关晶体管,其连接至第二开关晶体管和驱动晶体管,第三开关晶体管被配置成响应于第二扫描信号向驱动晶体管的第一电极提供第二电压;第四开关晶体管,其连接至驱动晶体管,第四开关晶体管被配置成响应于发射控制信号向驱动晶体管的第二电极提供第一供给电压;第一电容器,其连接在连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间;以及第二电容器,其连接在第二节点与提供有第二电压或第一供给电压的电力供给线之间。第二供给电压被施加到电致发光二极管的阴极,第二供给电压低于第一供给电压。因此,根据本公开的电致发光显示器能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,并且由于高电位驱动电压和基准电压不被短路而能够降低功耗。
根据一个或更多个实施方式,在用于感测驱动晶体管的阈值电压的采样时段期间或者在电致发光显示器的其间电致发光二极管发光的发射时段期间,第一供给电压的改变可以被反映在第一节点和第二节点两者处。
根据一个或更多个实施方式,第一电压可以是与第一扫描信号同步的数据电压,并且第二电压可以是大于第二供给电压并且小于第一供给电压的基准电压。在一个或更多个实施方式中,第一扫描信号可以是第n扫描信号,第二扫描信号可以是在第一扫描信号之前生成的第(n-1)扫描信号,其中n是正整数。
根据一个或更多个实施方式,第一电压可以是大于第二供给电压并且可以小于第一供给电压的基准电压,并且第二电压可以是与第一扫描信号同步的数据电压。在本实施方式中,第一扫描信号可以是第(n+1)扫描信号,并且第二扫描信号可以是在第一扫描信号之前生成的第n扫描信号,其中n是正整数。
根据一个或更多个实施方式,第二开关晶体管和第三开关晶体管可以根据第(n-1)扫描信号的栅极导通电压导通。第一开关晶体管可以根据第n扫描信号的栅极导通电压导通。在第一开关晶体管、第二开关晶体管和第三开关晶体管关断之后,第四开关晶体管可以根据发射控制信号的栅极导通电压导通。第四开关晶体管可以在发射控制信号交叠的关断时段期间保持关断状态。
根据一个或更多个实施方式,第一开关晶体管和第二开关晶体管可以各自包括双栅极结构。
根据一个或更多个实施方式,第二扫描信号可以被施加到第(n-1)子像素并与第(n-1)数据电压同步,其中n是正整数。第一扫描信号可以被施加到第n子像素并与第n数据电压同步。可以在第二扫描信号之后将第一扫描信号提供给像素电路。
根据一个或更多个实施方式,第二扫描信号的脉冲宽度可以在时长上长于第一扫描信号的脉冲宽度。
根据一个或更多个实施方式,第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和驱动晶体管可以是p型晶体管。
根据一个或更多个实施方式,电致发光显示器还可以包括配置成输出第二扫描信号和第一扫描信号的扫描驱动器,被配置成输出发射控制信号的发射驱动器以及连接至子像素的多个显示行。扫描驱动器的一个输出端可以连接至布置在多个显示行的两个相邻显示行上的一对子像素。
根据一个或更多个实施方式,发射驱动器的一个输出端子可以连接至布置在多个显示行的两个相邻显示行上的一对子像素。
根据一个或更多个实施方式,电致发光显示器还可以包括:被配置成输出第二扫描信号的第一扫描驱动器,被配置成输出第一扫描信号的第二扫描驱动器;被配置成输出发射控制信号的发射驱动器;以及与子像素连接的多个显示行。第一扫描驱动器和第二扫描驱动器可以共享公共起始脉冲,并且第一扫描驱动器和第二扫描驱动器接收具有不同脉冲宽度的移位时钟。
根据一个或更多个实施方式,发射驱动器的一个输出端子可以连接至布置在多个显示行的两个相邻显示行上的一对子像素。
根据一个或更多个实施方式,电致发光显示器还可以包括连接在第一节点和第三节点之间的第三电容器,第三节点连接至第四开关晶体管的栅极以及被提供有发射控制信号的信号线。
根据一个或更多个实施方式,第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管中的至少之一可以是n型氧化物晶体管,并且驱动晶体管可以是p型多晶硅晶体管。
根据本公开的一个实施方式的一种电致发光显示器包括:显示面板,其包括多个像素,多个像素中的每个像素包括子像素。每个子像素的像素电路包括:驱动晶体管,其连接至电致发光二极管的阳极,驱动晶体管被配置成驱动电致发光二极管;开关电路,被配置成响应于第(n-1)扫描信号向驱动晶体管的栅极和第一电极提供小于第一供给电压且大于第二供给电压的基准电压,其中第二供给电压小于第一供给电压,开关电路被配置成响应于第n扫描信号向驱动晶体管的栅极提供数据电压,并且开关电路被配置成响应于发射控制信号向驱动晶体管的第二电极提供第一供给电压,其中n是正整数;第一电容器,其连接在连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间;以及第二电容器,其连接在第二节点与被提供有基准电压或第一供给电压的电力供给线之间。第二供给电压被施加到电致发光二极管的阴极。因此,根据本公开的电致发光显示器能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,并且由于高电位驱动电压和基准电压不被短路而能够降低功耗。
根据一个或更多个实施方式,在用于感测驱动晶体管的阈值电压的采样时段期间或者在电致发光显示器的其间电致发光二极管发光的发射时段期间,第一供给电压的改变可以被反映在第一节点和第二节点两者处。
根据一个或更多个实施方式,开关电路可以包括:第一开关晶体管,其被配置成响应于第n扫描信号将数据电压提供给驱动晶体管的栅极;第二开关晶体管,其被配置成响应于第(n-1)扫描信号将基准电压提供给驱动晶体管的栅极;第三开关晶体管,其被配置成响应于第(n-1)扫描信号将基准电压提供给驱动晶体管的第一电极;第四开关晶体管,其被配置成响应于发射控制信号将第一供给电压提供给驱动晶体管的第二电极。
根据本公开的一个实施方式的一种电致发光显示器包括:显示面板,其包括多个像素,多个像素中的每个像素包括子像素。每个子像素的像素电路包括:驱动晶体管,其连接至电致发光二极管的阳极,驱动晶体管被配置成驱动电致发光二极管;第一开关晶体管,其连接至驱动晶体管,第一开关晶体管被配置成响应于第n扫描信号向驱动晶体管的栅极提供数据电压,其中n是正整数;第二开关晶体管,其连接至驱动晶体管,第二开关晶体管被配置成响应于第(n-1)扫描信号向驱动晶体管的栅极提供小于第一供给电压且大于第二供给电压的基准电压,其中第二供给电压小于第一供给电压;第三开关晶体管,被配置成响应于第(n-1)扫描信号向驱动晶体管的第一电极提供基准电压;第四开关晶体管,其连接至驱动晶体管,第四开关晶体管被配置成响应于发射控制信号向驱动晶体管的第二电极提供第一供给电压;第五开关晶体管,其连接在驱动晶体管与电致发光二极管之间,第五开关晶体管被配置成响应于发射控制信号形成驱动晶体管的第二电极与电致发光二极管的阳极之间的电流路径;第一电容器,其连接在连接至驱动晶体管的栅极的第一节点与连接至驱动晶体管的第二电极的第二节点之间;以及第二电容器,其连接在第二节点与提供有基准电压或第一供给电压的电力供给线之间。第二供给电压被施加到电致发光二极管的阴极。因此,根据本公开的电致发光显示器能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,并且由于高电位驱动电压和基准电压不被短路而能够降低功耗。
根据一个或更多个实施方式,在用于感测驱动晶体管的阈值电压的采样时段期间或者在电致发光显示器的其间电致发光二极管发光的发射时段期间,第一供给电压的改变可以被反映在第一节点和第二节点两者处。
根据一个或更多个实施方式,电致发光显示器的扫描时段可以包括用于感测驱动晶体管的阈值电压的采样时段、用于将数据电压设置为驱动晶体管的驱动电压的像素驱动电压设置时段、以及电致发光二极管发光的发射时段。第二开关晶体管和第三开关晶体管可以根据第(n-1)扫描信号的栅极导通电压而导通。在第二开关晶体管和第三开关晶体管根据第(n-1)扫描信号的栅极关断电压而关断之后,第一开关晶体管可以根据第n扫描信号的栅极导通电压而导通。在第一开关晶体管、第二开关晶体管和第三开关晶体管关断之后,第四开关晶体管可以根据发射控制信号的栅极导通电压而导通。并且第四开关晶体管可以在发射控制信号的关断时段期间保持关断状态。
根据一个或更多个实施方式,第一开关晶体管和第二开关晶体管可以各自包括双栅极结构。
根据一个或更多个实施方式,第(n-1)扫描信号可以被施加到第(n-1)子像素并与第(n-1)数据电压同步。第n扫描信号可以应用于第n子像素并与第n数据电压同步。可以在第(n-1)扫描信号之后将第n扫描信号提供给像素电路。
根据一个或更多个实施方式,第(n-1)扫描信号的脉冲宽度可以在时长上长于第n扫描信号的脉冲宽度。
根据一个或更多个实施方式,第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管和驱动晶体管可以是p型晶体管。
对于本领域技术人员明显的是,在不脱离本发明的精神或范围的情况下,在本公开中可以进行各种修改和变化。因此,本公开的实施方式旨在覆盖本发明的修改和变化,只要它们在所附权利要求及其等同物的范围内即可。
本发明的实施方式能够在不设计低电阻的VDD线的情况下在整个屏幕上实现均匀的图像质量,原因是像素的OLED的电流不受VDD影响,并且能够实现具有高分辨率和大屏幕尺寸的电致发光显示器。
本发明的实施方式能够降低由于在像素中VDD和Vref短路而引起的功耗和像素劣化,由此提高可靠性。
本发明的实施方式能够执行细致的灰度表现,原因是可以根据像素的电容器的电容之比来确定数据电压范围。
本发明的实施方式能够提高电致发光显示器的显示质量,原因是在发射控制信号被反转成栅极关断电压之后OLED的阳极浮置的时间可以被设置为短时间间隔。
本发明的实施方式通过在发射时段期间以预定PWM占空比导通和关断发射控制信号能够最小化或防止闪烁和图像残留并且提高图像质量。而且,本发明的实施方式能够执行稳定的负载驱动,原因是在发射时段中的发射控制信号的关断时段期间,驱动TFT的Vsg(或Vgs)可以存储在电容器中。
本发明的实施方式包括内部补偿电路,其能够通过调整扫描信号的脉冲宽度来控制驱动TFT的采样时段足够长。因此,本发明的实施方式能够稳定地确保具有高分辨率和大屏幕尺寸的电致发光显示器中的像素间的驱动特性的差异的补偿。
由于内部补偿电路可以具有不复杂的电路配置和紧凑的布局结构,本发明的实施方式能够实现具有小单位像素尺寸的高PPI(每英寸像素)的高分辨率显示设备。
虽然已经参考其多个说明性实施方式描述了实施方式,但是应当理解,本领域技术人员可以设计出将落入本公开的原理的范围内的许多其它修改和实施方式。更具体地,在本公开、附图和所附权利要求的范围内,各个部件部分和/或主题组合布置的各种变型和修改是可能的。除了部件部分和/或布置的变化和修改之外,替代用途对于本领域技术人员来说也是明显的。
Claims (16)
1.一种电致发光显示器,包括:
显示面板,其包括多个像素,所述多个像素中的每个像素包括子像素,
其中,每个子像素的像素电路包括:
驱动晶体管,所述驱动晶体管的第一电极连接至电致发光二极管的阳极,所述驱动晶体管被配置成驱动所述电致发光二极管;和
内部补偿电路,其包括:
第一开关晶体管,所述第一开关晶体管的第一电极连接至所述驱动晶体管的栅极,所述第一开关晶体管被配置成响应于通过第一扫描线提供的第一扫描信号将通过数据线提供的第一电压提供至所述驱动晶体管的栅极;
第二开关晶体管,所述第二开关晶体管的第一电极连接至所述驱动晶体管的栅极,所述第二开关晶体管被配置成响应于通过第二扫描线提供的第二扫描信号将通过参考线提供的第二电压提供至所述驱动晶体管的栅极;
第三开关晶体管,所述第三开关晶体管的第一电极连接至所述第二开关晶体管的第二电极和所述驱动晶体管的第一电极,所述第三开关晶体管被配置成响应于通过所述第二扫描线提供的所述第二扫描信号将通过所述参考线提供的所述第二电压提供至所述驱动晶体管的第一电极;
第四开关晶体管,所述第四开关晶体管的第一电极连接至所述驱动晶体管的第二电极,所述第四开关晶体管被配置成响应于通过发射控制信号的信号线提供的发射控制信号将通过第一供给电压线提供的第一供给电压提供至所述驱动晶体管的第二电极;
第一电容器,其连接在连接至所述驱动晶体管的栅极的第一节点与连接至所述驱动晶体管的第二电极的第二节点之间;以及
第二电容器,其连接在所述第二节点与电力供给线之间,所述电力供给线被提供有通过所述参考线提供的所述第二电压或通过所述第一供给电压线提供的所述第一供给电压,
其中,通过低电位电力电压电极所提供的第二供给电压被施加到所述电致发光二极管的阴极,所述第二供给电压低于所述第一供给电压,
其中,所述第二开关晶体管和所述第三开关晶体管根据在初始化和采样时段期间所施加的第二扫描信号的栅极导通电压而被导通,并且所述第二扫描信号在除了所述初始化和采样时段期间以外的剩余时段期间保持为栅极关断电压,
其中,所述第一开关晶体管根据在所述初始化和采样时段之后的像素驱动电压设置时段期间所施加的第一扫描信号的栅极导通电压而被导通,
其中,在所述第一开关晶体管、所述第二开关晶体管和所述第三开关晶体管被关断之后,所述第四开关晶体管根据所述发射控制信号的栅极导通电压而被导通,以及
其中,所述第四开关晶体管被配置成在所述发射控制信号的关断时段期间保持为关断状态。
2.根据权利要求1所述的电致发光显示器,其中,所述第一电压是与所述第一扫描信号同步的数据电压,
其中所述第二电压是大于所述第二供给电压并且小于所述第一供给电压的基准电压,并且
其中所述第一扫描信号是第n扫描信号,并且所述第二扫描信号是在所述第一扫描信号之前的第n-1扫描信号,其中n是正整数。
3.根据权利要求1所述的电致发光显示器,其中,所述第一电压是大于所述第二供给电压并且小于所述第一供给电压的基准电压,
其中所述第二电压是与所述第一扫描信号同步的数据电压,并且
其中所述第一扫描信号是第n+1扫描信号,并且所述第二扫描信号是在所述第一扫描信号之前生成的第n扫描信号,其中n是正整数。
4.根据权利要求1所述的电致发光显示器,其中,所述第一开关晶体管和所述第二开关晶体管各自包括双栅极结构。
5.根据权利要求1所述的电致发光显示器,其中,所述第二扫描信号被施加到第n-1子像素并且与第n-1数据电压同步,其中n是正整数,
其中所述第一扫描信号被施加到第n子像素并与第n数据电压同步,并且
其中所述第一扫描信号在所述第二扫描信号之后被提供给所述像素电路。
6.根据权利要求1所述的电致发光显示器,其中,所述第二扫描信号的脉冲宽度在时长上长于所述第一扫描信号的脉冲宽度。
7.根据权利要求1所述的电致发光显示器,其中,所述第一开关晶体管、所述第二开关晶体管、所述第三开关晶体管、所述第四开关晶体管和所述驱动晶体管是p型晶体管。
8.根据权利要求5所述的电致发光显示器,还包括:
扫描驱动器,被配置成输出所述第二扫描信号和所述第一扫描信号;
发射驱动器,被配置成输出所述发射控制信号;以及
连接至所述子像素的多个显示行,
其中,所述扫描驱动器的一个输出端子连接至布置在所述多个显示行的两个相邻显示行上的一对子像素。
9.根据权利要求8所述的电致发光显示器,其中,所述发射驱动器的一个输出端子连接至布置在所述多个显示行的两个相邻显示行上的所述一对子像素。
10.根据权利要求6所述的电致发光显示器,还包括:
第一扫描驱动器,被配置成输出所述第二扫描信号;
第二扫描驱动器,被配置成输出所述第一扫描信号;
发射驱动器,被配置成输出所述发射控制信号;以及
连接至所述子像素的多个显示行,
其中,所述第一扫描驱动器和所述第二扫描驱动器共享公共起始脉冲,并且所述第一扫描驱动器和所述第二扫描驱动器接收具有不同脉冲宽度的移位时钟。
11.根据权利要求10所述的电致发光显示器,其中所述发射驱动器的一个输出端子连接至布置在所述多个显示行的两个相邻显示行上的一对子像素。
12.根据权利要求1所述的电致发光显示器,还包括:
连接在所述第一节点与第三节点之间的第三电容器,所述第三节点连接至所述第四开关晶体管的栅极以及被提供有所述发射控制信号的信号线。
13.根据权利要求1所述的电致发光显示器,其中,所述第一开关晶体管、所述第二开关晶体管、所述第三开关晶体管和所述第四开关晶体管中的至少之一是n型氧化物晶体管,并且
其中,所述驱动晶体管是p型多晶硅晶体管。
14.根据权利要求1所述的电致发光显示器,还包括:
第五开关晶体管,其连接在所述驱动晶体管与所述电致发光二极管之间,所述第五开关晶体管被配置成响应于所述发射控制信号而形成所述驱动晶体管的第二电极与所述电致发光二极管的阳极之间的电流路径,
其中,在用于感测所述驱动晶体管的阈值电压的采样时段期间或者在所述电致发光显示器的发射时段期间,所述第一供给电压的改变被反映在所述第一节点和所述第二节点两者处,其中在所述发射时段期间所述电致发光二极管发光。
15.根据权利要求14所述的电致发光显示器,还包括连接至所述子像素的显示线,
其中,所述电致发光显示器的扫描时段包括用于感测所述驱动晶体管的阈值电压的采样时段、用于将所述数据电压设置为所述驱动晶体管的驱动电压的像素驱动电压设置时段、以及所述电致发光二极管发光的所述发射时段。
16.根据权利要求14所述的电致发光显示器,其中,所述第一开关晶体管、所述第二开关晶体管、所述第三开关晶体管、所述第四开关晶体管、所述第五开关晶体管和所述驱动晶体管各自包括p型晶体管。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2016-0183098 | 2016-12-29 | ||
KR20160183098 | 2016-12-29 | ||
KR1020170016125A KR102650560B1 (ko) | 2016-12-29 | 2017-02-06 | 전계 발광 표시장치 |
KR10-2017-0016125 | 2017-02-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108257549A CN108257549A (zh) | 2018-07-06 |
CN108257549B true CN108257549B (zh) | 2021-06-18 |
Family
ID=59522984
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710585347.0A Active CN108257549B (zh) | 2016-12-29 | 2017-07-18 | 电致发光显示器 |
Country Status (4)
Country | Link |
---|---|
US (2) | US10127859B2 (zh) |
EP (1) | EP3343552B1 (zh) |
KR (1) | KR20240040703A (zh) |
CN (1) | CN108257549B (zh) |
Families Citing this family (76)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107025883B (zh) * | 2017-04-28 | 2019-05-03 | 深圳市华星光电半导体显示技术有限公司 | 显示面板、像素驱动电路及其驱动方法 |
CN106910460B (zh) * | 2017-04-28 | 2019-07-19 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路和显示面板 |
CN109411005B (zh) * | 2017-08-17 | 2020-12-22 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅线驱动电路及其驱动方法和显示装置 |
JP6932596B2 (ja) * | 2017-09-25 | 2021-09-08 | キヤノン株式会社 | 有機el表示装置 |
KR102570824B1 (ko) * | 2017-10-31 | 2023-08-24 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 포함한 전계발광 표시장치 |
KR102414276B1 (ko) * | 2017-11-16 | 2022-06-29 | 삼성디스플레이 주식회사 | 표시 장치 |
US10699641B2 (en) * | 2017-12-27 | 2020-06-30 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED display panel and OLED display device |
CN107919093A (zh) * | 2018-01-05 | 2018-04-17 | 京东方科技集团股份有限公司 | 一种像素补偿电路及其驱动方法、显示装置 |
CN110010072A (zh) * | 2018-01-05 | 2019-07-12 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN108206008B (zh) * | 2018-01-11 | 2019-12-31 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、电致发光显示面板及显示装置 |
CN108364608B (zh) * | 2018-05-25 | 2020-07-03 | 京东方科技集团股份有限公司 | Oled面板及其驱动方法、显示装置 |
KR20200013923A (ko) | 2018-07-31 | 2020-02-10 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 이용한 전계발광 표시장치 |
US11222589B2 (en) * | 2018-08-10 | 2022-01-11 | Sony Group Corporation | Display apparatus, method of driving display apparatus, and electronic equipment |
CN109036270B (zh) * | 2018-08-16 | 2021-04-09 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN112639940A (zh) * | 2018-09-30 | 2021-04-09 | 深圳市柔宇科技股份有限公司 | 阵列基板栅极驱动电路、薄膜晶体管及显示装置 |
KR102482335B1 (ko) * | 2018-10-04 | 2022-12-29 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 |
CN109036279B (zh) * | 2018-10-18 | 2020-04-17 | 京东方科技集团股份有限公司 | 阵列基板、驱动方法、有机发光显示面板及显示装置 |
KR102583819B1 (ko) * | 2018-12-18 | 2023-10-04 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 |
CN109817157A (zh) * | 2019-03-22 | 2019-05-28 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其控制方法、显示装置 |
CN109979395B (zh) * | 2019-04-22 | 2021-09-24 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
TWI714071B (zh) * | 2019-05-01 | 2020-12-21 | 友達光電股份有限公司 | 畫素電路和顯示裝置 |
TWI712021B (zh) * | 2019-05-08 | 2020-12-01 | 友達光電股份有限公司 | 可調變驅動電流脈波寬度的畫素電路和相關的顯示面板 |
US10783830B1 (en) | 2019-05-14 | 2020-09-22 | Sharp Kabushiki Kaisha | TFT pixel threshold voltage compensation circuit with short programming time |
KR102651138B1 (ko) * | 2019-05-20 | 2024-03-26 | 삼성디스플레이 주식회사 | 화소 및 이를 포함하는 표시 장치 |
CN110136652B (zh) * | 2019-05-24 | 2020-10-16 | 深圳市华星光电半导体显示技术有限公司 | 一种goa电路及阵列基板 |
CN110136646A (zh) * | 2019-05-29 | 2019-08-16 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路以及显示面板 |
KR20210017463A (ko) | 2019-08-08 | 2021-02-17 | 엘지디스플레이 주식회사 | 표시 장치 |
KR20210018723A (ko) * | 2019-08-09 | 2021-02-18 | 삼성디스플레이 주식회사 | 터치 구동 회로 및 이를 포함하는 표시 장치 |
CN112837649B (zh) * | 2019-11-01 | 2022-10-11 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
KR20210057629A (ko) * | 2019-11-12 | 2021-05-21 | 엘지디스플레이 주식회사 | 화소 구동 회로를 포함한 전계발광 표시패널 |
KR102593323B1 (ko) * | 2019-11-13 | 2023-10-25 | 엘지디스플레이 주식회사 | 표시 장치 |
KR20210076761A (ko) * | 2019-12-16 | 2021-06-24 | 엘지디스플레이 주식회사 | 게이트 드라이버 및 이를 포함하는 표시 장치 |
KR20210080781A (ko) * | 2019-12-23 | 2021-07-01 | 엘지디스플레이 주식회사 | 게이트 드라이버 및 이를 포함하는 표시 장치 |
KR20210085050A (ko) * | 2019-12-30 | 2021-07-08 | 엘지디스플레이 주식회사 | 전계 발광 표시장치 |
KR20210086135A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 포함한 유기 발광 표시 장치 |
KR20210100785A (ko) | 2020-02-06 | 2021-08-18 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 구동 방법 |
CN111445854B (zh) * | 2020-05-11 | 2021-11-05 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN111583870A (zh) * | 2020-05-15 | 2020-08-25 | 武汉华星光电半导体显示技术有限公司 | 像素驱动电路 |
CN111477179B (zh) * | 2020-05-20 | 2021-10-22 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
US11114030B1 (en) | 2020-07-10 | 2021-09-07 | Sharp Kabushiki Kaisha | Fast data programming TFT pixel threshold voltage compensation circuit with improved compensation accuracy |
CN111768742B (zh) * | 2020-07-17 | 2021-06-01 | 武汉华星光电技术有限公司 | 像素驱动电路及显示面板 |
KR20220014366A (ko) | 2020-07-23 | 2022-02-07 | 삼성디스플레이 주식회사 | 화소 및 이를 포함하는 표시 장치 |
CN111785213B (zh) * | 2020-08-06 | 2022-02-15 | 京东方科技集团股份有限公司 | 像素驱动电路及方法、显示面板 |
KR20220023176A (ko) * | 2020-08-20 | 2022-03-02 | 엘지디스플레이 주식회사 | 픽셀 회로와 이를 이용한 표시장치 |
CN111933080A (zh) * | 2020-08-20 | 2020-11-13 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN112071259B (zh) * | 2020-09-15 | 2021-11-23 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
TWI735338B (zh) * | 2020-09-16 | 2021-08-01 | 友達光電股份有限公司 | 畫素驅動電路 |
CN112086070A (zh) * | 2020-09-17 | 2020-12-15 | 武汉华星光电技术有限公司 | 像素驱动电路及显示面板 |
CN112037716B (zh) * | 2020-09-21 | 2022-01-21 | 京东方科技集团股份有限公司 | 像素电路、显示面板和显示设备 |
CN112053661B (zh) | 2020-09-28 | 2023-04-11 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法、显示面板和显示装置 |
CN112331136A (zh) * | 2020-11-05 | 2021-02-05 | 重庆惠科金渝光电科技有限公司 | 显示面板驱动电路及显示装置 |
CN112447140B (zh) * | 2020-11-30 | 2021-09-21 | 武汉天马微电子有限公司 | 有机发光显示面板和显示装置 |
KR20220076872A (ko) * | 2020-12-01 | 2022-06-08 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
CN112419983B (zh) * | 2020-12-01 | 2022-08-02 | 重庆邮电大学 | 一种新型amoled像素驱动电路及驱动方法 |
KR20220084602A (ko) * | 2020-12-14 | 2022-06-21 | 엘지디스플레이 주식회사 | 전계 발광 표시장치와 그 구동방법 |
CN112562590A (zh) * | 2020-12-30 | 2021-03-26 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
CN112599100A (zh) * | 2021-01-07 | 2021-04-02 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
JP2022109450A (ja) * | 2021-01-15 | 2022-07-28 | 株式会社Joled | 表示装置、及び表示装置の駆動方法 |
CN112908267B (zh) * | 2021-02-02 | 2022-05-20 | 成都京东方光电科技有限公司 | 像素电路及驱动方法、显示装置 |
TWI771895B (zh) * | 2021-02-03 | 2022-07-21 | 友達光電股份有限公司 | 畫素電路及其驅動方法 |
CN113129845B (zh) * | 2021-04-12 | 2022-07-29 | Tcl华星光电技术有限公司 | 一种背光驱动方法及显示面板 |
CN113138477B (zh) * | 2021-04-23 | 2022-05-03 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及电子设备 |
US11676552B2 (en) | 2021-04-23 | 2023-06-13 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and electronic device |
US11475849B1 (en) * | 2021-05-12 | 2022-10-18 | Meta Platforms Technologies, Llc | Display device with reduced scanning time by using separate reference voltage line |
CN113436581B (zh) * | 2021-06-23 | 2022-11-08 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法及显示面板 |
CN113380193A (zh) * | 2021-06-23 | 2021-09-10 | 合肥维信诺科技有限公司 | 驱动方法、像素驱动电路及显示装置 |
CN113380194B (zh) * | 2021-06-29 | 2022-09-09 | 合肥维信诺科技有限公司 | 显示面板的显示方法、显示面板、显示装置 |
CN115631710A (zh) * | 2021-07-16 | 2023-01-20 | 群创光电股份有限公司 | 显示面板 |
WO2023004817A1 (zh) * | 2021-07-30 | 2023-02-02 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
US11620949B2 (en) * | 2021-09-03 | 2023-04-04 | Lg Display Co., Ltd. | Pixel circuit and display device including the same |
CN114399971B (zh) * | 2021-12-28 | 2024-04-26 | 深圳市华星光电半导体显示技术有限公司 | 像素电路、显示面板以及显示设备 |
CN114241993B (zh) * | 2021-12-31 | 2023-08-15 | 武汉天马微电子有限公司 | 驱动电路及其驱动方法、显示面板 |
KR20230139915A (ko) | 2022-03-25 | 2023-10-06 | 삼성디스플레이 주식회사 | 표시 장치 |
CN114863865A (zh) * | 2022-04-12 | 2022-08-05 | Tcl华星光电技术有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN114882832B (zh) * | 2022-05-20 | 2023-06-27 | Tcl华星光电技术有限公司 | 像素驱动电路、显示面板和驱动方法 |
CN116129810B (zh) * | 2023-02-14 | 2024-07-23 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100560479B1 (ko) * | 2004-03-10 | 2006-03-13 | 삼성에스디아이 주식회사 | 발광 표시 장치 및 그 표시 패널과 구동 방법 |
JP4831392B2 (ja) * | 2004-07-05 | 2011-12-07 | ソニー株式会社 | 画素回路及び表示装置 |
KR101152120B1 (ko) | 2005-03-16 | 2012-06-15 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
KR100624137B1 (ko) * | 2005-08-22 | 2006-09-13 | 삼성에스디아이 주식회사 | 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법 |
JP4887203B2 (ja) | 2006-11-14 | 2012-02-29 | 三星モバイルディスプレイ株式會社 | 画素、有機電界発光表示装置、および有機電界発光表示装置の駆動方法 |
KR100815756B1 (ko) * | 2006-11-14 | 2008-03-20 | 삼성에스디아이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 |
KR100962961B1 (ko) * | 2008-06-17 | 2010-06-10 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR101040813B1 (ko) | 2009-02-11 | 2011-06-13 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR101341797B1 (ko) * | 2012-08-01 | 2013-12-16 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시장치 및 그 구동 방법 |
CN202796001U (zh) * | 2012-08-31 | 2013-03-13 | 京东方科技集团股份有限公司 | 发光器件的像素电路和显示装置 |
KR102141238B1 (ko) * | 2013-05-22 | 2020-08-06 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
CN204680360U (zh) * | 2015-02-02 | 2015-09-30 | 信利(惠州)智能显示有限公司 | 一种像素电路及显示装置 |
KR102271115B1 (ko) * | 2015-02-13 | 2021-06-30 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CN104751799B (zh) * | 2015-04-10 | 2016-12-14 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN104992674A (zh) * | 2015-07-24 | 2015-10-21 | 上海和辉光电有限公司 | 一种像素补偿电路 |
KR101711415B1 (ko) | 2015-08-03 | 2017-03-02 | 주식회사 빈스코프 | 휴대용 압력식 음료 추출기 |
CN105427803B (zh) * | 2016-01-04 | 2018-01-02 | 京东方科技集团股份有限公司 | 像素驱动电路、方法、显示面板和显示装置 |
KR102621678B1 (ko) * | 2016-09-30 | 2024-01-09 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 제조방법 |
-
2017
- 2017-06-13 US US15/621,866 patent/US10127859B2/en active Active
- 2017-07-18 CN CN201710585347.0A patent/CN108257549B/zh active Active
- 2017-08-03 EP EP17184659.5A patent/EP3343552B1/en active Active
-
2018
- 2018-10-09 US US16/155,422 patent/US10559261B2/en active Active
-
2024
- 2024-03-19 KR KR1020240037821A patent/KR20240040703A/ko active Application Filing
Also Published As
Publication number | Publication date |
---|---|
EP3343552B1 (en) | 2019-05-15 |
CN108257549A (zh) | 2018-07-06 |
US10559261B2 (en) | 2020-02-11 |
KR20240040703A (ko) | 2024-03-28 |
US10127859B2 (en) | 2018-11-13 |
EP3343552A1 (en) | 2018-07-04 |
US20180190197A1 (en) | 2018-07-05 |
US20190051247A1 (en) | 2019-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108257549B (zh) | 电致发光显示器 | |
CN108510936B (zh) | 电致发光显示装置 | |
KR102650560B1 (ko) | 전계 발광 표시장치 | |
US9990883B2 (en) | Organic light emitting display and driving method thereof | |
EP3447758B1 (en) | Display device comprising a gate driver circuit, and method of driving the display device | |
US10665169B2 (en) | Gate driver for outputting a variable initialization voltage and electroluminescent display device thereof | |
US10847090B2 (en) | Electroluminescent display device and driving method of the same | |
CN113053281A (zh) | 像素驱动电路以及包括像素驱动电路的电致发光显示装置 | |
US11436983B2 (en) | Gate driving circuit and display device using the same | |
US10431159B2 (en) | Register circuit, driver circuit, and display unit | |
KR102514174B1 (ko) | 유기 발광 표시장치와 그 구동 장치 | |
KR102508806B1 (ko) | 유기발광 표시장치 | |
KR20190018803A (ko) | 게이트 구동회로 및 이를 이용한 표시장치 | |
KR20190018804A (ko) | 게이트 구동회로를 이용한 표시패널 | |
KR20220094952A (ko) | 화소 회로 및 이를 포함하는 표시장치 | |
KR20210040727A (ko) | 표시장치와 그 구동 방법 | |
CN113129838B (zh) | 栅极驱动电路以及使用该栅极驱动电路的显示器件 | |
CN114648955B (zh) | 有机发光显示装置 | |
KR20190030964A (ko) | 유기발광 표시장치 | |
CN118038814A (zh) | 发光显示装置 | |
KR20190135786A (ko) | 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |