CN100492628C - 包含具有埋置电容器的衬底的电子组装件及其制造方法 - Google Patents

包含具有埋置电容器的衬底的电子组装件及其制造方法 Download PDF

Info

Publication number
CN100492628C
CN100492628C CNB01802999XA CN01802999A CN100492628C CN 100492628 C CN100492628 C CN 100492628C CN B01802999X A CNB01802999X A CN B01802999XA CN 01802999 A CN01802999 A CN 01802999A CN 100492628 C CN100492628 C CN 100492628C
Authority
CN
China
Prior art keywords
substrate
islands
ground connection
coupled
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB01802999XA
Other languages
English (en)
Other versions
CN1470069A (zh
Inventor
K·查克拉沃尔蒂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1470069A publication Critical patent/CN1470069A/zh
Application granted granted Critical
Publication of CN100492628C publication Critical patent/CN100492628C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0187Dielectric layers with regions of different dielectrics in the same layer, e.g. in a printed capacitor for locally changing the dielectric properties
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Structure Of Printed Boards (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Die Bonding (AREA)
  • Ceramic Capacitors (AREA)

Abstract

为了降低开关噪声,集成电路管芯的电源端子可以被耦合到多层陶瓷衬底中的至少一个埋置电容器的各个端子。在一个实施方案中,电容器由至少一个高介电常数层组成。在另一个实施方案中,几个高介电常数层与导电层交替。作为变通,电容器可以包含至少一个埋置的分立电容器。还描述了一种电子***、一种数据处理***、以及各种制造方法。

Description

包含具有埋置电容器的衬底的电子组装件及其制造方法
相关发明
本发明涉及以下发明,该发明被转让给本发明相同的受让人,该发明与本发明同一天提交,该发明为:
序号No.09/628705,题目:“包含具有埋置电容器***件的电子组装件和制造方法”
发明的技术领域
本发明一般涉及到电子封装件。更确切地说,本发明涉及到一种包括衬底的电子组装件,此衬底具有一个或多个用来降低高频集成电路中的开关噪声的埋置电容器,本发明还涉及到相关的制造方法。
发明的背景
通常,借助于将集成电路(IC)物理上和电学上耦合到由有机材料或陶瓷材料制成的衬底,而将集成电路通常组装在封装件中。一个或多个这种IC封装件可以被物理上和电学上耦合到印刷电路板(PCB),从而形成“电子组装件”。此“电子组装件”可以是“电子***”的部件。此处,“电子***”被广义地定义为任何一种包含“电子组装件”的产品。电子***的例子包括计算机(例如台式计算机、膝上计算机、手持计算机、服务器等)、无线通信装置(例如蜂窝电话、无线电话、传呼机等)、计算机的外设(例如打印机、扫描仪、监视器等)、娱乐装置(例如电视机、收音机、立体声、录音机、CD唱机、录象机、MP3(动画专家组,音频层3等)唱机、等等。
在电子***领域中,为了提高设备的性能和降低生产成本,在厂家之间存在着持续不断的竞争压力。对于IC在衬底上的封装来说更是如此,每一代新的封装方法必定提供更好的性能而尺寸通常更小即更紧凑。
IC衬底可以包含大量被选择性地图形化以提供金属互连线(此处称为“迹线”)的隔离的金属层以及一个或多个安装在衬底的一个或多个表面上的电子元件。这些电子元件通过包括衬底迹线的多层导电路径,在功能上被连接到电子***的其它元件。衬底迹线通常承载着***各个电子元件例如IC之间传输的信号。某些IC具有较大量的输入/输出(I/O)端子以及大量的电源端子和接地端子。大量的I/O端子、电源端子、以及接地端子要求衬底含有较大量的迹线。某些衬底要求多层迹线来提供所有的***互连。
位于不同层中的迹线通常被制作在板中的通道孔(也称为“镀通孔”)电连接。可以借助于穿过衬底的某些层或所有层制作孔,然后对孔的内表面进行电镀或用诸如铜或钨之类的导电材料对孔进行填充而形成通道孔。
将IC安装在衬底上的一种常规方法被称为“受控崩塌芯片连接”(C4)。在制造C4封装件的过程中,利用可回流的焊料块或焊料球,IC元件的导电端子即小岛(通常称为“电接触”)被直接焊接到衬底表面上的相应小岛。C4工艺由于其牢固性和简单性而被广泛地使用。
处理器之类的IC内部电路工作于越来越高的时钟频率,且当IC工作于越来越高的功率电平时,开关噪声可能提高到无法接受的水平。
由于上述的原因和本技术熟练人员阅读和理解本说明书之后将明了的下述其它原因,在本技术领域中,对于尽量减少诸如开关噪声之类的与高时钟频率和高功率供给相关的问题的用来在衬底上封装IC的方法和装置,存在着很大需求。
附图的简要描述
图1是根据本发明一个实施方案的至少组合一个具有埋置电容器的电子组装件的电子***的方框图;
图2示出了根据本发明一个实施方案的具有埋置电容器的多层衬底的剖面图;
图3示出了根据本发明另一个实施方案的具有埋置电容器的多层衬底的剖面图;
图4示出了根据本发明一个变通实施方案的具有埋置分立电容器的多层衬底的剖面图;
图5示出了电容对能够用于根据本发明一个实施方案的具有埋置电容器的衬底的各种介质材料的面积的曲线;
图6是根据本发明一个实施方案制造包含埋置电容器的衬底的方法的流程图;而
图7是根据本发明一个实施方案制造具有包含埋置电容器的衬底的电子组装件的方法的流程图。
本发明实施方案的详细描述
在本发明实施方案的下列详细描述中,参照构成本发明一部分的附图,其中用举例的方法示出了可以实施本发明的具体优选实施方案。对这些实施方案进行了足够详细的描述,以便本技术领域的熟练人员能够实施本发明,且应该理解的是,可以利用其它的实施方案并作出逻辑的、机械的和电学的改变而不偏离本发明的构思与范围。因此,下列描述不被认为是限制性的,本发明的范围仅仅由所附权利要求来定义。
本发明借助于在多层衬底中埋置一个或多个去耦电容器而为与运行于高时钟速度和高功率电平的集成电路现有封装技术相关的功率发送问题提供了一种解决办法。此处描述了各种实施方案。在一个实施方案中,IC管芯被直接安装到含有埋置电容器的多层衬底。埋置的电容器可以是分立电容器,或者是一层或多层容性材料。
图1是根据本发明一个实施方案的至少组合一个具有埋置电容器的电子组装件4的电子***1的方框图。电子***1仅仅是能够采用本发明的电子***的一个例子。在此例子中,电子***1包含数据处理***,此数据处理***包括用来耦合***各个元件的***总线2。***总线2在电子***1的各个元件之间提供通信连接,并能够实现为单个总线、组合总线,或以任何其它适当的方式加以实现。
电子组装件4被耦合到***总线2。电子组装件4可以包括任何电路或电路组合。在一个实施方案中,电子组装件4包括可以是任何类型的处理器6。如此处所用的那样,“处理器”意味着任何类型的计算电路,例如但不局限于微处理器、微控制器、复杂指令***计算(CISC)微处理器、简化指令***计算(RISC)微处理器、甚长指令字(VLIW)微处理器、图形处理器、数字信号处理器(DSP)、或任何其它类型的处理器或处理电路。
能够包括在电子组装件4中的其它类型的电路是定制电路、专用集成电路(ASIC)等,例如用于蜂窝电话、传呼机、便携式计算机、对讲机、以及相似电子***之类的无线装置的一种或多种电路(例如通信电路7)。此IC能够执行任何其它类型的功能。
电子***1还可以包括外部存储器10,外部存储器10又可以包括适合于特殊用途的一个或多个存储器,例如以随机存取存储器(RAM)形式出现的主存储器12、一个或多个硬盘驱动器14、和/或一个或多个处置诸如软盘、光盘(CD)、数字视频光盘(DVD)之类的移动媒质16的驱动器。
电子***1还可以包括显示器件8、扬声器9、以及键盘和/或控制器20,键盘和/或控制器20可以包括鼠标、跟踪球、游戏控制器、声音识别装置、或使***用户能够将信息输入到电子***1和/或从电子***1接收信息的任何其它装置。
图2示出了根据本发明一个实施方案的具有埋置电容器的多层衬底210的剖面图。衬底210在其一个表面上具有多个小岛211-213,这些小岛能够经由焊料球或焊料块208被分别耦合到IC管芯200上的各个引线或导电区201-203。引线201被耦合到IC管芯200的信号线,引线202被耦合到Vcc,而引线203被耦合到Vss。可以理解的是,虽然完全相同的参考号被用于承载信号电平的二个导电路径,亦即包含由参考号201、208、211、以及221-223表示的结构的路径,但这些信号可以是不同的。信号路径结构可以包括表示为陶瓷衬底210中诸如信号导体235-237的导电层的各种信号导体。
诸如信号凸块201的信号引线或凸块,通常以例如几行深(为了简便起见,管芯各侧仅仅示出了一行)的形式被安排在管芯***。
衬底210可以包括多个Vcc、Vss和信号导体,为了简便起见,仅仅示出了其中的一些。
衬底210包含一对埋置电容器。各个电容器230包含一对电容平板226和229,在电容平板226和229之间以及在各个电容器230之间,具有高介电常数(Dk)层228。各个电容器230的一个电容平板226可以经由导体215、小岛213和焊料球208被耦合到管芯200上的Vss端子203。各个电容器230的另一个电容平板229可以经由导体227、小岛212和焊料球208被耦合到管芯200上的Vcc端子202。
此处使用的术语“高介电常数层”意味着诸如高介电常数钛酸盐陶瓷层之类的高介电常数材料层;诸如例如用溶胶-凝胶或金属-有机化学气相淀积(MOCVD)方法淀积的钛酸盐膜之类的高介电常数介质膜;或任何其它类型的高介电常数材料层。
衬底210可以配备有一个或多个埋置电容器230。
管芯200和衬底210可以是任何类型的。在一个实施方案中,管芯200是处理器,而衬底210是多层陶瓷衬底。
在图2所示的实施方案中,位于衬底210中心区的金属化电源通道孔215和227能够将电容器210的Vss和Vcc电容平板226和229分别连接到分布在管芯200中心区域中的能够分别包含较大量Vss和Vcc管芯凸块203和202的管芯相应区域。此大量平行连接确保了非常低的电感(例如小于1皮亨),并提高了整个IC封装结构的电流承载能力。
本发明同样可应用于信号迹线不出现在管芯***的实施方案以及Vcc和Vss迹线被提供在管芯上任何地方的实施方案。
可以理解,虽然图2中电源通道孔215和227的间距被示为相同于管芯凸块间距,但电源通道孔215和227的间距可以不同于管芯凸块的间距。同样,虽然信号通道孔223的间距被示为比管芯凸块间距更宽,但在另一个实施方案中也可以是相同的。通道孔的几何尺寸,包括通道孔间距,能够以任何适当的方式根据本技术领域熟练人员所知的设计参数而变化。
利用陶瓷衬底技术能够实现各种实施方案。
具有埋置电容器的衬底的一个重要目的是提供相当靠近管芯的较大的电容,以便在IC运行时降低电抗性感应耦合的影响,特别是在高的时钟速度下。
图3示出了根据本发明另一个实施方案的具有埋置电容器的衬底310的剖面图。在图3所示的实施方案中,衬底310可以被耦合到另一个衬底320。衬底320可以相似于衬底310,也可以在其反面上具有IC管芯(未示出),或可以是印刷电路板(PCB)或其他类型的衬底。衬底320的引线或导电区域334、339和319可以经由焊料球338被耦合到衬底310的相应小岛331、332和317。
衬底310的内部结构可以相似于上述衬底210的内部结构(图2)。这样,衬底310在其一个表面上就具有多个能够经由焊料球308分别被耦合到IC管芯300上的引线或导电区域301-303的小岛311-313。引线301被耦合到IC管芯300的信号线,引线302被耦合到Vcc,而引线303被耦合到Vss。可以理解的是,虽然完全相同的参考号被用于二种承载信号电平的导电路径,亦即包含由参考号301、308、311以及321-323表示的结构的路径,但这些信号也可以是不同的。信号路径结构可以包括诸如信号导体335-337之类的示为衬底310中的导电层的各种信号导体。
衬底310可以包括多个Vcc、Vss和信号导体,为了简便起见,仅仅示出了其中的几个。
衬底310可以包含一对埋置电容器330,各个埋置电容器330包含一对电容平板326和329,在电容平板326和329之间以及在各个电容器330之间,有高Dk层340。各个电容器330的一个电容平板326可以经由通道孔区段315、小岛313和焊料球308被耦合到管芯300上的Vss端子303。也可以利用通道孔区段316、小岛317和焊料球338将平板326耦合到衬底320上的Vss端子319。各个电容器330的另一个电容平板329可以经由通道孔区段327、小岛312和焊料球308被耦合到管芯300上的Vcc端子302。也可以利用通道孔区段328、小岛332和焊料球338将平板329耦合到衬底320上的Vcc端子339。
衬底310可以配备有一个或多个埋置电容器330。
管芯300和衬底310可以是任何类型的。在一个实施方案中,管芯300是处理器,衬底310是多层陶瓷衬底,而衬底320是PCB。在另一个实施方案中,衬底320是陶瓷衬底。
在图3所示的实施方案中,位于衬底310中心区的金属化电源通道孔315、316(应该指出的是,图2和3所示的各个通道孔区段,例如通道孔区段315、316以及327、328,可以是分立的通道孔或连续的通道孔)以及327、328,能够将电容器310的Vss和Vcc电容平板326和329分别连接到管芯的相应区域,这些区域能够分别包含较大量的分布在管芯300各个中心区域的Vss和Vcc管芯凸块303和302。这一大的平行连接确保了非常低的电感(例如小于1皮亨)。
利用陶瓷衬底工艺,能够实现衬底310和320的各种实施方案。衬底310和320的结构,包括所用材料的类型、尺寸、层的数量、电源导体和信号导体的布局、等等,根据它们构成其一部分的电子组装件的要求,可以是相似的或不同的。
可以理解,衬底310顶部的小岛/凸块间距需要与管芯300的凸块间距相匹配,且衬底310底部的小岛/凸块间距需要与衬底320的焊点间距相匹配。虽然在图3所示的实施方案中电源通道孔315和327的间距在衬底320的顶部和底部是相同的,且衬底320底部的信号通道孔间距比衬底320顶部的更宽,但为了满足设计限制和目的,能够以任何适当的方式改变间距关系。
图4示出了根据本发明一个变通实施方案的具有二个分立的电容器430和440的多层衬底410的剖面图。衬底410能够包括多层Vcc、Vss和信号导体,被用来在其上安装管芯400。衬底410的引线402被置于Vcc电位,并可以经由某个焊料球401被耦合到IC管芯400上的相应导电区域(未示出)。同样,小岛403被置于Vss电位,并可以经由其它的焊料球401被耦合到IC管芯400上的相应区域(未示出)。
分立的电容器430和440可以是任何适当类型的。在一个实施方案中,各个分立电容器430和440包含一对上端子426和428以及一对下端子423和425。然而,也可以采用具有更多端子或更少端子和/或具有仅仅耦合到衬底410上部的端子的分立电容器。例如,在上述的相关发明的一个实施方案中,埋置在***部分中的单个分立电容器具有二个仅仅耦合到***部分上部的端子。相似的电容性结构同样能够被应用于本发明的实施方案,亦即具有仅仅耦合到衬底410上部的端子的实施方案中。
小岛402被包括电源通道孔404、导电层406和电源通道孔412的路径耦合到埋置电容器430的上部端子426。小岛403被包括电源通道孔405、导电层407和电源通道孔413的路径耦合到埋置电容器430的其它上部端子428。
小岛431被包括电源通道孔418、导电层416和电源通道孔422的路径耦合到埋置电容器430的下部端子423。小岛432被包括电源通道孔419、导电层417和电源通道孔424的路径耦合到埋置电容器430的其它下部端子425。
如图4所示,电源通道孔,包括电源通道孔404、405、412、413、418、419、422和424,位于基本上处于IC管芯400中心区域下方的衬底410中心区域中(为简便起见,未示出IC管芯400和衬底410的左边部分)。
如图4所示,可以对电容器440的端子进行相似于电容器430的Vcc和Vss连接。
如本技术领域一般熟练人员可以理解的那样,在衬底410中还能够提供各种信号路径(为了简便起见而未示出,但包含IC管芯400的信号区域、某些焊料球410、衬底410上的适当的小岛例如小岛408和434、以及衬底410中的信号面和信号通道孔例如信号通道孔409)。
如图4所示,信号通道孔,包括信号通道孔409,位于基本上处于IC管芯400***下方的衬底410的***区域中(为简便起见,未示出IC管芯400和衬底410的左边部分)。
埋置电容器430和440可以是任何适当构造的。在一个实施方案中,这些电容器是用常规陶瓷芯片电容器工艺制造的陶瓷芯片电容器。虽然为了描述简便起见而示出了二个电容器430和440,但在图4所示的实施方案中,可以使用不同数目的电容器,包括仅仅使用一个电容器。
图2-4仅仅是说明性的而没有按比例绘制。其某些部分可能被夸大,而其它部分可能被缩小了。图2-4被用来说明本技术领域一般熟练人员能够理解并恰当地实施的本发明的各种实现方法。
制造
可以用诸如但不局限于高温共烧陶瓷(HTCC)工艺、高热膨胀系数(HITCE)工艺、或玻璃陶瓷工艺之类的常规工艺,来制造多层陶瓷衬底。
虽然在陶瓷工艺中已知借助于将诸如Al2O3之类的常规陶瓷薄膜(例如2密尔)夹在金属片之间而在陶瓷衬底中埋置低Dk电容器,但在本发明中的一个实施方案中,采用了高Dk层的多层叠层。例如用来制造陶瓷芯片电容器的高Dk层可以在市场上购得。诸如钛酸盐颗粒之类的适当的高Dk材料可以被***到常规陶瓷基质中。在本发明中,诸如BaTiO3的高Dk多层叠层能够提供高达10_F/cm2的电容,相比之下,低Dk层的电容仅仅在每平方厘米毫微法拉的范围内。
在一个变通实施方案中,可以用熟知的技术,例如金属有机化学气相淀积(MOCVD)工艺或溶胶-凝胶工艺,在陶瓷衬底中形成诸如钛酸盐膜,例如(BaxSr1-x)TiO3(BST)或PbZrTiO3(PZT)或Ta2O5或SrTiO3之类的高Dk层,在溶胶-凝胶工艺中,作为液体中的固体颗粒胶状悬浮物的溶胶,由于固体颗粒的生长和相互连接而转变成凝胶。
在二种情况下,高Dk材料都能够在与陶瓷工艺一致的温度范围(例如600-1000℃)内被埋置。
关于图4所示的分立电容器430和440被埋置在衬底410中的实施方案,借助于任何常规技术,例如冲压或激光烧蚀,能够接近电容器430和440,且利用与工艺温度要求一致的任何适当的金属化工艺,衬底410的Vcc和Vss导体能够被耦合到电容器430和440的端子。
电容的估计
可以用方程1来估计图3所示实施方案的电容数值。
方程(1)      C=A*-r*-o/d
其中:A=电容器尺寸(平方米)
      -r=介电常数8.854×10-12法拉/米
      -o=绝缘体的介电常数
      d=介电层的厚度(米)
图5示出了能够用于根据本发明一个实施方案的具有埋置电容器的衬底的各种介电材料的电容(单位为毫微法拉)对电容器边长(单位为微米)的曲线。图5所示的是下列介电材料的曲线:曲线501是PZT(Dk=2000)的,曲线502是BaTiO3(Dk=1000)的,曲线503是BST(Dk=500)的,曲线504是SrTiOx(Dk=200)的,而曲线505是TaOx(Dk=25)的。
图5总结了用所示各种钛酸盐和氧化物材料能够得到的电容的大致范围。当使用高介电常数陶瓷层(例如用BaTiO3浸渍的陶瓷层)时,所示的数值对应于用含有40个这种层的叠层中Vcc层和Vss层之间的厚度为10微米的层通常能够得到的最大电容。
在用溶胶-凝胶或MOCVD实施方案形成的介质(例如PZT、BST、SrTiO3、或Ta2O5)的情况下,计算得到的数值对应于所示介质的0.25微米膜。
为了满足任何给定实施方案的电容要求,可以按需要层叠多个电容器层。
图6是根据本发明一个实施方案制造包含埋置电容器的衬底的方法的流程图。此方法开始于601。
在603中,在衬底结构中至少制作了一个具有第一和第二端子的电容器。在一个实施方案中,此结构是多层陶瓷结构,虽然在其它的实施方案中此结构可以由陶瓷材料之外的材料组成。电容器包含(1)至少一个夹在各个导电层之间的高介电常数层;或者,电容器是(2)分立电容器。
在605中,在衬底结构中制作第一和第二电源节点。如此处所用的那样,术语“电源节点”指的是地节点(例如Vss)或与地有电位差的电源节点(例如Vcc)。
在607中,在衬底结构的表面上制作多个小岛,包括耦合到电容器第一端子和耦合到第一电源节点的第一小岛以及耦合到电容器第二端子和耦合到第二电源节点的第二小岛。第一和第二小岛被定位成耦合到待要被并列到衬底结构表面且物理上固定于其上的管芯(例如图2的IC管芯200)的第一和第二电源节点。此方法在609处结束。
图7是根据本发明一个实施方案制造具有包含埋置电容器的衬底的电子组装件的方法的流程图。此方法开始于701。
在703中,提供具有第一和第二电源节点的管芯。
在705中,提供具有第三和第四电源节点的衬底。此衬底包含至少一个具有第一和第二端子的电容器。此电容器包含(1)至少一个夹在各个导电层之间的高介电常数层;或者此电容器是分立电容器。此衬底还包含其表面上的多个小岛,包括耦合到电容器第一端子和耦合到第三电源节点的第一小岛以及耦合到电容器第二端子和耦合到第四电源节点的第二小岛。
在707中,第一和第二小岛被分别耦合到管芯的第一和第二电源节点。此方法在709处结束。
图6和7所示方法的上述各个操作,可以按不同于此处所述的顺序执行。
结论
本发明提供了一种电子组装件以及尽量减少诸如与高时钟频率和高功率发送相关的开关噪声之类问题的方法。利用能够满足例如高性能处理器的功率发送要求的具有低电感的埋置去耦电容器,本发明提供了可调节的大电容(例如大于每平方厘米10毫法拉)。结合了本发明的电子***能够在更高的时钟频率下运行,因而在商业上更有吸引力。
如此处所示,本发明能够在大量不同的实施方案中实现,包括衬底、电子组装件、电子***、数据处理***、制作衬底的方法、以及制作电子组装件的方法。对于本技术领域的一般熟练人员来说,其它的实施方案是显而易见的。电容元件、材料的选择、几何形状、以及电容都能够改变以适应特定的封装要求。埋置电容器的特定几何形状,就其方位、尺寸、数量、位置及其组成元件的组分而言,是非常灵活的。
虽然各个实施方案已经显示其中的信号迹线绕***而提供,且其中的Vcc和Vss迹线被提供在管芯中心,但本发明同样可应用于信号迹线出现在***以外的实施方案,并可应用于Vcc和Vss被提供在管芯上任何地方的实施方案。
而且,本发明不局限于用在C4封装件中,而是能够用于此处所述本发明的特点能提供优点的任何其它类型的IC封装件中。
虽然此处已经描述了具体的实施方案,但本技术领域的一般熟练人员可以理解的是,任何适合于达到同样目的的安排都可以代替所示的具体实施方案。本申请被认为覆盖了本发明的任何修正或改变。因此,显然本发明仅仅受权利要求及其等效物的限制。

Claims (27)

1.一种电子组装件,它包含:
包含电源节点、接地节点、信号节点的管芯;和
多层陶瓷衬底,它包含:
埋置电容器,该电容器拥有第一端子和第二端子;
所述多层陶瓷衬底的第一表面,该第一表面拥有第一中心区和包含多个信号小岛的第一***区,该第一中心区包含耦合至所述第一端子的多个电源小岛和包含耦合至所述第二端子的多个接地小岛;
所述多层陶瓷衬底的第二表面,该第二表面拥有第二中心区和包含多个信号小岛的第二***区,该第二中心区包含耦合至所述第一端子的多个电源小岛和包含耦合至该第二端子的多个接地小岛;
其中该多个电源小岛、多个接地小岛、多个信号小岛耦合至所述管芯的电源节点、接地节点、信号节点中对应的一个。
2.一种电子***,它包含耦合到多层陶瓷衬底的管芯的电子组装件,所述管芯包含电源节点、接地节点、信号节点,并且该衬底包含:
至少一个埋置电容器,该埋置电容器拥有第一端子和第二端子,
所述多层陶瓷衬底的第一表面,该第一表面拥有第一中心区和包含多个信号小岛的第一***区,该第一中心区包含耦合至所述第一端子的多个电源小岛和包含耦合至所述第二端子的多个接地小岛;
所述多层陶瓷衬底的第二表面,该第二表面拥有第二中心区和包含多个信号小岛的第二***区,该第二中心区包含耦合至所述第一端子的多个电源小岛和包含耦合至该第二端子的多个接地小岛;
其中该多个电源小岛、多个接地小岛、多个信号小岛耦合至所述管芯的电源节点、接地节点、信号节点中对应的一个。
3.一种数据处理***,它包含:
耦合数据处理***中各个元件的总线;
耦合到总线的显示器;
耦合到总线的外部存储器;以及
耦合到总线的处理器,并且该处理器包含电子组装件,
该电子组装件包括:
拥有电源节点、接地节点、信号节点的管芯;和
多层陶瓷衬底,它包含:
埋置电容器,该电容器拥有第一端子和第二端子;
所述多层陶瓷衬底的第一表面,该第一表面拥有第一中心区和包含多个信号小岛的第一***区,该第一中心区包含耦合至该第一端子的多个电源小岛和包含耦合至该第二端子的多个接地小岛;
所述多层陶瓷衬底的第二表面,该第二表面拥有第二中心区和包含多个信号小岛的第二***区,该第二中心区包含耦合至所述第一端子的多个电源小岛和包含耦合至该第二端子的多个接地小岛;
其中该多个电源小岛、多个接地小岛、多个信号小岛耦合至所述管芯的电源节点、接地节点、信号节点中对应的一个。
4.一种制作用来封装管芯的多层陶瓷衬底的方法,该方法包含:
在衬底的中心区中制作多个电源和接地通道孔;
在衬底的***区中制作多个信号通道孔;
在衬底中制作具有第一端子和第二端子的埋置电容器;和
在衬底表面上制作多个经由多个电源通道孔与第一端子耦合的多个电源小岛,多个经由多个接地通道孔与第二端子耦合的多个接地小岛,以及与多个信号通道孔耦合的多个信号小岛;
其中多个电源小岛、多个接地小岛、以及多个信号小岛被定位成通过受控崩塌芯片连接焊料块来耦合到管芯的相应电源节点、接地节点、信号节点。
5.权利要求4所述的方法,其中的埋置电容器包括多个高介电常数层。
6.权利要求5所述的方法,其中所述的埋置电容器由多个与该高介电常数层交替的导电层组成,使交替的导电层分别被耦合到所述电源小岛和接地小岛。
7.权利要求4所述的方法,其中所述的埋置电容器由至少一个埋置的分立电容器组成。
8.一种制作电子组装件的方法,它包含:
提供具有电源节点、接地节点、信号节点的管芯;
提供多层陶瓷衬底,它包含:
具有第一和第二端子的埋置电容器;
所述多层陶瓷衬底的第一表面,该第一表面拥有第一中心区和包含多个信号小岛的第一***区,该第一中心区包含耦合至该第一端子的多个电源小岛和包含耦合至该第二端子的多个接地小岛;
所述多层陶瓷衬底的第二表面,该第二表面拥有第二中心区和包含多个信号小岛的第二***区,该第二中心区包含耦合至所述第一端子的多个电源小岛和包含耦合至该第二端子的多个接地小岛;
其中该多个电源小岛、多个接地小岛、多个信号小岛耦合至所述管芯的电源、接地、信号节点中对应的一个。
9.权利要求8所述的方法,其中所述的埋置电容器包括多个高介电常数层。
10.权利要求9所述的方法,其中的埋置电容器由多个与该高介电常数层交替的导电层组成,使交替的导电层分别被耦合到所述电源小岛和接地小岛。
11.权利要求8所述的方法,其中所述的埋置电容器由至少一个埋置的分立电容器组成。
12.一种封装管芯的衬底,它包含:
衬底中心区域中的多个电源通道孔和接地通道孔;
衬底***区域中的多个信号通道孔;
具有第一端子和第二端子的埋置电容器;以及
一个表面,具有:经由多个电源通道孔耦合到第一端子的多个电源小岛、经由多个接地通道孔耦合到第二端子的多个接地小岛、以及耦合到多个信号通道孔的多个信号小岛;
其中的多个电源小岛、多个接地小岛、多个信号小岛被定位成通过受控崩塌芯片连接焊料块来耦合到管芯的电源节点、接地节点、信号节点中相应的一个。
13.权利要求12所述的衬底,其中的衬底是多层陶瓷衬底。
14.权利要求12所述的衬底,其中的多个电源小岛的数目基本上等于多个接地小岛的数目。
15.权利要求12所述的衬底,其中的至少一个电源通道孔不完全穿过衬底。
16.权利要求12所述的衬底,其中的至少一个接地通道孔不完全穿过衬底。
17.一种封装管芯的衬底,它包含:
衬底中心区域中的多个电源通道孔和接地通道孔;
具有第一端子和第二端子的埋置电容器;
所述衬底的第一表面,它包括经由多个电源通道孔耦合到所述第一端子的多个电源小岛以及经由多个接地通道孔耦合到所述第二端子的多个接地小岛;
所述衬底的第二表面,它包括经由多个电源通道孔耦合到第一端子的多个电源小岛以及经由多个接地通道孔耦合到第二端子的多个接地小岛;
其中的多个电源小岛和多个接地小岛被定位成通过受控崩塌芯片连接焊料块来耦合到管芯的相应电源节点和接地节点。
18.权利要求17所述的衬底,其中的衬底是多层陶瓷衬底。
19.权利要求17所述的衬底,其中的所有多个电源小岛的数目基本上等于所有多个接地小岛的数目。
20.权利要求17所述的衬底,其中的至少一个电源通道孔不完全穿过衬底。
21.权利要求17所述的衬底,其中的至少一个接地通道孔不完全穿过衬底。
22.一种封装管芯的衬底,它包含:
衬底中心区域中的多个电源通道孔和接地通道孔;
衬底***区域中的多个信号通道孔;
具有第一端子和第二端子的埋置电容器;
第一表面,它包括经由多个电源通道孔耦合到所述第一端子的多个电源小岛、经由多个接地通道孔耦合到所述第二端子的多个接地小岛、以及耦合到多个信号通道孔的多个信号小岛;
第二表面,它包括经由多个电源通道孔耦合到第一端子的多个电源小岛、经由多个接地通道孔耦合到第二端子的多个接地小岛、以及耦合到多个信号通道孔的多个信号小岛;
其中的多个电源小岛、多个接地小岛、以及多个信号小岛被定位成通过受控崩塌芯片连接焊料块来耦合到管芯的相应电源节点、接地节点、以及信号节点。
23.权利要求22所述的衬底,其中的衬底是多层陶瓷衬底。
24.权利要求22所述的衬底,其中的所有多个电源小岛的数目基本上等于所有接地小岛的数目。
25.权利要求22所述的衬底,其中的至少一个电源通道孔不完全穿过衬底。
26.权利要求22所述的衬底,其中的至少一个接地通道孔不完全穿过衬底。
27.权利要求22所述的衬底,其中的多个信号通道孔位于衬底的***区域。
CNB01802999XA 2000-07-31 2001-07-26 包含具有埋置电容器的衬底的电子组装件及其制造方法 Expired - Fee Related CN100492628C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/631,037 2000-07-31
US09/631,037 US6611419B1 (en) 2000-07-31 2000-07-31 Electronic assembly comprising substrate with embedded capacitors

Publications (2)

Publication Number Publication Date
CN1470069A CN1470069A (zh) 2004-01-21
CN100492628C true CN100492628C (zh) 2009-05-27

Family

ID=24529522

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB01802999XA Expired - Fee Related CN100492628C (zh) 2000-07-31 2001-07-26 包含具有埋置电容器的衬底的电子组装件及其制造方法

Country Status (9)

Country Link
US (1) US6611419B1 (zh)
EP (2) EP1515365B1 (zh)
JP (1) JP2004505469A (zh)
KR (1) KR100591217B1 (zh)
CN (1) CN100492628C (zh)
AT (1) ATE360889T1 (zh)
AU (1) AU2001280850A1 (zh)
DE (1) DE60128145T2 (zh)
WO (1) WO2002011207A2 (zh)

Families Citing this family (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7321485B2 (en) 1997-04-08 2008-01-22 X2Y Attenuators, Llc Arrangement for energy conditioning
US9054094B2 (en) 1997-04-08 2015-06-09 X2Y Attenuators, Llc Energy conditioning circuit arrangement for integrated circuit
US7336468B2 (en) 1997-04-08 2008-02-26 X2Y Attenuators, Llc Arrangement for energy conditioning
US6970362B1 (en) * 2000-07-31 2005-11-29 Intel Corporation Electronic assemblies and systems comprising interposer with embedded capacitors
JP4129717B2 (ja) * 2001-05-30 2008-08-06 株式会社ルネサステクノロジ 半導体装置
US7385286B2 (en) * 2001-06-05 2008-06-10 Matsushita Electric Industrial Co., Ltd. Semiconductor module
JPWO2003007379A1 (ja) * 2001-07-12 2004-11-04 株式会社日立製作所 電子回路部品
JP3967108B2 (ja) * 2001-10-26 2007-08-29 富士通株式会社 半導体装置およびその製造方法
US8749054B2 (en) 2010-06-24 2014-06-10 L. Pierre de Rochemont Semiconductor carrier with vertical power FET module
JP2004079701A (ja) * 2002-08-14 2004-03-11 Sony Corp 半導体装置及びその製造方法
JP4243117B2 (ja) * 2002-08-27 2009-03-25 新光電気工業株式会社 半導体パッケージとその製造方法および半導体装置
US6844505B1 (en) * 2002-11-04 2005-01-18 Ncr Corporation Reducing noise effects in circuit boards
US20040231885A1 (en) * 2003-03-07 2004-11-25 Borland William J. Printed wiring boards having capacitors and methods of making thereof
US7626828B1 (en) * 2003-07-30 2009-12-01 Teradata Us, Inc. Providing a resistive element between reference plane layers in a circuit board
US8569142B2 (en) * 2003-11-28 2013-10-29 Blackberry Limited Multi-level thin film capacitor on a ceramic substrate and method of manufacturing the same
US6943294B2 (en) * 2003-12-22 2005-09-13 Intel Corporation Integrating passive components on spacer in stacked dies
US7132743B2 (en) * 2003-12-23 2006-11-07 Intel Corporation Integrated circuit package substrate having a thin film capacitor structure
US7256980B2 (en) * 2003-12-30 2007-08-14 Du Pont Thin film capacitors on ceramic
US20050154105A1 (en) * 2004-01-09 2005-07-14 Summers John D. Compositions with polymers for advanced materials
US20070019789A1 (en) * 2004-03-29 2007-01-25 Jmar Research, Inc. Systems and methods for achieving a required spot says for nanoscale surface analysis using soft x-rays
JP2005286112A (ja) * 2004-03-30 2005-10-13 Airex Inc プリント配線板及びその製造方法
KR101053587B1 (ko) * 2004-06-04 2011-08-03 엘지전자 주식회사 세탁기의 원격제어용 기판 어셈블리
US20060001149A1 (en) * 2004-06-30 2006-01-05 Victor Prokofiev Packaged substrate having variable width conductors and a variably spaced reference plane
US7216406B2 (en) * 2004-09-29 2007-05-15 Intel Corporation Method forming split thin film capacitors with multiple voltages
EP2426785A2 (en) 2004-10-01 2012-03-07 L. Pierre De Rochemont Ceramic antenna module and methods of manufacture thereof
US7501698B2 (en) * 2004-10-26 2009-03-10 Kabushiki Kaisha Toshiba Method and system for an improved power distribution network for use with a semiconductor device
US7269029B2 (en) * 2004-11-09 2007-09-11 International Business Machines Corporation Rapid fire test board
US7613007B2 (en) * 2004-12-21 2009-11-03 E. I. Du Pont De Nemours And Company Power core devices
US20060158828A1 (en) * 2004-12-21 2006-07-20 Amey Daniel I Jr Power core devices and methods of making thereof
US7778038B2 (en) * 2004-12-21 2010-08-17 E.I. Du Pont De Nemours And Company Power core devices and methods of making thereof
TWI414218B (zh) * 2005-02-09 2013-11-01 Ngk Spark Plug Co 配線基板及配線基板內建用之電容器
WO2006104613A2 (en) 2005-03-01 2006-10-05 X2Y Attenuators, Llc Conditioner with coplanar conductors
US7548432B2 (en) * 2005-03-24 2009-06-16 Agency For Science, Technology And Research Embedded capacitor structure
US7492570B2 (en) * 2005-04-13 2009-02-17 Kabushiki Kaisha Toshiba Systems and methods for reducing simultaneous switching noise in an integrated circuit
US20060289976A1 (en) * 2005-06-23 2006-12-28 Intel Corporation Pre-patterned thin film capacitor and method for embedding same in a package substrate
WO2007005642A2 (en) 2005-06-30 2007-01-11 Derochemont L Pierre Electrical components and method of manufacture
US8350657B2 (en) 2005-06-30 2013-01-08 Derochemont L Pierre Power management module and method of manufacture
US7621041B2 (en) 2005-07-11 2009-11-24 E. I. Du Pont De Nemours And Company Methods for forming multilayer structures
US7435627B2 (en) * 2005-08-11 2008-10-14 International Business Machines Corporation Techniques for providing decoupling capacitance
US7701052B2 (en) * 2005-10-21 2010-04-20 E. I. Du Pont De Nemours And Company Power core devices
US7705423B2 (en) * 2005-10-21 2010-04-27 Georgia Tech Research Corporation Device having an array of embedded capacitors for power delivery and decoupling of high speed input/output circuitry of an integrated circuit
US7456459B2 (en) * 2005-10-21 2008-11-25 Georgia Tech Research Corporation Design of low inductance embedded capacitor layer connections
US7504706B2 (en) * 2005-10-21 2009-03-17 E. I. Du Pont De Nemours Packaging having an array of embedded capacitors for power delivery and decoupling in the mid-frequency range and methods of forming thereof
US8520402B1 (en) * 2005-10-25 2013-08-27 Xilinx, Inc. Decoupling capacitor circuit assembly
US8354294B2 (en) 2006-01-24 2013-01-15 De Rochemont L Pierre Liquid chemical deposition apparatus and process and products therefrom
KR100744903B1 (ko) * 2006-02-22 2007-08-01 삼성전기주식회사 디커플링 기능을 갖는 다층 기판
US20080019552A1 (en) * 2006-03-27 2008-01-24 Kurt Eldracher Personal audio device accessory
US7848512B2 (en) * 2006-03-27 2010-12-07 Kurt Eldracher Personal audio device accessory
US20070236859A1 (en) * 2006-04-10 2007-10-11 Borland William J Organic encapsulant compositions for protection of electronic components
US20070244267A1 (en) * 2006-04-10 2007-10-18 Dueber Thomas E Hydrophobic crosslinkable compositions for electronic applications
US20070291440A1 (en) * 2006-06-15 2007-12-20 Dueber Thomas E Organic encapsulant compositions based on heterocyclic polymers for protection of electronic components
US7751205B2 (en) * 2006-07-10 2010-07-06 Ibiden Co., Ltd. Package board integrated with power supply
TWI326908B (en) * 2006-09-11 2010-07-01 Ind Tech Res Inst Packaging structure and fabricating method thereof
US7902662B2 (en) * 2007-04-02 2011-03-08 E.I. Du Pont De Nemours And Company Power core devices and methods of making thereof
US7841075B2 (en) * 2007-06-19 2010-11-30 E. I. Du Pont De Nemours And Company Methods for integration of thin-film capacitors into the build-up layers of a PWB
US7791896B1 (en) 2007-06-20 2010-09-07 Teradata Us, Inc. Providing an embedded capacitor in a circuit board
TWI364824B (en) * 2007-08-08 2012-05-21 Advanced Semiconductor Eng Semiconductor structure and method of fabricating the same
US8564967B2 (en) 2007-12-03 2013-10-22 Cda Processing Limited Liability Company Device and method for reducing impedance
US7863724B2 (en) * 2008-02-12 2011-01-04 International Business Machines Corporation Circuit substrate having post-fed die side power supply connections
US7959598B2 (en) 2008-08-20 2011-06-14 Asante Solutions, Inc. Infusion pump systems and methods
FI20095110A0 (fi) 2009-02-06 2009-02-06 Imbera Electronics Oy Elektroniikkamoduuli, jossa on EMI-suoja
US8391017B2 (en) * 2009-04-28 2013-03-05 Georgia Tech Research Corporation Thin-film capacitor structures embedded in semiconductor packages and methods of making
US8409963B2 (en) * 2009-04-28 2013-04-02 CDA Procesing Limited Liability Company Methods of embedding thin-film capacitors into semiconductor packages using temporary carrier layers
US8922347B1 (en) 2009-06-17 2014-12-30 L. Pierre de Rochemont R.F. energy collection circuit for wireless devices
US8952858B2 (en) 2009-06-17 2015-02-10 L. Pierre de Rochemont Frequency-selective dipole antennas
KR101169531B1 (ko) * 2009-07-03 2012-07-27 가부시키가이샤 테라미크로스 반도체구성체 및 그 제조방법과 반도체장치 및 그 제조방법
WO2011077918A1 (ja) * 2009-12-24 2011-06-30 株式会社村田製作所 回路モジュール
US8552708B2 (en) 2010-06-02 2013-10-08 L. Pierre de Rochemont Monolithic DC/DC power management module with surface FET
US9023493B2 (en) 2010-07-13 2015-05-05 L. Pierre de Rochemont Chemically complex ablative max-phase material and method of manufacture
US8415781B2 (en) * 2010-08-09 2013-04-09 Ibiden Co., Ltd. Electronic component and method for manufacturing the same
CN109148425B (zh) 2010-08-23 2022-10-04 L·皮尔·德罗什蒙 具有谐振晶体管栅极的功率场效应晶体管
JP6223828B2 (ja) 2010-11-03 2017-11-01 デ,ロシェモント,エル.,ピエール モノリシックに集積した量子ドット装置を有する半導体チップキャリア及びその製造方法
US20120292777A1 (en) * 2011-05-18 2012-11-22 Lotz Jonathan P Backside Power Delivery Using Die Stacking
FR2987545B1 (fr) * 2012-02-23 2015-02-06 Thales Sa Circuit imprime de structure multicouche comprenant des lignes de transmission a faibles pertes dielectriques et son procede
KR101472628B1 (ko) * 2012-07-02 2014-12-15 삼성전기주식회사 커패시터 내장형 기판
KR102078015B1 (ko) 2013-11-07 2020-04-07 삼성전기주식회사 커패시터 내장형 저온동시소성 세라믹 기판
TWI529906B (zh) * 2013-12-09 2016-04-11 矽品精密工業股份有限公司 半導體封裝件之製法
US9628052B2 (en) * 2014-02-18 2017-04-18 Qualcomm Incorporated Embedded multi-terminal capacitor
US9659850B2 (en) * 2014-12-08 2017-05-23 Qualcomm Incorporated Package substrate comprising capacitor, redistribution layer and discrete coaxial connection
KR102365103B1 (ko) * 2014-12-12 2022-02-21 삼성전자주식회사 반도체 패키지
JP2016162904A (ja) * 2015-03-03 2016-09-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US10068181B1 (en) 2015-04-27 2018-09-04 Rigetti & Co, Inc. Microwave integrated quantum circuits with cap wafer and methods for making the same
WO2017123525A1 (en) 2016-01-13 2017-07-20 Bigfoot Biomedical, Inc. User interface for diabetes management system
AU2017207484B2 (en) 2016-01-14 2021-05-13 Bigfoot Biomedical, Inc. Adjusting insulin delivery rates
US11538753B2 (en) 2016-12-30 2022-12-27 Intel Corporation Electronic chip with under-side power block
US10978403B2 (en) 2019-01-30 2021-04-13 Delta Electronics, Inc. Package structure and method for fabricating the same
US11033682B2 (en) 2017-01-13 2021-06-15 Bigfoot Biomedical, Inc. Insulin delivery methods, systems and devices
USD874471S1 (en) 2017-06-08 2020-02-04 Insulet Corporation Display screen with a graphical user interface
US11121301B1 (en) 2017-06-19 2021-09-14 Rigetti & Co, Inc. Microwave integrated quantum circuits with cap wafers and their methods of manufacture
US10134712B1 (en) * 2017-08-23 2018-11-20 Micron Technology, Inc. Methods and systems for improving power delivery and signaling in stacked semiconductor devices
USD928199S1 (en) 2018-04-02 2021-08-17 Bigfoot Biomedical, Inc. Medication delivery device with icons
TW202038266A (zh) * 2018-11-26 2020-10-16 瑞典商斯莫勒科技公司 具有離散的能量儲存構件之半導體組件
USD920343S1 (en) 2019-01-09 2021-05-25 Bigfoot Biomedical, Inc. Display screen or portion thereof with graphical user interface associated with insulin delivery
US11404388B2 (en) 2019-04-29 2022-08-02 Qualcomm Incorporated Surface mount passive component shorted together and a die
US11202375B2 (en) * 2019-04-29 2021-12-14 Qualcomm Incorporated Surface mount passive component shorted together
USD977502S1 (en) 2020-06-09 2023-02-07 Insulet Corporation Display screen with graphical user interface

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4926241A (en) 1988-02-19 1990-05-15 Microelectronics And Computer Technology Corporation Flip substrate for chip mount
EP0359513A3 (en) 1988-09-14 1990-12-19 Hitachi, Ltd. Semiconductor chip carrier and method of making it
US5060116A (en) 1990-04-20 1991-10-22 Grobman Warren D Electronics system with direct write engineering change capability
US5177594A (en) 1991-01-09 1993-01-05 International Business Machines Corporation Semiconductor chip interposer module with engineering change wiring and distributed decoupling capacitance
US5177670A (en) 1991-02-08 1993-01-05 Hitachi, Ltd. Capacitor-carrying semiconductor module
JP2966972B2 (ja) 1991-07-05 1999-10-25 株式会社日立製作所 半導体チップキャリアとそれを実装したモジュール及びそれを組み込んだ電子機器
US5800575A (en) 1992-04-06 1998-09-01 Zycon Corporation In situ method of forming a bypass capacitor element internally within a capacitive PCB
JPH05335183A (ja) 1992-05-28 1993-12-17 Murata Mfg Co Ltd 多層基板を備えた電子部品及びその製造方法
US5354955A (en) 1992-12-02 1994-10-11 International Business Machines Corporation Direct jump engineering change system
US5377139A (en) 1992-12-11 1994-12-27 Motorola, Inc. Process forming an integrated circuit
JP3325351B2 (ja) * 1993-08-18 2002-09-17 株式会社東芝 半導体装置
US5523619A (en) * 1993-11-03 1996-06-04 International Business Machines Corporation High density memory structure
JP3309522B2 (ja) 1993-11-15 2002-07-29 株式会社村田製作所 多層基板及びその製造方法
US5639989A (en) 1994-04-19 1997-06-17 Motorola Inc. Shielded electronic component assembly and method for making the same
US5469324A (en) 1994-10-07 1995-11-21 Storage Technology Corporation Integrated decoupling capacitive core for a printed circuit board and method of making same
JPH08167630A (ja) * 1994-12-15 1996-06-25 Hitachi Ltd チップ接続構造
JPH08172274A (ja) 1994-12-20 1996-07-02 Murata Mfg Co Ltd セラミック多層基板
US5714801A (en) * 1995-03-31 1998-02-03 Kabushiki Kaisha Toshiba Semiconductor package
US5818699A (en) 1995-07-05 1998-10-06 Kabushiki Kaisha Toshiba Multi-chip module and production method thereof
US5691568A (en) 1996-05-31 1997-11-25 Lsi Logic Corporation Wire bondable package design with maxium electrical performance and minimum number of layers
US5796587A (en) 1996-06-12 1998-08-18 International Business Machines Corporation Printed circut board with embedded decoupling capacitance and method for producing same
US5745335A (en) 1996-06-27 1998-04-28 Gennum Corporation Multi-layer film capacitor structures and method
US5949654A (en) 1996-07-03 1999-09-07 Kabushiki Kaisha Toshiba Multi-chip module, an electronic device, and production method thereof
TW424321B (en) * 1996-10-31 2001-03-01 Sharp Kk Integrated electronic circuit
JP3882954B2 (ja) 1997-03-19 2007-02-21 Tdk株式会社 チップ型積層セラミックコンデンサ
US6072690A (en) * 1998-01-15 2000-06-06 International Business Machines Corporation High k dielectric capacitor with low k sheathed signal vias
US6075427A (en) 1998-01-23 2000-06-13 Lucent Technologies Inc. MCM with high Q overlapping resonator
US5939782A (en) * 1998-03-03 1999-08-17 Sun Microsystems, Inc. Package construction for integrated circuit chip with bypass capacitor
US6218729B1 (en) * 1999-03-11 2001-04-17 Atmel Corporation Apparatus and method for an integrated circuit having high Q reactive components
US6183669B1 (en) * 1999-03-25 2001-02-06 Murata Manufacturing Co., Ltd. Paste composition, circuit board using the same, ceramic green sheet, ceramic substrate, and method for manufacturing ceramic multilayer substrate
US6252761B1 (en) 1999-09-15 2001-06-26 National Semiconductor Corporation Embedded multi-layer ceramic capacitor in a low-temperature con-fired ceramic (LTCC) substrate
US6452776B1 (en) 2000-04-06 2002-09-17 Intel Corporation Capacitor with defect isolation and bypass

Also Published As

Publication number Publication date
ATE360889T1 (de) 2007-05-15
EP1358675A2 (en) 2003-11-05
AU2001280850A1 (en) 2002-02-13
DE60128145D1 (de) 2007-06-06
WO2002011207A3 (en) 2003-08-28
DE60128145T2 (de) 2008-01-03
EP1515365A2 (en) 2005-03-16
EP1515365A3 (en) 2006-10-04
US6611419B1 (en) 2003-08-26
KR20020042698A (ko) 2002-06-05
KR100591217B1 (ko) 2006-06-22
WO2002011207A2 (en) 2002-02-07
JP2004505469A (ja) 2004-02-19
CN1470069A (zh) 2004-01-21
EP1515365B1 (en) 2010-03-31
EP1358675B1 (en) 2007-04-25

Similar Documents

Publication Publication Date Title
CN100492628C (zh) 包含具有埋置电容器的衬底的电子组装件及其制造方法
CN100492629C (zh) 包括具有嵌入式电容器的内插器的电子装置及其制作方法
CN1284234C (zh) 包括嵌入有电容器的陶瓷/有机混合衬底的电子组件以及制造方法
KR100550480B1 (ko) 다중 계층 어레이 커패시터 및 그 제작 방법
US20060228855A1 (en) Capacitor with co-planar electrodes
US7986532B2 (en) Split thin film capacitor for multiple voltages
CN109478545A (zh) 包括无源玻璃设备和半导体裸片的玻璃衬底
EP3140839B1 (en) Embedded package substrate capacitor with configurable/controllable equivalent series resistance
CN102638931B (zh) 电子组件、使寄生电容最小的方法及电路板结构制造方法
CN102024565B (zh) 电容结构
JP2007019292A (ja) 電子部品モジュール用積層基板および電子部品モジュール
US20040211954A1 (en) Compositive laminate substrate with inorganic substrate and organic substrate
JP2001177008A (ja) キャパシタを内蔵した回路基板とそれを用いた半導体装置
CN218647936U (zh) 半导体电容结构
JP2000049436A (ja) 電子回路装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090527

Termination date: 20170726

CF01 Termination of patent right due to non-payment of annual fee