WO2016199634A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2016199634A1
WO2016199634A1 PCT/JP2016/066155 JP2016066155W WO2016199634A1 WO 2016199634 A1 WO2016199634 A1 WO 2016199634A1 JP 2016066155 W JP2016066155 W JP 2016066155W WO 2016199634 A1 WO2016199634 A1 WO 2016199634A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductive cap
conductive
semiconductor device
ground pad
outer peripheral
Prior art date
Application number
PCT/JP2016/066155
Other languages
English (en)
French (fr)
Inventor
石田 清
実人 木村
勝巳 宮脇
幸宣 垂井
恵子 白藤
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to US15/575,522 priority Critical patent/US10916520B2/en
Priority to GB1719387.1A priority patent/GB2555289B/en
Priority to JP2017523600A priority patent/JP6559236B2/ja
Publication of WO2016199634A1 publication Critical patent/WO2016199634A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/041Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction having no base used as a mounting for the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/055Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads having a passage through the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4807Shape of bonding interfaces, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/163Connection portion, e.g. seal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/163Connection portion, e.g. seal
    • H01L2924/1631Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the present invention relates to a semiconductor device and a manufacturing method thereof, and more particularly to a semiconductor device including a conductive cap that covers a semiconductor element and a manufacturing method thereof.
  • Some semiconductor devices include a semiconductor element mounted on the main surface of a substrate covered with a conductive cap.
  • the conductive cap is bonded to a ground pad provided on the main surface so as to surround the semiconductor element by a conductive bonding member. With such a structure, an electric field outside the conductive cap can be shielded, and an internal semiconductor element can be protected.
  • the conductive bonding member flows out to the inside of the conductive cap to short-circuit the semiconductor element and the signal pad, or the conductive bonding member is scattered to the inside of the conductive cap to break the bonding wire. There are things to do.
  • Patent Document 1 Japanese Patent No. 5277755 discloses a semiconductor device having a structure for suppressing the conductive bonding member from flowing into the conductive cap.
  • the inner peripheral side of the bonding pad (ground electrode) is covered with a solder resist (covering member).
  • a pressing portion for the conductive cap is disposed on the upper surface of the solder resist. For this reason, it is suppressed that a conductive joining member flows out inside a conductive cap by blocking a conductive joining member with a soldering resist.
  • the conductive bonding member may flow out to the inside of the conductive cap through the space between the upper surface of the solder resist and the pressing portion of the conductive cap. Therefore, in the semiconductor device described in the above publication, the conductive bonding member cannot be sufficiently prevented from flowing out inside the conductive cap.
  • the present invention has been made in view of the above problems, and an object of the present invention is to provide a semiconductor device and a method for manufacturing the same that can sufficiently prevent the conductive bonding member from flowing into the conductive cap.
  • the semiconductor device of the present invention includes a substrate, a semiconductor element, a ground pad, an insulating coating member, a conductive bonding member, and a conductive cap.
  • the substrate has a main surface.
  • the semiconductor element is mounted on the main surface.
  • the ground pad is provided on the main surface so as to surround the semiconductor element.
  • the insulating covering member is provided such that the outer peripheral side of the ground pad is exposed, the inner peripheral side of the ground pad is covered, and a step is formed on the substrate from the ground pad.
  • the conductive bonding member is disposed on the outer peripheral side of the ground pad.
  • the conductive cap is bonded to the ground pad by a conductive bonding member so as to cover the semiconductor element.
  • the inner peripheral end of the bottom portion of the conductive cap is disposed on the inner peripheral side with respect to the outer peripheral end of the insulating coating member.
  • the bottom has a shape in which the distance from the main surface continuously decreases from the outer peripheral end toward the inner peripheral end.
  • the conductive bonding member can be blocked by the insulating coating member.
  • the bottom portion has a shape in which the distance from the main surface continuously decreases from the outer peripheral end toward the inner peripheral end, the conductive joining member can be pushed out to the outer peripheral end side of the conductive cap by the shape of the bottom portion. it can. Therefore, it is possible to sufficiently suppress the conductive bonding member from flowing into the conductive cap.
  • FIG. 1 is a perspective view schematically showing a configuration of a semiconductor device according to a first embodiment of the present invention.
  • FIG. 2 is a cross-sectional view taken along the line II-II in FIG.
  • FIG. 2 is a top view of the semiconductor device of FIG. 1. It is a top view which shows roughly the structure of the semiconductor device of the modification of Embodiment 1 of this invention.
  • It is a schematic sectional drawing which shows 1 process of the manufacturing method of the semiconductor device of Embodiment 1 of this invention.
  • It is a schematic sectional drawing which shows the next process of the process shown in FIG.
  • FIG. is a schematic sectional drawing which shows the next process of the process shown in FIG.
  • FIG. 1 is a perspective view schematically showing a configuration of a semiconductor device according to a first embodiment of the present invention.
  • FIG. 2 is a cross-sectional view taken along the line II-II in FIG.
  • FIG. 2 is a top view of the semiconductor device of FIG. 1. It is
  • FIG. 7 is a cross-sectional view schematically showing a configuration of a semiconductor device of Comparative Example 1.
  • FIG. 6 is a cross-sectional view schematically showing a configuration of a semiconductor device of Comparative Example 2.
  • FIG. It is sectional drawing which shows schematically the structure of the semiconductor device of Embodiment 2 of this invention. It is sectional drawing which shows schematically the structure of the semiconductor device of Embodiment 3 of this invention. It is sectional drawing which shows schematically the structure of the semiconductor device of Embodiment 4 of this invention.
  • semiconductor device 1 of the present embodiment includes printed wiring board 2, semiconductor element 3, conductive cap 4, bonding wire 6, and conductive bonding member 12. Insulating coating member 13 is mainly included.
  • the semiconductor device 1 has a conductive cap 4 covering the upper side of a semiconductor element 3 mounted on a main surface S1 of a substrate 2a described later.
  • the printed wiring board 2 is composed of, for example, a glass epoxy resin double-sided printed wiring board.
  • the printed wiring board 2 mainly includes a substrate 2a, a die attach pad 5, a signal pad 7, a via 8, a signal electrode 9, a ground pad 10, and a ground electrode 11.
  • the substrate 2a in the present embodiment is an insulating plate.
  • the substrate 2a has a main surface (upper surface) S1 and an other surface (lower surface) S2 facing the main surface S1.
  • the main surface S1 and the other surface S2 face each other in the thickness direction of the substrate 2a.
  • a die attach pad 5, a signal pad 7, and a ground pad 10 are provided on the main surface S1.
  • a signal electrode 9 and a ground electrode 11 are provided on the other surface S2.
  • the die attach pad 5, the signal pad 7, the via 8, the signal electrode 9, the ground pad 10, and the ground electrode 11 have conductivity.
  • the die attach pad 5, the signal pad 7, the signal electrode 9, the ground pad 10 and the ground electrode 11 are formed by etching the copper foil attached to both surfaces of the substrate 2a.
  • Via 8 is formed so as to penetrate main surface S1 and other surface S2 of substrate 2a.
  • the signal pad 7 is electrically connected to the signal electrode 9 by a via 8.
  • the die attach pad 5 is electrically connected to the ground electrode 11 by a via 8.
  • the ground pad 10 is electrically connected to the ground electrode 11 by a via (not shown).
  • the ground pad 10 is disposed on the outer peripheral side of the substrate 2a.
  • the conductive cap 4 is shown by a broken line for easy viewing.
  • the ground pad 10 is arranged over the entire outer periphery of the substrate 2a.
  • the ground pad 10 is provided on the main surface S ⁇ b> 1 so as to surround the semiconductor element 3.
  • the ground pad 10 is formed so as to surround the die attach pad 5 and the signal pad 7.
  • the signal pad 7 is disposed on the outer peripheral side of the substrate 2 a with respect to the die attach pad 5.
  • the signal pad 7 is disposed in the vicinity of the die attach pad 5.
  • the insulating coating member 13 is formed so as to surround the die attach pad 5 and the signal pad 7.
  • the insulating covering member 13 has an insulating property.
  • the insulating covering member 13 is formed along the entire circumference of the ground pad 10.
  • the insulating covering member 13 is formed so that the outer peripheral side of the ground pad 10 is exposed.
  • the insulating covering member 13 is formed so as to cover the inner peripheral side of the ground pad 10.
  • the insulating covering member 13 is provided so that a step is formed on the ground pad 10 to the substrate 2a.
  • the substrate 2a is exposed in a region where the die attach pad 5 and the signal pad 7 are not formed inside the ground pad 10, but the ground pad 10 is also an insulating coating member. 13 may be formed to the inside.
  • the insulation coating member 13 is, for example, a solder resist.
  • the insulating covering member 13 is cured by being applied to the surface of the substrate 2a with a uniform thickness by a screen printing method or a spraying method, and then heated.
  • the semiconductor element 3 is a high-frequency element that amplifies an input signal.
  • the semiconductor element 3 is mounted on the main surface S1 of the substrate 2a. Specifically, the semiconductor element 3 is mounted on a die attach pad 5 provided on the main surface S1 by a die bond adhesive (not shown).
  • a die bond adhesive a conductive silver paste in which fine silver particles are dispersed in a liquid epoxy resin and a silicone adhesive that maintains flexibility even when cured are used.
  • the semiconductor element 3 is connected to the signal pad 7 by a bonding wire 6. Thereby, the semiconductor element 3 is electrically connected to the signal electrode 9 provided on the other surface S2 of the substrate 2a via the bonding wire 6, the signal pad 7, and the via 8.
  • a plurality of semiconductor elements 3 may be mounted on the main surface S1 of the substrate 2a, and other electric and electronic components may be mounted.
  • the copper foil pad may be freely designed as appropriate according to the form of the semiconductor element and electrical / electronic component to be mounted.
  • the conductive cap 4 is bonded to the ground pad 10 by the conductive bonding member 12 so as to cover the semiconductor element 3.
  • the conductive cap 4 has conductivity.
  • the conductive cap 4 is formed in a cap shape by processing a copper alloy whose linear expansion coefficient is close to the plane direction of the printed wiring board 2, for example.
  • the surface of the conductive cap 4 is plated.
  • the conductive cap 4 has a space IS for accommodating the semiconductor element 3, the bonding wire 6 and the like on the lower surface US of the conductive cap 4.
  • the space IS is hermetically sealed with the conductive cap 4 joined to the ground pad 10. Therefore, the semiconductor element 3 is accommodated in the conductive cap 4 in an airtight manner.
  • a bottom BP is provided on the outer peripheral side of the lower surface US of the conductive cap 4.
  • the inner peripheral end of the bottom portion BP of the conductive cap 4 is disposed closer to the inner peripheral side of the insulating coating member 13 than the outer peripheral end of the insulating coating member 13.
  • the bottom BP has a shape in which the distance from the main surface S1 continuously decreases from the outer peripheral end toward the inner peripheral end.
  • the bottom portion BP has a bottom surface portion 4a and a tapered portion 4b.
  • the bottom surface portion 4 a and the taper portion 4 b are provided over the entire outer periphery of the lower surface US of the conductive cap 4.
  • a bottom surface portion 4a which is a horizontal surface is provided on the inner peripheral side of the bottom portion BP.
  • a tapered portion 4b is provided on the outer peripheral side of the bottom surface portion 4a.
  • the tapered portion 4b forms a shape in which the distance from the main surface S1 continuously decreases from the outer peripheral end to the inner peripheral end of the bottom portion BP.
  • the angle formed by the tapered portion 4b and the horizontal plane is, for example, 45 degrees.
  • the conductive cap 4 of the present embodiment is created by cutting. For this reason, the variation in dimensions is small compared to press working.
  • the plating on the surface of the conductive cap 4 may be a plurality of layers.
  • the multi-layer plating may be, for example, copper-nickel-gold three-layer plating from the base side or copper-nickel-palladium-gold four-layer plating.
  • the surface of the copper single layer plating may be subjected to an organic rust preventive, for example, OSP (Organic Solderability Preservative) treatment for forming an imidazole film.
  • OSP Organic Solderability Preservative
  • the conductive cap 4 is disposed on the substrate 2a so as to cover the semiconductor element 3 and the like. A part of each of the bottom surface portion 4a and the taper portion 4b is mechanically fixed to the ground pad 10 by the conductive bonding member 12 and is electrically connected thereto. As a result, the conductive cap 4 has the same potential (ground potential) as the ground electrode 11 on the other surface S2.
  • a part of the bottom surface portion 4 a of the conductive cap 4 is located above a part of the insulating coating member 13.
  • the conductive cap 4 is lifted by the surface tension of the conductive bonding member 12.
  • the bottom surface portion 4 a of the conductive cap 4 is in light contact with the insulating coating member 13, or has a slight gap with the insulating coating member 13.
  • the conductive bonding member 12 is disposed on the outer peripheral side of the ground pad 10.
  • the conductive bonding member 12 is disposed over the entire outer periphery of the ground pad 10.
  • the conductive bonding member 12 has conductivity.
  • tin-silver-copper solder is used as the conductive bonding member 12.
  • the end on the inner peripheral side of the tapered portion 4b of the conductive cap 4 coincides with the end on the outer peripheral side of the bottom surface portion 4a.
  • An end on the inner peripheral side of the taper portion 4 b of the conductive cap 4 is disposed directly above the center CP of the region (joining region) exposed from the insulating coating member 13 on the outer peripheral side of the ground pad 10.
  • the end on the inner peripheral side of the taper portion 4 b is either on the inner peripheral side of the ground pad 10 above or just above the center CP of the outer peripheral side region (bonding region) of the ground pad 10 exposed from the insulating coating member 13. It suffices if they are arranged in a crab.
  • the center CP is a position that equally divides the distance between the outer peripheral end of the insulating coating member 13 and the outer peripheral end of the ground pad 10.
  • the end on the outer peripheral side of the taper portion 4 b is disposed directly above the end on the outer peripheral side of the ground pad 10.
  • the outer peripheral end of the conductive cap 4 is illustrated outside the outer peripheral end of the ground pad 10 for easy viewing.
  • the outer peripheral end of the ground pad 10 may be disposed either on the inner peripheral side of the conductive cap 4 just below or directly below the outer peripheral end of the conductive cap 4.
  • the semiconductor device 1 may have a sealed structure or a structure that is not sealed. That is, the semiconductor element 3 may be accommodated in the conductive cap 4 in a non-airtight manner.
  • a notch NP is provided in a part of the ground pad 10. For this reason, the outside and the inside of the conductive cap 4 communicate with each other through the notch NP. Therefore, the semiconductor element 3 is accommodated in the conductive cap 4 in a non-airtight manner.
  • 5 to 9 are cross-sectional views at the same cross-sectional position as FIG.
  • printed wiring board 2 is prepared.
  • the paste 20 is supplied to the printed wiring board 2.
  • the paste 20 is a mixture of the conductive bonding member 12 powder and a flux capable of reducing the oxide film on the surface thereof.
  • the paste 20 is applied to a region (bonding region) exposed from the insulating coating member 13 on the outer peripheral side of the ground pad 10 provided on the main surface S1 of the substrate 2a by screen printing. At this time, it is desirable to apply the paste 20 so as not to protrude from the region exposed from the insulating coating member 13 on the outer peripheral side of the ground pad 10. In this way, the conductive bonding member 12 is supplied to the outer peripheral side region (bonding region) of the ground pad 10 exposed from the insulating coating member 13.
  • conductive bonding member 12 is melted and integrated with ground pad 10 by a reflow method. Thereafter, the flux contained in the paste 20 is dissolved and removed by the immersion cleaning method. In this way, the conductive bonding member 12 is melted in a region (bonding region) on the outer peripheral side of the ground pad 10 exposed from the insulating coating member 13.
  • the conductive bonding member 12 wets and spreads in a region (bonding region) exposed from the insulating coating member 13 on the outer peripheral side of the ground pad 10, and has a shape that rises round above the center CP of the bonding region due to its surface tension. . That is, the vertex of the conductive bonding member 12 is located at the center CP.
  • the semiconductor element 3 is mounted on the substrate 2a. Specifically, the semiconductor element 3 is mounted on the die attach pad 5 to which a conductive adhesive (die bond adhesive) is supplied by a transfer method. The die bond adhesive is cured by heating in this state. Further, a bonding wire is connected to the semiconductor element 3 and the signal pad 7 by a ball bonding method.
  • a conductive adhesive die bond adhesive
  • the conductive cap 4 is mounted above the substrate 2a.
  • An end on the inner peripheral side of the taper portion 4 b of the conductive cap 4 is disposed either directly above the center CP of the bonding region of the ground pad 10 or on the inner peripheral side from directly above.
  • the top part of the conductive bonding member 12 having a shape that rises roundly due to the surface tension comes into contact with the inner peripheral end of the tapered part 4b.
  • the conductive cap in which the inner peripheral end of the bottom portion BP having the tapered portion 4b is disposed on the inner peripheral side with respect to the outer peripheral end of the insulating coating member 13 is mounted on the molten conductive bonding member 12. .
  • the conductive cap 4 may be mounted while being pressurized after the substrate 2a and the conductive cap 4 are heated to a temperature at which the conductive bonding member 12 does not melt.
  • a high pressure is generated due to contact in a narrow region of the top portion of the conductive bonding member 12, and the subsequent handling is easy. The position will not shift.
  • the conductive cap 4 may be mounted after the substrate 2a and the conductive cap 4 are heated to a temperature at which the conductive bonding member 12 melts. In this case, since the speed at which the conductive cap 4 is pressed against the molten conductive bonding member 12 can be freely selected, the conductive bonding member 12 can be uniformly pushed to the outer peripheral side of the substrate 2a.
  • the semiconductor device 1 in which the upper part of the semiconductor element 3 mounted on the main surface S1 of the substrate 2a is covered with the conductive cap 4 is obtained.
  • the semiconductor device 1 of Comparative Example 1 is mainly different from the semiconductor device 1 of the present embodiment in that the insulating coating member 13 is not provided.
  • the conductive bonding member 12 cannot be blocked by the insulating coating member 13. Therefore, the conductive bonding member 12 flows out to the inside of the conductive cap 4 to short-circuit the semiconductor element 3 and the signal pad 7, or the conductive bonding member 12 scatters to the inside of the conductive cap 4 to bond the bonding wire 6. It may be disconnected.
  • the semiconductor device 1 of Comparative Example 2 does not have a shape in which the distance between the bottom portion of the conductive cap 4 and the main surface S ⁇ b> 1 continuously decreases from the outer peripheral end toward the inner peripheral end.
  • the semiconductor device 1 is mainly different from the semiconductor device 1 of the present embodiment.
  • the conductive bonding member 12 may flow inside the conductive cap 4 through between the upper surface of the insulating coating member 13 and the conductive cap 4. Therefore, the conductive bonding member 12 cannot be sufficiently prevented from flowing out to the inside of the conductive cap 4.
  • the semiconductor device 1 of Comparative Example 2 since the conductive bonding member 12 is blocked by the insulating coating member 13, the conductive bonding member 12 easily flows out of the conductive cap 4. For this reason, the outer peripheral end of the ground pad 10 is formed to be located outside the outer peripheral end of the conductive cap 4. Thereby, the board
  • the insulating coating member 13 performs conductivity.
  • the joining member 12 can be stopped. Since the bottom portion BP has a shape (tapered portion 4b) in which the distance from the main surface S1 continuously decreases from the outer peripheral end toward the inner peripheral end, the conductive bonding member 12 is electrically conductive by the tapered portion 4b of the bottom BP. Can be pushed out to the outer peripheral end side of the cap 4. Accordingly, it is possible to sufficiently suppress the conductive bonding member 12 from flowing into the conductive cap 4.
  • the conductive cap 4 is bonded to the ground pad 10 by the conductive bonding member 12 so as to cover the semiconductor element 3. For this reason, the external electric field can be blocked by the conductive cap 4 to protect the internal semiconductor element 3. Further, the periphery of the semiconductor element 3 is surrounded by the conductive cap 4 and the ground electrode 11, and the conductive cap 4 is electrically connected to the ground pad 10 by the conductive bonding member 12. For this reason, an external electric field can be shut off by forming a space surrounded by a conductor having a ground potential around the semiconductor element 3. Thereby, the semiconductor element 3 can be more effectively protected from external electromagnetic noise.
  • the conductive bonding member 12 having a sufficient thickness can be disposed below the tapered portion 4b by the tapered portion 4b. For this reason, the board
  • the end on the inner peripheral side of the shape (tapered portion 4b) in which the distance from the main surface S1 continuously decreases from the outer peripheral end of the bottom BP toward the inner peripheral end is
  • the ground pad 10 exposed from the insulating coating member 13 is disposed either directly above the center CP of the region on the outer peripheral side (bonding region) or on the inner peripheral side from directly above.
  • the vertex of the conductive bonding member 12 is positioned at the center CP of the bonding region.
  • the end on the inner peripheral side of the tapered portion 4 b can be in contact with either the apex of the conductive bonding member 12 or the inner peripheral side of the apex. For this reason, the conductive bonding member 12 can be effectively pushed out to the outer peripheral end side by the tapered portion 4b of the bottom portion BP.
  • the outer peripheral end of the ground pad 10 is arranged either directly below or directly below the outer peripheral end of the conductive cap 4. For this reason, the end on the outer peripheral side of the ground pad 10 can be arranged on the inner peripheral side of the end on the outer peripheral side of the conductive cap 4. Therefore, the outer shape of the substrate 2a can be reduced. Thereby, the semiconductor device 1 can be reduced in size.
  • the manufacturing method of the semiconductor device 1 is a manufacturing method of the semiconductor device 1 including the semiconductor element 3 mounted on the main surface S1 of the substrate 2a.
  • the manufacturing method of the semiconductor device 1 includes the following steps. It is exposed from an insulating covering member 13 provided so as to cover the inner peripheral side of the ground pad 10 provided at a position surrounding the semiconductor element 3 on the main surface S1 and to form a step from the ground pad 10 to the substrate 2a.
  • the conductive bonding member 12 is supplied to the outer peripheral side region of the ground pad 10.
  • the conductive bonding member 12 is melted in a region on the outer peripheral side of the ground pad 10 exposed from the insulating coating member 13.
  • the conductive bonding member 12 can be damped. Since the bottom BP has a shape (tapered portion 4b) in which the distance from the main surface S1 continuously decreases from the outer peripheral end toward the inner peripheral end, the conductive bonding member 12 is surrounded by the tapered portion 4b of the bottom BP. Can be pushed to the end side. Accordingly, it is possible to sufficiently suppress the conductive bonding member 12 from flowing into the conductive cap 4.
  • the substrate 2a and the conductive cap 4 are heated to a temperature at which the conductive bonding member 12 does not melt.
  • the conductive cap 4 is mounted while applying pressure. For this reason, since the conductive cap 4 contacts in the narrow area
  • the substrate 2a and the conductive cap 4 are heated to a temperature at which the conductive bonding member 12 is melted. A cap 4 is mounted. For this reason, the speed at which the conductive cap 4 is pressed against the molten conductive bonding member 12 can be freely selected, so that the conductive bonding member 12 can be uniformly pushed out to the outer peripheral side of the substrate 2a.
  • the semiconductor device 1 of the present embodiment is mainly different from the semiconductor device 1 of the first embodiment in that the conductive cap 4 is provided with a recess 4c and a protrusion 4d.
  • the conductive cap 4 has a concave portion 4c and a convex portion 4d.
  • the recessed part 4c is provided in the part on the opposite side to the bottom part BP. That is, the recess 4c is provided at a position facing the bottom BP.
  • the recess 4c is recessed toward the bottom BP.
  • the recess 4c is formed so that the opening area becomes smaller toward the bottom BP.
  • the convex part 4d is provided in the part on the opposite side to the bottom part BP.
  • the convex part 4d protrudes on the opposite side to the bottom part BP.
  • the convex part 4d protrudes on the opposite side to the direction in which the concave part 4c is recessed.
  • the convex portion 4d is provided around the concave portion 4c.
  • the convex part 4d is connected to the concave part 4c.
  • the convex part 4d is formed so as to be connected to the opening of the concave part 4c.
  • the conductive cap 4 is formed into a cap shape by processing a copper alloy having a linear expansion coefficient close to the plane direction of the printed wiring board 2.
  • the conductive cap 4 is formed by a forging process that is cheaper than the cutting process.
  • the recess 4c is provided in a portion opposite to the bottom BP and is recessed toward the bottom BP. For this reason, the bottom surface portion 4a and the taper portion 4b of the bottom portion BP can be strongly pressed against the lower die by using the pressure applied a plurality of times to form the recess 4c by the upper die of the forging die. Therefore, the shape of the conductive cap 4 processed into the lower mold can be accurately transferred. Thereby, the electroconductive cap 4 with a small dispersion
  • the convex portion 4d is provided on a portion opposite to the bottom portion BP, protrudes on the opposite side to the bottom portion BP, and is provided around the concave portion 4c. Therefore, when the shapes of the bottom surface portion 4a and the taper portion 4b are accurately transferred while forming the concave portion 4c, the member constituting the conductive cap 4 causes the convex portion 4d to plastically flow to release excessive pressure. Can do. This can prevent the upper mold from being damaged.
  • the point that outermost peripheral convex portion 4 e is provided on the side surface of conductive cap 4 and the depth of ceiling portion 4 f inside conductive cap 4 are the same.
  • the semiconductor device 1 is mainly different from the semiconductor device 1 of the first embodiment in that it has a size of 2/3 of the thickness of the conductive cap 4.
  • the conductive cap 4 has an outermost peripheral convex portion 4e and a ceiling portion 4f.
  • the outermost peripheral convex portion 4 e is provided on the side surface of the conductive cap 4.
  • the outermost peripheral convex portion 4 e is provided at the center in the thickness direction of the conductive cap 4.
  • the outermost peripheral convex portion 4 e is formed so as to protrude to the side of the conductive cap 4.
  • the thickness direction of the conductive cap 4 is a direction in which the main surface S1 and the other surface S2 face each other when the conductive cap 4 is bonded to the ground pad 10 by the conductive bonding member 12.
  • the ceiling part 4 f covers the semiconductor element 3.
  • the ceiling part 4 f is arranged so as to face the semiconductor element 3.
  • the depth D1 from the bottom portion BP to the ceiling portion 4f has a dimension that is 2/3 of the thickness D2 of the conductive cap.
  • the thickness direction of the conductive cap 4 is also a direction in which the ceiling portion 4 f and the semiconductor element 3 face each other when the conductive cap 4 is bonded to the ground pad 10 by the conductive bonding member 12.
  • the conductive cap 4 is formed into a cap shape by processing a copper alloy having a linear expansion coefficient close to the plane direction of the printed wiring board 2.
  • the conductive cap 4 is formed by etching. When etching a copper alloy plate from both sides, the processing conditions are often adjusted to dissolve 2/3 of the plate thickness.
  • the depth D1 from the bottom BP to the ceiling portion 4f in the thickness direction of the conductive cap 4 has a dimension that is 2/3 of the thickness D2 of the conductive cap 4. ing. For this reason, the ceiling part 4f and the outermost periphery convex part 4e can be formed simultaneously. Thereby, the labor of processing and the usage-amount of etching liquid can be reduced.
  • the semiconductor device 1 of the present embodiment is mainly different from the semiconductor device 1 of the first and third embodiments in the configuration of the conductive cap 4.
  • the conductive cap 4 has an outermost peripheral convex portion 4e, a ceiling portion 4f, and an inner tapered portion 4g.
  • the outermost peripheral convex portion 4 e is provided on the side surface of the conductive cap 4.
  • the ceiling part 4 f covers the semiconductor element 3.
  • the conductive cap 4 has a main body portion 41 and a surface portion 42.
  • the surface portion 42 covers the surface of the main body portion 41.
  • the main body 41 is made of a resin molding material.
  • the surface portion 42 is made of a conductive material.
  • the conductive cap 4 is made of a resin molded member whose surface is plated. That is, the surface portion 42 is formed by plating.
  • the surface part 42 should just have electroconductivity without being limited to plating. It is desirable that this resin molded member has high heat resistance to such an extent that it does not gasify at a temperature at which the conductive bonding member 12 melts and has a glass transition temperature of 125 ° C. or higher.
  • the bottom part BP has a shape in which the distance from the main surface S1 continuously increases from the inner peripheral edge toward the ceiling part 4f.
  • the inner tapered portion 4g constitutes this shape.
  • the distance from the bottom part BP to the outermost peripheral convex part 4e is equal to the distance from the bottom part BP to the ceiling part 4f. That is, in the thickness direction of the conductive cap 4, the position of the outermost peripheral convex portion 4 e is arranged so as to coincide with the position of the ceiling portion 4 f inside the conductive cap 4.
  • the inclination angle from the inner peripheral end of the bottom portion BP toward the ceiling portion 4f is equal to the inclination angle from the outer peripheral end of the bottom portion BP toward the outermost peripheral convex portion 4e. That is, the inclination angle of the inner tapered portion 4g of the conductive cap 4 is formed to be the same as the inclination angle of the tapered portion 4b.
  • the positions of the outermost peripheral convex portion 4e and the ceiling portion 4f in the thickness direction of the conductive cap 4 are aligned, and the inclination angles of the tapered portion 4b and the inner tapered portion 4g are aligned. Therefore, even when the width of the bottom surface portion 4a is narrow, it is easy to release from the molding die, and the shapes of the bottom surface portion 4a and the tapered portion 4b can be processed accurately.
  • SYMBOLS 1 Semiconductor device, 2 printed wiring board, 2a board

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

半導体装置(1)は、基板(2a)と、半導体素子(3)と、接地パッド(10)と、絶縁被覆部材(13)と、導電性接合部材(12)と、導電性キャップ(4)とを備えている。絶縁被覆部材(13)は接地パッド(10)の外周側を露出し、接地パッド(10)の内周側を覆い、かつ接地パッド(10)上から基板(2a)上に段差が形成されるように設けられている。導電性接合部材(12)は接地パッド(10)の外周側に配置されている。導電性キャップ(4)は半導体素子(3)を覆うように接地パッド(10)に導電性接合部材(12)によって接合されている。導電性キャップ(4)の底部(BP)の内周端が絶縁被覆部材(13)の外周端よりも内周側に配置されている。底部(BP)は外周端から内周端に向かって主面(S1)との距離が連続的に小さくなる形状を有する。

Description

半導体装置およびその製造方法
 本発明は、半導体装置およびその製造方法に関し、半導体素子を覆う導電性キャップを備えた半導体装置およびその製造方法に関するものである。
 半導体装置として、基板の主面に実装された半導体素子が導電性キャップにより覆われたものがある。この導電性キャップは、半導体素子を取り囲むように主面に設けられた接地パッドに導電性接合部材により接合されている。このような構造によって、導電性キャップの外部の電場を遮蔽することができ、内部の半導体素子を保護することができる。
 上記の半導体装置では、導電性接合部材が導電性キャップの内側に流れ出して半導体素子および信号パッドなどを短絡させたり、導電性接合部材が導電性キャップの内側に飛散してボンディングワイヤを断線させたりすることがある。
 導電性接合部材が導電性キャップの内側に流れ出すことを抑制するための構造を備えた半導体装置がたとえば特許文献1(特許第5277755号公報)に開示されている。この半導体装置では、接合パッド(接地電極)の内周側は、ソルダレジスト(被覆部材)により覆われている。そして、ソルダレジストの上面に導電性キャップの押し当て部が配置されている。このため、ソルダレジストによって導電性接合部材をせき止めることにより導電性接合部材が導電性キャップの内側に流れ出すことが抑制される。
特許第5277755号公報
 しかしながら、上記公報に記載された半導体装置では、ソルダレジストの上面と導電性キャップの押し当て部との間を通って導電性接合部材が導電性キャップの内側に流れ出すことがある。したがって、上記公報に記載された半導体装置では、導電性接合部材が導電性キャップの内側に流れ出すことを十分に抑制できない。
 本発明は上記課題に鑑みてなされたものであり、その目的は、導電性接合部材が導電性キャップの内側に流れ出すことを十分に抑制できる半導体装置およびその製造方法を提供することである。
 本発明の半導体装置は、基板と、半導体素子と、接地パッドと、絶縁被覆部材と、導電性接合部材と、導電性キャップとを備えている。基板は主面を有する。半導体素子は主面に実装されている。接地パッドは半導体素子を囲むように主面に設けられている。絶縁被覆部材は接地パッドの外周側を露出し、接地パッドの内周側を覆い、かつ接地パッド上から基板上に段差が形成されるように設けられている。導電性接合部材は接地パッドの外周側に配置されている。導電性キャップは半導体素子を覆うように接地パッドに導電性接合部材によって接合されている。導電性キャップの底部の内周端が絶縁被覆部材の外周端よりも内周側に配置されている。底部は外周端から内周端に向かって主面との距離が連続的に小さくなる形状を有する。
 本発明の半導体装置によれば、導電性キャップの底部の内周端が絶縁被覆部材の外周端よりも内周側に配置されているため、絶縁被覆部材によって導電性接合部材をせき止めることができる。そして、底部が外周端から内周端に向かって主面との距離が連続的に小さくなる形状を有するため、底部の該形状によって導電性接合部材を導電性キャップの外周端側に押し出すことができる。したがって、導電性接合部材が導電性キャップの内側に流れ出すことを十分に抑制することができる。
本発明の実施の形態1の半導体装置の構成を概略的に示す斜視図である。 図1のII-II線に沿う断面図である。 図1の半導体装置の上面図である。 本発明の実施の形態1の変形例の半導体装置の構成を概略的に示す上面図である。 本発明の実施の形態1の半導体装置の製造方法の一工程を示す概略断面図である。 図5に示す工程の次工程を示す概略断面図である。 図6に示す工程の次工程を示す概略断面図である。 図7に示す工程の次工程を示す概略断面図である。 図7に示す工程において導電性キャップが導電性接合部材を押し出す様子を示す概略断面図である。 比較例1の半導体装置の構成を概略的に示す断面図である。 比較例2の半導体装置の構成を概略的に示す断面図である。 本発明の実施の形態2の半導体装置の構成を概略的に示す断面図である。 本発明の実施の形態3の半導体装置の構成を概略的に示す断面図である。 本発明の実施の形態4の半導体装置の構成を概略的に示す断面図である。
 以下、本発明の実施の形態について図に基づいて説明する。
 (実施の形態1)
 最初に、図1~図3を参照して本発明の実施の形態1の半導体装置1の構成について説明する。主に図1および図2を参照して、本実施の形態の半導体装置1は、プリント配線板2と、半導体素子3と、導電性キャップ4と、ボンディングワイヤ6と、導電性接合部材12と、絶縁被覆部材13とを主に有している。半導体装置1は、後述する基板2aの主面S1に実装された半導体素子3の上方を導電性キャップ4で覆ったものである。
 主に図2を参照して、プリント配線板2は、たとえば、ガラスエポキシ樹脂系の両面プリント配線板によって構成されている。プリント配線板2は、基板2aと、ダイアタッチパッド5と、信号パッド7と、ビア8と、信号電極9と、接地パッド10と、接地電極11とを主に有している。
 本実施の形態の基板2aは絶縁板である。基板2aは、主面(上面)S1と、主面S1に対向する他方面(下面)S2とを有している。主面S1と他方面S2とは基板2aの厚み方向に対向している。主面S1に、ダイアタッチパッド5、信号パッド7および接地パッド10が設けられている。他方面S2に、信号電極9および接地電極11が設けられている。
 ダイアタッチパッド5、信号パッド7、ビア8、信号電極9、接地パッド10、接地電極11はそれぞれ導電性を有している。本実施の形態では、基板2aの両面に貼られた銅箔をエッチング加工することにより、ダイアタッチパッド5、信号パッド7、信号電極9、接地パッド10および接地電極11がそれぞれ形成されている。
 基板2aの主面S1および他方面S2を貫通するようにビア8が形成されている。信号パッド7は、ビア8によって信号電極9に電気的に接続されている。ダイアタッチパッド5は、ビア8によって接地電極11に電気的に接続されている。接地パッド10も同様にビア(図示せず)によって接地電極11に電気的に接続されている。
 主に図1および図3を参照して、接地パッド10は、基板2aの外周側に配置されている。なお、図3では、見やすくするため、導電性キャップ4は、破線で示されている。接地パッド10は、基板2aの外周側の全周に渡って配置されている。
 主に図2および図3を参照して、接地パッド10は、半導体素子3を囲むように主面S1に設けられている。接地パッド10は、ダイアタッチパッド5および信号パッド7を囲むように形成されている。信号パッド7は、ダイアタッチパッド5よりも基板2aの外周側に配置されている。信号パッド7は、ダイアタッチパッド5の近傍に配置されている。
 絶縁被覆部材13は、ダイアタッチパッド5および信号パッド7を囲むように形成されている。絶縁被覆部材13は絶縁性を有している。絶縁被覆部材13は、接地パッド10の全周に沿って形成されている。絶縁被覆部材13は、接地パッド10の外周側が露出するように形成されている。絶縁被覆部材13は、接地パッド10の内周側を覆うように形成されている。絶縁被覆部材13は、接地パッド10上から基板2a上に段差が形成されるように設けられている。
 なお、本実施の形態においては、接地パッド10の内側でダイアタッチパッド5および信号パッド7が形成されていない領域では基板2aが表出しているが、これ以外にも接地パッド10が絶縁被覆部材13の内側まで形成されていてもよい。
 絶縁被覆部材13は、たとえば、ソルダレジストである。絶縁被覆部材13は、スクリーン印刷法またはスプレー法によって、基板2aの表面に均一な厚さに塗布された後、加熱されることによって硬化されている。
 半導体素子3は、入力信号を増幅する高周波素子などである。半導体素子3は、基板2aの主面S1に実装されている。具体的には、半導体素子3は、ダイボンド接着剤(図示せず)によって主面S1に設けられたダイアタッチパッド5に実装されている。ダイボンド接着剤としては、微細な銀粒子を液状のエポキシ樹脂に分散させた導電性の銀ペーストおよび硬化しても柔軟性を維持するシリコーン接着剤などが用いられる。
 半導体素子3は、ボンディングワイヤ6によって信号パッド7に接続されている。これにより、半導体素子3は、ボンディングワイヤ6、信号パッド7およびビア8を介して、基板2aの他方面S2に設けられた信号電極9と導通している。
 なお、基板2aの主面S1には、複数の半導体素子3が実装されていてもよく、また他の電気電子部品が実装されていてもよい。さらに、銅箔のパッドは、実装される半導体素子および電気電子部品などの形態に応じて適宜自由に設計されていてもよい。
 導電性キャップ4は、半導体素子3を覆うように接地パッド10に導電性接合部材12によって接合されている。導電性キャップ4は導電性を有している。導電性キャップ4は、たとえば、プリント配線板2の平面方向とその線膨脹係数が近い銅合金を加工してキャップ状に形成されている。導電性キャップ4の表面にはめっきが施されている。
 導電性キャップ4は、導電性キャップ4の下面USに半導体素子3およびボンディングワイヤ6などを収容するための空間ISを有している。本実施の形態では、導電性キャップ4が接地パッド10に接合された状態で空間ISは気密にされている。このため、導電性キャップ4に半導体素子3は気密に収容されている。
 導電性キャップ4の下面USの外周側には、底部BPが設けられている。導電性キャップ4の底部BPの内周端は、絶縁被覆部材13の外周端よりも絶縁被覆部材13の内周側に配置されている。底部BPは、外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状を有している。
 具体的には、底部BPは、底面部4aおよびテーパ部4bを有している。底面部4aおよびテーパ部4bはそれぞれ導電性キャップ4の下面USの外周側の全周に渡って設けられている。底部BPの内周側には水平な面である底面部4aが設けられている。底面部4aの外周側にはテーパ部4bが設けられている。このテーパ部4bが上記の底部BPの外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状を構成している。テーパ部4bと水平面とが成す角は、たとえば、45度である。本実施の形態の導電性キャップ4は、切削加工で作成されている。このため、プレス加工に比べて寸法のばらつきが小さい。
 また、導電性キャップ4の表面のめっきは複数層であってもよい。複数層のめっきは、たとえば、下地側から銅-ニッケル-金の3層めっき、あるいは、銅-ニッケル-パラジウム-金の4層めっきであってもよい。また、銅の1層めっきの表面に、有機系防錆剤、たとえば、イミダゾールの膜を形成するOSP(Organic Solderbility Preservative)処理が施されていてもよい。
 導電性キャップ4は半導体素子3などを覆うようにして基板2aの上に配置されている。底面部4aおよびテーパ部4bのそれぞれの一部が導電性接合部材12によって接地パッド10に機械的に固定されるとともに電気的に接続されている。これにより、導電性キャップ4は、他方面S2の接地電極11と同電位(グランド電位)となる。
 また、導電性キャップ4の底面部4aの一部は、絶縁被覆部材13の一部の上方に位置している。導電性キャップ4は、導電性接合部材12の表面張力によって持ち上げられている。導電性キャップ4の底面部4aは、絶縁被覆部材13に軽く接触するか、あるいは、絶縁被覆部材13との間にわずかな隙間を有している。
 導電性接合部材12は、接地パッド10の外周側に配置されている。導電性接合部材12は接地パッド10の外周側の全周に渡って配置されている。導電性接合部材12は導電性を有している。導電性接合部材12としては、たとえば、スズ-銀-銅はんだが用いられる。
 導電性キャップ4のテーパ部4bの内周側の端は、底面部4aの外周側の端と一致する。導電性キャップ4のテーパ部4bの内周側の端は、接地パッド10の外周側の絶縁被覆部材13から露出している領域(接合領域)の中央CPの真上に配置されている。テーパ部4bの内周側の端は、絶縁被覆部材13から露出した接地パッド10の外周側の領域(接合領域)の中央CPの真上および真上よりも接地パッド10の内周側のいずれかに配置されていればよい。この中央CPは、絶縁被覆部材13の外周端と接地パッド10の外周側の端との間の距離を等分する位置である。
 また、テーパ部4bの外周側の端は、接地パッド10の外周側の端の真上に配置されている。なお、図3では、見やすくするため、導電性キャップ4の外周側の端が接地パッド10の外周側の端よりも外側に図示されている。接地パッド10の外周側の端は、導電性キャップ4の外周側の端の真下および真下よりも導電性キャップ4の内周側のいずれかに配置されていればよい。
 また、上記では、導電性キャップ4に半導体素子3が気密に収容されている場合について説明した。半導体素子3の種類に応じて、半導体装置1は、密閉構造であってもよく、密閉でない構造であってもよい。つまり、導電性キャップ4に半導体素子3が非気密に収容されていてもよい。
 図4を参照して、本実施の形態の変形例の半導体装置1では、接地パッド10の一部に切り欠き部NPが設けられている。このため、切り欠き部NPを通じて導電性キャップ4の外側と内側とが連通する。したがって、導電性キャップ4に半導体素子3は非気密に収容されている。
 次に、図2および図5~図9を参照して、本実施の形態の半導体装置の製造方法について説明する。なお、図5~図9は、図2と同じ断面位置における断面図である。
 図5を参照して、まず、プリント配線板2が準備される。このプリント配線板2にペースト20が供給される。ペースト20は、導電性接合部材12の粉末と、その表面の酸化皮膜を還元することのできるフラックスを混合したものである。スクリーン印刷法により基板2aの主面S1に設けられた接地パッド10の外周側の絶縁被覆部材13から露出している領域(接合領域)にペースト20が塗布される。この際、接地パッド10の外周側の絶縁被覆部材13から露出している領域からはみ出さないようにペースト20を塗布することが望ましい。このようにして、絶縁被覆部材13から露出した接地パッド10の外周側の領域(接合領域)に導電性接合部材12が供給される。
 続いて、図6を参照して、リフロー法により導電性接合部材12が溶融されて接地パッド10と一体化される。その後、浸漬洗浄法によりペースト20に含まれるフラックスが溶解されて除去される。このようにして、絶縁被覆部材13から露出した接地パッド10の外周側の領域(接合領域)において導電性接合部材12が溶融される。
 導電性接合部材12は、接地パッド10の外周側の絶縁被覆部材13から露出している領域(接合領域)に濡れ広がり、その表面張力によって接合領域の中央CPの上方に丸く盛り上がった形状となる。つまり、導電性接合部材12の頂点が中央CPに位置する。
 続いて、図7を参照して、基板2aに半導体素子3が実装される。具体的には、転写法により導電性接着剤(ダイボンド接着剤)が供給されたダイアタッチパッド5に半導体素子3が搭載される。この状態で加熱されることによりダイボンド接着剤が硬化される。また、ボールボンディング法によりボンディングワイヤが半導体素子3と信号パッド7とに接続される。
 続いて、図8を参照して、基板2aの上方に導電性キャップ4が搭載される。導電性キャップ4のテーパ部4bの内周側の端は接地パッド10の接合領域の中央CPの真上および真上よりも内周側のいずれかに配置される。このため、表面張力で丸く盛り上がった形状の導電性接合部材12の頂上部分と、テーパ部4bの内周側の端とが接触する。このようにして、テーパ部4bを有する底部BPの内周端が絶縁被覆部材13の外周端よりも内周側に配置された導電性キャップが、溶融された導電性接合部材12に搭載される。
 この際、導電性接合部材12が溶融しない温度に基板2aと導電性キャップ4とが加熱されてから加圧されながら導電性キャップ4が搭載されてもよい。この場合には、導電性キャップ4が導電性接合部材12に押しつけられると、導電性接合部材12の頂上部分の狭い領域で接触するために高い圧力が生じて圧接され、その後の取り扱いにおいて容易に位置がずれなくなる。
 図9を参照して、更に加熱して導電性接合部材12を溶融させた場合、導電性キャップ4のテーパ部4bによって導電性接合部材12は基板2aの外周側に押し出されるので、導電性キャップ4の内側に流れ出ることがない。
 また、導電性接合部材12が溶融する温度に基板2aと導電性キャップ4とが加熱されてから導電性キャップ4が搭載されてもよい。この場合には、溶融した導電性接合部材12に導電性キャップ4を押しつける速度を自由に選択することができるので、導電性接合部材12を基板2aの外周側に均一に押し出すことができる。
 最終的に、図2に示すように、基板2aの主面S1に実装された半導体素子3の上方が導電性キャップ4で覆われた半導体装置1が得られる。
 次に、本実施の形態の作用効果について、比較例の半導体装置と対比して説明する。
 比較例の半導体装置として、図10を参照して比較例1の半導体装置について説明し、図11を参照して比較例2の半導体装置について説明する。以下、比較例1および比較例2では、特に説明しない限り、実施の形態1と同一の構成には同一の符号を付し、説明を繰り返さない。
 図10を参照して、比較例1の半導体装置1は、絶縁被覆部材13を備えていない点で本実施の形態の半導体装置1と主に異なっている。比較例1の半導体装置1では、絶縁被覆部材13により導電性接合部材12をせき止めることができない。このため、導電性接合部材12が導電性キャップ4の内側に流れ出して半導体素子3および信号パッド7を短絡させたり、導電性接合部材12が導電性キャップ4の内側に飛散してボンディングワイヤ6を断線させたりすることがある。
 図11を参照して、比較例2の半導体装置1は、導電性キャップ4の底部が外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状を有さない点で主に本実施の形態の半導体装置1と異なっている。比較例2の半導体装置1では、絶縁被覆部材13の上面と導電性キャップ4との間を通って導電性接合部材12が導電性キャップ4の内側に流れ出すことがある。したがって、導電性接合部材12が導電性キャップ4の内側に流れ出すことを十分に抑制できない。
 また、比較例2の半導体装置1では、絶縁被覆部材13により導電性接合部材12がせき止められるため、導電性接合部材12が導電性キャップ4の外側に流れ出しやすくなる。このため、接地パッド10の外周側の端は、導電性キャップ4の外周端よりも外側に位置するように形成されている。これにより、基板2aが大きくなる。したがって、半導体装置1を小型化することができない。
 本実施の形態の半導体装置1によれば、導電性キャップ4の底部BPの内周端が絶縁被覆部材13の外周端よりも内周側に配置されているため、絶縁被覆部材13によって導電性接合部材12をせき止めることができる。そして、底部BPが外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状(テーパ部4b)を有するため、底部BPのテーパ部4bによって導電性接合部材12を導電性キャップ4の外周端側に押し出すことができる。したがって、導電性接合部材12が導電性キャップ4の内側に流れ出すことを十分に抑制することができる。
 また、導電性キャップ4は半導体素子3を覆うように接地パッド10に導電性接合部材12によって接合されている。このため、導電性キャップ4により外部の電場を遮断して内部の半導体素子3を保護することができる。さらに、半導体素子3の周囲が導電性キャップ4と接地電極11とによって取り囲まれ、導電性接合部材12により導電性キャップ4が接地パッド10に導通している。このため、半導体素子3の周囲にグランド電位である導体に囲まれた空間が構成されることにより外部の電場を遮断することができる。これにより、外部の電磁ノイズから半導体素子3をさらに効果的に保護することができる。
 また、テーパ部4bによって、テーパ部4bの下方に十分な厚さの導電性接合部材12を配置することができる。このため、接地パッド10を外周側に大きくすることなく基板2aと導電性キャップ4とを導電性接合部材12により強固に接合させることができる。これにより、半導体装置1を小型化することができる。
 また、本実施の形態の半導体装置1においては、底部BPの外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状(テーパ部4b)の内周側の端は、絶縁被覆部材13から露出した接地パッド10の外周側の領域(接合領域)の中央CPの真上および真上よりも内周側のいずれかに配置されている。導電性接合部材12が接合領域に濡れ広がると、接合領域の中央CPに導電性接合部材12の頂点が位置する。したがって、テーパ部4bの内周側の端は、導電性接合部材12の頂点および頂点よりも内周側のいずれかに接することができる。このため、底部BPのテーパ部4bによって導電性接合部材12を外周端側に効果的に押し出すことができる。
 また、本実施の形態の半導体装置1においては、接地パッド10の外周側の端は、導電性キャップ4の外周側の端の真下および真下よりも内周側のいずれかに配置されている。このため、接地パッド10の外周側の端を導電性キャップ4の外周側の端よりも内周側に配置することができる。したがって、基板2aの外形を小さくすることができる。これにより、半導体装置1を小型化することができる。
 本実施の形態の半導体装置1の製造方法は、基板2aの主面S1に実装された半導体素子3を備えた半導体装置1の製造方法である。半導体装置1の製造方法は、以下の工程を含んでいる。主面S1の半導体素子3を囲む位置に設けられた接地パッド10の内周側を覆い、かつ接地パッド10上から基板2a上に段差が形成されるように設けられた絶縁被覆部材13から露出した接地パッド10の外周側の領域に導電性接合部材12が供給される。絶縁被覆部材13から露出した接地パッド10の外周側の領域において導電性接合部材12が溶融される。外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状を有する底部BPの内周端が絶縁被覆部材13の外周端よりも内周側に配置された導電性キャップ4が、溶融された導電性接合部材12に搭載される。
 本実施の形態の半導体装置1の製造方法によれば、導電性キャップ4の底部BPの内周端が絶縁被覆部材13の外周端よりも内周側に配置されているため、絶縁被覆部材13によって導電性接合部材12をせき止めることができる。そして、底部BPが外周端から内周端に向かって主面S1との距離が連続的に小さくなる形状(テーパ部4b)を有するため、底部BPのテーパ部4bによって導電性接合部材12を外周端側に押し出すことができる。したがって、導電性接合部材12が導電性キャップ4の内側に流れ出すことを十分に抑制することができる。
 また、本実施の形態の半導体装置1の製造方法においては、導電性キャップ4が搭載される工程において、導電性接合部材12が溶融しない温度に基板2aと導電性キャップ4とが加熱されてから加圧しながら導電性キャップ4が搭載される。このため、導電性キャップ4が導電性接合部材12の頂上部分の狭い領域で接触するために高い圧力により圧接することができる。
 また、本実施の形態の半導体装置1の製造方法においては、導電性キャップが搭載される工程において、導電性接合部材12が溶融する温度に基板2aと導電性キャップ4とが加熱されてから導電性キャップ4が搭載される。このため、溶融した導電性接合部材12に導電性キャップ4を押しつける速度を自由に選択することができるので、導電性接合部材12を基板2aの外周側に均一に押し出すことができる。
 (実施の形態2)
 本発明の実施の形態2の半導体装置について説明する。以下、本実施の形態では、特に説明しない限り、実施の形態1と同一の構成には同一の符号を付し、説明を繰り返さない。
 図12を参照して、本実施の形態の半導体装置1は、導電性キャップ4に凹部4cおよび凸部4dが設けられている点で実施の形態1の半導体装置1と主に異なっている。
 本実施の形態の半導体装置1では、導電性キャップ4は、凹部4cおよび凸部4dを有している。凹部4cは、底部BPと反対側の部分に設けられている。つまり、凹部4cは、底部BPに対向する位置に設けられている。凹部4cは底部BPに向かって凹んでいる。凹部4cは、底部BPに向かって開口面積が小さくなるように形成されている。
 凸部4dは、底部BPと反対側の部分に設けられている。凸部4dは、底部BPと反対側に突出している。凸部4dは、凹部4cが凹む方向と反対側に突出している。凸部4dは、凹部4cの周囲に設けられている。凸部4dは、凹部4cに接続されている。凸部4dは、凹部4cの開口に繋がるように形成されている。
 導電性キャップ4は、プリント配線板2の平面方向とその線膨脹係数が近い銅合金を加工してキャップ状に形成されている。本実施の形態では、導電性キャップ4は、切削加工より安価な鍛造加工で形成されている。
 本実施の形態の半導体装置1では、凹部4cは、底部BPと反対側の部分に設けられ、底部BPに向かって凹んでいる。このため、鍛造金型の上型によって凹部4cを形成するために複数回加えられる圧力を利用して、底部BPの底面部4aおよびテーパ部4bを下型に強く押しつけることができる。したがって、下型に加工された導電性キャップ4の形状を正確に転写することができる。これにより、切削加工およびプレス加工に比べて寸法のばらつきの小さい導電性キャップ4を得ることができる。
 また、本実施の形態の半導体装置1では、凸部4dは、底部BPと反対側の部分に設けられ、底部BPと反対側に突出しており、かつ凹部4cの周囲に設けられている。このため、凹部4cを形成しながら底面部4aおよびテーパ部4bの形状を正確に転写する際に、導電性キャップ4を構成する部材が凸部4dに塑性流動することにより過剰な圧力を逃がすことができる。これにより、上型が破損することを防止できる。
 (実施の形態3)
 本発明の実施の形態3の半導体装置について説明する。以下、本実施の形態では、特に説明しない限り、実施の形態1と同一の構成には同一の符号を付し、説明を繰り返さない。
 図13を参照して、本実施の形態の半導体装置1は、導電性キャップ4の側面に最外周凸部4eが設けられている点および導電性キャップ4の内側の天井部4fの深さが導電性キャップ4の厚さの2/3の寸法を有している点で実施の形態1の半導体装置1と主に異なっている。
 本実施の形態の半導体装置1では、導電性キャップ4は、最外周凸部4eおよび天井部4fを有している。最外周凸部4eは、導電性キャップ4の側面に設けられている。最外周凸部4eは、導電性キャップ4の厚さ方向の中央に設けられている。最外周凸部4eは導電性キャップ4の側方に張り出すように形成されている。導電性キャップ4の厚さ方向は、導電性キャップ4が接地パッド10に導電性接合部材12により接合された状態において、主面S1と他方面S2とが対向する方向である。
 天井部4fは半導体素子3を覆っている。天井部4fは半導体素子3と対向するように配置されている。導電性キャップ4の厚さ方向において、底部BPから天井部4fまでの深さD1は、導電性キャップの厚みD2の2/3の寸法を有している。導電性キャップ4の厚さ方向は、導電性キャップ4が接地パッド10に導電性接合部材12により接合された状態において天井部4fと半導体素子3とが対向する方向でもある。
 導電性キャップ4は、プリント配線板2の平面方向とその線膨脹係数が近い銅合金を加工してキャップ状に形成されている。本実施の形態では、導電性キャップ4は、エッチング加工で形成されている。銅合金の板を両面からエッチング加工する際には、板厚の2/3を溶解させるように加工条件を調整することが多い。
 本実施の形態の導電性キャップ4においては、導電性キャップ4の厚さ方向において、底部BPから天井部4fまでの深さD1が導電性キャップ4の厚みD2の2/3の寸法を有している。このため、天井部4fと最外周凸部4eとを同時に形成することができる。これにより、加工の手間およびエッチング液の使用量を削減できる。
 (実施の形態4)
 本発明の実施の形態4の半導体装置について説明する。以下、本実施の形態では、特に説明しない限り、実施の形態1および実施の形態3と同一の構成には同一の符号を付し、説明を繰り返さない。
 図14を参照して、本実施の形態の半導体装置1は、導電性キャップ4の構成が実施の形態1および実施の形態3の半導体装置1と主に異なっている。
 本実施の形態の半導体装置1では、導電性キャップ4は、最外周凸部4e、天井部4fおよび内側テーパ部4gを有している。最外周凸部4eは、導電性キャップ4の側面に設けられている。天井部4fは半導体素子3を覆っている。
 また、導電性キャップ4は、本体部41と、表面部42とを有している。表面部42は、本体部41の表面を覆っている。本体部41は、樹脂成型材料で構成されている。表面部42は、導電性材料で構成されている。本実施の形態では、導電性キャップ4は表面にめっきが施された樹脂成形部材からなっている。つまり、表面部42はめっきにより形成されている。なお、表面部42はめっきに限定されず導電性を有していればよい。この樹脂成形部材は、導電性接合部材12が溶融する温度においてガス化しない程度に耐熱性が高く、ガラス転移温度が125度以上であることが望ましい。
 底部BPは、内周端から天井部4fに向かって主面S1との距離が連続的に大きくなる形状を有している。内側テーパ部4gがこの形状を構成している。導電性キャップ4の厚さ方向において、底部BPから最外周凸部4eまで距離は、底部BPから天井部4fまでの距離と等しい。つまり、導電性キャップ4の厚さ方向において、最外周凸部4eの位置は導電性キャップ4の内側の天井部4fの位置と一致するように配置されている。底部BPの内周端から天井部4fに向かう傾斜角度は、底部BPの外周端から最外周凸部4eに向かう傾斜角度と等しい。つまり、導電性キャップ4の内側テーパ部4gの傾斜角度はテーパ部4bの傾斜角度と同一に形成されている。
 本実施の形態の半導体装置1においては、最外周凸部4eおよび天井部4fの導電性キャップ4の厚さ方向の位置が揃っており、テーパ部4bおよび内側テーパ部4gの傾斜角度が揃っているので、底面部4aの幅が狭い場合でも成形金型から離型しやすく、底面部4aおよびテーパ部4bの形状を正確に加工することができる。
 なお、上記の各実施の形態は適宜組み合わせることができる。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることを意図される。
 1 半導体装置、2 プリント配線板、2a 基板、3 半導体素子、4 導電性キャップ、4a 底面部、4b テーパ部、4c 凹部、4d 凸部、4e 最外周凸部、4f 天井部、4g 内側テーパ部、5 ダイアタッチパッド、6 ボンディングワイヤ、7 信号パッド、8 ビア、9 信号電極、10 接地パッド、11 接地電極、12 導電性接合部材、13 絶縁被覆部材、20 ペースト、41 本体部、42 表面部、BP 底部、CP 中央、IS 空間、NP 切り欠き部、S1 主面、S2 他方面、US 下面。

Claims (10)

  1.  主面を有する基板と、
     前記主面に実装された半導体素子と、
     前記半導体素子を囲むように前記主面に設けられた接地パッドと、
     前記接地パッドの外周側を露出し、前記接地パッドの内周側を覆い、かつ前記接地パッド上から前記基板上に段差が形成されるように設けられた絶縁被覆部材と、
     前記接地パッドの前記外周側に配置された導電性接合部材と、
     前記半導体素子を覆うように前記接地パッドに前記導電性接合部材によって接合された導電性キャップとを備え、
     前記導電性キャップの底部の内周端が前記絶縁被覆部材の外周端よりも内周側に配置されており、
     前記底部は外周端から前記内周端に向かって前記主面との距離が連続的に小さくなる形状を有する、半導体装置。
  2.  前記底部の前記外周端から前記内周端に向かって前記主面との距離が連続的に小さくなる形状の内周側の端は、前記絶縁被覆部材から露出した前記接地パッドの前記外周側の領域の中央の真上および真上よりも内周側のいずれかに配置されている、請求項1に記載の半導体装置。
  3.  前記接地パッドの前記外周側の端は、前記導電性キャップの外周側の端の真下および真下よりも内周側のいずれかに配置されている、請求項1または2に記載の半導体装置。
  4.  前記導電性キャップは、前記底部と反対側の部分に設けられた凹部を含み、
     前記凹部は前記底部に向かって凹んでいる、請求項1~3のいずれか1項に記載の半導体装置。
  5.  前記導電性キャップは、前記底部と反対側の前記部分に設けられた凸部を含み、
     前記凸部は、前記底部と反対側に突出しており、かつ前記凹部の周囲に設けられている、請求項4に記載の半導体装置。
  6.  前記導電性キャップは、前記導電性キャップの側面に設けられた最外周凸部と、前記半導体素子を覆う天井部とを含み、
     前記最外周凸部は、前記導電性キャップの厚さ方向の中央に設けられており、
     前記導電性キャップの厚さ方向において、前記底部から前記天井部までの深さは、前記導電性キャップの厚みの2/3の寸法を有している、請求項1~5のいずれか1項に記載の半導体装置。
  7.  前記導電性キャップは、本体部と、本体部の表面を覆う表面部とを含み、
     前記本体部は、樹脂成型材料で構成されており、
     前記表面部は、導電性材料で構成されており、
     前記導電性キャップは、前記導電性キャップの側面に設けられた最外周凸部と、前記半導体素子を覆う天井部とを含み、
     前記底部は、前記内周端から前記天井部に向かって前記主面との距離が連続的に大きくなる形状を有し、
     前記導電性キャップの厚さ方向において、前記底部から前記最外周凸部まで距離は、前記底部から前記天井部までの距離と等しく、
     前記底部の前記内周端から前記天井部に向かう傾斜角度は、前記底部の前記外周端から前記最外周凸部に向かう傾斜角度と等しい、請求項1~5のいずれか1項に記載の半導体装置。
  8.  基板の主面に実装された半導体素子を備えた半導体装置の製造方法であって、
     前記主面の前記半導体素子を囲む位置に設けられた接地パッドの内周側を覆い、かつ前記接地パッド上から前記基板上に段差が形成されるように設けられた絶縁被覆部材から露出した前記接地パッドの外周側の領域に前記導電性接合部材を供給する工程と、
     前記絶縁被覆部材から露出した前記接地パッドの前記外周側の領域において前記導電性接合部材を溶融させる工程と、
     外周端から内周端に向かって前記主面との距離が連続的に小さくなる形状を有する底部の前記内周端が前記絶縁被覆部材の外周端よりも内周側に配置された導電性キャップが、前記溶融された前記導電性接合部材に搭載される工程とを備えた、半導体装置の製造方法。
  9.  前記導電性キャップが搭載される工程において、
     前記導電性接合部材が溶融しない温度に前記基板と前記導電性キャップとが加熱されてから加圧されながら前記導電性キャップが搭載される、請求項8に記載の半導体装置の製造方法。
  10.  前記導電性キャップが搭載される工程において、
     前記導電性接合部材が溶融する温度に前記基板と前記導電性キャップとが加熱されてから前記導電性キャップが搭載される、請求項8に記載の半導体装置の製造方法。
PCT/JP2016/066155 2015-06-10 2016-06-01 半導体装置およびその製造方法 WO2016199634A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US15/575,522 US10916520B2 (en) 2015-06-10 2016-06-01 Semiconductor device, and method of manufacturing the same
GB1719387.1A GB2555289B (en) 2015-06-10 2016-06-01 Semiconductor device and method of manufacturing the same
JP2017523600A JP6559236B2 (ja) 2015-06-10 2016-06-01 半導体装置およびその製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-117505 2015-06-10
JP2015117505 2015-06-10

Publications (1)

Publication Number Publication Date
WO2016199634A1 true WO2016199634A1 (ja) 2016-12-15

Family

ID=57503973

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/066155 WO2016199634A1 (ja) 2015-06-10 2016-06-01 半導体装置およびその製造方法

Country Status (4)

Country Link
US (1) US10916520B2 (ja)
JP (1) JP6559236B2 (ja)
GB (1) GB2555289B (ja)
WO (1) WO2016199634A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020049732A1 (ja) * 2018-09-07 2020-03-12 三菱電機株式会社 気密パッケージ
WO2020149188A1 (ja) * 2019-01-17 2020-07-23 三菱電機株式会社 半導体装置および半導体装置の製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016214277A1 (de) * 2016-08-02 2018-02-08 Continental Automotive Gmbh Leiterplatte und Sensor

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008283150A (ja) * 2007-05-14 2008-11-20 Denso Corp 半導体装置及びその製造方法
JP2011114192A (ja) * 2009-11-27 2011-06-09 Shinko Electric Ind Co Ltd 半導体装置
WO2012128210A1 (ja) * 2011-03-18 2012-09-27 株式会社大真空 電子部品パッケージ、電子部品、及び電子部品パッケージの製造方法
JP2013009280A (ja) * 2011-06-27 2013-01-10 Daishinku Corp 圧電振動デバイス用蓋体および当該蓋体を用いた圧電振動デバイス
JP5277755B2 (ja) * 2008-07-01 2013-08-28 オムロン株式会社 電子部品
JP2014060216A (ja) * 2012-09-14 2014-04-03 Mitsubishi Materials Corp ヒートシンク付パワーモジュール用基板、ヒートシンク付パワーモジュール、及びヒートシンク付パワーモジュール用基板の製造方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4148013A (en) * 1975-12-19 1979-04-03 The Indikon Company, Inc. Rotating shaft alignment monitor
JPH07321140A (ja) * 1994-05-19 1995-12-08 Toshiba Corp 半導体装置
JPH0917511A (ja) * 1995-06-30 1997-01-17 Japan Aviation Electron Ind Ltd Pcカード用コネクタ
JP2002076156A (ja) * 2000-08-30 2002-03-15 Ngk Spark Plug Co Ltd 金属蓋、金属蓋の製造方法及びプレス加工金型
US6706563B2 (en) * 2002-04-10 2004-03-16 St Assembly Test Services Pte Ltd Heat spreader interconnect methodology for thermally enhanced PBGA packages
TW200527620A (en) * 2004-02-04 2005-08-16 Siliconware Precision Industries Co Ltd Semiconductor package
JP4467506B2 (ja) * 2005-11-24 2010-05-26 三菱電機株式会社 パッケージおよびそれを用いた電子装置
JP2007281572A (ja) * 2006-04-03 2007-10-25 Nec Tokin Corp 圧電デバイス
JP4856014B2 (ja) * 2007-06-28 2012-01-18 三菱電機株式会社 回路モジュールとその製造方法
JP5320863B2 (ja) * 2008-07-02 2013-10-23 オムロン株式会社 電子部品
JP5171549B2 (ja) * 2008-10-30 2013-03-27 ルネサスエレクトロニクス株式会社 電子装置
JP2011222693A (ja) 2010-04-08 2011-11-04 Mitsubishi Electric Corp 高周波モジュール及びその製造方法
JP5327299B2 (ja) * 2011-09-09 2013-10-30 オムロン株式会社 半導体装置及びマイクロフォン

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008283150A (ja) * 2007-05-14 2008-11-20 Denso Corp 半導体装置及びその製造方法
JP5277755B2 (ja) * 2008-07-01 2013-08-28 オムロン株式会社 電子部品
JP2011114192A (ja) * 2009-11-27 2011-06-09 Shinko Electric Ind Co Ltd 半導体装置
WO2012128210A1 (ja) * 2011-03-18 2012-09-27 株式会社大真空 電子部品パッケージ、電子部品、及び電子部品パッケージの製造方法
JP2013009280A (ja) * 2011-06-27 2013-01-10 Daishinku Corp 圧電振動デバイス用蓋体および当該蓋体を用いた圧電振動デバイス
JP2014060216A (ja) * 2012-09-14 2014-04-03 Mitsubishi Materials Corp ヒートシンク付パワーモジュール用基板、ヒートシンク付パワーモジュール、及びヒートシンク付パワーモジュール用基板の製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020049732A1 (ja) * 2018-09-07 2020-03-12 三菱電機株式会社 気密パッケージ
WO2020149188A1 (ja) * 2019-01-17 2020-07-23 三菱電機株式会社 半導体装置および半導体装置の製造方法
JPWO2020149188A1 (ja) * 2019-01-17 2021-09-30 三菱電機株式会社 半導体装置および半導体装置の製造方法
JP7019840B2 (ja) 2019-01-17 2022-02-15 三菱電機株式会社 半導体装置および半導体装置の製造方法

Also Published As

Publication number Publication date
GB201719387D0 (en) 2018-01-03
GB2555289A (en) 2018-04-25
US20180158794A1 (en) 2018-06-07
JPWO2016199634A1 (ja) 2018-02-22
US10916520B2 (en) 2021-02-09
GB2555289B (en) 2020-09-23
JP6559236B2 (ja) 2019-08-14

Similar Documents

Publication Publication Date Title
JP4691455B2 (ja) 半導体装置
JP4858541B2 (ja) 中継基板および電子回路実装構造体
JP6021504B2 (ja) プリント配線板、プリント回路板及びプリント回路板の製造方法
JP4186843B2 (ja) 立体的電子回路装置
TWI433618B (zh) 堆疊式基板結構
JP2005095977A (ja) 回路装置
JP6559236B2 (ja) 半導体装置およびその製造方法
JP5458517B2 (ja) 電子部品
US8179686B2 (en) Mounted structural body and method of manufacturing the same
US10051734B2 (en) Wiring board and method for manufacturing the same
JP2011108814A (ja) 面実装電子部品の接合方法及び電子装置
KR20110028939A (ko) 솔더 볼 및 반도체 패키지
CN105244327A (zh) 电子装置模块及其制造方法
WO2012165111A1 (ja) 多層基板の製造方法および多層基板
JP2013211497A (ja) 部品接合構造
JP4114488B2 (ja) 半導体パッケージの実装構造
TWM611216U (zh) 電子線路總成
JP5024009B2 (ja) 電子回路の実装方法及び実装構造
US20220408560A1 (en) Electronic component mounting substrate, electronic component mounted body, and method of manufacturing the same, as well as electronic apparatus
TWI693644B (zh) 封裝結構及其製造方法
JP2019029517A (ja) 回路基板構造及び回路基板構造の製造方法
CN116314071A (zh) 电子封装模块及其制造方法
JP2024066991A (ja) 電子モジュール、電子機器、及び電子モジュールの製造方法
KR101118878B1 (ko) 회로 기판 및 그 제조 방법, 그리고 상기 회로 기판을 구비하는 반도체 패키지 및 그 제조 방법
JP2014103382A (ja) 半田ボールおよびこれを用いた印刷回路基板、並びに半導体パッケージ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16807341

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017523600

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15575522

Country of ref document: US

ENP Entry into the national phase

Ref document number: 201719387

Country of ref document: GB

Kind code of ref document: A

Free format text: PCT FILING DATE = 20160601

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16807341

Country of ref document: EP

Kind code of ref document: A1