WO2014097714A1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
WO2014097714A1
WO2014097714A1 PCT/JP2013/077551 JP2013077551W WO2014097714A1 WO 2014097714 A1 WO2014097714 A1 WO 2014097714A1 JP 2013077551 W JP2013077551 W JP 2013077551W WO 2014097714 A1 WO2014097714 A1 WO 2014097714A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
metal film
substrate
interface
laser beam
Prior art date
Application number
PCT/JP2013/077551
Other languages
English (en)
French (fr)
Inventor
輝尚 川▲崎▼
Original Assignee
住友重機械工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友重機械工業株式会社 filed Critical 住友重機械工業株式会社
Publication of WO2014097714A1 publication Critical patent/WO2014097714A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/0485Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/66196Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices with an active layer made of a group 13/15 material
    • H01L29/66204Diodes
    • H01L29/66212Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device in which a metal silicide film is formed on the surface of a substrate made of silicon carbide (SiC).
  • SiC having a wider band gap than silicon has been attracting attention.
  • a vertical semiconductor device typified by a Schottky barrier diode
  • an element structure is formed on one surface, and an ohmic electrode is formed on the other surface (back surface).
  • a metal silicide such as nickel silicide is used as the ohmic electrode.
  • the metal silicide is formed by performing rapid thermal annealing (RTA) or the like after forming a metal film on the back surface.
  • an element structure is formed on one surface of an SiC substrate and then the other surface (back surface) is ground to thin the substrate.
  • the element resistance can be reduced.
  • the metal silicide film must be formed on the back surface of the substrate after the element structure is formed and the substrate is thinned. For this reason, the element structure formed on one surface of the substrate is affected by heat when the metal silicide film is formed on the other surface (back surface).
  • the electrical characteristics of the semiconductor power device may deteriorate.
  • An object of the present invention is to provide a manufacturing method in which an element structure formed on one surface of a substrate is hardly affected by heat generated during heat treatment for forming a metal silicide film.
  • a metal film made of nickel or titanium on a first surface of a substrate made of silicon carbide Irradiating the metal film with a pulsed laser beam having a wavelength in the ultraviolet region to cause a silicide reaction at the interface between the substrate and the metal film, thereby forming a metal silicide film,
  • a method of manufacturing a semiconductor device is provided in which the pulse laser beam is irradiated under a condition that the surface of the metal film does not melt.
  • FIGS. EA to 1F are cross-sectional views of a substrate in the course of manufacturing a semiconductor device manufacturing method according to an embodiment.
  • FIGS. EA to 1F are cross-sectional views of the substrate in the middle of the manufacturing process of the semiconductor device manufacturing method according to the embodiment.
  • FIG. 2A is a graph showing a simulation result of the relationship between the maximum temperature at the interface between the substrate and the nickel film and the thickness of the nickel film when annealing is performed under the condition of a pulse width of 10 ns
  • FIG. It is a graph which shows the simulation result of the relationship between the maximum ultimate temperature of the surface of a nickel film, and the thickness of a nickel film.
  • FIG. 3A is a graph showing a simulation result of the relationship between the maximum temperature at the interface between the substrate and the nickel film and the thickness of the nickel film when annealing is performed under the condition of a pulse width of 20 ns
  • FIG. It is a graph which shows the simulation result of the relationship between the maximum ultimate temperature of the surface of a nickel film, and the thickness of a nickel film.
  • FIG. 4A is a graph showing a simulation result of the relationship between the maximum temperature at the interface between the substrate and the nickel film and the thickness of the nickel film when annealing is performed under the condition of a pulse width of 30 ns. It is a graph which shows the simulation result of the relationship between the maximum ultimate temperature of the surface of a nickel film, and the thickness of a nickel film.
  • FIG. 5A is a graph showing a simulation result of the relationship between the maximum temperature at the interface between the substrate and the nickel film and the thickness of the nickel film when annealing is performed under the condition of a pulse width of 50 ns
  • FIG. It is a graph which shows the simulation result of the relationship between the maximum ultimate temperature of the surface of a nickel film, and the thickness of a nickel film.
  • FIG. 6A is a graph showing a simulation result of the relationship between the maximum temperature at the interface between the substrate and the titanium film and the thickness of the titanium film when annealing is performed under the condition of a pulse width of 10 ns
  • FIG. It is a graph which shows the simulation result of the relationship between the maximum ultimate temperature of the surface of a titanium film, and the thickness of a titanium film.
  • FIGS. 1A to 1F a method of manufacturing a semiconductor device according to an embodiment will be described.
  • a p-type guard ring 11 is formed in one surface layer portion of a substrate 10 made of n-type SiC by ion implantation.
  • the surface opposite to the surface on which the guard ring 11 is formed is referred to as a “first surface” 10A, and the surface on which the guard ring 11 is formed is referred to as a “second surface” 10B.
  • an insulating film 12 made of silicon oxide is formed on the second surface 10B.
  • the insulating film 12 has an opening that exposes a region surrounded by the guard ring 11.
  • a Schottky electrode 13 is formed on the surface of the substrate 10 exposed at the bottom surface of the opening formed in the insulating film 12.
  • Schottky contact is realized by performing a heat treatment after forming a titanium film.
  • a surface electrode 14 is formed on the Schottky electrode 13.
  • aluminum is used for the surface electrode 14.
  • the guard ring 11, the Schottky electrode 13, and the surface electrode 14 are referred to as “element structure” 15.
  • the substrate 10 is thinned by grinding the substrate 10 from the first surface 10A.
  • a metal film 16 is formed on the first surface 10A of the substrate 10.
  • the metal film 16 for example, nickel (Ni) or titanium (Ti) is used.
  • laser annealing is performed by irradiating the metal film 16 with a pulse laser beam 20. This laser annealing is performed while moving the incident region of the pulse laser beam 20 within the surface of the metal film 16.
  • the overlap ratio of the incident region is, for example, 50% to 90%.
  • a metal silicide film 17 is formed at the interface between the substrate 10 and the metal film 16.
  • This laser annealing is performed under the condition that the surface of the metal film 16 does not melt. When the surface of the metal film 16 is melted, the surface of the metal film 16 becomes rough after solidification. In the method according to the embodiment, since the annealing is performed under the condition that the surface of the metal film 16 is not melted, the surface roughness of the metal film 16 can be suppressed. Performing silicidation at the interface without melting the surface of the metal film is referred to as “non-molten silicidation”.
  • the pulse width of the pulse laser beam 20 is shorter than the heating time by rapid thermal annealing (RTA).
  • RTA rapid thermal annealing
  • the pulsed laser beam 20 having a wavelength range that does not transmit through the substrate 10 is used, the pulsed laser beam does not reach the element structure 15 formed on the second surface 10B. For this reason, the temperature rise of the 2nd surface 10B of the board
  • the annealing method according to the embodiment is employed, the temperature rise of the element structure 15 can be suppressed as compared with the case where RTA is employed.
  • FIG. 3A, FIG. 4A, and FIG. 5A show the relationship between the maximum temperature reached at the interface between the substrate and the nickel film (hereinafter simply referred to as “interface”) and the thickness of the nickel film.
  • the horizontal axis represents the thickness of the nickel film in the unit “nm”, and the vertical axis represents the maximum temperature reached at the interface in the unit “° C.”.
  • 2B, FIG. 3B, FIG. 4B, and FIG. 5B show the relationship between the maximum temperature reached on the surface of the nickel film (hereinafter simply referred to as “surface”) and the thickness of the nickel film.
  • the horizontal axis represents the thickness of the nickel film in the unit “nm”, and the vertical axis represents the maximum surface temperature of the surface in the unit “° C.”.
  • 2A and 2B show simulation results when the pulse width Pw of the pulse laser beam is 10 ns.
  • 3A and 3B show simulation results when the pulse width Pw of the pulse laser beam is 20 ns.
  • 4A and 4B show simulation results when the pulse width Pw of the pulse laser beam is 30 ns.
  • 5A and 5B show simulation results when the pulse width Pw of the pulse laser beam is 50 ns.
  • the rhombus symbol, square symbol, triangle symbol, and circle symbol in FIGS. 2A and 2B each have a pulse energy density (hereinafter simply referred to as “pulse energy density”) of 1.2 J / cm 2 on the surface of the nickel film. This corresponds to the case where laser annealing is performed under the conditions of 3 J / cm 2 , 1.4 J / cm 2 , and 1.5 J / cm 2 .
  • the rhombus, square, triangle, and circle symbols in FIGS. 3A and 3B have pulse energy densities of 1.6 J / cm 2 , 1.7 J / cm 2 , 1.8 J / cm 2 , and 1.9 J, respectively.
  • the rhombus, square, triangle, and circle symbols in FIGS. 4A and 4B have pulse energy densities of 1.8 J / cm 2 , 2.0 J / cm 2 , 2.2 J / cm 2 , and 2.4 J, respectively. This corresponds to the case where laser annealing is performed under the condition of / cm 2 .
  • the rhombus, square, triangle, and circle symbols in FIGS. 5A and 5B have pulse energy densities of 2.4 J / cm 2 , 2.6 J / cm 2 , 2.8 J / cm 2 , and 3.0 J, respectively. This corresponds to the case where laser annealing is performed under the condition of / cm 2 .
  • the “pulse energy density” is obtained by dividing the energy per pulse of the pulse laser beam by the area of the beam cross section.
  • the area of a region surrounded by a closed curve connecting positions where the light intensity is 1 ⁇ 2 of the maximum value in the beam cross section is adopted as the “area of the beam cross section”.
  • the maximum temperature at the interface does not reach 950 ° C. when the thickness of the nickel film is about 20 nm or less. This is because the substrate made of SiC acts as a heat sink and heat is not accumulated at the interface.
  • the thickness of the nickel film is 30 nm or more, the maximum temperature reached at the interface becomes 950 ° C. or more within a pulse energy density of at least 1.3 to 1.5 J / cm 2 .
  • the pulse energy density is made higher, there will be an annealing condition that makes the maximum temperature at the interface more than 950 ° C. even if the thickness of the nickel film is less than 20 nm.
  • the thickness of the nickel film is preferably 30 nm or more.
  • the maximum temperature at the interface decreases as the film thickness increases.
  • the maximum temperature at the interface can be 950 ° C. or more.
  • the maximum temperature at the interface can be made 950 ° C. or more by adjusting the pulse energy density.
  • the maximum surface temperature increases as the nickel film becomes thicker. This is because when the nickel film is thin, the temperature rise of the surface of the nickel film is suppressed by the heat sink effect of the substrate, and when the nickel film is thick, the heat sink effect of the substrate is weakened.
  • the surface temperature of the nickel film exceeds 1455 ° C., which is the melting point of nickel, the surface is melted. In order to avoid melting of the surface, it is preferable to perform annealing under the condition that the maximum surface temperature is 1455 ° C. or less.
  • the maximum temperature reached at the interface can be made 950 ° C. or more.
  • the pulse energy density of the pulse laser beam to be irradiated is set in a range lower than the magnitude at which the maximum temperature reached on the surface of the nickel film is equal to the melting point of nickel.
  • the maximum temperature at the interface can be set to 950 ° C. or more within the thickness range of 30 nm to 250 nm.
  • the maximum temperature at the interface can be set to 950 ° C. or more within the thickness range of 30 nm to 250 nm of the nickel film.
  • the maximum temperature at the interface is set to 950 ° C. or more, and The maximum temperature reached on the surface can be made 1455 ° C. or lower.
  • the maximum temperature at the interface can be set to 950 ° C. or more within the thickness range of 30 nm to 200 nm.
  • the maximum temperature at the interface can be made 950 ° C. or higher.
  • the maximum temperature reached at the interface can be set to 950 ° C. or more within the thickness range of the nickel film of 30 nm to 200 nm.
  • the maximum temperature at the interface can be made 950 ° C. or more by adjusting the pulse energy density.
  • the maximum temperature at the interface is set to 950 ° C. or more, and The maximum temperature reached on the surface can be made 1455 ° C. or lower.
  • the maximum temperature at the interface can be set to 950 ° C. or more within the thickness range of 30 nm to 250 nm.
  • the maximum temperature at the interface can be increased to 950 ° C. or more within the thickness range of 30 nm to 250 nm.
  • the maximum temperature at the interface is set to 950 ° C. or more, and The maximum temperature reached on the surface can be made 1455 ° C. or lower.
  • Annealing can be performed under conditions where the maximum temperature reached 950 ° C. or higher and the surface maximum temperature reached 1455 ° C. or lower. That is, non-molten silicidation can be performed.
  • the pulse energy density required to increase the maximum temperature at the interface to 950 ° C. or higher increases as the pulse width increases. .
  • the pulse width is less than 10 ns, the surface is locally heated, making it difficult to transfer heat to the interface.
  • the pulse width is preferably 10 ns or more. If the pulse width is longer than 50 ns, the pulse energy density required for setting the maximum temperature at the interface to 950 ° C. or higher increases, and the annealing efficiency decreases. In order to perform efficient annealing, the pulse width is preferably 50 ns or less.
  • FIG. 6A to FIG. 6B preferable conditions for laser annealing when titanium is used for the metal film 16 (FIG. 1E) will be described.
  • a titanium film is formed on the surface of a substrate made of 4H—SiC and the titanium film is irradiated with a pulsed laser beam having a wavelength of 355 nm, the highest temperature at the interface between the substrate and the titanium film, and the highest surface of the titanium film The ultimate temperature was determined by simulation. 6A to 6B show the simulation results.
  • FIG. 6A shows the relationship between the maximum temperature reached at the interface between the substrate and the titanium film (hereinafter simply referred to as “interface”) and the thickness of the titanium film.
  • the horizontal axis represents the thickness of the titanium film in the unit “nm”, and the vertical axis represents the maximum temperature reached at the interface in the unit “° C.”.
  • FIG. 6B shows the relationship between the maximum temperature reached on the surface of the titanium film (hereinafter simply referred to as “surface”) and the thickness of the titanium film.
  • the abscissa represents the thickness of the titanium film in the unit “nm”, and the ordinate represents the highest surface temperature in the unit “° C.”.
  • the pulse width Pw of the pulse laser beam was 10 ns.
  • the rhombus symbols, square symbols, triangle symbols, and circle symbols in FIGS. 6A and 6B each have a pulse energy density (hereinafter simply referred to as “pulse energy density”) of 0.8 J / cm 2 on the surface of the titanium film.
  • pulse energy density 0.8 J / cm 2 on the surface of the titanium film.
  • the maximum temperature at the interface can be set to 950 ° C. or more within the range of the thickness of the titanium film of 30 nm to 150 nm.
  • the maximum temperature at the interface is set to 950 ° C. or more, and The highest surface temperature can be made 1668 ° C. or lower, which is the melting point of titanium.
  • the wavelength of the pulse laser beam is set to 355 nm, but it is possible to perform non-molten silicidation under substantially the same conditions using a pulse laser beam in the ultraviolet region with a wavelength of 300 nm to 400 nm.
  • a pulse laser beam a third harmonic of a solid-state laser such as an Nd: YAG laser, an Nd: YVO 4 laser, or an Nd: YLF laser, an excimer laser, or the like can be used.
  • the pulse laser beam 20 incident on the metal film 16 does not reach the second surface 10B of the substrate 10. For this reason, the temperature rise of the element structure 15 can be suppressed.
  • the pulse width Pw is set in the range of 10 ns to 50 ns, but there are annealing conditions that enable non-molten silicidation even in the range of the pulse width Pw of 50 ns or more.
  • the pulse width Pw is 50 ns or more, it is preferable to increase the pulse energy density in order to maintain a sufficient peak power density.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 炭化シリコンからなる基板の第1の表面に、ニッケルまたはチタンからなる金属膜を形成する。金属膜に紫外域の波長を有するパルスレーザビームを照射して、基板と金属膜との界面においてシリサイド反応を生じさせることにより、金属シリサイド膜を形成する。金属シリサイド膜を形成する工程において、金属膜の表面が溶融しない条件でパルスレーザビームを照射する。

Description

半導体装置の製造方法
 本発明は、炭化シリコン(SiC)からなる基板の表面に金属シリサイド膜を形成する半導体装置の製造方法に関する。
 半導体パワーデバイス用の半導体材料として、シリコンよりも広いバンドギャップを有するSiCが注目されている。ショットキバリアダイオードに代表される縦型半導体デバイスにおいては、一方の表面に素子構造が形成され、他方の表面(背面)にオーミック電極が形成される。オーミック電極として、ニッケルシリサイド等の金属シリサイドが用いられる。金属シリサイドは、背面に金属膜を形成した後、ラピッドサーマルアニール(RTA)等を行うことにより形成される。
特開2012-248729号公報 特開2012-222074号公報
 半導体パワーデバイスの素子抵抗を低減させるために、SiC基板の一方の表面に素子構造を形成した後、他方の表面(背面)を研削して基板を薄くする手法が採用される。基板を薄くすることにより、素子抵抗を低減させることができる。基板を薄くするための研削を行わない場合には、素子構造を形成する前に、背面に金属シリサイド膜を形成しておくことが可能である。ところが、素子構造を形成した後に、基板を薄くする手法を採用する場合には、素子構造を形成し、かつ基板を薄くした後に、基板の背面に金属シリサイド膜を形成しなければならない。このため、基板の一方の表面に形成されている素子構造が、他方の表面(背面)に金属シリサイド膜を形成するときの熱の影響を受ける。素子構造が熱の影響を受けると、半導体パワーデバイスの電気的特性が低下する場合がある。
 本発明の目的は、基板の一方の表面に形成されている素子構造が、金属シリサイド膜形成のための熱処理時に発生する熱の影響を受けにくい製造方法を提供することである。
 本発明の一観点によると、
 炭化シリコンからなる基板の第1の表面に、ニッケルまたはチタンからなる金属膜を形成する工程と、
 前記金属膜に紫外域の波長を有するパルスレーザビームを照射して、前記基板と前記金属膜との界面においてシリサイド反応を生じさせることにより、金属シリサイド膜を形成する工程と
を有し、
 前記金属シリサイド膜を形成する工程において、前記金属膜の表面が溶融しない条件で前記パルスレーザビームを照射する半導体装置の製造方法が提供される。
 パルスレーザビームの照射によってシリサイド反応を生じさせることにより、RTA等でシリサイド反応を生じさせる場合に比べて、基板の第1の表面とは反対側の表面の温度上昇を抑制することができる。
図1A~図1Dは、実施例による半導体装置の製造方法の製造途中段階における基板の断面図である。 図EA~図1Fは、実施例による半導体装置の製造方法の製造途中段階における基板の断面図である。 図2Aは、パルス幅10nsの条件でアニールを行った時の、基板とニッケル膜との界面の最高到達温度と、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフであり、図2Bは、ニッケル膜の表面の最高到達温度を、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフである。 図3Aは、パルス幅20nsの条件でアニールを行った時の、基板とニッケル膜との界面の最高到達温度と、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフであり、図3Bは、ニッケル膜の表面の最高到達温度を、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフである。 図4Aは、パルス幅30nsの条件でアニールを行った時の、基板とニッケル膜との界面の最高到達温度と、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフであり、図4Bは、ニッケル膜の表面の最高到達温度を、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフである。 図5Aは、パルス幅50nsの条件でアニールを行った時の、基板とニッケル膜との界面の最高到達温度と、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフであり、図5Bは、ニッケル膜の表面の最高到達温度を、ニッケル膜の厚さとの関係のシミュレーション結果を示すグラフである。 図6Aは、パルス幅10nsの条件でアニールを行った時の、基板とチタン膜との界面の最高到達温度と、チタン膜の厚さとの関係のシミュレーション結果を示すグラフであり、図6Bは、チタン膜の表面の最高到達温度を、チタン膜の厚さとの関係のシミュレーション結果を示すグラフである。
 図1A~図1Fを参照して、実施例による半導体装置の製造方法について説明する。
 図1Aに示すように、n型SiCからなる基板10の一方の表層部に、イオン注入によりp型のガードリング11を形成する。ガードリング11が形成された表面とは反対側の表面を「第1の表面」10Aといい、ガードリング11が形成された表面を「第2の表面」10Bということとする。図1Bに示すように、第2の表面10Bに、酸化シリコンからなる絶縁膜12を形成する。絶縁膜12には、ガードリング11に囲まれた領域を露出させる開口が形成されている。
 図1Cに示すように、絶縁膜12に形成されている開口の底面に露出している基板10の表面に、ショットキ電極13を形成する。一例として、チタン膜を形成した後、熱処理を行うことにより、ショットキコンタクトが実現される。ショットキ電極13の上に表面電極14を形成する。表面電極14には、例えばアルミニウムが用いられる。ガードリング11、ショットキ電極13、及び表面電極14を、「素子構造」15ということとする。
 図1Dに示すように、基板10を第1の表面10Aから研削することにより、基板10を薄くする。図1Eに示すように、基板10の第1の表面10Aに、金属膜16を形成する。金属膜16には、例えばニッケル(Ni)、チタン(Ti)が用いられる。
 図1Fに示すように、金属膜16にパルスレーザビーム20を照射することにより、レーザアニールを行う。このレーザアニールは、パルスレーザビーム20の入射領域を金属膜16の表面内で移動させながら行われる。入射領域のオーバラップ率は、例えば50%~90%とする。
 このレーザアニールにより、基板10と金属膜16との界面に、金属シリサイド膜17が形成される。このレーザアニールは、金属膜16の表面が溶融しない条件で行われる。金属膜16の表面が溶融すると、固化した後、金属膜16の表面が荒れてしまう。実施例による方法では、金属膜16の表面が溶融しない条件でアニールが行われるため、金属膜16の表面荒れを抑制することができる。金属膜の表面を溶融させることなく、界面でシリサイド化を行うことを「非溶融シリサイド化」ということとする。
 金属膜16の表面が、全体としては融点に達していなくても、物性上、「表面の極一部分がわずかに溶融する場合が考えられる。ここで、「金属膜の表面を溶融させることなく」という表現は、金属膜の表面荒れに影響を及ぼす程度の実質的な溶融が生じないことを意味しており、表面荒れにほとんど影響を及ぼさない程度のわずかな溶融が生じることまで排除しているわけではない。
 パルスレーザビーム20のパルス幅は、ラピッドサーマルアニール(RTA)による加熱時間よりも短い。基板10を透過しない波長域のパルスレーザビーム20を使用すると、パルスレーザビームは第2の表面10Bに形成された素子構造15まで到達しない。このため、基板10の第2の表面10Bの温度上昇が軽減される。実施例によるアニール方法を採用すると、RTAを採用する場合に比べて、素子構造15の温度上昇を抑制することができる。
 次に、図2A~図5Bを参照して、金属膜16(図1E)にニッケルを用いた場合のレーザアニールの好ましい条件について説明する。4H-SiCからなる基板の表面に、ニッケル膜を形成し、ニッケル膜に波長355nmのパルスレーザビームを照射したときの、基板とニッケル膜との界面の最高到達温度、及びニッケル膜の表面の最高到達温度をシミュレーションにより求めた。図2A~図5Bに、シミュレーション結果を示す。
 図2A、図3A、図4A、及び図5Aに、基板とニッケル膜との界面(以下、単に「界面」という。)の最高到達温度とニッケル膜の厚さとの関係を示す。横軸は、ニッケル膜の厚さを単位「nm」で表し、縦軸は、界面の最高到達温度を単位「℃」で表す。図2B、図3B、図4B、及び図5Bに、ニッケル膜の表面(以下、単に「表面」という。)の最高到達温度と、ニッケル膜の厚さとの関係を示す。横軸は、ニッケル膜の厚さを単位「nm」で表し、縦軸は、表面の最高到達温度を単位「℃」で表す。
 図2A及び図2Bは、パルスレーザビームのパルス幅Pwを10nsにした場合のシミュレーション結果を示す。図3A及び図3Bは、パルスレーザビームのパルス幅Pwを20nsにした場合のシミュレーション結果を示す。図4A及び図4Bは、パルスレーザビームのパルス幅Pwを30nsにした場合のシミュレーション結果を示す。図5A及び図5Bは、パルスレーザビームのパルス幅Pwを50nsにした場合のシミュレーション結果を示す。
 図2A及び図2Bの菱形記号、四角記号、三角記号、及び丸記号は、それぞれニッケル膜の表面におけるパルスエネルギ密度(以下、単に「パルスエネルギ密度」という。)が1.2J/cm、1.3J/cm、1.4J/cm、及び1.5J/cmの条件でレーザアニールを行った場合に対応する。図3A及び図3Bの菱形記号、四角記号、三角記号、及び丸記号は、それぞれパルスエネルギ密度が1.6J/cm、1.7J/cm、1.8J/cm、及び1.9J/cmの条件でレーザアニールを行った場合に対応する。図4A及び図4Bの菱形記号、四角記号、三角記号、及び丸記号は、それぞれパルスエネルギ密度が1.8J/cm、2.0J/cm、2.2J/cm、及び2.4J/cmの条件でレーザアニールを行った場合に対応する。図5A及び図5Bの菱形記号、四角記号、三角記号、及び丸記号は、それぞれパルスエネルギ密度が2.4J/cm、2.6J/cm、2.8J/cm、及び3.0J/cmの条件でレーザアニールを行った場合に対応する。
 「パルスエネルギ密度」は、パルスレーザビームの1パルスあたりのエネルギを、ビーム断面の面積で除算して得られる。本明細書において、「ビーム断面の面積」として、ビーム断面内において、光強度が最大値の1/2となる位置を結ぶ閉曲線に囲まれた領域の面積を採用した。
 パルスレーザビーム照射後の、界面の最高到達温度が約950℃以上になると、基板とニッケル膜との界面でシリサイド反応が生じ、ニッケルシリサイド膜が形成される。
 図2Aに示すように、パルス幅が10nsのとき、ニッケル膜の厚さが約20nm以下であると、界面の最高到達温度が950℃に達しない。これは、SiCからなる基板がヒートシンクとして作用し、界面に熱が蓄積されないためである。ニッケル膜の厚さを30nm以上にすると、パルスエネルギ密度が少なくとも1.3~1.5J/cmの範囲内で、界面の最高到達温度が950℃以上になる。
 パルスエネルギ密度をより高くすれば、ニッケル膜の厚さが20nm以下であっても、界面の最高到達温度を950℃以上にするアニール条件が存在するであろう。しかし、後に図2Bを参照して説明するように、パルスエネルギ密度を高くすると、ニッケル膜の表面が溶融しやすくなる。このため、界面にニッケルシリサイド膜を形成するために、ニッケル膜の厚さを30nm以上にすることが好ましい。
 ニッケル膜の厚さが30nm以上の範囲では、膜厚が厚くなるに従って、界面の最高到達温度が低下する。ただし、少なくとも膜厚が200nm以下の範囲で、パルスエネルギ密度を1.4J/cm以上にすると、界面の最高到達温度を950℃以上にすることができる。図2Aには示されていないが、ニッケル膜の厚さが250nm以上であっても、パルスエネルギ密度を調節すれば、界面の最高到達温度を950℃以上にすることができる。
 図2Bに示すように、ニッケル膜が厚くなるに従って、表面の最高到達温度が高くなる。ニッケル膜が薄いと、基板のヒートシンク効果によって、ニッケル膜の表面の温度上昇が抑制され、ニッケル膜が厚くなると、基板のヒートシンク効果が弱まるためである。ニッケル膜の表面温度が、ニッケルの融点である1455℃を超えると、表面が溶融してしまう。表面の溶融を回避するために、表面の最高到達温度が1455℃以下の条件でアニールを行うことが好ましい。
 一例として、パルスエネルギ密度を1.3J/cm以上の条件の下で、ニッケル膜の厚さを調節することにより、界面の最高到達温度を950℃以上にすることができる。パルスエネルギ密度を高くすると、ニッケル膜の表面の最高到達温度がニッケルの融点以上になる。照射するパルスレーザビームのパルスエネルギ密度は、ニッケル膜の表面の最高到達温度がニッケルの融点と等しくなる大きさよりも低い範囲内に設定される。
 図3Aに示すように、パルス幅が20nsのときにも、ニッケル膜の厚さが30nm~250nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。例えば、パルスエネルギ密度を1.9J/cmにすると、ニッケル膜の厚さ30nm~250nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。
 図3Bに示すように、一例として、パルスエネルギ密度が1.8J/cm以上の条件の下で、ニッケル膜の厚さを調節することにより、界面の最高到達温度を950℃以上にし、かつ表面の最高到達温度を1455℃以下にすることができる。
 図4Aに示すように、パルス幅が30nsのときにも、ニッケル膜の厚さが30nm~200nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。図4Aには示されていないが、ニッケル膜の厚さが250nmのときにも、界面の最高到達温度を950℃以上にすることができる。例えば、パルスエネルギ密度を2.2J/cmにすると、ニッケル膜の厚さ30nm~200nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。図4Aには示されていないが、ニッケル膜の厚さが250nm以上であっても、パルスエネルギ密度を調節すれば、界面の最高到達温度を950℃以上にすることができる。
 図4Bに示すように、一例として、パルスエネルギ密度が2.2J/cm以上の条件の下で、ニッケル膜の厚さを調節することにより、界面の最高到達温度を950℃以上にし、かつ表面の最高到達温度を1455℃以下にすることができる。
 図5Aに示すように、パルス幅が50nsのときにも、ニッケル膜の厚さが30nm~250nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。例えば、パルスエネルギ密度を2.8J/cmにすると、ニッケル膜の厚さが30nm~250nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。
 図5Bに示すように、一例として、パルスエネルギ密度が2.8J/cm以上の条件の下で、ニッケル膜の厚さを調節することにより、界面の最高到達温度を950℃以上にし、かつ表面の最高到達温度を1455℃以下にすることができる。
 図2A~図5Bを参照して説明したように、パルス幅が10ns~50nsの範囲内、かつニッケル膜の厚さが30nm~250nmの範囲内で、パルスエネルギ密度を調節することにより、界面の最高到達温度が950℃以上になり、かつ表面の最高到達温度が1455℃以下となる条件でアニールを行うことができる。すなわち、非溶融シリサイド化を行うことが可能になる。
 パルスエネルギ密度を一定にしたまま、パルス幅を長くすると、ピークパワー密度が低くなってしまう。ピークパワー密度の低下によって、界面の最高到達温度が950℃に達しにくくなる。このため、図2A、図3A、図4A、図5Aに示したように、界面の最高到達温度を950℃以上にするために必要なパルスエネルギ密度は、パルス幅が長くなるに従って高くなっている。
 パルス幅が10ns未満になると、表面が局所的に加熱され、界面まで熱が伝わりにくくなる。表面の温度上昇を抑制して、界面まで熱を伝えるために、パルス幅を10ns以上にすることが好ましい。パルス幅が50nsより長くなると、界面の最高到達温度を950℃以上にするために必要なパルスエネルギ密度が高くなってしまい、アニール効率が低下する。効率的なアニールを行うために、パルス幅を50ns以下にすることが好ましい。
 次に、図6A~図6Bを参照して、金属膜16(図1E)にチタンを用いた場合のレーザアニールの好ましい条件について説明する。4H-SiCからなる基板の表面に、チタン膜を形成し、チタン膜に波長355nmのパルスレーザビームを照射したときの、基板とチタン膜との界面の最高到達温度、及びチタン膜の表面の最高到達温度をシミュレーションにより求めた。図6A~図6Bに、シミュレーション結果を示す。
 図6Aに、基板とチタン膜との界面(以下、単に「界面」という。)の最高到達温度とチタン膜の厚さとの関係を示す。横軸は、チタン膜の厚さを単位「nm」で表し、縦軸は、界面の最高到達温度を単位「℃」で表す。図6Bに、チタン膜の表面(以下、単に「表面」という。)の最高到達温度と、チタン膜の厚さとの関係を示す。横軸は、チタン膜の厚さを単位「nm」で表し、縦軸は、表面の最高到達温度を単位「℃」で表す。パルスレーザビームのパルス幅Pwは10nsとした。
 図6A及び図6Bの菱形記号、四角記号、三角記号、及び丸記号は、それぞれチタン膜の表面におけるパルスエネルギ密度(以下、単に「パルスエネルギ密度」という。)が0.8J/cm、1.0J/cm、1.2J/cm、及び1.4J/cmの条件でレーザアニールを行った場合の界面の最高到達温度を示す。チタンは、ニッケルに比べて熱伝導度が低いため、基板とチタン膜との界面まで熱が伝わりにくい。このため、界面の温度を950℃まで加熱したとき、ニッケル膜の表面の温度上昇に比べてチタン膜の表面の温度上昇が大きい。
 図6Aに示すように、パルス幅が10nsのとき、チタン膜の厚さが30nm~150nmの範囲内で、界面の最高到達温度を950℃以上にすることができる。
 図6Bに示すように、一例として、パルスエネルギ密度が1.2J/cm以上の条件の下で、チタン膜の厚さを調節することにより、界面の最高到達温度を950℃以上にし、かつ表面の最高到達温度をチタンの融点である1668℃以下にすることができる。
 ニッケル膜を用いたときのシミュレーション結果から、パルス幅を長くすると、界面の最高到達温度が950℃以上になるアニール条件を維持したまま、ニッケル膜の表面の温度が上昇しにくくなることが確認された。ニッケル膜に代えてチタン膜を用いた場合でも、パルス幅を長くすると、界面の最高到達温度が950℃以上になるアニール条件を維持したまま、チタン膜の表面の温度上昇を抑制することができる。
 チタン膜の厚さが30nm~100nmの範囲内で、界面の最高到達温度が950℃、かつチタン膜の表面の最高到達温度が1668℃以下となるアニール条件が存在することがシミュレーションにより確認された。パルス幅が20ns以上、かつパルスエネルギ密度が1.6J/cm以上の条件で、非溶融シリサイド化が可能であることが確認された。パルスエネルギ密度は、チタン膜の表面の最高到達温度がチタンの融点と等しくなる大きさよりも低い範囲内に設定される。
 上記シミュレーションでは、パルスレーザビームの波長を355nmとしたが、波長300nm~400nmの紫外域のパルスレーザビームを用いても、ほぼ同様の条件で非溶融シリサイド化を行うことが可能である。パルスレーザビームとして、Nd:YAGレーザ、Nd:YVOレーザ、Nd:YLFレーザ等の固体レーザの3倍高調波、エキシマレーザ等を用いることができる。
 SiCは、この波長域の光を吸収するため、金属膜16(図1F)に入射したパルスレーザビーム20が、基板10の第2の表面10Bまで到達しない。このため、素子構造15の温度上昇を抑制することができる。
 上記シミュレーションでは、パルス幅Pwを10ns~50nsの範囲に設定したが、パルス幅Pwが50ns以上の範囲にも、非溶融シリサイド化を行うことが可能なアニール条件が存在する。パルス幅Pwが50ns以上になると、十分なピークパワー密度を維持するために、パルスエネルギ密度を高くすることが好ましい。
 以上実施例に沿って本発明を説明したが、本発明はこれらに制限されるものではない。例えば、種々の変更、改良、組み合わせ等が可能なことは当業者に自明であろう。
10 基板
10A 第1の表面
10B 第2の表面
11 ガードリング
12 絶縁膜
13 ショットキ電極
14 表面電極
15 素子構造
16 金属膜
17 金属シリサイド膜
20 パルスレーザビーム

Claims (6)

  1.  炭化シリコンからなる基板の第1の表面に、ニッケルまたはチタンからなる金属膜を形成する工程と、
     前記金属膜に紫外域の波長を有するパルスレーザビームを照射して、前記基板と前記金属膜との界面においてシリサイド反応を生じさせることにより、金属シリサイド膜を形成する工程と
    を有し、
     前記金属シリサイド膜を形成する工程において、前記金属膜の表面が溶融しない条件で前記パルスレーザビームを照射する半導体装置の製造方法。
  2.  前記パルスレーザビームの波長が300nm~400nmの範囲内であり、
     前記金属膜がニッケルからなり、前記金属膜の厚さが30nm~250nmの範囲内である請求項1に記載の半導体装置の製造方法。
  3.  前記パルスレーザビームのパルス幅が10ns以上であり、前記基板の前記第1の表面におけるパルスエネルギ密度が1.3J/cm以上であり、かつ前記金属膜の表面の最高到達温度がニッケルの融点と等しくなる大きさよりも低い請求項2に記載の半導体装置の製造方法。
  4.  前記パルスレーザビームの波長が300nm~400nmの範囲内であり、
     前記金属膜がチタンからなり、前記金属膜の厚さが30nm~100nmの範囲内である請求項1に記載の半導体装置の製造方法。
  5.  前記パルスレーザビームのパルス幅が10ns以上であり、前記基板の前記第1の表面におけるパルスエネルギ密度が1.2J/cm以上であり、かつ前記金属膜の表面の最高到達温度がチタンの融点と等しくなる大きさよりも低い請求項4に記載の半導体装置の製造方法。
  6.  前記金属膜を形成する工程の前に、さらに、
     前記基板の、前記第1の表面とは反対側の第2の表面に、素子構造を形成する工程と、
     前記素子構造を形成した後、前記基板を、前記第1の表面から研削することにより薄くする工程と
    を含み、
     前記金属膜を形成する工程において、薄くされた前記基板の前記第1の表面に前記金属膜を形成する請求項1乃至5のいずれか1項に記載の半導体装置の製造方法。
PCT/JP2013/077551 2012-12-20 2013-10-10 半導体装置の製造方法 WO2014097714A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-277573 2012-12-20
JP2012277573A JP2014123589A (ja) 2012-12-20 2012-12-20 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2014097714A1 true WO2014097714A1 (ja) 2014-06-26

Family

ID=50978064

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/077551 WO2014097714A1 (ja) 2012-12-20 2013-10-10 半導体装置の製造方法

Country Status (3)

Country Link
JP (1) JP2014123589A (ja)
TW (1) TW201426828A (ja)
WO (1) WO2014097714A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113345806A (zh) * 2021-04-23 2021-09-03 北京华卓精科科技股份有限公司 一种SiC基半导体的激光退火方法
CN113851374A (zh) * 2021-11-05 2021-12-28 南京航空航天大学 提高半导体材料放电加工效率的进电端表面预处理方法
CN114414747A (zh) * 2022-03-14 2022-04-29 绍兴中芯集成电路制造股份有限公司 激光退火均匀性的验证方法
CN117438297A (zh) * 2023-12-18 2024-01-23 合肥晶合集成电路股份有限公司 一种半导体器件及其制备方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2637210A1 (en) * 2012-03-05 2013-09-11 ABB Technology AG Power semiconductor device and method for manufacturing thereof
JP6323252B2 (ja) * 2014-08-20 2018-05-16 住友電気工業株式会社 炭化珪素半導体装置の製造方法
JP2016046449A (ja) * 2014-08-26 2016-04-04 住友重機械工業株式会社 半導体素子の製造方法
JP6425457B2 (ja) * 2014-08-26 2018-11-21 住友重機械工業株式会社 半導体素子の製造方法
EP3231008B1 (en) * 2014-12-08 2019-01-02 ABB Schweiz AG Method for manufacturing a wide bandgap junction barrier schottky diode
JP2016127157A (ja) * 2015-01-05 2016-07-11 住友重機械工業株式会社 レーザアニール装置及び半導体素子の製造方法
JP6639922B2 (ja) * 2016-01-20 2020-02-05 国立大学法人広島大学 炭化珪素半導体装置及びその製造方法
JP2017224694A (ja) * 2016-06-15 2017-12-21 三菱電機株式会社 炭化珪素半導体装置およびその製造方法
JP7428481B2 (ja) * 2019-06-07 2024-02-06 住友重機械工業株式会社 レーザアニール方法及びレーザ制御装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08264468A (ja) * 1994-09-12 1996-10-11 Ion Kogaku Kenkyusho:Kk 炭化ケイ素への不純物ドーピング方法および電極形成方法
JPH10284436A (ja) * 1997-04-11 1998-10-23 Matsushita Electric Ind Co Ltd オーミック電極形成方法
JP2007534143A (ja) * 2003-08-14 2007-11-22 クリー インコーポレイテッド 金属−炭化珪素オーミックコンタクトの局所的アニーリングおよびそのようにして形成された素子
JP2010186991A (ja) * 2009-01-16 2010-08-26 Showa Denko Kk 半導体素子の製造方法及び半導体素子、並びに半導体装置
JP2012069798A (ja) * 2010-09-24 2012-04-05 Toyota Motor Corp 半導体装置の製造方法
JP2012099598A (ja) * 2010-11-01 2012-05-24 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法
JP2012156390A (ja) * 2011-01-27 2012-08-16 Sumitomo Heavy Ind Ltd レーザアニール方法及びレーザアニール装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08264468A (ja) * 1994-09-12 1996-10-11 Ion Kogaku Kenkyusho:Kk 炭化ケイ素への不純物ドーピング方法および電極形成方法
JPH10284436A (ja) * 1997-04-11 1998-10-23 Matsushita Electric Ind Co Ltd オーミック電極形成方法
JP2007534143A (ja) * 2003-08-14 2007-11-22 クリー インコーポレイテッド 金属−炭化珪素オーミックコンタクトの局所的アニーリングおよびそのようにして形成された素子
JP2010186991A (ja) * 2009-01-16 2010-08-26 Showa Denko Kk 半導体素子の製造方法及び半導体素子、並びに半導体装置
JP2012069798A (ja) * 2010-09-24 2012-04-05 Toyota Motor Corp 半導体装置の製造方法
JP2012099598A (ja) * 2010-11-01 2012-05-24 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法
JP2012156390A (ja) * 2011-01-27 2012-08-16 Sumitomo Heavy Ind Ltd レーザアニール方法及びレーザアニール装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113345806A (zh) * 2021-04-23 2021-09-03 北京华卓精科科技股份有限公司 一种SiC基半导体的激光退火方法
CN113345806B (zh) * 2021-04-23 2024-03-05 北京华卓精科科技股份有限公司 一种SiC基半导体的激光退火方法
CN113851374A (zh) * 2021-11-05 2021-12-28 南京航空航天大学 提高半导体材料放电加工效率的进电端表面预处理方法
CN114414747A (zh) * 2022-03-14 2022-04-29 绍兴中芯集成电路制造股份有限公司 激光退火均匀性的验证方法
CN114414747B (zh) * 2022-03-14 2022-08-12 中芯越州集成电路制造(绍兴)有限公司 激光退火均匀性的验证方法
CN117438297A (zh) * 2023-12-18 2024-01-23 合肥晶合集成电路股份有限公司 一种半导体器件及其制备方法
CN117438297B (zh) * 2023-12-18 2024-02-27 合肥晶合集成电路股份有限公司 一种半导体器件及其制备方法

Also Published As

Publication number Publication date
JP2014123589A (ja) 2014-07-03
TW201426828A (zh) 2014-07-01

Similar Documents

Publication Publication Date Title
WO2014097714A1 (ja) 半導体装置の製造方法
JP4924690B2 (ja) 炭化珪素半導体装置の製造方法
WO2016031312A1 (ja) 半導体素子の製造方法
JP6164220B2 (ja) 半導体装置の製造方法
US8501548B2 (en) Method for producing a semiconductor device using laser annealing for selectively activating implanted dopants
BR112016022522A2 (pt) Metalização à base de folha de células solares
JP2007123300A (ja) 不純物活性化方法、レーザアニール装置、半導体装置とその製造方法
JP2013033953A (ja) 半導体層の欠陥を修復する方法
JP2010186991A (ja) 半導体素子の製造方法及び半導体素子、並びに半導体装置
JPWO2006087786A1 (ja) 太陽電池の製造方法
JP2003229568A (ja) 半導体装置の製造方法および半導体装置
JP2010212530A (ja) 半導体素子の製造方法
JP5962475B2 (ja) 炭化珪素半導体装置の製造方法及び炭化珪素半導体装置
KR20130108001A (ko) Ⅲ족 질화물 이종 접합 구조 소자의 선택적 저온 오믹 콘택 형성 방법
JP2012146716A (ja) 半導体装置の製造方法
JP2012004185A (ja) 炭化珪素半導体装置の製造方法
JP6425457B2 (ja) 半導体素子の製造方法
JP6091703B2 (ja) 炭化珪素半導体装置の製造方法及び炭化珪素半導体装置
JP2004039984A (ja) レーザ照射を用いた半導体装置の製造方法
JP6165313B2 (ja) 炭化珪素半導体装置の製造方法
JP7155759B2 (ja) 半導体装置及び半導体装置の製造方法
JPWO2006098513A1 (ja) 熱処理方法及び半導体の結晶化方法
JP2018170455A (ja) 半導体装置
JP6398861B2 (ja) 半導体装置の製造方法
WO2018179798A1 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13866073

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13866073

Country of ref document: EP

Kind code of ref document: A1