WO2004066248A1 - 電流源回路、信号線駆動回路及びその駆動方法並びに発光装置 - Google Patents

電流源回路、信号線駆動回路及びその駆動方法並びに発光装置 Download PDF

Info

Publication number
WO2004066248A1
WO2004066248A1 PCT/JP2003/016354 JP0316354W WO2004066248A1 WO 2004066248 A1 WO2004066248 A1 WO 2004066248A1 JP 0316354 W JP0316354 W JP 0316354W WO 2004066248 A1 WO2004066248 A1 WO 2004066248A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal line
current
signal
circuit
current source
Prior art date
Application number
PCT/JP2003/016354
Other languages
English (en)
French (fr)
Inventor
Hajime Kimura
Jun Koyama
Original Assignee
Semiconductor Energy Laboratory Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co., Ltd. filed Critical Semiconductor Energy Laboratory Co., Ltd.
Priority to EP03780930A priority Critical patent/EP1585098A4/en
Priority to JP2004539105A priority patent/JP4170293B2/ja
Priority to AU2003289447A priority patent/AU2003289447A1/en
Priority to KR1020107028420A priority patent/KR101102372B1/ko
Publication of WO2004066248A1 publication Critical patent/WO2004066248A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J4/00Circuit arrangements for mains or distribution networks not specified as ac or dc
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver

Definitions

  • the present invention relates to a current source for supplying a constant current, and to a current source circuit having a current source. Further, the present invention relates to a signal line driving circuit including a current source circuit, and to a light emitting device including the signal line driving circuit. Further, the present invention relates to a method for driving a current source circuit or a signal line driving circuit.
  • This self-luminous element has an element structure in which a layer containing an organic compound is interposed between an anode and a cathode.
  • a current input method is one of the driving methods for displaying a multi-tone image on a light emitting device using a self light emitting element.
  • This current input method is a method of controlling the luminance by writing current-value data as a signal to the self-luminous element. Since the luminance is proportional to the current supplied to the self-luminous element (hereinafter simply referred to as signal current), it is necessary to accurately supply the signal current to the self-luminous element. However, since the characteristics of the active elements (specifically, transistors) constituting the current source that supplies the signal current vary, it was difficult to input an accurate signal current to the self-luminous element.
  • the problem is the non-uniformity of brightness caused by the variation in the characteristics of thin film transistors (TFTs) and OLEDs.
  • TFTs thin film transistors
  • OLEDs organic light-emitting diode
  • Current specification using polysilicon transistors for O and ED AM driving pixel circuits and DACs with reset function A configuration in which a circuit is provided is proposed. It also describes that the channel length is increased.
  • an object of the present invention is to provide a current source circuit having a current source which is not influenced by the variation in characteristics of a transistor, particularly a polysilicon transistor, in consideration of the variation.
  • Another object of the present invention is to provide a signal line driving circuit having a current source circuit, a driving method thereof, and a light emitting device provided with the signal line driving circuit. (Means for solving the problem)
  • the present invention provides a method for controlling the value of a signal current (output current) supplied from a current source circuit having a plurality of current sources arranged on each wiring (output line, specifically, a signal line or the like). Value) is set to supply a predetermined signal current using a reference constant current source (input from outside), and furthermore, a wiring for outputting the signal current (hereinafter simply referred to as an output line) and a current source It is characterized in that the electrical connection is switched every certain period (constant period).
  • the current source circuit of the present invention has means for setting the value of the signal current supplied from the current source, and means for switching the electrical connection between the output line and the current source at certain intervals. This is the feature.
  • the variation is reduced by setting the signal current (also referred to as programming), and Even if a slight variation occurs due to the switching, the variation is averaged to eliminate the influence of the variation in the signal current.
  • the electrical connection between the output line and the current source means that the output line and the current source that are not physically connected are in a conductive state. That is, it is said that the output line and the current source are electrically connected when the transistor disposed between the output line and the current source is conductive. Therefore, the output line and the plurality of current sources are connected via the transistor and the like, and only the current source in which the transistor is in a conductive state is electrically connected to the output line. (The invention's effect)
  • a signal line driver circuit can be provided without being affected by variations in characteristics of transistors, particularly, polysilicon transistors. Further, the present invention can provide a driving method of a signal line driving circuit which is not influenced by the variation of the characteristics of the transistor in the current source circuit. Further, the present invention can provide a light emitting device provided with a signal line driving circuit 5.
  • FIG. 1 is a diagram showing a configuration of a current source circuit of the present invention.
  • FIG. 2 is a diagram showing a configuration of the current source circuit of the present invention.
  • FIG. 3 is a diagram showing the configuration of the current source of the present invention.
  • FIG. 4 is a diagram showing a configuration of the current source of the present invention.
  • FIG. 5 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 6 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 7 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 8 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 9 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 10 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 11 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 12 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 13 is a diagram showing a configuration of the signal line driving circuit of the present invention.
  • FIG. 14 is a diagram showing a timing chart of the signal line driving circuit of the present invention.
  • FIG. 15 is a diagram showing a timing chart of the signal line driving circuit of the present invention.
  • FIG. 16 is a diagram showing a pixel configuration of the light emitting device of the present invention.
  • FIG. 17 is a diagram showing a light emitting device of the present invention.
  • FIG. 18 is a diagram showing an electronic apparatus to which the light emitting device of the present invention is applied.
  • FIGS. 1 and 2 show the current source circuits around the output lines L (m + 1) and L (m + 2) from the m-th column to the (m + 2) -th column.
  • FIGS. 1 and 2 schematically show a switching circuit with a plurality of terminals and a switch (sw) 130 for selecting the terminals.
  • the current source circuit 100 includes current sources C n , C ( n + 1) , C ( n + 2 ) and a switching circuit 115, and the current sources C n , C n (n + 1), C ( n + 2) is the output line via a switching circuit 1 1 5, L (m + 1), is connected to the L (m + 2).
  • the current sources C n and C (n + 1) C ( n + 2 ) are connected to the reference constant current source 110 via the current line 131.
  • the reference constant current source 110 is mounted on the circuit board. It may be formed integrally with the path, or a constant current may be input from outside the substrate using an IC or the like.
  • a setting signal (signal) is input to means for setting the value of the signal current output from the current source, specifically, a current source C n , C (n + 1) .C ( n + 2) .
  • the current source is set to the set signal current (hereinafter simply referred to as Set current).
  • Set current the set signal current
  • FIG. 1B shows a case where the connection of the switching circuit is different from that of FIG.
  • the switching circuit in Fig. 1 (B) has a connection configuration in which three current sources and three output lines are switched as a unit (set).
  • the other configuration is the same as that in FIG.
  • switching the current source and the output line as a unit simplifies the design of the connection wiring.
  • the effects of the present invention can be achieved even with a connection configuration in which the current source and the output line are switched as a unit because the variation in the signal output from the adjacent output line is particularly easy to recognize. can do.
  • the switching circuit of the present invention is not limited to the connection configuration, and may have a function of switching between the current source and the output line.
  • the switching means can be adapted to the reference circuit as described above. That is, by switching the current source serving as the reference, the variation in the signal current, that is, the set current can be further reduced.
  • the means for setting the value of the signal current output from such a current source and the switching circuit make it possible to almost completely eliminate the variation in the signal current that can be recognized by human eyes. it can. Therefore, with the current source circuit of the present invention, display unevenness of the light emitting device can be almost completely eliminated.
  • a current source circuit of the present invention having a configuration different from that of FIG. 1 will be described with reference to FIG. 2 is different from FIG. 1 in that the current source circuit 120 is provided with a plurality of current sources for each output line, and these current sources are connected to a control line 132.
  • first current sources C n and C (n + , C (n + 2)) and second current sources C ′ n and C (n + and C (n + 2) ) are provided.
  • the other configuration is the same as that in FIG.
  • the current source By providing the first current source and the second current source for each output line, the current source sets the signal current based on the setting signal and outputs the set current from the current source via the switching circuit. Since the output operation for supplying the power lines can be performed alternately, the setting operation and the input operation for each output line can be performed simultaneously. In addition, since the setting operation and the output operation are performed by each current source, the setting operation can be performed over a long time. Note that whether the first current source and the second current source perform the setting operation or the output operation is controlled by a signal from the control line.
  • the connection of the switching circuit shown in Fig. 1 (B) may be applied to the switching circuit shown in Fig. 2.
  • the switching circuit of the present invention may be applied to the reference circuit. That is, a plurality of current sources of the reference circuit may be provided and switched by the switching circuit to supply a uniform signal.
  • a setting operation for accurately setting the value of the signal current output from the current source over time can be performed. Further, the variation of the signal current that can be recognized by human eyes can be almost completely eliminated by the current source circuit having the switching circuit. Therefore, with the current source circuit of the present invention, display unevenness of the light emitting device can be almost completely eliminated.
  • the setting operation in the present invention may be performed at an arbitrary time, at an arbitrary timing, and an arbitrary number of times.
  • the timing at which the setting operation is performed can be arbitrarily adjusted by a pixel configuration (a current source circuit disposed in a pixel) or a configuration of a current source circuit disposed in a signal line driving circuit.
  • the number of times the setting operation is performed may be at least once when the power is supplied to the signal line driving circuit and the operation is started.
  • the information acquired as the signal current may leak due to the setting operation. Therefore, it is preferable to perform the setting operation a plurality of times.
  • the setting operation can be performed in an arbitrary period by specifying a current source arranged in an arbitrary column from the first column to the last column using a video signal. Then, among the current sources arranged in a plurality of rows, it is possible to specify a current source that requires a setting operation, and the setting operation can be performed for the specified current source over time. As a result, an accurate setting operation can be
  • the setting operation may be sequentially performed on the current sources from the first column to the last column. At this time, it is preferable that the setting operation be performed randomly instead of being performed in order from the first column. Then, the length of time for performing the setting operation for the current source can be freely set and can be increased. For example, when the setting operation is performed during one frame period, the setting operation of the current source for one column can be performed over one frame. Further, it is possible to make the influence of charge leakage in the capacitive element disposed in the current source inconspicuous.
  • the switching circuit may be any circuit having a function of switching as shown in the timing chart of FIG. 11, and the connection configuration is not limited.
  • the signal input lines A (l) and A (l) b, A (l + 1) and A (l + 1) b, A (l + 2) of the switching circuit And A (l + 2) b are input with inverted signals, respectively, and are sequentially selected.
  • each analog switch or the like connected to the selected signal input line is turned on, and the current source connected to this analog switch and the output line are electrically connected.
  • FIG. 11 (B) shows each output line L m , L ( m + 1 ), L ( m + 2 ) and each current source C n , C (n + 1 ) based on the selected signal input line. ) , C (n + 2) , and a state in which the connection with C (n + 3) is switched.
  • the output line L m is a current source electrically connected to the output line L (m + 1) is the current source C n electrical
  • the output line L (m + 2 ) is electrically connected to C ( n + 1 ).
  • the output line L m is connected a current source C n and electrically, the output line L (m + 1) is the current The source ( m + 2 ) is electrically connected to the source C ( n + 1 ), and the output line ( m + 2 ) is electrically connected to C ( n + 2 ).
  • the signal input line is electrically connected to the current source C ( n + 1 > and the signal input line L ( m + 1 ) is electrically connected to the current source C ( n + 2 ), and the signal input line L ( m + 2 ) is electrically connected to C ( n + 3 ).
  • the connection between the output line and the current source is switched by the switching circuit of the present invention, it is possible to reduce the influence of the variation in the characteristics of the transistor constituting the current source, particularly the polysilicon transistor. That is, even if the value of the signal current varies, the output lines for supplying the signal current are switched in order, so that the output lines are averaged over time and can be seen uniformly by human eyes.
  • the configuration of the current source circuit of the present invention can be applied to a signal line driver circuit and other circuits. Further, the present invention can be used not only for the line sequential driving but also for the dot sequential driving.
  • the present invention can be used for performing 1-bit or multiple-bit digital gradation display.
  • a feature of the present invention is that the variation in signal current is reduced.
  • a transistor using a single crystal, a transistor using an SOI, or an organic transistor is used as a transistor to reduce the variation in characteristics. be able to.
  • Figure 3 shows one current source.
  • (A) is connected to the setting signal,
  • (b) is connected to the reference constant power source (constant current source) 110, and
  • (c) is connected to the switching circuit. Is done. 3A to 3E show specific examples of the equivalent circuit diagram of the current source.
  • the switches sw301, sw302, and sw303, transistor 305 (n-channel type), A circuit including the gate of the transistor 305 and the capacitor 309 holding the source-to-source voltage V GS corresponds to a current source.
  • the capacitor 309 may be replaced with a gate capacitance of a transistor or the like. That is, when leakage current from each transistor having a large gate capacitance is within an allowable range, there is no need to provide a capacitor.
  • the setting signal is input from FIG. 3A, and sw302 and sw303 are turned on. Then, a current is supplied from the constant current source 110 according to (b), and charge is held in the capacitor 309 until the supplied current becomes equal to the drain current of the transistor 305. If the transistor 305 is set to operate in the saturation region, a constant current can be supplied to the light-emitting element even when the source-drain voltage changes.
  • the gate voltage of the transistor 305 is maintained at a predetermined gate voltage by the capacitor 309, so that a drain current corresponding to the signal current flows through the drain region of the transistor 305.
  • the signal current is set (set current), and the switching circuit switches the output line to which the set current is supplied every certain period.
  • connection between sw302 and sw303 is not limited to the configuration shown in FIG. 3A as long as the connection is controlled by the setting signal.
  • switches: sw31 1 and sw31 2 a transistor 315 (n-channel type), a capacitor 319 for holding a gate-source voltage V GS of the transistor 315, and a transistor 31 6 (n-channel type) corresponds to the current source.
  • the capacitor 319 may be replaced with a gate capacitance of a transistor or the like. In other words, the gate capacitance of the transistor is large, If the leakage current from the capacitor is within an allowable range, it is not necessary to provide a capacitor.
  • the setting signal is input from (a), and sw31 1 and sw31 2 are turned on. Then, the current is supplied from the constant current source 110 according to (b), and the charge is held in the capacitor 319 until the supplied current becomes equal to the drain current of the transistor 315.
  • the gate-source voltage V GS of transistor 316 because the transistor 316 is turned off because of the original).
  • the gate voltage of the transistor 315 is maintained at a predetermined gate voltage by the capacitor 319, a drain current corresponding to the signal current flows through the drain region of the transistor 315. If the transistor 315 is set to operate in a saturation region, a constant current can be supplied to the light-emitting element even when the source-drain voltage changes. In this way, the signal current is set (set current), and the switching circuit is switched every time there is an output line to which the set current is supplied.
  • a circuit having a transistor 325, 326 (n-channel type), a gate of the transistor 325, 326 and a capacitor 329 holding the source-to-source voltage V GS is a current source.
  • the capacitor 329 may be replaced with a gate capacitance of a transistor or the like. That is, when the gate capacitance of the transistor is large and the leakage current from each transistor is within an allowable range, there is no need to provide a capacitor.
  • the setting signal is input from (a) and sw321 and sw322 are turned on. Then, (b) current is supplied from the constant current source 110 and the supplied current is Charge is held in the capacitor 329 until the drain current becomes equal to 5. At this time, since the gate electrodes of the transistor 325 and the transistor 326 are connected, the gate voltage of the transistor 325 and the transistor 326 is held by the capacitor 329.
  • a signal for turning off the sw321 and sw322 is input from (a). Further, since the signal current is held in the capacitor 329, the transistor 326 has a function of flowing a signal current. Then, an output line is selected by the switching circuit, and a signal current is supplied from the current source to the selected output line via (c).
  • the gate voltage of the transistor 326 is maintained at a predetermined gate voltage by the capacitor 329, a drain current corresponding to the signal current flows through the drain region of the transistor 326. If the transistors 325 and 326 are set to operate in the saturation region, a constant current can be supplied to the light-emitting element even when the source-drain voltage changes. In this way, the signal current is set (set current), and the switching circuit is switched every time there is an output line to which the set current is supplied.
  • the characteristics of the transistor 325 and the transistor 326 need to be the same in order for the drain current corresponding to the signal current to flow to the drain region of the transistor 326 accurately.
  • the values of the mobility, threshold value, and the like of the transistor 325 and the transistor 326 be the same.
  • the value of W (gate width) / (gate length) of the transistors 325 and 326 is set arbitrarily, and the set current proportional to the current flowing from the constant current source 110 is set to the pixel. It may be made to flow to.
  • the current sources shown in Fig. 3 (D) and (E) have the same connection configuration of other circuit elements except that the connection configuration of sw322 is different from the current source shown in Fig. 3 (C). . Further, the operation of the current source shown in FIGS. 3D and 3E is the same as the operation of the current source shown in FIG. 3C, and thus the description is omitted in this embodiment.
  • the current flows from the pixel to the current source. However, the current It may flow from the source in the direction of the pixel. Whether the current flows from the pixel to the current source or the current flows from the current source to the pixel depends on the configuration of the pixel.
  • Vss is set to Vdd
  • the transistors 305, 315, 316, 325, and 326 are set to p. What is necessary is just to be a channel type.
  • FIGS. 3A and 3C to 3E the direction of current flow (the direction from the pixel to the current source) is the same, and the polarity of the transistor can be p-channel.
  • 4A and FIGS. 4B to 4D the current flows in the same direction, and the transistors 305 and 305 shown in FIGS. 3A and 3C to 3E respectively.
  • 4 shows a circuit configuration of a current source when the transistors 325 and 326 are p-channel transistors.
  • the difference between the circuit configuration of FIG. 4 and FIG. 3 is mainly the connection between the switch and the capacitor.
  • the polarity of the transistor constituting the current source of the present invention may be an n-channel type or a p-channel type.
  • Vss when a current flows from the current source to the pixel, Vss may be Vdd, and the transistors 405, 425, and 426 may be n-channel transistors.
  • the setting signal is input to the current source as described above, the setting current is supplied from the current source based on the setting signal, and the switching circuit switches the electrical connection between the current source and the output line. Variations in characteristics of a transistor constituting a current source, particularly a polysilicon transistor, can be suppressed. Therefore, with the current source circuit of the present invention, display unevenness of the light emitting device can be almost completely eliminated.
  • FIG. 5 (A) shows a schematic diagram of the signal line drive circuit around the signal lines in the mth to (m + 2) th columns.
  • the signal line driver circuit 530 includes a current source circuit 531 having a plurality of current sources 510, a switching circuit 511, and a plurality of switches 505, a shift register 501, a first latch circuit 502, a second latch circuit 503, have.
  • a setting signal is input from the switching circuit 511 to the pixel via the current output lines S m , S (m + 1) , and S ( m + 2 ).
  • the shift register 501 is configured by using a plurality of columns of flip-flop circuits (FF) and the like, and receives a clock signal (S-CLK), a start pulse (S-SP), and a clock inversion signal (S-CLKb). Is done. Sampling pulses are sequentially output in accordance with the timing of these signals.
  • FF flip-flop circuits
  • sampling pulse output from the shift register 501 is input to the first latch circuit 502.
  • a digital video signal is input to the first latch circuit 502, and the video signal is held in each column in accordance with the timing at which a sampling pulse is input.
  • a latch pulse is input to the second latch circuit 503 during the horizontal blanking period, and is held by the first latch circuit 502.
  • the video signals are transferred to the second latch circuit 503 all at once. Then, one row of the video signal held in the second latch circuit 503 is simultaneously input to the plurality of switches 505 of the current source circuit.
  • the shift register 501 While the video signal held in the second latch circuit 502 is being input to the plurality of switches 505 of the current source circuit, the shift register 501 outputs a sampling pulse again. Thereafter, this operation is repeated to process one frame of the video signal.
  • the current source circuit has a role of converting a digital signal into an analog signal.
  • a plurality of current sources 510 are supplied with a predetermined signal current from a reference constant current source 509 via a current line 532 based on a setting signal, and the current sources 51 0 Make settings.
  • the setting signal of the present embodiment is the sample signal supplied from the shift register 501. Pulse or a signal supplied from the output terminal of the logical operator connected to the setting control line (not shown in FIG. 5A).
  • the two input terminals of the logical operator receive the sampling pulse of the shift register on one side and the signal from the setting control line on the other side.
  • the logical operator performs a logical operation on two input signals and outputs a signal.
  • the logic operator can switch between using the video signal for controlling pixels (displaying an image) and controlling the current source.
  • Which of the sampling pulse and the signal supplied from the output terminal of the logical operator connected to the setting control line is supplied to the current source 510 depends on the configuration of the current source. More specifically, when a plurality of current sources 510 are configured as shown in FIG. 3 (A) or (B), the signal supplied from the output terminal of the logical operator connected to the setting control line corresponds to the setting signal. I do. When the plurality of current sources 510 are configured as shown in FIGS. 3C, 3D, or 3E, a sampling pulse from the shift register corresponds to the setting signal.
  • the set current is supplied from the current source 510 to the signal line. Conversely, when a low video signal is input to the switch 505, the set current is not supplied to the signal line. That is, the current source 510 has a function of supplying the set current (V ss ), and whether or not the set current is supplied to the pixel is controlled by the switch 505.
  • the current source in this embodiment can have any of the configurations of the current sources shown in FIGS. It is also possible to use the current source circuits in combination rather than using only one method.
  • FIG. 5 (A) shows a structure in which a video signal is supplied from a second latch circuit 503 to a video signal line of a pixel, and a set current is supplied from a current source to a current output line connected to the pixel via a switching circuit. This is shown.
  • a video signal is input from the second latch circuit 503 to the pixel via the video lines B m , B (m + 1) , and B ( m + 2 ).
  • the other configuration is the same as that in FIG.
  • the variation of the signal current can be almost completely eliminated by the current source for supplying the set current and the switching circuit. Therefore, with the signal line driver circuit of the embodiment, display unevenness of the light-emitting device can be almost completely eliminated.
  • FIG. 6A is a schematic diagram of a signal line driver circuit around signal lines in the mth column to the (m + 2) th column.
  • the signal line driver circuit includes a current source circuit having a plurality of current sources 610 and a switching circuit 611, and a shift register 601, a first latch circuit 602, and a second latch circuit 603.
  • a switch 605 for controlling whether to supply a signal is provided.
  • the video signal is also used for controlling the pixel, it is not directly input to the current source circuit but is input via the logical operator 633. That is, the setting signal input from the terminal a corresponds to the signal supplied from the output terminal of the logical operator connected to the setting control line.
  • the setting signal in the present embodiment corresponds to a signal supplied from a logical operator connected to a setting control line (not shown in FIG. 6A), and the logical operator has a second A signal (equivalent to a video signal) supplied from the latch circuit 603 is input, and a signal is input to the other from a setting control line.
  • the logical operator performs a logical operation on the two input signals and outputs a setting signal. Then, in the present embodiment, a signal supplied from a logical operator connected to the setting control line is At the same time, the setting of the current source 610 is performed.
  • the set current is supplied from the current source 610 to the signal line. Conversely, when a low video signal is input to the switch 605, the set current is not supplied to the signal line. That is, the current source 610 has a function (V es ) of supplying a set current, and whether or not the set current is supplied to the pixel is controlled by the switch 605.
  • the switching circuit 611 switches the electrical connection between the current source and the signal line at certain intervals.
  • the current source can have any of the configurations shown in FIGS. 3 and 4.
  • the current source circuits can be used not only in one system but also in combination.
  • a setting signal is input to the current source 610 using two signals, a signal (video signal) output from the second latch circuit 603 and a signal output from the setting control line. Therefore, unlike the sampling pulse, the setting operation can be performed by specifying an arbitrary current source among the plurality of current sources 610.
  • FIG. 6 (A) the case where the signal current proportional to the video signal is supplied to the output line is described. However, as shown in FIG. 6 (B), even when the set current is supplied to a wiring different from the signal line, Good.
  • Figure 6 (B) shows a configuration in which a video signal is supplied to the video signal line of a pixel via a logical operator, and a set current is supplied from a current source to a current output line connected to the pixel via a switching circuit. Show. In the case of Fig. 6 (B), there is no need to arrange SW605. Then, a video signal is input from the logical operator 633 to the pixel via video lines B m , B ( m + 1 ), and B ( m + 2 ). The other configuration is similar to that of FIG.
  • the variation of the signal current can be almost completely removed by the current source for supplying the set current and the switching circuit. Therefore, the signal line driver circuit according to the embodiment can be used to display a light-emitting device. The display unevenness can be almost completely eliminated.
  • FIG. 7A is a schematic diagram of the signal line driver circuit 730 around the signal lines in the m-th column to the (m + 2) -th column.
  • the signal line driver circuit includes a current source circuit 731 having a plurality of current sources 710 and a switching circuit 711, a first shift register 701, a second shift register 702, a first latch circuit 703, and a second latch. And a switch 705 for controlling whether to supply a setting signal from a current source. From the switching circuit 711, a setting signal is input to the pixel via the current output lines Sm , S (m + 1 ), and S ( m + 2 ).
  • the sampling pulse output from the first shift register 701 is input to a current source 710.
  • the setting signal of the present embodiment corresponds to this sampling pulse.
  • the sampling pulse output from the second shift register 702 is input to the first latch circuit 703. After that, the first latch circuit 703 and the second latch circuit 704 perform the same operation as in the second embodiment, and the video signals held in the second latch circuit 704 are simultaneously supplied to the current source for one row. Input to the plurality of switches 705 of the circuit 731.
  • the set current is supplied from the current source 710 to the signal line. Conversely, when a low video signal is input to the switch 705, the set current is not supplied to the signal line. That is, the current source 710 has a function (V ss ) of supplying a set current, and whether or not the set current is supplied to the pixel is controlled by the switch 705.
  • the switching circuit 711 switches the electrical connection between the current source and the signal line at certain intervals.
  • the current source can have any of the configurations shown in FIGS. 3 and 4.
  • the current source circuits can be used in combination rather than using only one method.
  • Fig. 7 (A) the case where the signal current proportional to the video signal is supplied to the output line is described.
  • the set current may be supplied to a wiring different from the signal line.
  • a video signal is supplied to a video signal line of a pixel via a second latch circuit 704, and a set current is supplied from a current source to a current output line connected to the pixel via a switching circuit.
  • the configuration is shown. In the case of FIG. 7B, there is no need to dispose the switch 705. Then, the video signal of the second latch circuit 704 is input to the pixel via the video lines Bm , B ( m + 1 ), and B ( m + 2 ).
  • the other configuration is the same as that in FIG.
  • the operation of the first shift register 701 and the operation of the second shift register 702 are provided by providing the first shift register 701 for controlling the setting signal and the second shift register 702 for controlling the latch circuit. Operation can be performed completely independently.
  • the second shift register 702 can operate at high speed and the first shift register 701 can operate at low speed. As described above, when the first shift register 701 operates at a low speed, the setting operation of the current source 710 can be performed accurately.
  • the variation of the signal current can be almost completely eliminated by the current source for supplying the set current and the switching circuit. Therefore, display unevenness of the light emitting device can be almost completely eliminated by the signal line driver circuit of the embodiment.
  • FIG. 8 is a schematic diagram of the signal line driver circuit 830 around the signal lines in the m-th column to the (m + 2) -th column.
  • the signal line driver circuit includes a shift register 801, a first latch circuit 802, a second latch circuit 803, a first current source 810 included in the first latch circuit, and a second current included in the second latch circuit. It has a source 815, a switching circuit 811, and a switch 805 and a switch 806 are provided.
  • a setting signal is input from the switching circuit 81 1 to the pixel via the current output lines S m , S ( m + 1 ), and S ( m + 2 ).
  • a setting signal is input to a first current source 810 included in the first latch circuit 802, and a predetermined current (signal current) is supplied from a video signal constant current source 809.
  • This setting signal corresponds to a latch pulse supplied from the shift register 801 or supplied from the outside.
  • a switch 805 is provided between the first current source 810 and the second current source 815, and ON or OFF of the switch 805 is controlled by a latching noise.
  • the setting signal is input to the second current source 815 of the second latch circuit, and the current (setting current) supplied from the first power source 810 is held.
  • This setting signal corresponds to a latch pulse.
  • a switch 806 is provided between the second current source 815 and the switching circuit, and the on or off of the switch 806 is controlled by a latch pulse, and a signal inverted from the first switch 805 is output. Will be entered.
  • the set current is supplied from the second current source 815 to the signal line. Conversely, when a Low video signal is input to the switch 806, the set current is not supplied to the signal line. That is, the second current source 815 has a function (V GS ) of supplying a set current, and whether or not the set current is supplied to the pixel is controlled by the switch 806.
  • the configuration of the current source shown in FIGS. 3 and 4 can be arbitrarily used for the first current source 810 and the second current source 815.
  • the current source circuits can be used not only in one system but in any combination.
  • a current source can be arranged in a latch circuit;
  • the area occupied by the circuit can be reduced.
  • the frame of the light emitting device can be narrowed.
  • the variation of the signal current can be almost completely eliminated by the current source circuit for supplying the set current and the switching circuit. Therefore, with the circuit of the present invention, display unevenness of the light emitting device can be almost completely eliminated.
  • FIG. 9 is a schematic diagram of a signal line driving circuit 930 around three signal lines in the m-th column to the (m + 2) -th column.
  • the signal line driver circuit includes a shift register 901, a latch circuit 902, and a switching circuit 911, and the latch circuit 902 includes a first current source 910 and a second current source 915.
  • a setting signal is input to the pixel via the current output lines Sm , S ( m + 1 ), and S ( m + 2) .
  • the first switch 905 is controlled by a sampling pulse input from the shift register 901.
  • the second switch 906 and the third switch 907 are controlled by latch pulses. Note that signals inverted from each other are input to the second switch 906 and the third switch 907.
  • one of the first current source 910 and the second current source 915 can perform the setting operation, and the other can perform the input operation.
  • a setting signal is input from the shift register 901 and a predetermined signal current is supplied from a video signal constant current source 909 via a video line.
  • This setting signal corresponds to the signal supplied from the output terminal of the logical operator.
  • a sampling pulse from the shift register 901 is input to one current source, and a latch pulse is input to the other current source circuit.
  • the logical operator performs a logical operation on two input signals and supplies the signals.
  • the current source is set in accordance with the signal supplied from the output terminal of the logical operator.
  • the set current is supplied to the signal line from the first current source 910 or the second current source 915.
  • the set current is not supplied to the signal line. That is, the first current source 910 or the second current source 915 has a function (V GS ) of supplying a set current, and whether or not the set current is supplied to the pixel is controlled by the switch 907.
  • the switching circuit 911 switches the electrical connection between the first current source 910 or the second current source 915 and the signal line every certain period.
  • circuit configuration of the current source circuit shown in FIGS. 3 and 4 can be freely used for the first current source 910 or the second current source 915.
  • Each of the current source circuits can be used in a combination that uses only one method.
  • the setting operation for setting the signal current and the connection to the signal line electrically connected by the switching circuit 911 are performed. Input operations can be performed simultaneously.
  • the variation of the signal current can be almost completely eliminated by the current source circuit for supplying the set current and the switching circuit. Therefore, with the circuit of the present invention, display unevenness of the light emitting device can be almost completely eliminated.
  • FIG. 10A shows a first signal line driver circuit 1001, a second signal line driver circuit 1002, a first switching circuit 1003, a second switching circuit 1004, a pixel portion 1005,
  • the current source 1006 included in the signal line driving circuit 1001 of the first embodiment and the current source 1007 included in the second signal line driving circuit 1002 are described.
  • the current output lines S m and S A setting signal is input to the pixel via ( m + 1) and S (m + 2) .
  • first signal line driver circuit 1001 and the second signal line driver circuit 1002 may have any of the configurations of Embodiments 2 to 6. Further, the first signal line driving circuit 1001 and the second signal line driving circuit 1002 need not have the same configuration, and may be combined with any of Embodiments 2 to 6.
  • the set current is written to the pixel portion 1005 from the current source 1006 via a signal line electrically connected thereto. Since the value of the set current is small, there is a problem that the time required for writing to the pixel is long. Therefore, in the present embodiment, the setting current supplied from the current source 1006 is set so as to add a somewhat large value to the setting current supplied to the pixel, and the current source 1007 can supply the added setting current. Set to.
  • the value of the set current supplied to the pixel is X.
  • the set current supplied from the current source 1006 is X + Y (X ⁇ Y), and the set current supplied from the current source 1007 is ⁇ .
  • the value of the set current flowing through the signal line of the pixel is as large as ⁇ + ⁇ , so that writing to the pixel can be sped up.
  • the signal line electrically connected to the current source 1006 is switched by the first switching circuit 1003, and the signal line electrically connected to the current source 1007 is similarly switched by the second switching circuit 1004. Switch. At this time, the columns (locations) of the current sources 1006 and 1007 electrically connected to one signal line need not be the same. Note that the second switching circuit 1004 may not be provided.
  • the time for writing a signal current can be reduced, and the speed of writing to a pixel can be increased.
  • FIG. 10 ( ⁇ ), the first signal line driving circuit 101 1, the second signal line driving circuit 101 2, the first switching circuit 101 3, the second switching circuit 101 4, the pixel section 1 01 5, 1st signal line drive circuit 1 01 1
  • the current source 1016-1 included in the second signal line driving circuit 1102 is described.
  • FIG. 10 (B) is characterized in that the set current supplied from the first current source 11016 is supplied to the second current source 11017, and the setting operation of the second current source 10717 is performed. And The other structure is similar to that of FIG.
  • the area of the second signal line driver circuit 102 can be reduced, the area of the pixel portion can be increased, and the first signal line driver circuit and the second signal line can be reduced.
  • the line drive circuit With the line drive circuit, the time for writing a signal current to the pixel can be reduced.
  • the variation of the signal current can be almost completely removed by the current source for supplying the set current and the switching circuit. Therefore, the display unevenness of the light-emitting device can be almost completely eliminated by the signal line driver circuit of the embodiment.
  • the switching circuit of the present invention is not limited to connection with three output lines (for example, a signal line, which will be described below as signal lines) in which a current source is adjacent. It suffices if the number of signal lines is two or more and it is designed so that the electrical connection between the current source and the signal lines is switched every certain period. Therefore, in this embodiment, a connection configuration of a switching circuit different from that in FIG. 11 will be described with reference to FIGS.
  • FIG. 12 shows a switching circuit 1230 around the signal lines from the mth column to the (m + 4) th column, and a plurality of current sources C n , C ( n + 1) , C (n + 2) , C (n + 3) and C (n + 4) are described.
  • the switching circuit shown in FIG. 12 differs from FIG. 11 in that each signal line is connected to every other current source.
  • the first analog switch is connected to the current source C n
  • the second The analog switch is connected to the current source C ( n + 2 )
  • the third analog switch is connected to the current source C ( n + 4 )
  • the signal input lines ⁇ ( ⁇ ) to ⁇ ( ⁇ + 2) and A (l) b to A (l + 2) b are The inverted signal is input and selected in order.
  • the analog switch connected to the selected signal input line is turned on, the current source connected to the turned on analog switch is electrically connected to the signal line, and the set current is supplied from the current source to the signal line. Supplied to the line.
  • the switching circuit may be configured such that the signal line and the current source are connected at an interval.
  • the greater the number of current sources connected to the signal line the more the current sources can be used to switch the electrical connection, so that a more uniform set current can be obtained. It is possible to supply to the signal line.
  • This embodiment is different from FIGS. 11 and 12 in that a current source circuit group in which a plurality of current sources are combined and a plurality of analog switches are provided as an analog switch group as shown in FIG.
  • a configuration including a switching circuit and an output line to which a set current is supplied (for example, a signal line, which will be described below as a signal line) is described with reference to FIG.
  • FIG. 13 shows a switching circuit 13 around the signal lines in the m-th column to the (m + 5) -th column as in FIG.
  • FIG. 13 a configuration different from those in FIGS. 11 and 12 is that a current source circuit group 1301 in which a plurality of current sources (three current sources in FIG. An analog switch group 1302 in which switches (three analog switches in FIG. 13) are grouped is described.
  • the other configuration is the same as that of FIG. 12 and the description is omitted.
  • each current source circuit group the signal input lines ⁇ ( ⁇ ) to ⁇ ( ⁇ + 2) and A (l) b to A (l + 2) b are respectively inverted. Signals are input and selected in order. Then, the analog switch connected to the selected signal input line is turned on, the current source connected to the turned on analog switch is electrically connected to the signal line, and the set current is set to the current source. Is supplied to the signal line.
  • the current source and analog switch By providing the switches collectively, the connection wiring between the analog switch and the current source can be prevented from being complicated. Further, in order to eliminate the variation between the current source circuit group 1301 and the analog switch group 1302, the second switching circuit may be arranged between the current source circuit group and the analog switch group.
  • the number of current sources included in the current source circuit group and the number of analog switches included in the analog switch group may be any number as long as the number is plural.
  • This embodiment has an operation method in which the current source circuit performs the setting operation, and an operation method in which the electrical connection between the current source and an output line (for example, a signal line, which will be described below as a signal line) is switched.
  • an output line for example, a signal line, which will be described below as a signal line
  • a driving method that does not divide one frame period here, described as a full frame method
  • a driving method that divides one frame period into a plurality of subframes here, a subframe method.
  • a full frame method will be described with reference to FIG.
  • Fig. 14 (A) shows the frame periods F1 to F3 in which the scanning line (Gate Line) is selected from the first line (1st) to the last line (last), and the current flowing to the pixels in each frame period (setting A writing period Ta in which a current is input and a period Tc provided at the beginning or end of each frame period (finally provided in FIG. 14).
  • Figure 14 (B) shows the high or low timing of the signal input to the signal input lines ⁇ ( ⁇ ) to ⁇ ( ⁇ + 2) and A (l) b to A (l + 2) b.
  • (Waveform) is described. Note that the signals input to the signal input lines A (l), A (l + 1) and A (l + 2) and the signal inputs
  • FIG. 14 (C) shows an operation method in which the current source circuit performs the setting operation, that is, the high or low timing (waveform) of the setting signal (signal) input to the current source.
  • Setting signal is Hig When it becomes h, the setting operation for each current source is performed.
  • the setting operation for each current source is performed in order, and when the setting for all current sources is not completed, the setting may be performed in a plurality of frame periods Tc.
  • a current source at an arbitrary position may be set.
  • the current source in the i-th column in the period TG of the first frame, the current source in the j-th column in the period Tc of the second frame, and the current source in the k-th column in the period Tc of the third frame The setting operation may be performed by inputting a High setting signal.
  • the signal input lines A (l) and A (l) b are selected, the analog switches connected thereto are turned on, and the currents connected to the turned-on analog switches are turned on.
  • the source and the signal line are electrically connected.
  • a current (setting current) is output to a signal line to which each current source is electrically connected, and in the period Tc, a setting signal is input, and the setting operation for each current source is performed. At this time, the setting operation is performed at any current source.
  • the signal input lines A (l + 1) and A (l + 1) b are selected, the analog switches connected thereto are turned on, and connected to the turned on analog switches.
  • the current source and the signal line are electrically connected.
  • a current (setting current) is output to a signal line to which each current source is electrically connected, and in the period Tc, a setting signal is input, and the setting operation for each current source is performed.
  • the current source on which the setting operation is performed may be any current source, and may be a specific one.
  • the signal input lines A (l + 2) and A (l + 2) b are selected, the analog switches connected thereto are turned on, and connected to the turned on analog switches.
  • the current source and the signal line are electrically connected.
  • a current (setting current) is output to a signal line to which each current source is electrically connected, and in the period Tc, a setting signal is input, and the setting operation for each current source is performed.
  • the current source can be any of the above.
  • the operation (timing) for performing the setting operation for the current source and the operation (timing) for switching the electrical connection by the switching circuit may be performed simultaneously or may be performed first. Good.
  • the position and length of the period Tc are not particularly limited, but they need to be provided so as not to overlap with the writing period.
  • Figure 15 (A) shows the sub-frames SF1, SF2, and SF3 obtained by dividing the frame period in which the scanning line (Gate Line) is selected from the first row (1st) to the last row (last) into three.
  • a writing period Ta1, Ta2, and Ta3 in which a current (setting current) is input to the pixel is provided at the beginning or end of each sub-frame period (FIG. 15) Describes the periods Tc1, Tc2, and Tc3 provided at the end of the frame.
  • FIG. 15 (B) shows the high or low timing (waveform) of the signal input from the signal input line A (l) to A (l + 2) in the switching circuit.
  • the same signal as FIG. 14 is obtained, and the inverted signals of the signal input lines A (l), A (l + 1), and A (l + 2) l) b, A (l + 1) b and A (l + 2) b.
  • a period (timing) in which a signal input to the signal input line is switched is provided in periods Tc1 to Tc3.
  • FIG. 15 (B) ′ shows the order in which High or Low of the signal input to the signal input line is input, That is, an example is described in which the order of selecting signal input lines is different.
  • the order of selecting signal input lines is fixed in subframe periods SF1 to SF3 (All A (l) is on in SF1 of each frame, all A (l + 1) in SF2 Is turned on, and in SF3, the order in which signal input lines are selected differs for each subframe period, as compared to the operation method in which all A (l + 2) are turned on), as shown in Figure 15 (B) '.
  • the operation method it is possible to further suppress the variation of the set current and obtain a uniform display.
  • FIG. 15 (C) shows the operation method in which the current source circuit performs the setting operation, that is, the timing (waveform) of High or Low of the setting signal (signal) input to the current source.
  • a high setting signal is input only to each subframe SF1.
  • FIG. 15 (C) ′ a high setting signal is input in each of the subframe periods SF1 to SF3, unlike FIG. 15 (C) ′.
  • the period other than the writing period is longer when the sub-frame method is used than when the full frame method is used, so that the signal current setting period can be set longer.
  • the length of the period in which the High setting signal is input is the longest.
  • the current source may be set at an arbitrary location (column) in each subframe as in FIG. Further, when the setting operation for each current source is performed in order, and when the setting for all current sources is not completed, the setting may be performed in a plurality of subframe periods Tc.
  • the period in which the setting signal is input High may be provided so as not to overlap with the periods Tc1 to C3.
  • the electrical connection between the current source circuit and the signal line can be switched by the switching circuit after the setting operation for the current source circuit is completed, so that the malfunction of the circuit is reduced and the circuit is reliably and reliably operated.
  • a current (set current) can be input to the pixel.
  • the period for setting the signal current can be lengthened, and an accurate set current can be supplied.
  • Embodiment 7 when two signal line driving circuits are provided as in Embodiment 7, the operation method in which the current source circuit performs the setting operation, the current source and the output line (for example, a signal line, A method for driving a circuit having an operation method of switching electrical connection with a signal line will be described.
  • the timing of the High setting signal in FIGS. 14 and 15 is divided into two (for example, the first half and the second half), while the first signal line driving circuit is
  • the current source of the second signal line driver circuit may be set on the other hand.
  • the variation of the signal current can be almost completely removed. Therefore, display unevenness of the light-emitting device can be almost completely eliminated by the driving method of the signal line driver circuit in the embodiment.
  • the pixel in FIG. 16A is a signal line 1601, first and second scanning lines 1602 and 1603, a power supply line 1604, a first transistor 1605 for switching, and a second transistor for holding. 1606, a third transistor for driving 1607, a fourth transistor for converting and driving 1608, a capacitor 1609, and a light emitting element 1610.
  • Each signal line is connected to the current source circuit 1640.
  • the gate electrode of the first transistor 1605 is connected to the first scanning line 1602, the first electrode is connected to the signal line 160, and the second electrode is the first transistor of the third transistor 1607. And the first electrode of the fourth transistor 1608.
  • the gate electrode of the second transistor 1606 is connected to the second scan line 1603, and the first electrode is connected to the first electrode.
  • the second electrode of the transistor 1605 is connected to the first electrode of the fourth transistor 1608, and the second electrode is connected to the gate electrode of the third transistor 1607 and the gate of the fourth transistor 1608.
  • the second electrode of the third transistor 1607 is connected to the power supply line 1604, and the second electrode of the fourth transistor 1608 is connected to one electrode of the light emitting element 1610.
  • the capacitor 1609 is connected between the gate electrode of the fourth transistor 1608 and the second electrode, A voltage between the gate and the source is held in the fourth transistor 1608.
  • a predetermined potential is input to the power supply line 1604 and the other electrode of the light-emitting element 1610, and there is a potential difference therebetween.
  • the pixel in Fig. 16 (B) has a signal line 1611, first and second scanning lines 1612, 1613, a power supply line 1614, a switching first transistor 1615, and a holding line.
  • Each signal line is It is connected to the current source circuit 1 641.
  • the gate electrode of the first transistor 1615 is connected to the first scan line 1612, the first electrode is connected to the signal line 1611, and the second electrode is connected to the third transistor 1617.
  • a first electrode of the fourth transistor 1618 is connected to the second transistor 1616 gate electrode is connected to the second scan line 1613, the first electrode is connected to the first electrode of the third transistor 1617, and the second electrode is connected to the fourth transistor It is connected to the gate electrode of the 1616 and the gate electrode of the fourth transistor 1618.
  • the second electrode of the fourth transistor 1618 is connected to the power supply line 1614, and the second electrode of the third transistor 1617 is connected to one electrode of the light emitting element 1620.
  • the capacitor 1619 is connected between the gate electrode of the fourth transistor 1618 and the second electrode, and holds the gate-source voltage of the fourth transistor 1618.
  • Power line 1 614 and departure A predetermined potential is input to the other electrode of the optical element 1620, and there is a potential difference therebetween.
  • the pixel in Fig. 16 (C) is a video line 1621, a first scan line 1622, a second scan line 1623, a third scan line 1635, a first power line 1624, and a second power line.
  • a fifth transistor 1630 of the current mirror circuit a capacitor 1631, a sixth transistor 1632 for current input, a seventh transistor 1633 for holding, and a light emitting element 1636.
  • Each signal line is connected to the current source circuit 1641.
  • the gate electrode of the first transistor 1625 is connected to the first scan line 1622, the first electrode of the first transistor 1625 is connected to the video line 1621, and the first electrode of the first transistor 1625 is connected to the video line 1621.
  • the second electrode is connected to the gate electrode of the third transistor 1627 and to the first electrode of the second transistor 1626.
  • the gate electrode of the second transistor 1626 is connected to the second scan line 1623, and the second electrode of the second transistor 1626 is connected to the first power supply line 1624.
  • a first electrode of the third transistor is connected to one electrode of the light-emitting element 1636, and a second electrode of the third transistor 1627 is connected to a first electrode of the fourth transistor 1629.
  • the second electrode of the fourth transistor 1629 is connected to the first power supply line 1624.
  • One electrode of the capacitor 1631 is connected to the gate electrode of the fourth transistor 1629 and the gate electrode of the fifth transistor 1630, and the other electrode is connected to the first power supply line 1624.
  • the first electrode of the fifth transistor 1630 is connected to the first power supply line 1624, and the second electrode of the fifth transistor 1630 is connected to the first electrode of the sixth transistor 1632.
  • the second electrode of the sixth transistor 1632 is connected to the second power supply line 1638, and the gate electrode of the sixth transistor 1632 is connected to the third scan line 1635.
  • the gate electrode of the seventh transistor 1633 is connected to the third scan line 1635, the first electrode of the seventh transistor 1633 is connected to the second power supply line (current line) 1638, and the seventh transistor
  • the transistor 633 second electrode is connected to the gate electrode of the fourth transistor 1629 and the gate electrode of the fifth transistor 1630.
  • a predetermined potential is input to the other electrode of the first power supply line 1624 and the other electrode of the light-emitting element 1636, and has a potential difference from each other.
  • a light-emitting device that displays a more accurate image with less display unevenness can be provided by a pixel structure that suppresses such transistor variations and a current source.
  • the light-emitting device of the present invention includes a pixel portion 432 in which a plurality of pixels are arranged in a matrix on a substrate 431, and a signal line driver circuit 433 of the present invention and a first scan around the pixel portion 432.
  • a line driver circuit 434 and a second scan line driver circuit 435 are provided.
  • a signal line driving circuit 433 and two sets of scanning line driving circuits 434 and 435 are provided; however, the present invention is not limited to this, and is arbitrary depending on the pixel configuration. Can be designed.
  • a signal is supplied to the signal line drive circuit 433, the first scan line drive circuit 434, and the second scan line drive circuit 435 from the outside via the FPC 436.
  • Each of the first scan line driver circuit 434 and the second scan line driver circuit 435 includes a shift register 437 and a buffer 438.
  • the shift register 437 outputs a sequential sampling pulse according to a clock signal (G-CLK), a start pulse (S-SP), and a clock inversion signal (G-CLKb).
  • G-CLK clock signal
  • S-SP start pulse
  • G-CLKb clock inversion signal
  • the sampling pulse amplified by the buffer 438 is input to the scanning line and is selected one row at a time. Then, a signal current is sequentially written from the signal line to the pixel controlled by the selected scanning line.
  • the signal line driving circuit of the present invention is not limited to the arrangement of the current source circuit or the arrangement of the connected signal lines as long as the current source circuit and the signal line are connected via the switching means.
  • the luminance may be different depending on the color even when the same amount of current is applied to the light-emitting element. Further, when the light-emitting element power is deteriorated due to factors such as the passage of time, the degree of the deterioration differs depending on the color. Therefore, when performing color display in a light emitting device using a light emitting element, various measures are required to adjust the white balance.
  • the simplest method is to change the magnitude of the current input to the pixel depending on the color. To do so, the magnitude of the current of the reference constant current source may be changed depending on the color.
  • FIGS. 3C to 3E Another method is to use the circuits shown in FIGS. 3C to 3E in a pixel, a signal line driver circuit, a reference constant current source, and the like.
  • the W / L ratio of the two transistors constituting the power mirror circuit is changed depending on the color.
  • the magnitude of the current input to the pixel can be changed depending on the color.
  • Still another method is to change the length of the lighting period depending on the color. This is applicable both when using the time gradation method and when not using it. With this method, the brightness of each pixel can be adjusted.
  • Electronic devices using the light emitting device of the present invention include a video camera, a digital camera, a goggle type display (head mounted display), a navigation system, a sound reproducing device (such as a card player and an audio component), a notebook personal computer, and a game.
  • Equipment portable information terminals (mobile computers, mobile phones, portable game machines, e-books, etc.) and image playback devices equipped with storage media (specifically, playback of storage media such as Digital Versatile Disc (DVD) Device equipped with a display capable of displaying an image).
  • DVD Digital Versatile Disc
  • Fig. 18 shows specific examples of these electronic devices.
  • FIG. 18A illustrates a light-emitting device, which includes a housing 2001, a support base 2002, a display portion 2003, a part of speakers 2004, a video input terminal 2005, and the like.
  • the light emitting device of the present invention can be used for the display unit 2003.
  • a light emitting device shown in FIG. 18A is completed. Since the light-emitting device is of a self-luminous type, it can be a display portion thinner than a liquid crystal display that requires a backlight.
  • the light-emitting devices include all light-emitting devices for displaying information such as for personal computers, TV broadcast reception, and advertisement display.
  • FIG. 18B illustrates a digital still camera, which includes a main body 2101, a display portion 2102, an image receiving portion 2103, operation keys 2104, an external connection port 2105, a shutter 2106, and the like.
  • the light emitting device of the present invention can be used for the display portion 2102.
  • FIG. 18C illustrates a laptop personal computer, which includes a main body 2201, a housing 2202, a display portion 2203, a keyboard 2204, an external connection port 2205, a pointing mouse 2206, and the like.
  • the light-emitting device of the present invention can be used for the display portion 2203.
  • FIG. 18D illustrates a mobile computer, which includes a main body 2301, a display portion 2302, a switch 2303, operation keys 2304, an infrared port 2305, and the like.
  • the light emitting device of the present invention is used for the display portion 2302. And can.
  • Fig. 18 (E) shows a portable image reproducing device (specifically, a DVD reproducing device) equipped with a recording medium, which includes a main body 2401, a housing 2402, a display portion A2403, a display portion B2404, and a recording medium (such as a DVD). )
  • a reading unit 2405, operation keys 2406, a speaker part 2407, and the like are included.
  • the display portion A2403 mainly displays image information
  • the display portion B2404 mainly displays character information.
  • the light emitting device of the present invention can be used for these display portions A, B2403, and 2404.
  • the image reproducing apparatus provided with the recording medium includes a home game machine and the like.
  • FIG. 18 (F) shows a goggle type display (head mounted display), which includes a main body 2501, a display section 2502, and an arm section 2503.
  • the light emitting device of the present invention can be used for the display portion 2502.
  • Fig. 18 (G) shows a video camera, with main unit 2601, display unit 2602, housing 2603, external connection port 2604, remote control receiver 2605, image receiver 2606, battery 2607, audio input unit 2608, operation keys 2609. And so on.
  • the light emitting device of the present invention can be used for the display portion 2602.
  • FIG. 18 (H) shows a mobile phone, including a main body 2701, a housing 2702, a display portion 2703, a voice input portion 2704, a voice output portion 2705, an operation key 2706, an external connection port 2707, an antenna 2708, and the like.
  • the light emitting device of the present invention can be used for the display portion 2703.
  • the display portion 2703 displays white characters on a black background, so that current consumption of the mobile phone can be suppressed. If the light emission luminance of the light emitting material becomes higher in the future, the light including the output image information can be enlarged and projected by a lens or the like and used for a front type or rear type projector.
  • the above electronic devices often display information distributed through electronic communication lines such as the Internet and CATV (cable television), and in particular, the opportunity to display moving image information is increasing. Since the response speed of the light-emitting material is extremely high, the light-emitting device is preferable for displaying moving images. In a light-emitting device, a light-emitting portion consumes power. Therefore, it is desirable to display information so that the light-emitting portion is minimized. Therefore, portable information terminals, especially mobile phones and sound reproduction In the case where a light emitting device is used for a display portion mainly including character information, such as a device, it is desirable to drive the non-light emitting portion as a background so that character information is formed by the light emitting portion.
  • character information such as a device
  • the applicable range of the present invention is extremely wide, and the present invention can be used for electronic devices in all fields. Further, the electronic device of this embodiment can use any of the signal line driver circuits and the pixel structures described in Embodiments 1 to 13.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Electronic Switches (AREA)

Abstract

トランジスタは、製造過程における積層された半導体膜やゲート絶縁膜の膜厚の不均一性や膜のパターニング精度等に起因して素子特性がばらつき、ポリシリコントランジスタの場合は加えて、結晶成長方向や結晶粒界における欠陥等により結晶性がばらついてしまう。そこで本発明は、各配線に配置された複数の電流源を有する電流源回路から供給される信号電流の値を、リファレンス用定電流源を用いて、所定の信号電流を供給するように設定し、さらに信号電流が出力される配線と電流源との電気的な接続をある期間ごとに切り換えることを特徴とする。

Description

電流源回路、信号線駆動回路及びその駆動方法並びに発光装置
技術分野
本発明は、定電流を供給する電流源に関し、電流源を有する電流源回路に関する。また 本発明は電流源回路を備えた信号線駆動回路に関し、信号線駆動回路を備えた発光装置 に関する。そして、電流源回路又は信号線駆動回路の駆動方法に関する。 背景技術
近年、自発光素子を用いた発光装置の研究開発が進められ、次世代ディスプレイとして 大きく注目されている。この自発光素子は、陽極と陰極との間に有機化合物を含む層が挟 まれた素子構造を有している。
ところで、自発光素子を用いた発光装置に多階調の画像を表示するときの駆動方法の 一つとして、電流入力方式が挙げられる。この電流入力方式は、信号として電流値形式の データを自発光素子へ書き込むことにより、輝度を制御する方式である。そして輝度は、自 発光素子へ供給される電流 (以下、単に信号電流と記載する)に比例するため、信号電流 を正確に自発光素子へ供給する必要がある。しかし、信号電流を供給する電流源を構成 する能動素子 (具体的にはトランジスタ)の特性がばらつくため、正確な信号電流を自発光 素子へ入力することが難しかった。
電流入力方式による駆動方法として、薄膜トランジスタ (TFT)や OLEDの特性バラツキ からくる輝度の不均一性を課題とし、 Oし EDにポリシリコントランジスタを使用した電流指 定 AM駆動画素回路とリセット機能付き DAC回路を設ける構成を提案している。そして、チ ャネル長を長くすること等が記載されている。
(非特許文献 1 )
月 β部励治、他 3名、「信学技報」、 ED2001 - 8、電流指定型ポリシリコン TFTアクティブマト リクス駆動有機 LEDディスプレイの回路シミュレーション、 p. 7— 14 発明の開示
(発明が解決しょうとする課題)
しかし、上記論文において、電流源のバラツキを小さくする構成は、様々な条件を満たす 必要があった。またトランジスタは、製造過程における積層された半導体膜やゲー卜絶縁 膜の膜厚の不均一性や膜のパターニング精度等に起因して素子特性がバラッき、更にポ リシリコントランジスタは、結晶成長方向や結晶粒界における欠陥の結晶性がばらつくた め、チャネル長を長くするだけでは不十分であった。
そこで本発明は、トランジスタ、特にポリシリコントランジスタ特性のバラツキを考慮し、 その特性のバラツキに左右されない電流源を有する電流源回路を提供することを目的と する。また本発明は、電流源回路を有する信号線駆動回路及びその駆動方法、並びに信 号線駆動回路を備えた発光装置を提供することを目的とする。 (課題を解決するための手段)
上記目的を達成するために、本発明は、各配線 (出力線、具体的には信号線等)に配置 された複数の電流源を有する電流源回路から供給される信号電流の値 (出力電流値)を、 リファレンス用定電流源 (外部から入力)を用いて、所定の信号電流を供給するように設定 し、更に信号電流が出力される配線 (以下、単に出力線という)と電流源との電気的な接続 をある期間 (一定期間)ごとに切り換えることを特徴とする。
具体的には本発明の電流源回路は、電流源から供給される信号電流の値を設定する 手段と、出力線と電流源との電気的な接続をある期間ごとに切り換える手段と、を有するこ とを特徴とする。
本発明により、信号電流の設定 (プログラミングともいう)によリバラツキが低減され、更 に切り換えることにより多少のバラツキが生じた場合であっても、バラツキを平均化させ、 信号電流のノくラツキの影響をなくすことを特徴とする。
また、出力線と電流源との電気的な接続とは、物理的に接続されているのではなぐ出 力線と電流源とが導通状態となっていることを言う。すなわち、出力線と電流源との間に配 置されているトランジスタが導通状態となっているとき、出力線と電流源とは電気的に接続 されているという。従って、出力線と複数の電流源とがトランジスタ等を介して接続されてお リ、このトランジスタが導通状態となっている電流源のみが出力線と電気的に接続されて いることになる。 (発明の効果)
本発明の切り換え回路及び設定電流を画素へ供給する機能を有する電流源回路により、 トランジスタ、特にポリシリコントランジスタの特性のバラツキに左右されなし、、信号線駆動 回路を提供することができる。更に本発明は、電流源回路におけるトランジスタの特性の /くラツキに左右されない信号線駆動回路の駆動方法を提供することができる。また本発明 は、信号線駆動回 5 ^備えた発光装置を提供することができる。 図面の簡単な説明
図 1は、本発明の電流源回路の構成を示す図である。
図 2は、本発明の電流源回路の構成を示す図である。
図 3は、本発明の電流源の構成を示す図である。
図 4は、本発明の電流源の構成を示す図である。
図 5は、本発明の信号線駆動回路の構成を示す図である。
図 6は、本発明の信号線駆動回路の構成を示す図である。
図 7は、本発明の信号線駆動回路の構成を示す図である。 図 8は、本発明の信号線駆動回路の構成を示す図である。
図 9は、本発明の信号線駆動回路の構成を示す図である。
図 10は、本発明の信号線駆動回路の構成を示す図である。
図 1 1は、本発明の信号線駆動回路の構成を示す図である。
図 1 2は、本発明の信号線駆動回路の構成を示す図である。
図 1 3は、本発明の信号線駆動回路の構成を示す図である。
図 14は、本発明の信号線駆動回路のタイミングチャートを示す図である。
図 1 5は、本発明の信号線駆動回路のタイミングチャートを示す図である。
図 1 6は、本発明の発光装置の画素構成を示す図である。
図 1 7は、本発明の発光装置を示す図である。
図 18は、本発明の発光装置が適用されている電子機器を示す図である。 発明を実施するための最良の形態
以下に、本発明の実施の形態を図面に基づいて説明する。
(実施の形態 1 )
本発明の電流源から供給される信号電流の値を設定する手段及び電流源回路、出力線 と電流源との電気的な接続をある期間ごとに切り換え手段 (以下、単に切り換え回路とい う)を、図 1、 2を用いて説明する。なお図 1、 2は、 m列目から(m+2)列目の出力線 、 L (m+1 ), L(m+2)の周辺の電流源回路を示す。また図1、 2は、切り換え回路を、模式的に複数 の端子と、その端子を選択するスィッチ (sw) 1 30で示している。
図 1 (A)において、電流源回路100は、電流源 Cn、 C(n+1)、 C(n+2)と、切り換え回路 1 1 5 とを有し、電流源 Cn、 C(n+1 )、 C(n+2)は切り換え回路1 1 5を介して出力線 、 L(m+1 )、 L(m+ 2)と接続されている。また、電流源 Cn、 C(n+1) C(n+2)は、電流線 131を介して、リファレン ス用定電流源 1 1 0と接続されている。なお、リファレンス用定電流源 1 1 0は、基板上に回 路と一体形成してもよいし、基板の外部から IC等を用いて一定の電流を入力してもよい。 そして、電流源から出力される信号電流の値を設定する手段、具体的には電流源 Cn、 C (n+1). C(n+2)へ設定信号 (signal)が入力され、この設定信号に基づいてリファレンス用電流 源 1 10から電流源 cn、 c(n+1) c(n+2)へ電流が供給される構成により、電流源は設定され た信号電流 (以下、単に設定電流という)を供給することができる。そして更に、切り換え回 路 1 15により、出力線 Lm、 L(m+1), L(m+2)と電流源 Cn、 C(n+1)、 C(n+2)との電気的な接続が ある期間ごとに切り換えられる。
図 1 (B)には、(A)と切り換え回路の接続が異なる場合を示す。図 1 (B)の切り換え回路 は、 3つの電流源と、 3つの出力線とをひとまとまり(セット)として切り換える接続構成であ る。その他の構成は、図 1 (A)と同様であるため説明は省略する。
図 1 (B)のように、電流源と、出力線とをひとまとまりとして切り換えると、接続配線の設 計が簡便になる。また表示を行う場合、特に隣り合う出力線から出力される信号のバラッ キが認識し安いため、電流源と、出力線とをひとまとまりとして切り換える接続構成であつ ても、本発明の効果を達成することができる。
このように本発明の切り換え回路は、接続構成には限定されず、電流源と出力線とを切 リ換える機能を有していればよい。
またこのように切り換え手段は、リファレンス回路にも適応することができる。すなわち、 リファレンスとなる電流源を切り換えることにより、更に信号電流、つまり設定電流のバラッ キを低減することができる。
図 1に示す本発明では、このような電流源から出力される信号電流の値を設定する手段 と、切り換え回路により、人間の目で認識できる信号電流のバラツキをほぼ完全に除去す ることができる。よって、本発明の電流源回路により、発光装置の表示ムラをほぼ完全に 解消することができる。
また、図 1とは異なる構成の本発明の電流源回路について、図 2を用いて説明する。 図 2において、図 1と異なる点は、電流源回路 120には、出力線ごとに複数の電流源が 設けられ、それら電流源は制御線 132と接続してし、る構成である。ここでは仮に 2つの電 流源 (第 1の電流源 Cn、 C(n+ 、 C(n+2)及び第 2の電流源 C' n、 C (n+ 、 C (n+2))を有すると する。その他の構成は、図 1 (A)と同様であるため説明は省略する。
出力線ごとに第 1の電流源及び第 2の電流源を設けることより、電流源は設定信号に基 づいて信号電流を設定する設定動作と、切り換え回路を介して設定電流を電流源から出 力線へ供給する出力動作を交互に行うことができるため、出力線ごとの設定動作及び入 力動作を同時に行うことができる。またこのように設定動作及び出力動作を各電流源で行 うこと〖こより、時間をかけて設定動作を行うことができる。なお、第 1の電流源及び第 2の電 流源が、設定動作又は出力動作のどちらを行うかは制御線からの信号により制御される。 もちろん図 2に示す切り換え回路に、図 1 (B)の切り換え回路の接続を適応しても構わ なしゝ。またリファレンス回路に、本発明の切り換え回路を適応してもよい。すなわち、リファ レンス回路の電流源を複数設けて、切り換え回路により切り換えることで、均一な信号を供 給するようにしてもよい。
図 2に示す本発明では、時間をかけて電流源から出力される信号電流の値を正確に設 定する設定動作を行うことができる。更に切り換え回路を有する電流源回路により、人間 の目で認識できる信号電流のバラツキをほぼ完全に除去することができる。よって、本発 明の電流源回路により、発光装置の表示ムラをほぼ完全に解消することができる。
なお本発明における設定動作は任意の時間、任意のタイミングで、任意の回数だけ行 えばよい。どのようなタイミングで設定動作を行うかは、画素構成 (画素に配置された電流 源回路)や、信号線駆動回路に配置された電流源回路などの構成により、任意に調節する ことができる。設定動作を行う回数は、信号線駆動回路に電源を供給し、動作し始めるとき に、最低限 1回行えばよい。しかしながら、実際には設定動作により信号電流として取得し た情報が漏れてしまう場合があるため、複数回設定動作を行う方が好ましい。 また設定動作は、ビデオ信号を用いて 1列目から最終列目のうち任意の列に配置され た電流源を指定し、任意の期間で行うことができる。すると、複数列に配置された電流源の うち、設定動作が必要な電流源を指定することが可能となり、指定された電流源に対して 時間をかけて設定動作を行うことができる。その結果、正確な設定動作を行うことができ る。
また 1列目から最終列目までの電流源に対して、順に設定動作を行ってもよい。このとき、 1列目から順に設定動作を行うのではなぐランダムに行うと好ましい。すると、電流源へ の設定動作を行う時間の長さが自由になリ、また長くとることができる。例えば、 1フレーム 期間中に設定動作を行う場合、 1列分の電流源の設定動作を 1フレームかけて行うことが できる。また電流源内に配置された容量素子における電荷の漏れの影響を目立たなくする ことができる。
また図 1及び図 2では、ビデオ信号に比例した信号電流を出力線へ供給する場合を述 ベたが、出力線と異なる配線に設定電流を供給してもよい。
次に、切り換え回路について説明する。切り換え回路は、図 1 1に示すタイミングチャート のように切り換える機能を有する回路であればよく、接続構成は限定されない。図 1 1 (A) に示すように、切り換え回路が有する信号入力線 A(l)と A(l)b、A(l + 1 )と A(l + 1 ) b、A(l +2)と A(l + 2) bとには、それぞれ反転信号が入力され、順に選択される。このとき、選択 された信号入力線に接続されているそれぞれのアナログスィッチ等がオンとなり、このォ ンとなるアナログスィッチと接続されている電流源と出力線とが電気的に接続される。
そして図 1 1 (B)は、選択される信号入力線に基づいて、各出力線 Lm、 L(m+1)、 L(m+2)と 各電流源 Cn、 C(n+1 )、 C(n+2)、 C(n+3)との接続が切り換わる状態を示す。
まず、信号入力線 A(l)と A(l)bが選択されるとき、出力線 Lmは電流源 と電気的に 接続され、出力線 L(m+1)は電流源 Cnと電気的に接続され、出力線 L(m+2)は C(n+1)と電気的 に接続される。 次に、信号入力線 A(l+ 1 )と A(l+ 1 ) bが選択されるとき、出力線 Lmは電流源 Cnと電気 的に接続され、出力線 L(m+1)は電流源 C(n+1)と電気的に接続され、出力線し (m+2)は C(n+2) と電気的に接続される。
そして次に、信号入力線 A(l + 2)と A(l + 2) bが選択されるとき、信号入力線 は電流 源 C(n+1>と電気的に接続され、信号入力線 L(m+1)は電流源 C(n+2)と電気的に接続され、信 号入力線 L(m+2)は C(n+3)と電気的に接続される。
本発明の切り換え回路により出力線と電流源との接続が切り換わるため、電流源を構 成するトランジスタ、特にポリシリコントランジスタの特性のバラツキの影響を低減すること ができる。すなわち、たとえ信号電流の値がばらついても、信号電流を供給する出力線が 順に切り換わるため、時間的に平均化され、人間の目には均一に見えるようになる。
なお、本発明の電流源回路の構成は、信号線駆動回路やその他の回路に適応すること が可能である。また本発明は線順次駆動でなくとも、点順次駆動の場合にも用いることが できる。
また本発明は、 1ビット又は複数ビットのデジタル階調表示を行う場合に用いることがで きる。
なお本発明の特徴は、信号電流のバラツキを低減することであり、特性バラツキを低減 する対象となるトランジスタとして薄膜トランジスタ以外に、単結晶を用いたトランジスタ、 SOIを用いたトランジスタ又は有機トランジスタを適用することができる。
(実施の形態 2)
本実施の形態では、図 1及び図 2で説明した電流源の回路構成について説明する。
図 3は、一つの電流源を示し、(a)は設定信号と接続され、(b)はリファレンス用定電 源 (定電流源) 1 1 0と接続され、(c)は切り換え回路と接続される。そして電流源の等価回 路図の具体例を、図 3 (A)から (E)に示す。
図 3 (A)では、スィッチ: sw301、 sw302、 sw303と、トランジスタ 305 (nチャネル型)と, 該トランジスタ 305のゲート 'ソース間電圧 VGSを保持する容量素子 309とを有する回路が 電流源に相当する。なお、容量素子 309はトランジスタのゲート容量等で代用してもよい。 すなわち、トランジスタのゲート容量が大きぐ各トランジスタからのリーク電流が許容範囲 である場合、容量素子は設ける必要はない。
図 3 (A)に示す電流源は、(a)より設定信号が入力され sw302、 sw303がオンとなる。 そうすると、(b)よリ定電流源 1 1 0から電流が供給され、供給される電流がトランジスタ 30 5のドレイン電流と等しくなるまで、容量素子 309には電荷が保持される。またトランジスタ 305を飽和領域で動作するように設定しておけば、ソース'ドレイン間電圧が変化しても発 光素子へ一定の電流を供給することができる。
次いで、(a)より sw302、 sw303をオフとする信号を入力すると、インバータにより反転 信号が入力されて sw301はオンとなる。そして、容量素子 309に信号電流が保持されて いるため、トランジスタ 305は、信号電流を流す機能を有する。そして、切り換え回路によ リある出力線が選択され、(c)を介して電流源カヽら選択された出力線へ信号電流が供給さ れる。
このとき、トランジスタ 305のゲート電圧は、容量素子 309により所定のゲート電圧に維 持されているため、トランジスタ 305のドレイン領域には信号電流に応じたドレイン電流が 流れる。このようにして、信号電流を設定し (設定電流)、更に切り換え回路により設定電流 が供給される出力線がある期間ごとに切り換わる。
なお sw302及び sw303の接続は設定信号から制御されている接続であればよぐ図 3 (A)に示す構成に限定されない。
図 3 (B)では、スィッチ: sw31 1、 sw31 2と、トランジスタ 31 5 (nチャネル型)と、該トラ ンジスタ 31 5のゲート'ソース間電圧 VGSを保持する容量素子 31 9と、トランジスタ 31 6 (n チャネル型)とを有する回路が電流源に相当する。なお、容量素子 31 9はトランジスタのゲ —ト容量等で代用してもよい。すなわち、トランジスタのゲート容量が大きく、各トランジスタ からのリーク電流が許容範囲である場合、容量素子は設ける必要はない。
図 3 (B)に示す電流源は、(a)より設定信号が入力され sw31 1、 sw31 2がオンとなる。 そうすると、(b)よリ定電流源 1 10から電流が供給され、供給される電流がトランジスタ 31 5のドレイン電流と等しくなるまで、容量素子 31 9には電荷が保持される。なお sw31 2が オンとなると、トランジスタ 316のゲー卜■ソース間電圧 VGSが (もとなるので、トランジスタ 3 16はオフとなる。
次いで、(a)より sw31 1、 sw31 2をオフとする信号を入力すると、トランジスタ 31 6のゲ —ト'ソース間電圧 VGSが生じ、トランジスタ 31 6はオンとなる。そして、容量素子 31 9に信 号電流が保持されているため、トランジスタ 31 5は、信号電流を流す機能を有する。そして、 切り換え回路によりある出力線が選択され、(c)を介して電流源から選択された出力線へ 信号電流が供給される。
このとき、トランジスタ 31 5のゲート電圧は、容量素子 31 9により所定のゲート電圧に維 持されているため、トランジスタ 31 5のドレイン領域には信号電流に応じたドレイン電流が 流れる。またトランジスタ 31 5を飽和領域で動作するように設定しておけば、ソース'ドレイ ン間電圧が変化しても発光素子へ一定の電流を供給することができる。このようにして、信 号電流を設定し (設定電流)、更に切り換え回路により設定電流が供給される出力線があ る期間ごとに切り換わる。
図 3 (C)では、 sw321、 SW322.卜ランジスタ 325、 326 (nチヤネゾレ型)、言亥卜ランジスタ 325、 326のゲート 'ソース間電圧 VGSを保持する容量素子 329とを有する回路が電流源 に相当する。なお、容量素子 329はトランジスタのゲート容量等で代用してもよし、。すなわ ち、トランジスタのゲート容量が大き 各トランジスタからのリーク電流が許容範囲である 場合、容量素子は設ける必要はない。
図 3 (C)に示す電流源は、(a)より設定信号が入力され sw321、 sw322がオンとなる。 そうすると、(b)ょリ定電流源 1 1 0から電流が供給され、供給される電流がトランジスタ 32 5のドレイン電流と等しくなるまで、容量素子 329には電荷が保持される。このとき、トラン ジスタ 325及びトランジスタ 326のゲート電極は接続されているので、トランジスタ 325及 びトランジスタ 326のゲ一卜電圧が、容量素子 329によって保持されている。
次いで、(a)より sw321、 sw322をオフとする信号を入力する。そして、容量素子 329 に信号電流が保持されているため、トランジスタ 326は、信号電流を流す機能を有する。 そして、切り換え回路によりある出力線が選択され、(c)を介して電流源から選択された出 力線へ信号電流が供給される。
このとき、トランジスタ 326のゲート電圧は、容量素子 329により所定のゲート電圧に維 持されているため、トランジスタ 326のドレイン領域には信号電流に応じたドレイン電流が 流れる。またトランジスタ 325、 326を飽和領域で動作するように設定しておけば、ソ一 ス 'ドレイン間電圧が変化しても発光素子へ一定の電流を供給することができる。このよう にして、信号電流を設定し (設定電流)、更に切り換え回路により設定電流が供給される出 力線がある期間ごとに切り換わる。
このとき、トランジスタ 326のドレイン領域に、信号電流に応じたドレイン電流を正確に流 すためには、トランジスタ 325及びトランジスタ 326の特性が同じであることが必要となる。 特に、トランジスタ 325及びトランジスタ 326の移動度、しきい値などの値が同じであるこ とが必要となる。また図 3 (C)では、トランジスタ 325及びトランジスタ 326の W (ゲート幅) /し (ゲート長)の値を任意に設定して、定電流源 1 1 0から流れる電流に比例した設定電流 を画素に流すようにしてもよい。
そして図 3 (D)、 (E)に示す電流源は、図 3 (C)に示す電流源と sw322の接続構成が異 なっている点以外は、その他の回路素子の接続構成は同じである。また図 3 (D)、(E)に 示す電流源の動作は、図 3 (C)に示す電流源の動作と同じであるので、本実施の形態で は説明を省略する。
なお図 3に示す電流源では、電流は画素から電流源の方向へ流れる。しかし電流は、電 流源から画素の方向へ流れる場合もある。なお、電流が画素から電流源の方向へ流れる か、又は電流が電流源から画素の方向へ流れるかは、画素の構成に依存する。そして電 流が電流源から画素の方向へ流れる場合には、図 3に示す回路図において、 Vssを Vddと し、更にトランジスタ 305、トランジスタ 31 5、トランジスタ 31 6、トランジスタ 325及びトラ ンジスタ 326を pチャネル型とすればよい。
また図 3 (A)、図 3 (C)〜(E)において、電流の流れる方向(画素から電流源への方向) は同様であって、トランジスタの極性を pチャネル型にすることも可能である。そこで図 4 (A)、図 4 (B)〜(D)にはそれぞれ、電流の流れる方向は同様であって、図 3 (A)、図 3 (C)〜(E)に示すトランジスタ 305、トランジスタ 325、トランジスタ 326を pチャネル型にし たときの電流源の回路構成を示す。図 4の回路構成が図 3と異なる点は、主にスィッチと 容量素子の接続である。
このように、本発明の電流源を構成するトランジスタの極性は nチャネル型でも、 pチヤネ ル型でも構わない。また図 4に示す回路図において、電流を電流源から画素の方向へ流 す場合には、 Vssを Vddとし、更にトランジスタ 405、トランジスタ 425及びトランジスタ 42 6を nチャネル型とすればよい。
以上のような電流源に設定信号を入力し、設定信号に基づいて電流源から設定電流が 供給され、更に切り換え回路により電流源と出力線との電気的な接続が切り換わる電流源 回路により、電流源を構成するトランジスタ、特にポリシリコントランジスタの特性のバラッ キを抑制することができる。よって、本発明の電流源回路により、発光装置の表示ムラを ほぼ完全に解消することができる。
(実施の形態 3)
本実施の形態では、電流源回路を有する信号線駆動回路の構成について、具体例を説 明する。
図 5 (A)には、 m列目から(m+2)列目の信号線の周辺の信号線駆動回路の概略図を 示す。信号線駆動回路 530は、複数の電流源 51 0、切り換え回路 51 1、複数のスィッチ 5 05を有する電流源回路 531と、シフトレジスタ 501、第 1のラッチ回路 502、第 2のラッチ 回路 503、を有している。切り換え回路 51 1から、電流出力線 Sm、 S(m+1), S(m+2)を介し て設定信号が画素へ入力される。
まず、シフトレジスタ 501、第 1のラッチ回路 502及び第 2のラッチ回路 503の動作を説 明する。シフトレジスタ 501は、フリップフロップ回路 (FF)等を複数列用し、て構成され、クロ ック信号 (S-CLK)、スタートパルス (S - SP)、クロック反転信号 (S - CLKb)が入力される。こ れらの信号のタイミングに従って、順次サンプリングパルスが出力される。
シフトレジスタ 501より出力されたサンプリングパルスは、第 1のラッチ回路 502に入力 される。第 1のラッチ回路 502には、デジタルビデオ信号が入力されており、サンプリング ノ ルスが入力されるタイミングに従って、各列でビデオ信号を保持していく。
第 1のラッチ回路 502において、最終列までビデオ信号の保持が完了すると、水平帰線 期間中に、第 2のラッチ回路 503にラッチパルスが入力され、第 1のラッチ回路 502に保 持されていたビデオ信号は、一斉に第 2のラッチ回路 503に転送される。すると、第 2のラ ツチ回路 503に保持されたビデオ信号は、 1行分が同時に電流源回路の複数のスィッチ 5 05に入力される。
この第 2のラッチ回路 502に保持されたビデオ信号が電流源回路の複数のスィッチ 505 に入力されている間、シフトレジスタ 501においては再びサンプリングパルスが出力され る。以後この動作を繰り返し、 1フレーム分のビデオ信号の処理を行う。なお、電流源回路 はデジタル信号をアナログ信号に変換する役割を持つ場合もある。
そして次に、複数の電流源 51 0へ入力される設定信号について説明する。複数の電流 源 51 0は、設定信号に基づいて電流線 532を介してリファレンス用定電流源 509から所 定の信号電流が供給され、そして、設定信号のタイミングに合わせて、電流源 51 0の設定 を行う。なお本実施の形態の設定信号とは、シフトレジスタ 501から供給されるサンプリン グパルス、又は設定制御線 (図 5 (A)には図示せず)に接続された論理演算子の出力端子 から供給される信号に相当する。なお論理演算子の 2つの入力端子には、一方にはシフト レジスタのサンプリングパルスが入力され、他方には設定制御線から信号が入力される。 論理演算子では、入力された 2つの信号の論理演算を行って、信号を出力する。論理演算 子により、ビデオ信号を画素の制御 (画像の表示)のために用いるときと、電流源の制御に 用いるときとを切り換えることができる。
なおサンプリングパルス、又は設定制御線に接続された論理演算子の出力端子から供 給される信号のどちらの信号が電流源 510に供給されるかは、電流源の構成に依存する。 より詳しくは、複数の電流源 510が図 3 (A)又は (B)で構成されるときは、設定制御線に接 続された論理演算子の出力端子から供給される信号が設定信号に相当する。また複数の 電流源 510が図 3 (C)、(D)又は (E)で構成されるときには、シフトレジスタからのサンプリ ングパルスが設定信号に相当する。
そして、スィッチ 505に Highのビデオ信号が入力されるとき、電流源 51 0から信号線に 設定電流が供給される状態となる。反対にスィッチ 505に Lowのビデオ信号が入力され るとき、信号線に設定電流は供給されない状態となる。つまり電流源 510は、設定電流を 供給する機能 (Vss)を有し、設定電流を画素に供給するか否かはスィッチ 505により制御 される。
その後、切り換え回路 51 1により、ある期間ごとに、電流源と信号線との電気的な接続 が切り換わる。
なお本実施の形態における電流源は、図 3、 4に示した電流源の構成を任意に用いるこ とが出来る。また電流源回路は、全て一つの方式のみを用いるだけでなぐ組み合わせて 用いることも可肯である。
また図 5 (A)では、ビデオ信号に比例した信号電流を出力線へ供給する場合を述べた が、図 5(B)に示すように信号線とは異なる配線に設定電流を供給してもよい。 図 5 (B)は、第 2のラッチ回路 503から、画素のビデオ信号線へビデオ信号を供給し、 電流源から切り換え回路を介して画素へ接続される電流出力線に設定電流を供給する構 成を示す。図 5 (B)の場合、 SW505を配置する必要がなしヽ。そして、第 2のラッチ回路 50 3からビデオ信号が、ビデオ線 Bm、 B(m+1 ), B(m+2)を介して画素へ入力される。その他の 構成は、図 5(A)と同様であるため説明は省略する。
このように設定電流を供給する電流源と切り換え回路により、信号電流のバラツキをほ ぼ完全に除去することができる。よって、実施の形態の信号線駆動回路により、発光装置 の表示ムラをほぼ完全に解消することができる。
(実施の形態 4)
次に本実施の形態では、実施の形態 2と異なり、設定信号がラッチパルスに相当する信 号線駆動回路の構成について、具体例を説明する。
図 6 (A)には、 m列目から (m +2)列目の信号線の周辺の信号線駆動回路の概略図を 示す。信号線駆動回路は、複数の電流源 610、切り換え回路 61 1を有する電流源回路と、 シフトレジスタ 601、第 1のラッチ回路 602、第 2のラッチ回路 603、を有し、電流源からの 設定信号を供給するか否かを制御するスィッチ 605が設けられている。切り換え回路 61
1から、電流出力線 sm、 s(m+1)、 s(m+2)を介して設定信号が画素へ入力される。
但し、ビデオ信号は画素の制御にも用いられるため、電流源回路に直接入力されず、論 理演算子 633を介して入力される。つまり、端子 aから入力される設定信号とは、設定制御 線に接続された論理演算子の出力端子から供給される信号に相当する。
本実施の形態における設定信号は、設定制御線 (図 6 (A)には図示せず)に接続された 論理演算子から供給される信号に相当し、論理演算子は、一方に第 2のラッチ回路 603か ら供給される信号 (ビデオ信号に相当)が入力され、他方に設定制御線から信号が入力さ れる。論理演算子では、入力された 2つの信号の論理演算を行って、設定信号を出力する。 そして本実施の形態では、設定制御線に接続された論理演算子から供給される信号に合 わせて、電流源 61 0の設定が行われる。
そして実施の形態 2と同様に、スィッチ 605に Highのビデオ信号が入力されるとき、電 流源 61 0から信号線に設定電流が供給される状態となる。反対にスィッチ 605に Lowの ビデオ信号が入力されるとき、信号線に設定電流は供給されない状態となる。つまリ電:流 源 61 0は、設定電流を供給する機能 (Ves)を有し、設定電流を画素に供給するか否かは スィッチ 605により制御される。
その後、切り換え回路 61 1により、ある期間ごとに、電流源と信号線との電気的な接続 が切り換わる。
なお電流源には、図 3、 4に示した電流源の構成を任意に用いることが出来る。また電 流源回路は、全て一つの方式のみを用いるだけでなく、組み合わせて用いることも可能で め ^Do
本実施の形態では、第 2のラッチ回路 603から出力される信号 (ビデオ信号)と、設定 制御線から出力される信号の 2つの信号を用いて電流源 61 0に設定信号を入力する。そ のため、サンプリングパルスと異なり、複数の電流源 61 0のうち、任意の電流源を指定し て、設定動作を行うことができる。
また図 6 (A)では、ビデオ信号に比例した信号電流を出力線へ供給する場合を述べた が、図 6(B)に示すように信号線とは異なる配線に設定電流を供給してもよい。
図 6 (B)は、論理演算子を介し、画素のビデオ信号線へビデオ信号を供給し、電流源か ら切り換え回路を介して画素に接続される電流出力線に設定電流を供給する構成を示す。 図 6 (B)の場合、 SW605を配置する必要がなしゝ。そして、論理演算子 633からビデオ信 号が、ビデオ線 Bm、 B(m+1)、 B(m+2)を介して画素へ入力される。その他の構成は、図 6 (A)と同様であるため説明は省略する。
また、設定電流を供給する電流源と切り換え回路により、信号電流のバラツキをほぼ完 全に除去することができる。よって、実施の形態の信号線駆動回路により、発光装置の表 示ムラをほぼ完全に解消することができる。
(実施の形態 5)
次に、実施の形態 2、 3と異なり、シフトレジスタが複数設けられた信号線駆動回路の構 成について、具体例を説明する。
図 7 (A)には、 m列目から(m+ 2)列目の信号線の周辺の信号線駆動回路 730の概略 図を示す。信号線駆動回路は、複数の電流源 71 0、切り換え回路 71 1を有する電流源回 路 731と、第 1のシフトレジスタ 701、第 2のシフトレジスタ 702第 1のラッチ回路 703、第 2のラッチ回路 704、を有し、電流源からの設定信号を供給するか否かを制御するスイツ チ 705が設けられている。切り換え回路 71 1から、電流出力線 Sm、 S(m+1)、 S(m+2)を介し て設定信号が画素へ入力される。
第 1のシフトレジスタ 701より出力されたサンプリングパルスは、電流源 71 0に入力さ れる。本実施の形態の設定信号はこのサンプリングパルスに相当する。
また第 2のシフトレジスタ 702より出力されたサンプリングパルスは、第 1のラッチ回路 7 03に入力される。その後、第 1のラッチ回路 703、第 2のラッチ回路 704は、実施の形態 2と同様な動作を行い、第 2のラッチ回路 704に保持されたビデオ信号は、 1行分が同時 に電流源回路 731の複数のスィッチ 705に入力される。
そして実施の形態 2と同樹こ、スィッチ 705に Highのビデオ信号が入力されるとき、電 流源 71 0から信号線に設定電流が供給される状態となる。反対にスィッチ 705に Lowの ビデオ信号が入力されるとき、信号線に設定電流は供給されない状態となる。つまり電流 源 71 0は、設定電流を供給する機能 (Vss)を有し、設定電流を画素に供給するか否かは スィッチ 705により制御される。
その後、切り換え回路 71 1により、ある期間ごとに、電流源と信号線との電気的な接続 が切り換わる。
なお電流源には、図 3、 4に示した電流源の構成を任意に用いることが出来る。また電 流源回路は、全て一つの方式のみを用いるだけでなぐ組み合わせて用いることも可能で また図 7 (A)では、ビデオ信号に比例した信号電流を出力線へ供給する場合を述べた が、図 7 (B)に示すように信号線とは異なる配線に設定電流を供給してもよい。
図 7 (B)は、第 2のラッチ回路 704を介して、画素のビデオ信号線へビデオ信号を供給 し、電流源から切り換え回路を介して画素に接続される電流出力線に設定電流を供給する 構成を示す。図 7 (B)の場合、スィッチ 705を配置する必要がなし、。そして、第 2のラッチ 回路 704ビデオ信号が、ビデオ線 Bm、 B(m+1)、 B(m+2)を介して画素へ入力される。その他 の構成は、図 7 (A)と同様であるため説明は省略する。
本実施の形態では、設定信号を制御する第 1のシフトレジスタ 701と、ラッチ回路を制御 する第 2のシフトレジスタ 702を設けることにより、第 1のシフトレジスタ 701の動作と第 2 のシフトレジスタ 702の動作とを完全に独立させて行うことが出来る。例えば、第 2のシフト レジスタ 702を高速に動作させ、第 1のシフトレジスタ 701を低速で動作させることが出来 る。このように、第 1のシフトレジスタ 701を低速で動作させると、電流源 71 0の設定動作 を正確に行うことが出来る。
また、設定電流を供給する電流源と切り換え回路により、信号電流のバラツキをほぼ完全 に除去することができる。よって、実施の形態の信号線駆動回路により、発光装置の表示 ムラをほぼ完全に解消することができる。
(実施の形態 6)
次に、実施の形態 2から 4と異なり、第 1のラッチ回路 802及び第 2のラッチ回路 803が 各々電流源を有する信号線駆動回路の構成について、具体例を説明する。
図 8には、 m列目から (m+2)列目の信号線の周辺の信号線駆動回路 830の概略図を 示す。信号線駆動回路は、シフトレジスタ 801、第 1のラッチ回路 802、第 2のラッチ回路 8 03、第 1のラッチ回路が有する第 1の電流源 810、第 2のラッチ回路が有する第 2の電流 源 81 5、切り換え回路 81 1、を有し、スィッチ 805、スィッチ 806が設けられている。切り 換え回路 81 1から、電流出力線 Sm、 S(m+1)、 S(m+2)を介して設定信号が画素へ入力され る。
第 1のラッチ回路 802が有する第 1の電流源 81 0は、設定信号が入力され、ビデオ信号 用定電流源 809から所定の電流 (信号電流)が供給される。この設定信号は、シフトレジス タ 801から供給される又は外部から供給されるラッチパルスに相当する。そして第 1の電 流源 810と第 2の電流源 815の間にはスィッチ 805が設けられており、スィッチ 805のォ ン又はオフはラッチノ ルスにより制御される。
また第 2のラッチ回路が有する第 2の電流源 81 5は、設定信号が入力され、第 1の電: 源 810から供給される電流 (設定電流)が保持される。この設定信号は、ラッチパルスに相 当する。そして第 2の電流源 81 5と切り換え回路との間にはスィッチ 806が設けられてお り、スィッチ 806のオン又はオフは、ラッチパルスにより制御され、第 1のスィッチ 805と反 転した信号が入力される。
そして実施の形態 2と同樹こ、スィッチ 806に Highのビデオ信号が入力されるとき、第 2の電流源 81 5から信号線に設定電流が供給される状態となる。反対にスィッチ 806に L owのビデオ信号が入力されるとき、信号線に設定電流は供給されない状態となる。つまり 第 2の電流源 815は、設定電流を供給する機能 (VGS)を有し、設定電流を画素に供給する か否かはスィッチ 806により制御される。
その後、切り換え回路 81 1により、ある期間ごとに、第 2の電流源 806と信号線との電 気的な接続が切り換わる。
なお第 1の電流源 81 0及び第 2の電流源 81 5には、図 3、 4に示した電流源の構成を任 意に用いることが出来る。また電流源回路は、全て一つの方式のみを用いるだけでなぐ 組み合わせて用いることも可能である。
本実施の形態により、ラッチ回路内に電流源を配置することができるため、信号線駆動 回路が占める面積を小さくすることができる。強いては、発光装置の狭額縁化を達成する ことが可能となる。
このように設定電流を供給する電流源回路と切り換え回路により、信号電流のバラツキ をほぼ完全に除去することができる。よって、本発明の回路により、発光装置の表示ムラ をほぼ完全に解消することができる。
(実施の形態 7)
次に、実施の形態 2から 5と異なり、ラッチ回路に一対の電流源を有する信号線駆動回路 の構成について、具体例を説明する。
図 9には、 m列目から (m+2)列目の 3本の信号線の周辺の信号線駆動回路 930の概 略図を示す。信号線駆動回路は、シフトレジスタ 901、ラッチ回路 902、切り換え回路 91 1 を有し、ラッチ回路 902は第 1の電流源 91 0及び第 2の電流源 91 5を有する。切り換え回 路 91 1から、電流出力線 Sm、 S(m+1)、 S(m+2)を介して設定信号が画素へ入力される。 第 1のスィッチ 905はシフトレジスタ 901から入力されるサンプリングパルスによって制 御される。また第 2のスィッチ 906、第 3のスィッチ 907はラッチパルスにより制御される。 なお第 2のスィッチ 906と第 3のスィッチ 907には互いに反転した信号が入力される。こ のような本実施の形態により、第 1の電流源 91 0及び第 2の電流源 91 5では、一方は設 定動作を行い、他方は入力動作を行うことができる。
第 1の電流源 91 0及び第 2の電流源 91 5は、シフトレジスタ 901より設定信号が入力さ れ、ビデオ線を介してビデオ信号用定電流源 909から所定の信号電流が供給される。こ の設定信号は、論理演算子の出力端子から供給される信号に相当する。論理演算子とし て、一方の電流源にはシフトレジスタ 901からのサンプリングパルスが入力され、他方の 電流源回路にはラッチパルスが入力される。論理演算子では、入力された 2つの信号の論 理演算を行って、信号を供給する。そして本実施の形態では、論理演算子の出力端子から 供給される信号に合わせて、電流源の設定を行う。 そして実施の形態 2と同様に、スィッチ 907に Highのビデオ信号が入力されるとき、第 1の電流源 91 0又は第 2の電流源 91 5から信号線に設定電流が供給される状態となる。 反対にスィッチ 907に Lowのビデオ信号が入力されるとき、信号線に設定電流は供給さ れない状態となる。つまり第 1の電流源 910又は第 2の電流源 91 5は、設定電流を供給す る機能 (VGS)を有し、設定電流を画素に供給するか否かはスィッチ 907により制御され る。
その後、切り換え回路 91 1により、ある期間ごとに、第 1の電流源 910又は第 2の電流 源 91 5と信号線との電気的な接続が切り換わる。
なお、第 1の電流源 91 0又は第 2の電流源 91 5には、図 3、 4に示した電流源回路の回 路構成を自由に用いることが出来る。各電流源回路は、全て一つの方式のみを用いるだ けでなぐ組み合わせて用いることもできる。
各信号線に第 1の電流源 91 0及び第 2の電流源 91 5を設けたことより、信号電流を設 定する設定動作と、切り換え回路 91 1により電気的に接続された信号線への入力動作を 同時に行うことができる。
このように設定電流を供給する電流源回路と切り換え回路により、信号電流のバラツキ をほぼ完全に除去することができる。よって、本発明の回路により、発光装置の表示ムラ をほぼ完全に解消することができる。
(実施の形態 8)
次に、実施の形態 2から 6と異なる信号線駆動回路の構成について、具体例を説明す る。
図 10(A)には、第 1の信号線駆動回路 1001、第 2の信号線駆動回路 1002、第 1の切 リ換え回路 1 003、第 2の切り換え回路 1 004、画素部 1005、第 1の信号線駆動回路 1 0 01が有する電流源 1006、第 2の信号線駆動回路 1 002が有する電流源 1 007が記載さ れている。第 1の切り換え回路 1003、第 2の切り換え回路 1004から、電流出力線 Sm、 S (m+1)、 S(m+2)を介して設定信号が画素へ入力される。
なお、第 1の信号線駆動回路 1001及び第 2の信号線駆動回路 1 002は、実施の形態 2 から 6のいずれの構成であってもよし、。また、第 1の信号線駆動回路 1 001と第 2の信号 線駆動回路 1002とは同一の構成でなくともよぐ実施の形態 2から 6のいずれと組み合わ せても構わない。
そして、設定電流は電流源 1 006から電気的に接続された信号線を介して画素部 1 00 5へ書き込みが行われる。この設定電流の値は小さいため、画素への書き込みに要する 時間が長いという問題がある。そこで本実施の形態は、電流源 1 006から供給する設定電 流を、画素へ供給する設定電流にある程度大きな値を加えるように設定し、電流源 1 007 は加えられた設定電流を供給できるように設定する。
具体的に説明すると、画素へ供給する設定電流の値を Xとする。このとき、電流源 1006 から供給される設定電流を X+Y(X《Y)とし、電流源 1 007から供給される設定電流を Υと する。このとき、画素の信号線を流れる設定電流の値は Χ+Υと大きな値となり、画素への 書き込みを高速化することができる。
そして、第 1の切り換え回路 1003により、電流源 1006と電気的に接続される信号線が 切り換わり、同様に第 2の切り換え回路 1004により、電流源 1 007と電気的に接続される 信号線が切り換わる。このとき、ある一本の信号線に電気的に接続されている電流源 1 00 6、 1 007の列 (場所)は同一である必要はなし、。なお、第 2の切り換え回路 1 004は設け なくともよい。
このような第 1の信号線駆動回路及び第 2の信号線駆動回路を有することにより、信号 電流を書き込む時間を短縮でき、画素への書き込みを高速化することができる。
次に、図 10(A)と構成が異なる信号線駆動回路を、図 1 0(B)を用いて説明する。図 1 0 (Β)には、第 1の信号線駆動回路 101 1、第 2の信号線駆動回路 1 01 2、第 1の切り換え 回路 1 01 3、第 2の切り換え回路 1 01 4、画素部 1 01 5、第 1の信号線駆動回路 1 01 1が 有する電流源 1 01 6、第 2の信号線駆動回路 1 01 2が有する電流源 1 01 7が記載されて いる。
図 1 0 (B)は、第 1の電流源 1 01 6から供給される設定電流を第 2の電流源 1 01 7へ供給 し、第 2の電流源 1 017の設定動作を行うことを特徴とする。その他の構成は、図 1 0(A)と 同様であるため説明は省略する。
図 10 (B)に示す構成により、第 2の信号線駆動回路 1 01 2の面積が小さくでき、画素部 の面積を大きくすることができ、かつ第 1の信号線駆動回路及び第 2の信号線駆動回路を 有することにより、画素へ信号電流を書き込む時間を短縮できる。
また、設定電流を供給する電流源と切り換え回路により、信号電流のバラツキをほぼ完 全に除去することができる。よって、実施の形態の信号線駆動回路により、発光装置の表 示ムラをほぼ完全に解消することができる。
(実施の形態 9)
本発明の切り換え回路は、図 1 1に示すように、電流源が隣り合う 3つの出力線 (例えば 信号線であり、以下信号線で説明する)との接続に限定されているものではなく、信号線の 数が 2以上であり、電流源と信号線との電気的な接続がある期間ごとに切り換わるように 設計されていればよい。そこで本実施の形態では、図 1 1とは異なる切り換え回路の接続 構成について、図 1 2を用いて説明する。
図 1 2には、 m列目から (m+4)列目の信号線の周辺の切り換え回路 1 230と、複数 の電流源 Cn、 C(n+1 )、 C(n+2)、 C(n+3)、 C(n+4)とが記載されている。図 1 2に示す切り換え回 路において、図 1 1と異なる構成は、各信号線は一つおきの電流源と接続している点であ る。例えば、信号線 S(m みると、信号線 S(m+2)と接続される第 1乃至第 3のアナログスィ ツチにおいて、第 1のアナログスィッチは電流源 Cnと接続され、第 2のアナログスィッチは 電流源 C(n+2)と接続され、第 3のアナログスィッチは電流源 C(n+4)と接続されている。 そして上述したように、信号入力線 Α(Ι)〜Α(Ι+2)と A(l) b〜A(l + 2) bとは、それぞれ 反転信号が入力され、順に選択される。この選択された信号入力線に接続されているアナ ログスィッチがオンとなり、オンとなったアナログスィッチと接続されている電流源と信号線 とが電気的に接続され、設定電流が電流源から信号線へと供給される。
本実施の形態のように、切り換え回路は信号線と電流源とが間隔をあけて接続されて いても構わない。また、切り換え回路において、信号線に接続されている電流源の数が多 いほど、多くの電流源を用いて電気的な接続の切り換えを行うことができるため、より均一 化された設定電流を信号線へ供給することが可能となる。
(実施の形態 10)
本実施の形態は、図 1 1、図 12と異なり、図 1 (B)に示すように複数の電流源をまとめた 電流源回路群と、複数のアナログスィッチをまとめてアナログスィッチ群として備えた切り 換え回路と、設定電流が供給される出力線 (例えば信号線であり、以下信号線で説明す る)とを有する構成について、図 13を用いて説明する。
図 1 3には、図 1 2と同様な m列目から(m + 5)列目の信号線の周辺の切り換え回路 1 3
30と、複数の電流源とが記載されている。図 1 3に示す切り換え回路において、図 1 1や図 1 2と異なる構成は、複数の電流源 (図 1 3において 3つの電流源)がまとめられた電流源 回路群 1 301と、複数のアナログスィッチ (図 1 3においては 3つのアナログスィッチ)がま とめられたアナログスィッチ群 1 302と、が記載されている。その他の構成は、図 1 2と同 様であるため説明は省略する。
そして上述した動作と同樹こ、各電流源回路群において、信号入力線 Α(Ι)〜Α(Ι+2)と、 A(l) b〜A(l+2) bとは、それぞれ反転信号が入力され、順に選択される。そして、選択さ れた信号入力線に接続されているアナログスィッチはオンとなり、オンとなったアナログス イッチと接続されている電流源と信号線とが電気的に接続され、設定電流が電流源から信 号線へと供給される。
この電流源回路群 1 301やアナログスィッチ群 1 302のように、電流源やアナログスィ ツチをまとめて設けることにより、アナログスィッチと電流源との接続配線が煩雑になるこ とを避けることができる。更に電流源回路群 1 301間やアナログスィッチ群 1302間のバ ラツキを解消するために、第 2の切り換え回路を電流源回路群とアナログスィッチ群との 間に配置してもよい。なお、電流源回路群が有する電流源やアナログスィッチ群が有する アナログスィッチは、複数であればしゝくつでも構わない。
(実施の形態 1 "
本実施の形態では、電流源回路が設定動作を行う動作方法と、電流源と出力線 (例えば 信号線であり、以下信号線で説明する)との電気的な接続を切り換える動作方法とを有す る回路の駆動方法について説明する。
まず駆動方式に注目すると、駆動方式は、 1フレーム期間を分割しない駆動方式 (ここで はフルフレーム方式と記載する)と、 1フレーム期間を複数のサブフレームに分割する駆動 方式 (ここではサブフレーム方式と記載する)とがある。本実施の形態ではフルフレーム方 式について、図 14を用いて説明する。
図 1 4(A)には、走査線 (Gate Line)が 1行目(1st)から最終行目 (last)まで選択されている フレーム期間 F1 ~F3と、各フレーム期間において画素へ電流 (設定電流)が入力される 書き込み期間 Taと、各フレーム期間の最初又は最後に設けられた (図 1 4では最後に設け られた)期間 Tcとが記載されている。
図 1 4 (B)には、信号入力線 Α(Ι)〜Α(Ι + 2)と、 A(l) b〜A(l + 2) bとへ入力される信号 の High又は Lowのタイミング (波形)が記載されている。なお、信号入力線 A(l)、 A(l+ 1 )、 A(l+2)に入力される信号と、信号入力 |§A(l)b、 A(l+ 1 ) b、 A(l+2)bに入力される信号 とは、それぞれ反転信号である。そして、信号入力線に入力される信号が切り換わる期間 (タイミング)は、期間 Tcにそれぞれ設けられている。
図 14(C)には、電流源回路が設定動作を行う動作方法、すなわち電流源へ入力される 設定信号 (signal)の High又は Lowのタイミング (波形)が記載されている。設定信号が Hig hとなるとき、各電流源への設定動作が行われる。また各電流源への設定動作を順に行つ た場合、すべての電流源への設定が完了しない場合は、複数のフレーム期間の期間 Tcで 合わせて行えばよい。
なお各フレームにおいて、任意の場所 (列)の電流源の設定を行ってもよい。例えば図 1 4 (C)において 1フレーム目の期間 TGでは i列目の電流源、 2フレーム目の期間 Tcでは j列 目の電流源、 3フレーム目の期間 Tcでは k列目の電流源に Highの設定信号を入力し、設 定動作を行っても構わない。
そして、フレーム期間 F1では、信号入力線 A(l)及び A(l) bが選択され、これらと接続さ れているアナログスィッチがオンとなり、オンとなったアナログスィッチと接続されている電 流源と信号線とが電気的に接続される。そして、書き込み期間 Taでは、各電流源が電気的 に接続された信号線へ電流 (設定電流)が出力され、期間 Tcでは設定信号が入力され、各 電流源への設定動作が行われる。このとき設定動作が行われる電流源は、どこの電流源 でもよ《いくつでも構わない。
次に、フレーム期間 F2では、信号入力線 A(l + 1 )及び A(l + 1 ) bが選択され、これらと 接続されているアナログスィッチがオンとなり、オンとなったアナログスィッチと接続されて しゝる電流源と信号線とが電気的に接続される。そして、書き込み期間 Taでは、各電流源が 電気的に接続された信号線へ電流 (設定電流)が出力され、期間 Tcでは設定信号が入力 され、各電流源への設定動作が行われる。このとき設定動作が行われる電流源は、どこ の電流源でもよく、しゝくつでも構わない。
次に、フレーム期間 F3では、信号入力線 A(l+2)及び A(l+2) bが選択され、これらと 接続されているアナログスィッチがオンとなり、オンとなったアナログスィッチと接続されて いる電流源と信号線とが電気的に接続される。そして、書き込み期間 Taでは、各電流源が 電気的に接続された信号線へ電流 (設定電流)が出力され、期間 Tcでは設定信号が入力 され、各電流源への設定動作が行われる。このとき設定動作が行われる電流源は、どこ の電流源でもよぐ Ι くつでも構わない。
なお期間 Tcにおいて、電流源への設定動作を行う動作 (タイミング)と、切り換え回路に よる電気的な接続の切り換えを行う動作 (タイミング)は同時に行ってもよぐいずれかを先 に行ってもよい。また期間 Tcを設ける位置や長さは特に限定されないが、書き込み期間と 重ならないように設ける必要がある。
以上のように、短い期間 Tcで切り換え動作や設定動作を行う動作方法により、たとえ設 定電流がばらついても、人間の目には表示が均一化してみえる。よって、本発明の信号線 駆動回路の駆動方法により、発光装置の表示ムラをほぼ完全に解消することができる。 (実施の形態 1 2)
次に本実施の形態では、サブフレーム方式における、電流源回路が設定動作を行う動 作方法と、電流源と出力線 (例えば信号線であり、以下信号線で説明する)との電気的な 接続を切り換える動作方法とを有する回路の駆動方法について、図 1 5を用いて説明す る。
図 1 5 (A)には、走査線 (Gate Line)が 1行目(1st)から最終行目 (last)まで選択されている フレーム期間を 3つに分割したサブフレーム SF1、 SF2、 SF3を有するフレーム期間 F1、 F2と、各サブフレーム期間において、画素へ電流 (設定電流)が入力される書き込み期間 Ta1、 Ta2、 Ta3と、各サブフレーム期間の最初又は最後に設けられた(図 1 5ではフレー ムの最後に設けられた)期間 Tc1、 Tc2、 Tc3とが記載されている。
図 1 5 (B)には、切り換え回路における信号入力線 A(l)から A(l+2)へ入力される信号 の High又は Lowのタイミング (波形)が記載されている。また図 1 5 (B)には図示しないが、 図 14と同樹こ、信号入力線 A(l)、 A(l + 1 )、 A(l+2)の反転信号が信号入力線 A(l)b、 A (l + 1 )b、A(l+2)bに入力されている。そして、信号入力線に入力される信号が切り換わ る期間 (タイミング)は、期間 Tc1〜Tc3にそれぞれ設けられる。
また図 1 5 (B) 'には、信号入力線へ入力される信号の High又は Lowが入力される順序、 つまり信号入力線を選択する順序が異なる例が記載されている。図 1 5 (B)のように、サブ フレーム期間 SF1から SF3において、信号入力線を選択する順序を固定 (各フレームの S F1では全て A(l)がオン、 SF2では全て A(l+ 1 )がオン、 SF3では全て A(l+2)がオン)し た動作方法と比べて、図 1 5 (B) 'のように、サブフレーム期間ごとに信号入力線を選択す る順序を異ならせる動作方法は、より設定電流のバラツキを抑制し、均一な表示を得るこ とが可能となる。
図 1 5 (C)には、電流源回路が設定動作を行う動作方法、すなわち電流源へ入力される 設定信号 (signal)の High又は Lowのタイミング (波形)が記載されている。図 1 5 (C)では、 各サブフレーム SF1にのみ Highの設定信号が入力されている。
また図 1 5 (C) 'には、図 1 5 (C) 'と異なり、各サブフレーム期間 SF1〜SF3において、 Highの設定信号が入力されている。
このように、サブフレーム方式を用いた場合フルフレーム方式を用いた場合と比べ、書 き込み期間以外の期間が長くなるため、信号電流を設定する期間が長く設定できることが わかる。また図 1 5 (C) 'の動作方法において、 Highの設定信号が入力される期間の長さ が最も長くなる。
なお本実施の形態は、図 14と同樹こ、各サブフレームにおいて、任意の場所 (列)の電 流源の設定を行ってもよい。また、各電流源への設定動作を順に行った場合、すべての電 流源への設定が完了しない場合は、複数のサブフレーム期間の期間 Tcで合わせて行え ばよい。
なお、図 1 5 (B)又は (B) 'に示す信号入力線の動作方法と、図 1 5 (C)、(C) 'に示す設 定信号の動作方法とは、どのように組み合わせてもよい。
また、設定信号の Highの入力される期間は、期間 Tc1〜丁 c3と重ならないように設けて もよい。この場合、電流源回路への設定動作を終えた後に、切り換え回路により電流源回 路と信号線との電気的な接続を切り換えることができ、回路の誤動作が少なくなリ、確実に 画素へ電流 (設定電流)を入力することができる。
このように、サブフレーム方式で駆動を行った場合、信号電流を設定する期間を長くでき、 正確な設定電流を供給することができる。
(実施の形態 13)
本実施の形態では、実施の形態 7のように信号線駆動回路を二つ設けた場合の、電流 源回路が設定動作を行う動作方法と、電流源と出力線 (例えば信号線であり、以下信号線 で説明する)との電気的な接続を切り換える動作方法とを有する回路の駆動方法について 説明する。
実施の形態 7に示すような信号線駆動回路では、図 14及び図 1 5における Highの設定 信号のタイミングを二つ (例えば前半と後半)に分割し、一方では第 1の信号線駆動回路が 有する電流源の設定を行い、他方では第 2の信号線駆動回路が有する電流源の設定を行 えばよい。
その他の信号入力線や設定信号の動作方法は、実施の形態 10又は 1 1で説明したとお りであるので、ここでの説明は省略する。
本実施の形態の動作方法により、信号電流のバラツキをほぼ完全に除去することがで きる。よって、実施の形態の信号線駆動回路の駆動方法により、発光装置の表示ムラをほ ぼ完全に解消することができる。
(実施の形態 14)
本実施の形態では、画素部に設けられる画素の回路の構成例について図 1 6を用いて 説明する。
図 1 6 (A)の画素は、信号線 1 601、第 1及び第 2の走査線 1 602、 1 603、電源線 1 60 4、スイッチング用の第 1トランジスタ 1 605、保持用の第 2トランジスタ 1 606、駆動用の第 3トランジスタ 1 607、変換駆動用の第 4トランジスタ 1 608、容量素子 1 609、発光素子 1 610とを有する。なお各信号線は、電流源回路 1 640に接続されている。 そして、第 1トランジスタ 1 605のゲート電極は、第 1の走査線 1 602に接続され、第 1の 電極は信号線 1 60 に接続され、第 2の電極は第 3トランジスタ" 1 607の第 1の電極と、第 4トランジスタ 1 608の第 1の電極とに接続されている。第 2トランジスタ 1 606のゲート電 極は、第 2の走査線 1 603に接続され、第 1の電極は、第 1トランジスタ 1 605の第 2の電 極と、第 4卜ランジスタ 1 608の第 1の電極に接続され、第 2の電極は第 3トランジスタ 1 60 7のゲート電極と、第 4トランジスタ 1 608のゲート電極とに接続されている。第 3トランジス タ 1 607の第 2の電極は、電源線 1 604に接続され、第 4トランジスタ 1 608の第 2の電極 は、発光素子 1 610の一方の電極に接続されている。容量素子 1 609は、第 4トランジスタ 1 608のゲート電極と第 2の電極との間に接続され、第 4トランジスタ 1 608のゲート 'ソー ス間電圧を保持する。電源線 1 604及び発光素子 1 61 0の他方の電極には、それぞれ所 定の電位が入力され、互いに電位差を有する。
図 1 6 (B)の画素は、信号線 1 61 1、第 1及び第 2の走査線 1 61 2、 1 61 3、電源線 1 61 4、スイッチング用の第 1トランジスタ 1 61 5、保持用の第 2トランジスタ" 1 61 6、駆動用の第 3トランジスタ 1 61 7、変換駆動用の第 4トランジスタ 1 61 8、容量素子 1 61 9、発光素子 1 620とを有する。なお各信号線は、電流源回路 1 641に接続されている。
そして、第 1トランジスタ 1 61 5のゲート電極は、第 1の走査線 1 61 2に接続され、第 1の 電極は信号線 1 61 1に接続され、第 2の電極は第 3トランジスタ 1 61 7の第 1の電極と、第 4トランジスタ 1 61 8の第 1の電極とに接続されている。第 2トランジスタ 1 61 6ゲート電極 は、第 2の走査線 1 61 3に接続され、第 1の電極は第 3トランジスタ 1 61 7の第 1の電極に 接続され、第 2の電極は第 4トランジスタ 1 61 8のゲート電極と、第 4トランジスタ 1 61 8の ゲート電極とに接続されている。第 4トランジスタ 1 61 8の第 2の電極は、電源線 1 61 4に 接続され、第 3トランジスタ 1 61 7の第 2の電極は、発光素子 1 620の一方の電極に接続さ れている。容量素子 1 61 9は、第 4トランジスタ 1 61 8のゲート電極と第 2の電極との間に 接続され、第 4トランジスタ 1 61 8のゲート 'ソース間電圧を保持する。電源線 1 614及び発 光素子 1 620の他方の電極には、それぞれ所定の電位が入力され、互いに電位差を有す る。
図 1 6(C)の画素は、ビデオ線 1621、第 1の走査線 1 622、第 2の走査線 1 623、第 3の 走査線 1 635、第 1の電源線 1 624、第 2の電源線 (電流線) 1 638、スイッチング用の第 1 トランジスタ 1 625、消去用の第 2トランジスタ 1 626、駆動用の第 3トランジスタ 1 627、容 量素子 1 628、電流源用の第 4トランジスタ 1 629、カレントミラー回路の第 5トランジスタ 1 630、容量素子 1631、電流入力用の第 6トランジスタ 1 632、保持用の第 7トランジスタ 1 633、発光素子 1 636とを有する。なお各信号線は、電流源回路 1 641に接続されてい る。
そして、第 1トランジスタ 1 625のゲート電極は、第 1の走査線 1 622に接続され、第 1トラ ンジスタ 1 625の第 1の電極はビデオ線 1 621に接続され、第 1トランジスタ 1 625の第 2 の電極は第 3トランジスタ 1 627のゲート電極と、第 2トランジスタ 1 626の第 1の電極とに 接続されている。第 2トランジスタ 1 626のゲート電極は、第 2の走査線 1 623に接続され、 第 2トランジスタ 1 626の第 2の電極は第 1の電源線 1 624に接続されている。第 3トランジ スタの第 1の電極は発光素子 1 636の一方の電極に接続され、第 3トランジスタ 1 627の 第 2の電極は第 4トランジスタ 1 629の第 1の電極に接続されている。第 4トランジスタ 1 62 9の第 2の電極は第 1の電源線 1 624に接続されている。容量素子 1 631の一方の電極 は、第 4トランジスタ 1629のゲート電極及び第 5トランジスタ 1 630のゲート電極に接続さ れ、他方の電極は第 1の電源線 1 624に接続されている。第 5トランジスタ 1 630の第 1の 電極は第 1の電源線 1 624に接続され、第 5トランジスタ 1 630の第 2の電極は、第 6トラン ジスタ 1 632の第 1の電極に接続されている。第 6トランジスタ 1 632の第 2の電極は第 2 の電源線 1 638に接続され、第 6トランジスタ 1 632のゲート電極は第 3の走査線 1 635に 接続されている。第 7トランジスタ 1 633のゲート電極は第 3の走査線 1 635に接続され、 第 7トランジスタ 1 633の第 1電極は第 2の電源線 (電流線) 1 638に接続され、第 7卜ラン ジスタ 1 633第 2の電極は第 4トランジスタ 1629のゲート電極及び第 5トランジスタ 1630 のゲート電極に接続されている。第 1の電源線 1 624及び発光素子 1 636の他方の電極 には、それぞれ所定の電位が入力され、互いに電位差を有する。
このようなトランジスタのばらつきを抑制する画素構成と、電流源によりに、表示ムラが なぐより高精度な画像を表示する発光装置を提供することができる。
t実施例:]
(実施例 1 )
本実施例では、本発明の発光装置の構成について図 17を用いて説明する。
本発明の発光装置は、基板 431上に、複数の画素がマトリクス状に配置された画素部 432を有し、画素部 432の周辺には、本発明の信号線駆動回路 433、第 1の走査線駆動 回路 434及び第 2の走査線駆動回路 435を有する。図 1 7 (A)においては、信号線駆動回 路 433と、 2組の走査線駆動回路 434、 435を有しているが、本発明はこれに限定されず、 画素の構成に応じて任意に設計することができる。また信号線駆動回路 433と、第 1の走 査線駆動回路 434及び第 2の走査線駆動回路 435には、 FPC436を介して外部より信号 が供給される。
第 1の走査線駆動回路 434及び第 2の走査線駆動回路 435の構成について 1 7 (B)を 用いて説明する。第 1の走査線駆動回路 434及び第 2の走査線駆動回路 435は、シフトレ ジスタ 437、バッファ 438を有する。動作を簡単に説明すると、シフトレジスタ 437は、クロ ック信号 (G- CLK)、スタートパルス (S-SP)及びクロック反転信号 (G- CLKb)に従って、順 次サンプリングパルスを出力する。その後バッファ 438で増幅されたサンプリングパルス は、走査線に入力されて 1行ずつ選択状態にしていく。そして選択された走査線によって、 制御されている画素に、順に信号線から信号電流が書き込まれる。
なおシフトレジスタ 437と、バッファ 438の間にはレベルシフタ回路を配置した構成にし てもよい。レベルシフタ回路を配置することによって、電圧振幅を大きくすることが出来る。 また、本発明の信号線駆動回路に設けられる電流源の配置は一直線になっていなくても よ 信号線駆動回路内でずれて配置されていてもよい。更に、信号線駆動回路が画素部 を介して対称に 2つ設けられていてもよい。このように対称に設けられた信号線駆動回路 は、信号線駆動回路の電流源回路やその他回路、及び配線数が半減されるため、回路同 士の密度が半減し、製造時の歩留まりは向上する。すなわち本発明の信号線駆動回路は、 切り換え手段を介して電流源回路と信号線と接続されればよぐ電流源回路の配置や接続 される信号線の配置には限定されない。
(実施例 2)
本実施例では、カラー表示を行う場合の工夫について述べる。
発光素子が有機 EL素子である場合、発光素子に同じ大きさの電流を流しても、色によつ て、その輝度が異なる場合がある。また、発光素子力《経時的な要因などにより劣化した場 合、その劣化の度合いは、色によって異なる。そのため、発光素子を用いた発光装置にお いて、カラー表示を行う際には、そのホワイトバランスを調節するためにさまざまな工夫が 必要である。
最も単純な手法は、画素に入力する電流の大きさを色によって変えることである。そのた めには、リファレンス用定電流源の電流の大きさを色によって変えればよい。
その他の手法としては、画素、信号線駆動回路、リファレンス用定電流源などにおいて、 図 3 (C)〜図 3 (E)に示す回路を用いることである。図 3 (C)〜図 3 (E)の回路において、力 レントミラー回路を構成する 2つのトランジスタの W/Lの比率を色によって変える。これに より、画素に入力する電流の大きさが色によって変えることができる。
更に他の手法としては、点灯期間の長さを色によって変えることである。これは、時間階 調方式を用いている場合、また用いていない場合のどちらの場合にも適用できる。本手法 により、各画素の輝度を調節することができる。
以上のような手法を用し、ることにより、又は組み合わせて用いることにより、ホワイトバラ ンスを容易に調節することができる。
(実施例 3)
本発明の発光装置を用いた電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル型 ディスプレイ (ヘッドマウントディスプレイ)、ナビゲーシヨンシステム、音響再生装置 (カーォ 一ディォ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム機器、携帯情報 端末 (モバイルコンピュータ、携帯電話、携帯型ゲーム機又は電子書籍等)、記録媒体を備 えた画像再生装置 (具体的には Digital Versatile Disc (DVD)等の記録媒体を再生し、その 画像を表示しうるディスプレイを備えた装置)などが挙げられる。特に、斜め方向から画面 を見る機会が多い携帯情報端末は、視野角の広さが重要視されているため、発光装置を 用 Ι ることが望ましい。それら電子機器の具体例を図 1 8に示す。
図 1 8 (A)は発光装置であり、筐体 2001、支持台 2002、表示部 2003、スピーカ一部 2004、ビデオ入力端子 2005等を含む。本発明の発光装置は表示部 2003に用いること ができる。また本発明により、図 1 8 (A)に示す発光装置が完成されている。発光装置は自 発光型であるためバックライトが必要なぐ液晶ディスプレイよりも薄い表示部とすることが できる。なお、発光装置は、パソコン用、 TV放送受信用、広告表示用などの全ての情報表 示用発光装置が含まれる。
図 1 8 (B)はデジタルスチルカメラであり、本体 2101、表示部 21 02、受像部 2103、操 作キー 21 04、外部接続ポート 21 05、シャッター 21 06等を含む。本発明の発光装置は 表示部 2102に用いることができる。
図 1 8 (C)はノー卜型パーソナルコンピュータであり、本体 2201、筐体 2202、表示部 2 203、キーボード 2204、外部接続ポ一卜 2205、ポインティングマウス 2206等を含む。 本発明の発光装置は表示部 2203に用し、ることができる。
図 1 8 (D)はモバイルコンピュータであり、本体 2301、表示部 2302、スィッチ 2303、 操作キー 2304、赤外線ポート 2305等を含む。本発明の発光装置は表示部 2302に用 し、ることができる。
図 1 8 (E)は記録媒体を備えた携帯型の画像再生装置 (具体的には DVD再生装置)で あり、本体 2401、筐体 2402、表示部 A2403、表示部 B2404、記録媒体 (DVD等)読み 込み部 2405、操作キー 2406、スピーカ一部 2407等を含む。表示部 A2403は主として 画像情報を表示し、表示部 B2404は主として文字情報を表示するが、本発明の発光装置 はこれら表示部 A、 B2403、 2404に用いることができる。なお、記録媒体を備えた画像 再生装置には家庭用ゲーム機器なども含まれる。
図 1 8 (F)はゴーグル型ディスプレイ (ヘッドマウントディスプレイ)であり、本体 2501、表 示部 2502、アーム部 2503を含む。本発明の発光装置は表示部 2502に用いることがで さる。
図 1 8 (G)はビデオカメラであり、本体 2601、表示部 2602、筐体 2603、外部接続ポー 卜 2604、リモコン受信部 2605、受像部 2606、バッテリー 2607、音声入力部 2608、操 作キー 2609等を含む。本発明の発光装置は表示部 2602に用いることができる。
ここで図 1 8 (H)は携帯電話であり、本体 2701、筐体 2702、表示部 2703、音声入力 部 2704、音声出力部 2705、操作キ一 2706、外部接続ポート 2707、アンテナ 2708等 を含む。本発明の発光装置は表示部 2703に用いることができる。なお、表示部 2703は 黒色の背景に白色の文字を表示することで携帯電話の消費電流を抑えることができる。 なお、将来的に発光材料の発光輝度が高くなれば、出力した画像情報を含む光をレンズ 等で拡大投影してフロント型若しくはリア型のプロジェクタ一に用いることも可能となる。 また、上記電子機器はインターネットや CATV (ケーブルテレビ)などの電子通信回線を 通じて配信された情報を表示することが多くなリ、特に動画情報を表示する機会が増して きている。発光材料の応答速度は非常に高いため、発光装置は動画表示に好ましい。 また、発光装置は発光している部分が電力を消費するため、発光部分が極力少なくなる ように情報を表示することが望ましい。従って、携帯情報端末、特に携帯電話や音響再生 装置のような文字情報を主とする表示部に発光装置を用いる場合には、非発光部分を背 景として文字情報を発光部分で形成するように駆動することが望ましい。
以上のように、本発明の適用範囲は極めて広く、あらゆる分野の電子機器に用いること が可能である。また本実施例の電子機器は、実施の形態 1から 13に示したいずれの構成 の信号線駆動回路や画素構造を用いることができる。

Claims

請求の範囲
1 .外部から入力される設定信号により出力電流値を制御可能な複数の電流源 が備えられ、
出力線と、前記複数の電流源との間には、前記出力線と前記複数の電流源との 電気的な接続を切り換え可能な切り換え手段を有することを特徴とする電流源回 路。
2.外部から入力される設定信号により出力電流値を制御可能な複数の一対の 電流源が備えられ、
出力線と、前記複数ある一対の電流源との間には、前記出力線と前記複数の電 流源との電気的な接続を切り換えることが可能な切り換え手段を有することを特 徴とする電流源回路。
3.外部から入力される設定信号により出力電流値を制御可能な複数の電流源 と、シフトレジスタと、第 1のラッチ回路と、第 2のラッチ回路とを有する信号線駆動 回路であって、
信号線と、前記複数の電流源との間には、前記信号線と前記複数の電流源との 電気的な接続を切り換えることが可能な切り換え手段を有し、
前記設定信号は前記シフトレジスタに基づいて設定されることを特徴とする信号 線駆動回路。
4. 外部から入力される設定信号により出力電流値を制御可能な複数の電流源 と、シフトレジスタと、第 1のラッチ回路と、第 2のラッチ回路と、前記複数の電流源 に設けられたスィッチと、を有する信号線駆動回路であって、
信号線と、前記複数の電流源との間には、前記信号線と前記複数の電流源との 電気的な接続を切り換えることが可能な切り換え手段を有し、
前記設定信号は前記シフトレジスタに基づいて設定され、 前記スィッチは前記第 2のラッチ回路からの信号により制御されることを特徴とす る信号線駆動回路。
5.外部から入力される設定信号により出力電流値を制御可能な複数の電流源 と、シフトレジスタと、第 1のラッチ回路と、第 2のラッチ回路と、前記複数の電流源 に設けられたスィッチと、を有する信号線駆動回路であって、
信号線と、前記複数の電流源との間には、前記信号線と前記複数の電流源との 電気的な接続を切り換えることが可能な切り換え手段を有し、
前記設定信号は第 2のラッチ回路に基づいて設定されることを特徴とする信号線 駆動回路。
6.外部から入力される設定信号により出力電流値を制御可能な複数の電流源 と、シフトレジスタと、第 1のラッチ回路と、第 2のラッチ回路と、前記複数の電流源 に設けられたスィッチと、を有する信号線駆動回路であって、
信号線と、前記複数の電流源との間には、前記信号線と前記複数の電流源との 電気的な接続を切り換えることが可能な切り換え手段を有し、
前記設定信号は第 2のラッチ回路に基づいて設定され、
前記スィッチは前記第 2のラッチ回路からの信号により制御されることを特徴とす る信号線駆動回路。
7.外部から入力される設定信号により出力電流値を制御可能な複数の電流源 と、第 1のシフトレジスタと、第 2のシフトレジスタと、第 1のラッチ回路と、第 2のラッ チ回路とを有する信号線駆動回路であって、
信号線と、前記複数の電流源との間には、前記信号線と前記複数の電流源との 電気的な接続を切り換えることが可能な切り換え手段を有し、
前記設定信号は前記第 1のシフトレジスタに基づいて設定されることを特徴とする 信号線駆動回路。
8. 外部から入力される設定信号により出力電流値を制御可能な複数の電流源 と、第 1のシフトレジスタと、第 2のシフトレジスタと、第 1のラッチ回路と、第 2のラッ チ回路と、前記複数の電流源に設けられたスィッチと、を有する信号線駆動回路 であって、
信号線と、前記複数の電流源との間には、前記信号線と前記複数の電流源との 電気的な接続を切り換えることが可能な切り換え手段を有し、
前記設定信号は前記第 1のシフトレジスタに基づいて設定され、
前記スィッチは前記第 2のラッチ回路からの信号により制御されることを特徴とす る信号線駆動回路。
9.外部から入力される設定信号により出力電流値を制御可能な複数の第 1及び 第 2の電流源と、シフトレジスタと、
前記第 1の電流源を有する第 1のラッチ回路と、
前記第 2の電流源を有する第 2のラッチ回路と、を有する信号線駆動回路であつ て、
信号線と、前記複数の第 1及び第 2の電流源との間には、前記信号線と前記複 数の第 1及び第 2の電流源との電気的な接続を切り換えることが可能な切り換え 手段を有し、
前記第 1の電流源へ入力される設定信号は、前記シフトレジスタからのに基づい て設定され、
前記第 2の電流源へ入力される設定信号は、前記第 1の電流源で設定された電 流に基づいて設定されることを特徴とする信号線駆動回路。
1 0.外部から入力される設定信号により出力電流値を制御可能な複数の第 1及 び第 2の電流源と、シフトレジスタと、
前記第 1の電流源を有する第 1のラッチ回路と、 前記第 2の電流源を有する第 2のラッチ回路と、
前記第 1のラッチ回路と前記第 2のラッチ回路との間に設けられた第 1のスィッチ と、前記第 2のラッチ回路と前記切り換え手段との間に設けられた第 2のスィッチ と、を有する信号線駆動回路であって、
信号線と、前記複数の第 1及び第 2の電流源との間には、前記信号線と前記複 数の第 1及び第 2の電流源との電気的な接続を切り換えることが可能な切り換え 手段を有し、
前記第 1の電流源へ入力される設定信号は、前記シフトレジスタからのに基づい て設定され、
前記第 2の電流源へ入力される設定信号は、前記第 1の電流源で設定された電 流に基づいて設定され、
前記第 1及び第 2のスィッチは前記第 2のラッチ回路からの信号により制御される ことを特徴とする信号線駆動回路。
1 1 .外部から入力される設定信号により出力電流値を制御可能な複数の一対の 電流源と、シフトレジスタと、前記一対の電流源を含むラッチ回路とを有する信号 線駆動回路であって、
信号線と、前記複数の一対の電流源との間には、前記信号線と前記複数の一対 の電流源との電気的な接続を切り換えることが可能な切り換え手段を有し、 前記一対の電流源へ入力される設定信号は、前記シフトレジスタからのに基づい て設定されることを特徴とする信号線駆動回路。
1 2.外部から入力される設定信号により出力電流値を制御可能な複数の一対の 電流源と、シフトレジスタと、前記一対の電流源と第 1及び第 2のスィッチとを含む ラッチ回路とを有する信号線駆動回路であって、
信号線と、前記複数の一対の電流源との間には、前記信号線と前記複数の一対 の電流源との電気的な接続を切り換えることが可能な切り換え手段を有し、 前記一対の電流源へ入力される設定信号は、前記シフトレジスタからのに基づい て設定され、
前記第 1及び第 2のスィッチはラッチパルスにより制御されることを特徴とする信 号線駆動回路。
1 3.請求の範囲 3乃至 1 2のいずれか一において、前記切り換え手段は複数の アナログスィッチを有し、前記電流源は前記アナログスィッチを介して前記信号線 と接続されることを特徴とする信号線駆動回路。
1 4.請求の範囲 3乃至 1 2のいずれか一において、前記切り換え手段は前記信 号線ごとに 3つのアナログスィッチを有し、前記 3つのアナログスィッチはそれぞれ 異なる前記電流源と接続されることを特徴とする信号線駆動回路。
1 5.請求の範囲 3乃至 1 2のいずれか一において、前記切り換え手段は複数の アナログスィッチからなるアナログスィッチ群と、複数の前記電流源からなる電流 源回路群とを有することを特徴とする信号線駆動回路。
1 6.請求の範囲 3乃至 1 2のいずれか一に記載の信号線駆動回路を有する発光
1 7.請求の範囲 3乃至 1 2のいずれか一に記載の信号線駆動回路を二つと、画 素部とを有する発光装置であって、
前記二つの信号線駆動回路は、それぞれ有する電流源から供給される電流の差 分を前記画素部へ入力する機能を有することを特徴とする発光装置。
1 8.請求の範囲 3乃至 1 2のいずれか一に記載の信号線駆動回路と、画素部と を有する発光装置であって、
前記画素部は複数の前記信号線と、複数の走査線とがマトリックス状に配列され、 前記信号線と前記走査線との交点に発光素子を有し、 前記信号線からの電流を制御するスイッチング用トランジスタと、
前記発光素子に流れる電流を制御する電流制御用トランジスタと、を有すること を特徴とする発光装置。
1 9.複数の電流源を有する電流源回路と、前記複数の電流源の電流を設定す る手段と、前記設定された電流が流れる複数の信号線と、前記信号線と前記電 流源との間に設けられた切り換え手段と、を有する信号線駆動回路の駆動方法 であって、
前記切り換え手段は一定期間ごとに前記信号線と前記電流源回路と接続を切り 換えることを特徴とすることを特徴とする信号線駆動回路の駆動方法。
20.請求の範囲 1 9において、前記信号線へ入力されるビデオ信号の同期タイミ ングに対応する単位フレーム期間内に前記一定期間が設けられることを特徴とす る信号線駆動回路の駆動方法。
21 .請求の範囲 1 9において、前記信号線へ入力されるビデオ信号の同期タイミ ングに対応する単位フレーム期間は、書き込み期間を有し、前記一定期間は書き 込み期間と重ならないように設けられることを特徴とする信号線駆動回路の駆動 方法。
22.請求の範囲 1 9において、前記信号線へ入力されるビデオ信号の同期タイミ ングに対応する単位フレーム期間は m (mは 2以上の自然数)個のサブフレーム 期間 SF1、 SF2、■■■、 SFmを有し、
前記サブフレーム期間に前記一定期間が設けられることを特徴とする信号線駆 動回路の駆動方法。
23.請求の範囲 1 9において、前記信号線へ入力されるビデオ信号の同期タイミ ングに対応する単位フレーム期間は m (mは 2以上の自然数)個のサブフレーム 期間 SF1、 SF2、 ···、 SFmを有し、前言己 m固のサブフレーム期曰 SF1、 SF2、… SFm iま、それぞれ書き込み期間 Ta 1、 Ta2、…、 Tamと表示期 Ts 1、 Ts2、…、 Tsmとを有し、
前記表示期間内に前記一定期間が設けられることを特徴とする信号線駆動回路 の駆動方法。
24.請求の範囲 1 9において、前記一定期間では前記複数の電流源の電流を設 定する手段により設定動作を行う期間が設けられることを特徴とする信号線駆動 回路の駆動方法。
25.請求の範囲 24において、前記一定期間において、前記信号線と前記電流 源との電気的な接続を切り換える動作と、前記設定動作とが重ならないように設 けることを特徴とする信号線駆動回路の駆動方法。
26.請求の範囲 25において、前記一定期間において、前記信号線と前記電流 源との電気的な接続を切り換える動作は、前記設定動作より後に設けられること を特徴とする信号線駆動回路の駆動方法。
PCT/JP2003/016354 2003-01-17 2003-12-19 電流源回路、信号線駆動回路及びその駆動方法並びに発光装置 WO2004066248A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP03780930A EP1585098A4 (en) 2003-01-17 2003-12-19 POWER SUPPLY, SIGNALING CONTROL, AND CORRESPONDING CONTROL METHOD AND LIGHT EMITTING DEVICE
JP2004539105A JP4170293B2 (ja) 2003-01-17 2003-12-19 半導体装置
AU2003289447A AU2003289447A1 (en) 2003-01-17 2003-12-19 Power supply circuit, signal line drive circuit, its drive method, and light-emitting device
KR1020107028420A KR101102372B1 (ko) 2003-01-17 2003-12-19 반도체장치 및 발광 장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003010427 2003-01-17
JP2003-10427 2003-01-17

Publications (1)

Publication Number Publication Date
WO2004066248A1 true WO2004066248A1 (ja) 2004-08-05

Family

ID=32767250

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/016354 WO2004066248A1 (ja) 2003-01-17 2003-12-19 電流源回路、信号線駆動回路及びその駆動方法並びに発光装置

Country Status (7)

Country Link
US (2) US8659529B2 (ja)
EP (1) EP1585098A4 (ja)
JP (2) JP4170293B2 (ja)
KR (2) KR101065659B1 (ja)
CN (1) CN100437701C (ja)
AU (1) AU2003289447A1 (ja)
WO (1) WO2004066248A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007133351A (ja) * 2005-10-12 2007-05-31 Canon Inc 表示装置、アクティブマトリクス装置およびそれらの駆動方法
WO2021009591A1 (ja) * 2019-07-12 2021-01-21 株式会社半導体エネルギー研究所 半導体装置、無線通信装置

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3923341B2 (ja) 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
KR101065659B1 (ko) 2003-01-17 2011-09-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치
EP1671303B1 (en) 2003-09-12 2014-08-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of the same
ATE484051T1 (de) * 2004-06-01 2010-10-15 Lg Display Co Ltd Organische elektrolumineszenzanzeige und ansteuerverfahren dafür
US8013809B2 (en) 2004-06-29 2011-09-06 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of the same, and electronic apparatus
JP5100993B2 (ja) * 2005-09-09 2012-12-19 ティーピーオー、ホンコン、ホールディング、リミテッド 液晶駆動回路およびこれを有する液晶表示装置
US7851804B2 (en) * 2007-05-17 2010-12-14 Semiconductor Energy Laboratory Co., Ltd. Display device
WO2009082056A1 (en) * 2007-12-24 2009-07-02 Syncoam Co., Ltd Hybrid driving device and method of amoled panel using multi-analog gradation current
KR101160976B1 (ko) * 2010-07-19 2012-06-29 주식회사 글루칸 치주질환의 치료 또는 예방용 조성물
JP6819890B2 (ja) * 2018-04-23 2021-01-27 日亜化学工業株式会社 駆動回路及び処理装置
CN111354300A (zh) * 2019-08-14 2020-06-30 Tcl科技集团股份有限公司 一种驱动电路、驱动方法及显示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02189579A (ja) * 1989-01-19 1990-07-25 Toshiba Corp 液晶ディスプレイ駆動装置
JPH0542488Y2 (ja) * 1986-01-28 1993-10-26
JPH0981087A (ja) * 1995-09-18 1997-03-28 Toshiba Corp 液晶表示装置
JPH09134149A (ja) * 1995-11-09 1997-05-20 Seiko Epson Corp 画像表示装置
JPH09244590A (ja) * 1996-03-11 1997-09-19 Toshiba Corp 出力回路及びこれを含む液晶表示器の駆動回路
JPH1145071A (ja) * 1997-05-29 1999-02-16 Nec Corp 有機薄膜el素子の駆動回路
JP2000081920A (ja) * 1998-09-07 2000-03-21 Canon Inc 電流出力回路
JP2002351404A (ja) * 2001-03-22 2002-12-06 Semiconductor Energy Lab Co Ltd 表示装置の駆動方法
WO2003038793A1 (fr) * 2001-10-30 2003-05-08 Semiconductor Energy Laboratory Co., Ltd. Circuit de commande de ligne de signal, dispositif electroluminescent, et procede d'excitation
JP2004004789A (ja) * 2002-04-24 2004-01-08 Seiko Epson Corp 電子装置、電子機器、および電子装置の駆動方法

Family Cites Families (113)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3696393A (en) * 1971-05-10 1972-10-03 Hughes Aircraft Co Analog display using light emitting diodes
NL7405441A (nl) * 1974-04-23 1975-10-27 Philips Nv Nauwkeurige stroombronschakeling.
JPS62122488A (ja) 1985-11-22 1987-06-03 Toshiba Corp X線撮影装置
US4967192A (en) * 1987-04-22 1990-10-30 Hitachi, Ltd. Light-emitting element array driver circuit
US4967140A (en) * 1988-09-12 1990-10-30 U.S. Philips Corporation Current-source arrangement
US5266936A (en) * 1989-05-09 1993-11-30 Nec Corporation Driving circuit for liquid crystal display
US5016070A (en) * 1989-06-30 1991-05-14 Texas Instruments Incorporated Stacked CMOS sRAM with vertical transistors and cross-coupled capacitors
JPH03287391A (ja) 1990-03-31 1991-12-18 Daikin Ind Ltd 直交座標ロボット
JPH0542488A (ja) 1990-09-04 1993-02-23 Masahisa Miura ロータリーホチキス
JPH06118913A (ja) 1992-08-10 1994-04-28 Casio Comput Co Ltd 液晶表示装置
JP3390214B2 (ja) 1993-07-19 2003-03-24 パイオニア株式会社 表示装置の駆動回路
US5594463A (en) * 1993-07-19 1997-01-14 Pioneer Electronic Corporation Driving circuit for display apparatus, and method of driving display apparatus
JP3442449B2 (ja) * 1993-12-25 2003-09-02 株式会社半導体エネルギー研究所 表示装置及びその駆動回路
TW280037B (en) * 1994-04-22 1996-07-01 Handotai Energy Kenkyusho Kk Drive circuit of active matrix type display device and manufacturing method
US5619228A (en) * 1994-07-25 1997-04-08 Texas Instruments Incorporated Method for reducing temporal artifacts in digital video systems
JP3156522B2 (ja) 1994-09-22 2001-04-16 凸版印刷株式会社 液晶表示装置用駆動回路
JPH08101669A (ja) * 1994-09-30 1996-04-16 Semiconductor Energy Lab Co Ltd 表示装置駆動回路
JPH08106075A (ja) 1994-10-06 1996-04-23 Sharp Corp 表示駆動回路
EP0718816B1 (en) * 1994-12-20 2003-08-06 Seiko Epson Corporation Image display device
US5805123A (en) * 1995-03-16 1998-09-08 Texas Instruments Incorporated Display panel driving circuit having an integrated circuit portion and a high power portion attached to the integrated circuit
JPH09101759A (ja) * 1995-10-04 1997-04-15 Pioneer Electron Corp 発光素子の駆動方法および駆動装置
KR100195501B1 (ko) * 1995-11-30 1999-06-15 김영남 레치형 전송기를 이용한 평판 표시기 데이타 구동 장치
US5719589A (en) * 1996-01-11 1998-02-17 Motorola, Inc. Organic light emitting diode array drive apparatus
JP3547561B2 (ja) * 1996-05-15 2004-07-28 パイオニア株式会社 表示装置
JPH09329806A (ja) * 1996-06-11 1997-12-22 Toshiba Corp 液晶表示装置
JPH1083166A (ja) 1996-09-09 1998-03-31 Matsushita Electron Corp 液晶表示装置の駆動回路とその制御方法
JP3795606B2 (ja) * 1996-12-30 2006-07-12 株式会社半導体エネルギー研究所 回路およびそれを用いた液晶表示装置
TW441136B (en) * 1997-01-28 2001-06-16 Casio Computer Co Ltd An electroluminescent display device and a driving method thereof
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
EP0978114A4 (en) 1997-04-23 2003-03-19 Sarnoff Corp PIXEL STRUCTURE WITH LIGHT EMITTING DIODE AND ACTIVE MATRIX AND METHOD
JPH10312173A (ja) 1997-05-09 1998-11-24 Pioneer Electron Corp 画像表示装置
TW381249B (en) * 1997-05-29 2000-02-01 Nippon Electric Co Driving circuits of organic thin film electric laser components
JP3375117B2 (ja) * 1997-06-11 2003-02-10 シャープ株式会社 半導体装置及びその製造方法、及び液晶表示装置
JP3287391B2 (ja) * 1997-07-17 2002-06-04 シャープ株式会社 半導体装置
JPH11183870A (ja) 1997-12-18 1999-07-09 Sony Corp 液晶パネルの駆動回路及び表示装置
JPH11231834A (ja) * 1998-02-13 1999-08-27 Pioneer Electron Corp 発光ディスプレイ装置及びその駆動方法
US6037888A (en) * 1998-03-23 2000-03-14 Pmc-Sierra Ltd. High accuracy digital to analog converter combining data weighted averaging and segmentation
JP3252897B2 (ja) * 1998-03-31 2002-02-04 日本電気株式会社 素子駆動装置および方法、画像表示装置
US6268842B1 (en) * 1998-04-13 2001-07-31 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor circuit and semiconductor display device using the same
JP4081852B2 (ja) 1998-04-30 2008-04-30 ソニー株式会社 有機el素子のマトリクス駆動方法及び有機el素子のマトリクス駆動装置
GB9812742D0 (en) 1998-06-12 1998-08-12 Philips Electronics Nv Active matrix electroluminescent display devices
JP3800831B2 (ja) 1998-10-13 2006-07-26 セイコーエプソン株式会社 表示装置及び電子機器
JP2000194428A (ja) 1998-12-28 2000-07-14 Stanley Electric Co Ltd 有機el素子の駆動装置及び駆動方法
JP2000267164A (ja) 1999-03-15 2000-09-29 Fuji Photo Film Co Ltd レンズ沈胴式カメラおよびその制御方法
US6952194B1 (en) * 1999-03-31 2005-10-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP4627822B2 (ja) 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
SG98413A1 (en) * 1999-07-08 2003-09-19 Nichia Corp Image display apparatus and its method of operation
JP2001034221A (ja) 1999-07-23 2001-02-09 Nippon Seiki Co Ltd 有機エレクトロルミネセンス素子の駆動回路
JP2001042822A (ja) 1999-08-03 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型表示装置
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
JP2001042847A (ja) 1999-08-03 2001-02-16 Canon Inc 情報処理システム、表示制御方法及び記憶媒体
WO2001011598A1 (fr) 1999-08-05 2001-02-15 Kabushiki Kaisha Toshiba Dispositif d'affichage plat
JP2001056667A (ja) 1999-08-18 2001-02-27 Tdk Corp 画像表示装置
JP4806481B2 (ja) * 1999-08-19 2011-11-02 富士通セミコンダクター株式会社 Lcdパネル駆動回路
JP3341735B2 (ja) * 1999-10-05 2002-11-05 日本電気株式会社 有機薄膜el表示装置の駆動装置とその駆動方法
US6351076B1 (en) * 1999-10-06 2002-02-26 Tohoku Pioneer Corporation Luminescent display panel drive unit and drive method thereof
JP2001147659A (ja) 1999-11-18 2001-05-29 Sony Corp 表示装置
US6339391B1 (en) * 1999-12-13 2002-01-15 Lsi Logic Corporation Method and apparatus for optimizing crossover voltage for differential pair switches in a current-steering digital-to-analog converter or the like
GB2357643A (en) * 1999-12-21 2001-06-27 Nokia Mobile Phones Ltd A mobile phone VCO with controlled output power level
JP5088986B2 (ja) 1999-12-24 2012-12-05 株式会社半導体エネルギー研究所 表示装置
US6606080B2 (en) 1999-12-24 2003-08-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and electronic equipment
JP2001195042A (ja) * 2000-01-05 2001-07-19 Internatl Business Mach Corp <Ibm> 液晶パネル用ソース・ドライバ及びソース・ドライバ出力バラツキの平準化方法
US6331830B1 (en) * 2000-02-04 2001-12-18 Rockwell Technologies Llc Self-trimming current source and method for switched current source DAC
US7301520B2 (en) * 2000-02-22 2007-11-27 Semiconductor Energy Laboratory Co., Ltd. Image display device and driver circuit therefor
JP2001290469A (ja) 2000-04-06 2001-10-19 Nec Corp 液晶表示装置
JP2002062845A (ja) 2000-06-06 2002-02-28 Semiconductor Energy Lab Co Ltd 表示装置
TW502236B (en) * 2000-06-06 2002-09-11 Semiconductor Energy Lab Display device
JP4770001B2 (ja) 2000-06-22 2011-09-07 日本テキサス・インスツルメンツ株式会社 駆動回路及び電圧ドライバ
US6952228B2 (en) * 2000-10-13 2005-10-04 Canon Kabushiki Kaisha Image pickup apparatus
SG114502A1 (en) 2000-10-24 2005-09-28 Semiconductor Energy Lab Light emitting device and method of driving the same
US6927753B2 (en) * 2000-11-07 2005-08-09 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2003195815A (ja) 2000-11-07 2003-07-09 Sony Corp アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置
US7015882B2 (en) * 2000-11-07 2006-03-21 Sony Corporation Active matrix display and active matrix organic electroluminescence display
JP4353664B2 (ja) * 2000-11-07 2009-10-28 株式会社半導体エネルギー研究所 表示装置の駆動回路、表示装置及び電子機器
JP4552069B2 (ja) * 2001-01-04 2010-09-29 株式会社日立製作所 画像表示装置およびその駆動方法
JP2002215095A (ja) * 2001-01-22 2002-07-31 Pioneer Electronic Corp 発光ディスプレイの画素駆動回路
US6753654B2 (en) * 2001-02-21 2004-06-22 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and electronic appliance
JP4831874B2 (ja) * 2001-02-26 2011-12-07 株式会社半導体エネルギー研究所 発光装置及び電子機器
JP2002278497A (ja) 2001-03-22 2002-09-27 Canon Inc 表示パネル及びその駆動方法
US6693385B2 (en) * 2001-03-22 2004-02-17 Semiconductor Energy Laboratory Co., Ltd. Method of driving a display device
US6661180B2 (en) * 2001-03-22 2003-12-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, driving method for the same and electronic apparatus
TW522754B (en) * 2001-03-26 2003-03-01 Rohm Co Ltd Organic EL drive circuit and organic EL display device using the same
KR100456987B1 (ko) * 2001-04-10 2004-11-10 가부시키가이샤 히타치세이사쿠쇼 표시 데이터를 표시하기 위한 표시 장치 및 표시 구동 장치
TW504898B (en) * 2001-04-17 2002-10-01 Himax Tech Inc Distributed data signal converting device and method
US6590516B2 (en) * 2001-05-30 2003-07-08 Matsushita Electric Industrial Co., Ltd. Current steering type D/A converter
JP4982014B2 (ja) * 2001-06-21 2012-07-25 株式会社日立製作所 画像表示装置
KR100531363B1 (ko) * 2001-07-06 2005-11-28 엘지전자 주식회사 전류 구동형 표시소자의 구동 회로
US6667580B2 (en) 2001-07-06 2003-12-23 Lg Electronics Inc. Circuit and method for driving display of current driven type
US6876350B2 (en) * 2001-08-10 2005-04-05 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic equipment using the same
KR100505773B1 (ko) 2001-08-22 2005-08-03 아사히 가세이 마이크로시스템 가부시끼가이샤 디스플레이 패널 구동 회로
JP5108187B2 (ja) 2001-08-22 2012-12-26 旭化成エレクトロニクス株式会社 ディスプレイパネル駆動回路
JP5102418B2 (ja) 2001-08-22 2012-12-19 旭化成エレクトロニクス株式会社 ディスプレイパネル駆動回路
TWI239026B (en) * 2001-08-29 2005-09-01 Au Optronics Corp Plasma display panel structure and its driving method
JP4193452B2 (ja) 2001-08-29 2008-12-10 日本電気株式会社 電流負荷デバイス駆動用半導体装置及びそれを備えた電流負荷デバイス
JP3656580B2 (ja) 2001-08-29 2005-06-08 日本電気株式会社 発光素子駆動回路及びそれを用いた発光表示装置
CN101165759B (zh) * 2001-08-29 2012-07-04 日本电气株式会社 用于驱动电流负载器件的半导体器件及提供的电流负载器件
WO2003034381A2 (en) 2001-09-20 2003-04-24 Pioneer Corporation Drive circuit for light emitting elements
JP3866069B2 (ja) * 2001-09-26 2007-01-10 株式会社東芝 赤外線固体撮像装置
US6777885B2 (en) * 2001-10-12 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Drive circuit, display device using the drive circuit and electronic apparatus using the display device
US7180479B2 (en) * 2001-10-30 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Signal line drive circuit and light emitting device and driving method therefor
US7742064B2 (en) * 2001-10-30 2010-06-22 Semiconductor Energy Laboratory Co., Ltd Signal line driver circuit, light emitting device and driving method thereof
US6963336B2 (en) * 2001-10-31 2005-11-08 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit and light emitting device
TWI256607B (en) * 2001-10-31 2006-06-11 Semiconductor Energy Lab Signal line drive circuit and light emitting device
JP2003150112A (ja) 2001-11-14 2003-05-23 Matsushita Electric Ind Co Ltd Oled表示装置およびその駆動方法
JP3778079B2 (ja) * 2001-12-20 2006-05-24 株式会社日立製作所 表示装置
US6985072B2 (en) * 2001-12-21 2006-01-10 Maxim Integrated Products, Inc. Apparatus and method for a low-rate data transmission mode over a power line
JP3970110B2 (ja) * 2002-06-27 2007-09-05 カシオ計算機株式会社 電流駆動装置及びその駆動方法並びに電流駆動装置を用いた表示装置
US6801061B2 (en) * 2002-08-29 2004-10-05 Micron Technology, Inc. Reduced current input buffer circuit
KR100476368B1 (ko) * 2002-11-05 2005-03-17 엘지.필립스 엘시디 주식회사 유기 전계발광 표시패널의 데이터 구동 장치 및 방법
WO2004054114A1 (ja) * 2002-12-10 2004-06-24 Semiconductor Energy Laboratory Co., Ltd. 半導体装置、デジタル・アナログ変換回路及びそれらを用いた表示装置
US7271784B2 (en) * 2002-12-18 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP3810364B2 (ja) * 2002-12-19 2006-08-16 松下電器産業株式会社 表示装置用ドライバ
KR101065659B1 (ko) 2003-01-17 2011-09-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0542488Y2 (ja) * 1986-01-28 1993-10-26
JPH02189579A (ja) * 1989-01-19 1990-07-25 Toshiba Corp 液晶ディスプレイ駆動装置
JPH0981087A (ja) * 1995-09-18 1997-03-28 Toshiba Corp 液晶表示装置
JPH09134149A (ja) * 1995-11-09 1997-05-20 Seiko Epson Corp 画像表示装置
JPH09244590A (ja) * 1996-03-11 1997-09-19 Toshiba Corp 出力回路及びこれを含む液晶表示器の駆動回路
JPH1145071A (ja) * 1997-05-29 1999-02-16 Nec Corp 有機薄膜el素子の駆動回路
JP2000081920A (ja) * 1998-09-07 2000-03-21 Canon Inc 電流出力回路
JP2002351404A (ja) * 2001-03-22 2002-12-06 Semiconductor Energy Lab Co Ltd 表示装置の駆動方法
WO2003038793A1 (fr) * 2001-10-30 2003-05-08 Semiconductor Energy Laboratory Co., Ltd. Circuit de commande de ligne de signal, dispositif electroluminescent, et procede d'excitation
JP2004004789A (ja) * 2002-04-24 2004-01-08 Seiko Epson Corp 電子装置、電子機器、および電子装置の駆動方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007133351A (ja) * 2005-10-12 2007-05-31 Canon Inc 表示装置、アクティブマトリクス装置およびそれらの駆動方法
WO2021009591A1 (ja) * 2019-07-12 2021-01-21 株式会社半導体エネルギー研究所 半導体装置、無線通信装置
US11894040B2 (en) 2019-07-12 2024-02-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and wireless communication device

Also Published As

Publication number Publication date
CN100437701C (zh) 2008-11-26
KR101102372B1 (ko) 2012-01-05
US20140232622A1 (en) 2014-08-21
JP2008242489A (ja) 2008-10-09
US9626913B2 (en) 2017-04-18
KR101065659B1 (ko) 2011-09-20
US20040232952A1 (en) 2004-11-25
JPWO2004066248A1 (ja) 2006-05-18
CN1739133A (zh) 2006-02-22
JP4170293B2 (ja) 2008-10-22
AU2003289447A1 (en) 2004-08-13
US8659529B2 (en) 2014-02-25
EP1585098A4 (en) 2007-03-21
KR20110003589A (ko) 2011-01-12
JP4628447B2 (ja) 2011-02-09
KR20050101175A (ko) 2005-10-20
EP1585098A1 (en) 2005-10-12

Similar Documents

Publication Publication Date Title
JP4628447B2 (ja) 半導体装置
US6909243B2 (en) Light-emitting device and method of driving the same
JP4642094B2 (ja) 発光装置及び電子機器
US7425937B2 (en) Device and driving method thereof
US8593381B2 (en) Method of driving light-emitting device
JP2020016905A (ja) 表示装置
JP3923341B2 (ja) 半導体集積回路およびその駆動方法
US7345657B2 (en) Semiconductor device and display device utilizing the same
US7961160B2 (en) Display device, a driving method of a display device, and a semiconductor integrated circuit incorporated in a display device
JPWO2004057561A1 (ja) 発光装置の駆動方法、および電子機器
US20040201412A1 (en) Source follower, voltage follower, and semiconductor device
JP2004361935A (ja) 半導体装置およびその駆動方法
JP4467900B2 (ja) 発光装置の駆動方法
JP4658016B2 (ja) 半導体装置
JP4574128B2 (ja) 発光装置
JP4688899B2 (ja) 表示装置
JP5703347B2 (ja) 半導体装置
JP5604270B2 (ja) 半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2004539105

Country of ref document: JP

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
REEP Request for entry into the european phase

Ref document number: 2003780930

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2003780930

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020057012957

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 20038A88999

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 2003780930

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020057012957

Country of ref document: KR