TWI818370B - 資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元 - Google Patents
資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元 Download PDFInfo
- Publication number
- TWI818370B TWI818370B TW110145080A TW110145080A TWI818370B TW I818370 B TWI818370 B TW I818370B TW 110145080 A TW110145080 A TW 110145080A TW 110145080 A TW110145080 A TW 110145080A TW I818370 B TWI818370 B TW I818370B
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- data
- unit
- amount
- writing
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims abstract description 793
- 230000005055 memory storage Effects 0.000 title claims abstract description 62
- 238000000034 method Methods 0.000 title claims abstract description 28
- 238000007726 management method Methods 0.000 claims description 117
- 238000013500 data storage Methods 0.000 claims description 17
- 238000012546 transfer Methods 0.000 claims description 14
- 230000008878 coupling Effects 0.000 claims description 6
- 238000010168 coupling process Methods 0.000 claims description 6
- 238000005859 coupling reaction Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 16
- 230000005540 biological transmission Effects 0.000 description 12
- 238000012937 correction Methods 0.000 description 11
- 238000013507 mapping Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 5
- 239000007787 solid Substances 0.000 description 5
- 238000012545 processing Methods 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 239000013078 crystal Substances 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000013515 script Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0631—Configuration or reconfiguration of storage systems by allocating resources to storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
- G06F3/0611—Improving I/O performance in relation to response time
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/064—Management of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0653—Monitoring storage devices or systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7205—Cleaning, compaction, garbage collection, erase control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7208—Multiple device management, e.g. distributing data over multiple flash devices
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Read Only Memory (AREA)
- Communication Control (AREA)
- Debugging And Monitoring (AREA)
Abstract
提供一種資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元。此方法包括:偵測多個記憶體單元的多個資料寫入速度;依據各記憶體單元的晶粒數量決定各記憶體單元的初始寫入量;依據多個資料寫入速度以及各記憶體單元的初始寫入量計算至少一補償資料量;以及依據各記憶體單元的初始寫入量以及至少一補償資料量將對應寫入指令的寫入資料寫入至多個記憶體單元。
Description
本發明是有關於一種記憶體資料儲存技術,且特別是有關於一種資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元。
數位相機、行動電話與MP3播放器在這幾年來的成長十分迅速,使得消費者對儲存媒體的需求也急速增加。由於可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)(例如,快閃記憶體)具有資料非揮發性、省電、體積小,以及無機械結構等特性,所以非常適合內建於上述所舉例的各種可攜式多媒體裝置中。
隨著技術發展,可複寫式非揮發性記憶體模組從單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)逐漸發展為包括可儲存更多位元的記憶胞的快閃記憶體模組。例如,多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell,TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、四階記憶胞(Quad Level Cell,QLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存4個位元的快閃記憶體模組)等。四階記憶胞NAND型快閃記憶體模組的單晶粒的容量可達到1.33TB。然而,市面上快閃記憶體的記憶體容量基本採用2的冪次方計算,如256GB、512GB、1TB等。對於QLC NAND型快閃記憶體模組來說,勢必會掛載奇數個記憶體晶粒來符合基本記憶體容量。受限於此類快閃記憶體模組的特性,記憶體儲存裝置的資料寫入效率將會降低。
本發明提供一種資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元,可提高記憶體儲存裝置的資料寫入效率。
本發明的資料儲存分配方法,用於記憶體儲存裝置。所述記憶體儲存裝置具有記憶體控制電路單元以及可複寫式非揮發性記憶體模組。所述可複寫式非揮發性記憶體模組包括多個記憶體單元。所述資料儲存分配方法包括:自主機系統接收寫入指令;偵測所述多個記憶體單元的多個資料寫入速度,其中各所述多個記憶體單元具有晶粒數量的記憶體晶粒,且經由多個資料輸入輸出匯流排的其中一個耦接至所述記憶體控制電路單元;依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的初始寫入量;依據所述多個資料寫入速度以及各所述多個記憶體單元的所述初始寫入量計算至少一補償資料量;以及依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元。
在本發明的一實施例中,上述依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的所述初始寫入量的步驟包括:依據各所述多個記憶體單元的所述晶粒數量決定所述多個記憶體單元之間的寫入比例;以及依據所述寫入比例以及寫入單位計算各所述多個記憶體單元的所述初始寫入量。
在本發明的一實施例中,上述各所述多個記憶體單元的所述初始寫入量與對應至各所述多個記憶體單元的所述補償資料量的總和除以各所述多個記憶體單元的所述資料寫入速度所獲得的數值皆相同。
在本發明的一實施例中,上述依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元的步驟包括:將所述寫入資料中對應所述多個記憶體單元中的第一記憶體單元的第一初始寫入量以及第一補償資料量的總和的第一資料,經由與所述第一記憶體單元耦接的第一資料輸入輸出匯流排傳輸至所述第一記憶體單元。
在本發明的一實施例中,上述方法更包括:偵測所述多個記憶體單元中第一記憶體單元的第一資料寫入速度以及第二記憶體單元的第一資料寫入速度,其中所述第一記憶體單元具有的記憶體晶粒的第一晶粒數量大於所述第二記憶體單元具有的記憶體晶粒的第二晶粒數量;依據所述第一晶粒數量決定所述第一記憶體單元的第一初始寫入量,並依據所述第二晶粒數量決定所述第二記憶體單元的第二初始寫入量;依據第一資料寫入速度、所述第一資料寫入速度、所述第一初始寫入量以及所述第二初始寫入量計算所述至少一補償資料量;以及依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元。
在本發明的一實施例中,上述方法更包括:在依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元之後,依據所述第二初始寫入量將所述寫入資料傳輸至所述第二記憶體單元。
在本發明的一實施例中,上述可複寫式非揮發性記憶體模組為四階記憶胞(QLC)NAND型快閃記憶體模組,其中至少一所述多個記憶體單元的所述晶粒數量與其他所述多個記憶體單元的所述晶粒數量不同。
在本發明的一實施例中,上述方法更包括:依據各所述多個記憶體單元的所述晶粒數量決定寫入各所述多個記憶體單元的資料的類型或對各所述多個記憶體單元執行垃圾回收操作的優先順序。
本發明的記憶體儲存裝置包括連接介面單元、可複寫式非揮發性記憶體模組以及記憶體控制電路單元。所述連接介面單元用以耦接至主機系統。所述可複寫式非揮發性記憶體模組包括多個記憶體單元。所述記憶體控制電路單元耦接至所述連接介面單元與所述可複寫式非揮發性記憶體模組。所述記憶體控制電路單元用以自所述主機系統接收寫入指令。所述記憶體控制電路單元更用以偵測所述多個記憶體單元的多個資料寫入速度,其中各所述多個記憶體單元具有晶粒數量的記憶體晶粒,且經由多個資料輸入輸出匯流排的其中一個耦接至所述記憶體控制電路單元。所述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的初始寫入量。所述記憶體控制電路單元更用以依據所述多個資料寫入速度以及各所述多個記憶體單元的所述初始寫入量計算至少一補償資料量。並且,所述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元。
在本發明的一實施例中,上述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述晶粒數量決定所述多個記憶體單元之間的寫入比例。並且,所述記憶體控制電路單元更用以依據所述寫入比例以及寫入單位計算各所述多個記憶體單元的所述初始寫入量。
在本發明的一實施例中,上述各所述多個記憶體單元的所述初始寫入量與對應至各所述多個記憶體單元的所述補償資料量的總和除以各所述多個記憶體單元的所述資料寫入速度所獲得的數值皆相同。
在本發明的一實施例中,上述記憶體控制電路單元更用以將所述寫入資料中對應所述多個記憶體單元中的第一記憶體單元的第一初始寫入量以及第一補償資料量的總和的第一資料,經由與所述第一記憶體單元耦接的第一資料輸入輸出匯流排傳輸至所述第一記憶體單元。
在本發明的一實施例中,上述記憶體控制電路單元更用以偵測所述多個記憶體單元中第一記憶體單元的第一資料寫入速度以及第二記憶體單元的第一資料寫入速度,其中所述第一記憶體單元具有的記憶體晶粒的第一晶粒數量大於所述第二記憶體單元具有的記憶體晶粒的第二晶粒數量。所述記憶體控制電路單元更用以依據所述第一晶粒數量決定所述第一記憶體單元的第一初始寫入量,並依據所述第二晶粒數量決定所述第二記憶體單元的第二初始寫入量。所述記憶體控制電路單元更用以依據第一資料寫入速度、所述第一資料寫入速度、所述第一初始寫入量以及所述第二初始寫入量計算所述至少一補償資料量。並且,所述記憶體控制電路單元更用以依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元。
在本發明的一實施例中,上述記憶體控制電路單元更用以在依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元之後,依據所述第二初始寫入量將所述寫入資料傳輸至所述第二記憶體單元。
在本發明的一實施例中,上述可複寫式非揮發性記憶體模組為四階記憶胞(QLC)NAND型快閃記憶體模組,其中至少一所述多個記憶體單元的所述晶粒數量與其他所述多個記憶體單元的所述晶粒數量不同。
在本發明的一實施例中,上述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述晶粒數量決定寫入各所述多個記憶體單元的資料的類型或對各所述多個記憶體單元執行垃圾回收操作的優先順序。
本發明的記憶體控制電路單元,用於控制可複寫式非揮發性記憶體模組。所述可複寫式非揮發性記憶體模組包括多個記憶體單元。所述記憶體控制電路單元包括主機介面、記憶體介面以及記憶體管理電路。所述主機介面用以耦接至主機系統。所述記憶體介面用以耦接至所述可複寫式非揮發性記憶體模組。所述記憶體管理電路耦接至所述主機介面與所述記憶體介面。所述記憶體管理電路用以自所述主機系統接收寫入指令。所述記憶體管理電路更用以偵測所述多個記憶體單元的多個資料寫入速度,其中各所述多個記憶體單元具有晶粒數量的記憶體晶粒,且經由多個資料輸入輸出匯流排的其中一個耦接至所述記憶體控制電路單元。所述記憶體管理電路更用以依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的初始寫入量。所述記憶體管理電路更用以依據所述多個資料寫入速度以及各所述多個記憶體單元的所述初始寫入量計算至少一補償資料量。並且,所述記憶體管理電路更用以依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元。
在本發明的一實施例中,上述記憶體管理電路更用以依據各所述多個記憶體單元的所述晶粒數量決定所述多個記憶體單元之間的寫入比例。並且,所述記憶體管理電路更用以依據所述寫入比例以及寫入單位計算各所述多個記憶體單元的所述初始寫入量。
在本發明的一實施例中,上述各所述多個記憶體單元的所述初始寫入量與對應至各所述多個記憶體單元的所述補償資料量的總和除以各所述多個記憶體單元的所述資料寫入速度所獲得的數值皆相同。
在本發明的一實施例中,上述記憶體管理電路更用以將所述寫入資料中對應所述多個記憶體單元中的第一記憶體單元的第一初始寫入量以及第一補償資料量的總和的第一資料,經由與所述第一記憶體單元耦接的第一資料輸入輸出匯流排傳輸至所述第一記憶體單元。
在本發明的一實施例中,上述記憶體管理電路更用以偵測所述多個記憶體單元中第一記憶體單元的第一資料寫入速度以及第二記憶體單元的第一資料寫入速度,其中所述第一記憶體單元具有的記憶體晶粒的第一晶粒數量大於所述第二記憶體單元具有的記憶體晶粒的第二晶粒數量。所述記憶體管理電路更用以依據所述第一晶粒數量決定所述第一記憶體單元的第一初始寫入量,並依據所述第二晶粒數量決定所述第二記憶體單元的第二初始寫入量。所述記憶體管理電路更用以依據第一資料寫入速度、所述第一資料寫入速度、所述第一初始寫入量以及所述第二初始寫入量計算所述至少一補償資料量。並且,所述記憶體管理電路更用以依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元。
在本發明的一實施例中,上述記憶體管理電路更用以在依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元之後,依據所述第二初始寫入量將所述寫入資料傳輸至所述第二記憶體單元。
在本發明的一實施例中,上述可複寫式非揮發性記憶體模組為四階記憶胞(QLC)NAND型快閃記憶體模組,其中至少一所述多個記憶體單元的所述晶粒數量與其他所述多個記憶體單元的所述晶粒數量不同。
在本發明的一實施例中,上述記憶體管理電路更用以依據各所述多個記憶體單元的所述晶粒數量決定寫入各所述多個記憶體單元的資料的類型或對各所述多個記憶體單元執行垃圾回收操作的優先順序。
基於上述,本範例實施例提出的資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元,能夠依據記憶體單元的資料寫入速度與晶粒數量決定補償資料量,並額外傳輸對應補償資料量的資料至記憶體單元。透過傳輸較多資料給資料寫入速度較快的記憶體單元,可使得每個記憶體單元中的記憶體晶粒同時處於忙碌狀態。藉此,可即時平衡每個記憶體單元的寫入資料量,進而提高記憶體儲存裝置的資料寫入效率。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件(element)的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。這些實施例只是本發明的一部份,並未揭示所有本發明的可實施方式。
一般而言,記憶體儲存裝置(亦稱,記憶體儲存系統)包括可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)與控制器(亦稱,控制電路)。通常記憶體儲存裝置是與主機系統一起使用,以使主機系統可將資料寫入至記憶體儲存裝置或從記憶體儲存裝置中讀取資料。
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。圖2是根據本發明的另一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
請參照圖1與圖2,主機系統11一般包括處理器111、隨機存取記憶體(random access memory, RAM)112、唯讀記憶體(read only memory, ROM)113及資料傳輸介面114。處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114皆耦接至系統匯流排(system bus)110。
在本範例實施例中,主機系統11是透過資料傳輸介面114與記憶體儲存裝置10耦接。例如,主機系統11可經由資料傳輸介面114將資料儲存至記憶體儲存裝置10或從記憶體儲存裝置10中讀取資料。此外,主機系統11是透過系統匯流排110與I/O裝置12耦接。例如,主機系統11可經由系統匯流排110將輸出訊號傳送至I/O裝置12或從I/O裝置12接收輸入訊號。
在本範例實施例中,處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可設置在主機系統11的主機板20上。資料傳輸介面114的數目可以是一或多個。透過資料傳輸介面114,主機板20可以經由有線或無線方式耦接至記憶體儲存裝置10。記憶體儲存裝置10可例如是隨身碟201、記憶卡202、固態硬碟(Solid State Drive, SSD)203或無線記憶體儲存裝置204。無線記憶體儲存裝置204可例如是近距離無線通訊(Near Field Communication, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板20也可以透過系統匯流排110耦接至全球定位系統(Global Positioning System, GPS)模組205、網路介面卡206、無線傳輸裝置207、鍵盤208、螢幕209、喇叭210等各式I/O裝置。例如,在一範例實施例中,主機板20可透過無線傳輸裝置207存取無線記憶體儲存裝置204。
在一範例實施例中,所提及的主機系統為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。雖然在上述範例實施例中,主機系統是以電腦系統來作說明,然而,圖3是根據本發明的另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖3,在另一範例實施例中,主機系統31也可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統,而記憶體儲存裝置30可為其所使用的安全數位(Secure Digital, SD)卡32、小型快閃(Compact Flash, CF)卡33或嵌入式儲存裝置34等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置34包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)341及/或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置342等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。請參照圖4,記憶體儲存裝置10包括連接介面單元402、記憶體控制電路單元404與可複寫式非揮發性記憶體模組406。
連接介面單元402用以將記憶體儲存裝置10耦接至主機系統11。記憶體儲存裝置10可透過連接介面單元402與主機系統11通訊。在本範例實施例中,連接介面單元402是相容於序列先進附件(Serial Advanced Technology Attachment, SATA)標準。然而,必須瞭解的是,本發明不限於此,連接介面單元402亦可以是符合並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準、通用序列匯流排(Universal Serial Bus, USB)標準、SD介面標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、記憶棒(Memory Stick, MS)介面標準、MCP介面標準、MMC介面標準、eMMC介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、eMCP介面標準、CF介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。連接介面單元402可與記憶體控制電路單元404封裝在一個晶片中,或者連接介面單元402是佈設於一包含記憶體控制電路單元404之晶片外。
記憶體控制電路單元404用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令並且根據主機系統11的指令在可複寫式非揮發性記憶體模組406中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組406是耦接至記憶體控制電路單元404並且用以儲存主機系統11所寫入之資料。可複寫式非揮發性記憶體模組406可以是單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell,TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、四階記憶胞(Quad Level Cell,QLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存4個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組406中的每一個記憶胞是以電壓(以下亦稱為臨界電壓)的改變來儲存一或多個位元。具體來說,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組406中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
在本範例實施例中,可複寫式非揮發性記憶體模組406的記憶胞可構成多個實體程式化單元,並且此些實體程式化單元可構成多個實體抹除單元。具體來說,同一條字元線上的記憶胞可組成一或多個實體程式化單元。若每一個記憶胞可儲存2個以上的位元,則同一條字元線上的實體程式化單元可至少可被分類為下實體程式化單元與上實體程式化單元。例如,一記憶胞的最低有效位元(Least Significant Bit,LSB)是屬於下實體程式化單元,並且一記憶胞的最高有效位元(Most Significant Bit,MSB)是屬於上實體程式化單元。一般來說,在MLC NAND型快閃記憶體中,下實體程式化單元的資料寫入速度會大於上實體程式化單元的資料寫入速度,及/或下實體程式化單元的可靠度是高於上實體程式化單元的可靠度。
在本範例實施例中,實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。例如,實體程式化單元可為實體頁面(page)或是實體扇(sector)。若實體程式化單元為實體頁面,則此些實體程式化單元可包括資料位元區與冗餘(redundancy)位元區。資料位元區包含多個實體扇,用以儲存使用者資料,而冗餘位元區用以儲存系統資料(例如,錯誤更正碼等管理資料)。在本範例實施例中,資料位元區包含32個實體扇,且一個實體扇的大小為512位元組(byte, B)。然而,在其他範例實施例中,資料位元區中也可包含8個、16個或數目更多或更少的實體扇,並且每一個實體扇的大小也可以是更大或更小。另一方面,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。例如,實體抹除單元為實體區塊(block)。
圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。請參照圖5,記憶體控制電路單元404包括記憶體管理電路502、主機介面504及記憶體介面506。
記憶體管理電路502用以控制記憶體控制電路單元404的整體運作。具體來說,記憶體管理電路502具有多個控制指令,並且在記憶體儲存裝置10運作時,此些控制指令會被執行以進行資料的寫入、讀取與抹除等運作。以下說明記憶體管理電路502的操作時,等同於說明記憶體控制電路單元404的操作。
在本範例實施例中,記憶體管理電路502的控制指令是以韌體型式來實作。例如,記憶體管理電路502具有微處理器單元(未繪示)與唯讀記憶體(未繪示),並且此些控制指令是被燒錄至此唯讀記憶體中。當記憶體儲存裝置10運作時,此些控制指令會由微處理器單元來執行以進行資料的寫入、讀取與抹除等運作。
在另一範例實施例中,記憶體管理電路502的控制指令亦可以程式碼型式儲存於可複寫式非揮發性記憶體模組406的特定區域(例如,記憶體模組中專用於存放系統資料的系統區)中。此外,記憶體管理電路502具有微處理器單元(未繪示)、唯讀記憶體(未繪示)及隨機存取記憶體(未繪示)。特別是,此唯讀記憶體具有開機碼(boot code),並且當記憶體控制電路單元404被致能時,微處理器單元會先執行此開機碼來將儲存於可複寫式非揮發性記憶體模組406中之控制指令載入至記憶體管理電路502的隨機存取記憶體中。之後,微處理器單元會運轉此些控制指令以進行資料的寫入、讀取與抹除等運作。
此外,在另一範例實施例中,記憶體管理電路502的控制指令亦可以一硬體型式來實作。例如,記憶體管理電路502包括微控制器、記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路。記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路是耦接至微控制器。記憶胞管理電路用以管理可複寫式非揮發性記憶體模組406的記憶胞或記憶胞群組。記憶體寫入電路用以對可複寫式非揮發性記憶體模組406下達寫入指令序列以將資料寫入至可複寫式非揮發性記憶體模組406中。記憶體讀取電路用以對可複寫式非揮發性記憶體模組406下達讀取指令序列以從可複寫式非揮發性記憶體模組406中讀取資料。記憶體抹除電路用以對可複寫式非揮發性記憶體模組406下達抹除指令序列以將資料從可複寫式非揮發性記憶體模組406中抹除。資料處理電路用以處理欲寫入至可複寫式非揮發性記憶體模組406的資料以及從可複寫式非揮發性記憶體模組406中讀取的資料。寫入指令序列、讀取指令序列及抹除指令序列可各別包括一或多個程式碼或指令碼並且用以指示可複寫式非揮發性記憶體模組406執行相對應的寫入、讀取及抹除等操作。在一範例實施例中,記憶體管理電路502還可以下達其他類型的指令序列給可複寫式非揮發性記憶體模組406以指示執行相對應的操作。
主機介面504是耦接至記憶體管理電路502。記憶體管理電路502可透過主機介面504與主機系統11通訊。主機介面504可用以接收與識別主機系統11所傳送的指令與資料。例如,主機系統11所傳送的指令與資料可透過主機介面504來傳送至記憶體管理電路502。此外,記憶體管理電路502可透過主機介面504將資料傳送至主機系統11。在本範例實施例中,主機介面504是相容於SATA標準。然而,必須瞭解的是本發明不限於此,主機介面504亦可以是相容於PATA標準、IEEE 1394標準、PCI Express標準、USB標準、SD標準、UHS-I標準、UHS-II標準、MS標準、MMC標準、eMMC標準、UFS標準、CF標準、IDE標準或其他適合的資料傳輸標準。
記憶體介面506是耦接至記憶體管理電路502並且用以存取可複寫式非揮發性記憶體模組406。也就是說,欲寫入至可複寫式非揮發性記憶體模組406的資料會經由記憶體介面506轉換為可複寫式非揮發性記憶體模組406所能接受的格式。具體來說,若記憶體管理電路502要存取可複寫式非揮發性記憶體模組406,記憶體介面506會傳送對應的指令序列。例如,這些指令序列可包括指示寫入資料的寫入指令序列、指示讀取資料的讀取指令序列、指示抹除資料的抹除指令序列、以及用以指示各種記憶體操作(例如,改變讀取電壓準位或執行垃圾回收操作等等)的相對應的指令序列。這些指令序列例如是由記憶體管理電路502產生並且透過記憶體介面506傳送至可複寫式非揮發性記憶體模組406。這些指令序列可包括一或多個訊號,或是在匯流排上的資料。這些訊號或資料可包括指令碼或程式碼。例如,在讀取指令序列中,會包括讀取的辨識碼、記憶體位址等資訊。
在一範例實施例中,記憶體控制電路單元404還包括錯誤檢查與校正電路508、緩衝記憶體510與電源管理電路512。
錯誤檢查與校正電路508是耦接至記憶體管理電路502並且用以執行錯誤檢查與校正操作以確保資料的正確性。具體來說,當記憶體管理電路502從主機系統11中接收到寫入指令時,錯誤檢查與校正電路508會為對應此寫入指令的資料產生對應的錯誤更正碼(error correcting code, ECC)及/或錯誤檢查碼(error detecting code, EDC),並且記憶體管理電路502會將對應此寫入指令的資料與對應的錯誤更正碼及/或錯誤檢查碼寫入至可複寫式非揮發性記憶體模組406中。之後,當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取資料時會同時讀取此資料對應的錯誤更正碼及/或錯誤檢查碼,並且錯誤檢查與校正電路508會依據此錯誤更正碼及/或錯誤檢查碼對所讀取的資料執行錯誤檢查與校正操作。
緩衝記憶體510是耦接至記憶體管理電路502並且用以暫存來自於主機系統11的資料與指令或來自於可複寫式非揮發性記憶體模組406的資料。緩衝記憶體510可以是靜態隨機存取記憶體(Static Random Access Memory, SRAM)、或動態隨機存取記憶體(Dynamic Random Access Memory, DRAM)等,本發明並不加以限制。電源管理電路512是耦接至記憶體管理電路502並且用以控制記憶體儲存裝置10的電源。
在一範例實施例中,圖4的可複寫式非揮發性記憶體模組406亦稱為快閃(flash)記憶體模組,且記憶體控制電路單元404亦稱為用於控制快閃記憶體模組的快閃記憶體控制器。在一範例實施例中,圖5的記憶體管理電路502亦稱為快閃記憶體管理電路。
圖6是根據本發明的一範例實施例所繪示之管理可複寫式非揮發性記憶體模組的示意圖。請參照圖6,記憶體管理電路502可將可複寫式非揮發性記憶體模組406的實體單元610(0)~610(B)邏輯地分組至儲存區601與閒置區602。儲存區601中的實體單元610(0)~610(A)以及閒置區602中的實體單元610(A+1)~610(B)是用以儲存來自於主機系統11的資料。具體來說,儲存區601的實體單元是被視為已儲存資料的實體單元,而閒置區602的實體單元是用以替換儲存區601的實體單元。也就是說,當從主機系統11接收到寫入指令與欲寫入之資料時,記憶體管理電路502會使用從閒置區602中提取實體單元來寫入資料,以替換儲存區601的實體單元。
在本範例實施例中,每一個實體單元是指一個實體抹除單元。然而,在另一範例實施例中,一個實體單元亦可以是指一個實體位址、一個實體程式化單元或由多個連續或不連續的實體位址組成。記憶體管理電路502會配置邏輯單元612(0)~612(C)以映射儲存區601中的實體單元610(0)~610(A)。在本範例實施例中,每一個邏輯單元是指一個邏輯位址。然而,在另一範例實施例中,一個邏輯單元也可以是指一個邏輯程式化單元、一個邏輯抹除單元或者由多個連續或不連續的邏輯位址組成。此外,邏輯單元612(0)~612(C)中的每一者可被映射至一或多個實體單元。
記憶體管理電路502可將邏輯單元與實體單元之間的映射關係(亦稱為邏輯-實體位址映射關係)記錄於至少一邏輯-實體位址映射表。當主機系統11欲從記憶體儲存裝置10讀取資料或寫入資料至記憶體儲存裝置10時,記憶體管理電路502可根據此邏輯-實體位址映射表來執行對於記憶體儲存裝置10的資料存取操作。
在一範例實施例中,可複寫式非揮發性記憶體模組406可配置一或多個記憶體單元,每個記憶體單元是透過獨立的資料輸入輸出匯流排(Data input/output (I/O) bus)與記憶體管理電路502耦接。在本範例實施例中,每個記憶體單元可包括一或多個記憶體晶粒,並且每一記憶體晶粒具有多個實體單元。換言之,每個記憶體晶粒會經由其中一條資料輸入輸出匯流排與記憶體管理電路502耦接。
一般來說,寫入資料至實體單元的程序可區分為指令與資料傳輸(transfer)以及資料程式化(program)兩個部分。當欲在記憶體晶粒的實體單元中儲存資料時,記憶體管理電路502會先將指令與資料傳輸至記憶體晶粒內的緩衝區中。之後,記憶體晶粒會將緩衝區中的資料程式化(寫入)至實體單元中。在記憶體管理電路502傳輸資料至記憶體晶粒的期間,記憶體晶粒是處於傳輸狀態。並且,當資料被程式化至實體單元的期間,記憶體晶粒是處於忙碌(busy)狀態。
為了提升記憶體儲存裝置的資料寫入速度,記憶體儲存裝置10會配置多個記憶體晶粒並且以交錯(interleave)模式與平行(parallel)模式來寫入資料。舉例來說,以配置經由同一條資料輸入輸出匯流排與記憶體管理電路502耦接的第一記憶體晶粒以及第二記憶體晶粒的可複寫式非揮發性記憶體模組406為例,第一記憶體晶粒以及第二記憶體晶粒屬於同一記憶體單元。當主機系統11欲以交錯模式在記憶體儲存裝置10中儲存多筆資料時,記憶體管理電路502可將其中一筆資料(例如,對應一個實體單元的資料)傳輸至第一記憶體晶粒。之後,在第一記憶體晶粒處於忙碌狀態時,記憶體管理電路502可將另一筆資料傳輸至第二記憶體晶粒。由此交錯地將資料傳輸至第一記憶體晶粒與第二記憶體晶粒,從而縮短資料寫入的時間。此外,由於在可複寫式非揮發性記憶體模組406中每一記憶體單元是透過獨立的資料輸入輸出匯流排與記憶體管理電路502耦接,因此在平行模式中記憶體管理電路502可同時經由多條資料輸入輸出匯流排來傳輸寫入資料至多個記憶體單元,從而提升資料寫入速度。也就是說,記憶體管理電路502會將欲傳輸至不同記憶體單元的資料分別透過耦接每個記憶體單元的資料輸入輸出匯流排來同時傳輸與寫入。
值得注意的是,可複寫式非揮發性記憶體模組406中不同的記憶體單元可因為設計需求而具有不同晶粒數量的記憶體晶粒。以QLC NAND型快閃記憶體模組為例,QLC NAND型快閃記憶體模組的單個記憶體晶粒的容量可達到1.33TB。然而,市面上快閃記憶體或其他儲存裝置的記憶體容量基本採用2的冪次方計算,如256GB、512GB、1TB等。對於QLC NAND型快閃記憶體模組來說,勢必會掛載奇數個記憶體晶粒來符合基本記憶體容量。舉例來說,記憶體容量為4TB的快閃記憶體可包括三個記憶體晶粒。當三個記憶體晶粒中的兩個以同一條資料輸入輸出匯流排與記憶體管理電路502耦接時,將造成剩下的一個記憶體晶粒獨自以一條資料輸入輸出匯流排與記憶體管理電路502耦接,使得不同的記憶體單元中具有不同晶粒數量的記憶體晶粒。在1本範例實施例中,可複寫式非揮發性記憶體模組406中至少一個記憶體單元具有的記憶體晶粒的晶粒數量與其他記憶體單元具有的記憶體晶粒的晶粒數量不同。
圖7是根據本發明的一範例實施例所繪示的記憶體管理電路與多個記憶體單元的示意圖。本範例實施例的可複寫式非揮發性記憶體模組406具有三個記憶體晶粒,即記憶體晶粒的總數為奇數個。為方便說明,後續將以可複寫式非揮發性記憶體模組406包括三個記憶體晶粒為實施例進行說明。然而,不同實施例中也可以依據需求而將可複寫式非揮發性記憶體模組406包括記憶體晶粒的總數設計為五個、七個或更多個,或設計其他不同數量的記憶體晶粒以同一條資料輸入輸出匯流排與記憶體管理電路502耦接,本發明並不限制記憶體晶粒的晶粒數量。
請參照圖7,可複寫式非揮發性記憶體模組406具有記憶體單元70-0以及記憶體單元70-1。在本範例實施例中,記憶體單元70-0具有記憶體晶粒71-0以及記憶體晶粒71-1,記憶體單元70-1具有記憶體晶粒71-2。換言之,記憶體單元70-0與記憶體單元70-1具有的記憶體晶粒的晶粒數量不相同。
在本範例實施例中,記憶體單元70-0經由資料輸入輸出匯流排72-0與記憶體管理電路502耦接,記憶體單元70-1經由輸入輸出匯流排72-1與記憶體管理電路502耦接。記憶體管理電路502分別透過資料輸入輸出匯流排傳輸資料給記憶體單元70-0、70-1或從記憶體單元70-0、70-1中接收資料。具體來說,記憶體管理電路502經由資料輸入輸出匯流排72-0將指令與資料傳輸至記憶體晶粒71-0以及記憶體晶粒71-1,並經由資料輸入輸出匯流排72-1將指令與資料傳輸至記憶體晶粒71-2。
在一範例實施例中,記憶體管理電路502可將每一記憶體晶粒中的實體單元群組為多個超實體單元並且以超實體單元為單位來進行管理。例如,圖8是根據本發明的一範例實施例所繪示的超實體單元的示意圖。請參照圖7與圖8,記憶體管理電路502會將記憶體晶粒71-0的實體單元700(0)~700(N)、記憶體晶粒71-1的實體單元701(0)~701(N)以及記憶體晶粒71-2的實體單元702(0)~702(N)分別分組為超實體單元710(0)~710(N)。在本範例實施例中,記憶體管理電路502可使用平行模式與交錯模式來提升存取資料的速度。亦即,當欲對一個超實體單元進行寫入時,由於超實體單元是由屬於不同記憶體單元的實體單元所組成,因此在平行模式中記憶體管理電路502會將對應不同實體單元之資料分別地透過多條資料輸入輸出匯流排(例如,圖7所示的資料輸入輸出匯流排72-0與資料輸入輸出匯流排72-1)來同時傳輸與寫入。
再者,由於記憶體單元70-0包括兩個記憶體晶粒,因此記憶體管理電路502可將資料交錯地傳輸至記憶體單元70-0內的兩個記憶體晶粒71-0~71-1來提升資料寫入的速度。然而,記憶體單元70-1只具有單個記憶體晶粒,無法以交錯模式來與另一個記憶體晶粒進行交錯。因此在程式化記憶體晶粒71-2中的實體單元時,記憶體管理電路502必須等待記憶體晶粒71-2回覆準備好(ready)才可以繼續程式化記憶體晶粒71-2中的下一個實體單元。此將造成記憶體單元70-0與記憶體單元70-1的資料寫入速度不一致,影響記憶體儲存裝置10整體的寫入效率。
在一範例實施例中,記憶體管理電路502可偵測每個記憶體單元的資料寫入速度。此資料寫入速度例如是單位時間傳輸的資料量。並且,記憶體管理電路502可依據每個記憶體單元的晶粒數量決定每個記憶體單元的初始寫入量。具體來說,記憶體管理電路502可依據每個記憶體單元的晶粒數量決定記憶體單元之間的一寫入比例,並依據寫入比例以及寫入單位分別計算此些記憶體單元的初始寫入量。此寫入單位例如為一個實體單元,本發明不在此限制。
在本範例實施例中,記憶體管理電路502可依據記憶體單元的資料寫入速度以及記憶體單元的初始寫入量計算補償資料量。舉例來說,假設記憶體單元有N個,記憶體管理電路502例如是利用方程式(1)計算分別對應每一記憶體單元的補償資料量:
(1)
在上述方程式中,
、
、…、
表示記憶體單元A~N各自的初始寫入量,
、
、…、
表示記憶體單元A~N各自的補償資料量,
、
、…、
表示記憶體單元A~N的各自資料寫入速度。換言之,本範例實施例中,各個記憶體單元的初始寫入量與對應至此記憶體單元的補償資料量的總和除以此記憶體單元的資料寫入速度所獲得的數值皆相同。
之後,記憶體管理電路502可依據初始寫入量以及補償資料量將對應寫入指令的寫入資料寫入至記憶體單元。詳細而言,記憶體管理電路502依據資料寫入順序,將寫入資料中對應各記憶體單元的初始寫入量以及補償資料量的總和的資料,經由與該記憶體單元耦接的資料輸入輸出匯流排傳輸至該記憶體單元。並且,記憶體單元將接收到的資料寫入至記憶體晶粒的實體單元中。如此一來,藉由即時計算出的補償資料量,能夠讓資料寫入速度較快的記憶體單元所耦接的資料輸入輸出匯流排傳輸較多的資料到該記憶體單元,從而提升記憶體儲存裝置10整體的資料寫入效能。
舉例來說,圖9是根據本發明的一範例實施例所繪示的對應寫入指令的實體單元的範例。圖9中的記憶體單元70-0(亦稱為第一記憶體單元)以及記憶體單元70-1(亦稱為第二記憶體單元)分別對應圖7中的記憶體單元70-0以及記憶體單元70-1。請先參照圖7,圖7中的記憶體單元70-0具有兩個記憶體晶粒71-0、71-1,記憶體單元70-1具有一個記憶體晶粒71-2。亦即,記憶體單元70-0對應的晶粒數量(亦稱為第一晶粒數量)為兩個,記憶體單元70-1對應的晶粒數量(亦稱為第二晶粒數量)為一個,即第一晶粒數量大於第二晶粒數量。記憶體管理電路502可決定記憶體單元70-0與記憶體單元70-1之間的寫入比例為2:1。在本範例實施例中,記憶體管理電路502依據寫入比例以及寫入單元計算記憶體單元70-0的初始寫入量(亦稱為第一初始寫入量)為兩個寫入單位的資料量,並計算記憶體單元70-1的初始寫入量(亦稱為第二初始寫入量)為一個寫入單位的資料量。
在本範例實施例中,在計算出記憶體單元70-0與記憶體單元70-1的初始寫入量之後,記憶體管理電路502可依據記憶體單元70-0的資料寫入速度(亦稱為第一資料寫入速度)與第一初始寫入量,以及記憶體單元70-1的資料寫入速度(亦稱為第二資料寫入速度)與第二初始寫入量,利用方程式(2)計算分別對應記憶體單元70-0以及記憶體單元70-1的補償資料量:
(2)
其中
表示記憶體單元70-0的初始寫入量,
表示記憶體單元70-0的補償資料量,
表示記憶體單元70-0的資料寫入速度,
表示記憶體單元70-1的初始寫入量,
表示記憶體單元70-1的補償資料量,
表示記憶體單元70-1的資料寫入速度。
方程式(2)透過計算可求得
以及
。在本範例實施例中,假設
為兩個寫入單位的資料量,
為一個寫入單位的資料量。假如偵測到的
為
的兩倍,則記憶體管理電路502將
、
、
、
代入方程式(2)可求得的
例如為兩個寫入單位的資料量,
例如為零。於此,記憶體管理電路502可依據寫入順序,將寫入資料中對應記憶體單元70-0的第一初始寫入量以及第一補償資料量的總和,即,四個寫入單位的資料(亦稱為第一資料),經由資料輸入輸出匯流排72-0傳輸至記憶體單元70-0之後,經由資料輸入輸出匯流排72-1來傳輸一個寫入單位(即,第二初始寫入量)的寫入資料至記憶體單元70-1。於此,由於
為零,因此記憶體單元70-1沒有對應的補償資料量。例如,假設此寫入單位為一個實體單元,則記憶體管理電路502經由資料輸入輸出匯流排72-0傳輸四個實體單元的資料至記憶體單元70-0之後,經由資料輸入輸出匯流排72-1傳輸一個實體單元的資料至記憶體單元70-1。參照圖9,記憶體單元70-0將接收到的資料依序寫入至實體單元700(0)、701(0)、700(1)、701(1),記憶體單元70-1將接收到的資料依序寫入至實體單元702(0)。在傳輸上述五個實體單元的資料之後,記憶體管理電路502再次依序經由資料輸入輸出匯流排72-0傳輸四個實體單元的資料至記憶體單元70-0,並經由資料輸入輸出匯流排72-1傳輸一個實體單元的資料至記憶體單元70-1,以此類推。參照圖9,記憶體單元70-0將接收到的資料依序寫入至實體單元700(2)、701(2)、700(3)、701(3),記憶體單元70-1將接收到的資料依序寫入至實體單元702(1)。
需說明的是,依據不同的寫入順序,記憶體管理電路502也可以是先經由資料輸入輸出匯流排72-1來傳輸一個寫入單位的寫入資料至記憶體單元70-1,再經由資料輸入輸出匯流排72-0來傳輸四個寫入單位的寫入資料至記憶體單元70-0,本發明不在此限制。
在一範例實施例中,記憶體管理電路502依據記憶體單元的晶粒數量決定寫入記憶體單元的資料的類型。例如,記憶體管理電路502可將需要經常存取的邏輯-實體位址映射表儲存在晶粒數量較多的記憶體單元中。參照圖7,記憶體管理電路502可將邏輯-實體位址映射表儲存在記憶體單元70-0中。
在一範例實施例中,記憶體管理電路502依據記憶體單元的晶粒數量決定對記憶體單元執行垃圾回收操作的優先順序。例如,記憶體管理電路502可優先對晶粒數量較多的記憶體單元執行垃圾回收操作。參照圖7,記憶體管理電路502可優先對記憶體單元70-0執行垃圾回收操作。
圖10是根據本發明的一範例實施例所繪示的資料儲存分配方法的流程圖。在步驟S1002中,自主機系統接收寫入指令。在步驟S1004中,偵測多個記憶體單元的多個資料寫入速度。在步驟S1006中,依據各記憶體單元的晶粒數量決定對應各記憶體單元的初始寫入量。在步驟S1008中,依據多個資料寫入速度以及各記憶體單元的初始寫入量計算至少一補償資料量。在步驟S1010中,依據初始寫入量以及至少一補償資料量將對應寫入指令的寫入資料寫入至多個記憶體單元。
然而,圖10中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖10中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖10的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,本範例實施例提出的資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元,能夠依據記憶體單元的資料寫入速度與晶粒數量決定補償資料量,並額外傳輸對應補償資料量的資料至記憶體單元。透過傳輸較多資料給資料寫入速度較快的記憶體單元,可使得每個記憶體單元中的記憶體晶粒同時處於忙碌狀態。藉此,可即時平衡每個記憶體單元的寫入資料量,進而提高記憶體儲存裝置的資料寫入效率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10, 30:記憶體儲存裝置
11, 31:主機系統
110:系統匯流排
111:處理器
112:隨機存取記憶體
113:唯讀記憶體
114:資料傳輸介面
12:輸入/輸出(I/O)裝置
20:主機板
201:隨身碟
202:記憶卡
203:固態硬碟
204:無線記憶體儲存裝置
205:全球定位系統模組
206:網路介面卡
207:無線傳輸裝置
208:鍵盤
209:螢幕
210:喇叭
32:SD卡
33:CF卡
34:嵌入式儲存裝置
341:嵌入式多媒體卡
342:嵌入式多晶片封裝儲存裝置
402:連接介面單元
404:記憶體控制電路單元
406:可複寫式非揮發性記憶體模組
502:記憶體管理電路
504:主機介面
506:記憶體介面
508:錯誤檢查與校正電路
510:緩衝記憶體
512:電源管理電路
601:儲存區
602:閒置區
610(0)~610(A), 610(A+1)~610(B), 700(0)~700(N), 701(0)~701(N), 702(0)~702(N):實體單元
612(0)~612(C):邏輯單元
70-0, 70-1:記憶體單元
71-0, 71-1, 71-2:記憶體晶粒
72-0, 72-1:資料輸入輸出匯流排
710(0)~710(N):超實體單元
S1002~S1010:步驟
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。
圖2是根據本發明的另一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
圖3是根據本發明的另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。
圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。
圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。
圖6是根據本發明的一範例實施例所繪示之管理可複寫式非揮發性記憶體模組的示意圖。
圖7是根據本發明的一範例實施例所繪示的記憶體管理電路與多個記憶體單元的示意圖。
圖8是根據本發明的一範例實施例所繪示的超實體單元的示意圖。
圖9是根據本發明的一範例實施例所繪示的對應寫入指令的實體單元的範例。
圖10是根據本發明的一範例實施例所繪示的資料儲存分配方法的流程圖。
S1002~S1010:步驟
Claims (21)
- 一種資料儲存分配方法,用於一記憶體儲存裝置,其中所述記憶體儲存裝置具有一記憶體控制電路單元以及一可複寫式非揮發性記憶體模組,所述可複寫式非揮發性記憶體模組包括多個記憶體單元,且所述資料儲存分配方法包括:自主機系統接收一寫入指令;偵測所述多個記憶體單元的多個資料寫入速度,其中各所述多個記憶體單元具有一晶粒數量的記憶體晶粒,且經由多個資料輸入輸出匯流排的其中一個耦接至所述記憶體控制電路單元;依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的初始寫入量;依據所述多個資料寫入速度以及各所述多個記憶體單元的所述初始寫入量計算至少一補償資料量;以及依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元,其中各所述多個記憶體單元的所述初始寫入量與對應至各所述多個記憶體單元的所述補償資料量的總和除以各所述多個記憶體單元的所述資料寫入速度所獲得的數值皆相同。
- 如請求項1所述的資料儲存分配方法,其中依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的所述初始寫入量的步驟包括: 依據各所述多個記憶體單元的所述晶粒數量決定所述多個記憶體單元之間的一寫入比例;以及依據所述寫入比例以及寫入單位計算各所述多個記憶體單元的所述初始寫入量。
- 如請求項1所述的資料儲存分配方法,其中依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元的步驟包括:將所述寫入資料中對應所述多個記憶體單元中的第一記憶體單元的第一初始寫入量以及第一補償資料量的總和的第一資料,經由與所述第一記憶體單元耦接的第一資料輸入輸出匯流排傳輸至所述第一記憶體單元。
- 如請求項1所述的資料儲存分配方法,其中所述方法更包括:偵測所述多個記憶體單元中第一記憶體單元的第一資料寫入速度以及第二記憶體單元的第二資料寫入速度,其中所述第一記憶體單元具有的記憶體晶粒的第一晶粒數量大於所述第二記憶體單元具有的記憶體晶粒的第二晶粒數量;依據所述第一晶粒數量決定所述第一記憶體單元的第一初始寫入量,並依據所述第二晶粒數量決定所述第二記憶體單元的第二初始寫入量;依據所述第一資料寫入速度、所述第二資料寫入速度、所述 第一初始寫入量以及所述第二初始寫入量計算所述至少一補償資料量;以及依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元。
- 如請求項4所述的資料儲存分配方法,其中所述方法更包括:在依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元之後,依據所述第二初始寫入量將所述寫入資料傳輸至所述第二記憶體單元。
- 如請求項1所述的資料儲存分配方法,其中所述可複寫式非揮發性記憶體模組為四階記憶胞(QLC)NAND型快閃記憶體模組,其中至少一所述多個記憶體單元的所述晶粒數量與其他所述多個記憶體單元的所述晶粒數量不同。
- 如請求項1所述的資料儲存分配方法,其中所述方法更包括:依據各所述多個記憶體單元的所述晶粒數量決定寫入各所述多個記憶體單元的資料的類型或對各所述多個記憶體單元執行垃圾回收操作的優先順序。
- 一種記憶體儲存裝置,包括:一連接介面單元,用以耦接至一主機系統;一可複寫式非揮發性記憶體模組,其中所述可複寫式非揮發性記憶體模組包括多個記憶體單元;以及 一記憶體控制電路單元,耦接至所述連接介面單元與所述可複寫式非揮發性記憶體模組,其中所述記憶體控制電路單元用以自所述主機系統接收一寫入指令,所述記憶體控制電路單元更用以偵測所述多個記憶體單元的多個資料寫入速度,其中各所述多個記憶體單元具有一晶粒數量的記憶體晶粒,且經由多個資料輸入輸出匯流排的其中一個耦接至所述記憶體控制電路單元,所述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的初始寫入量,所述記憶體控制電路單元更用以依據所述多個資料寫入速度以及各所述多個記憶體單元的所述初始寫入量計算至少一補償資料量,並且所述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元,其中各所述多個記憶體單元的所述初始寫入量與對應至各所述多個記憶體單元的所述補償資料量的總和除以各所述多個記憶體單元的所述資料寫入速度所獲得的數值皆相同。
- 如請求項8所述的記憶體儲存裝置,其中所述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述晶粒數量決定所述多個記憶體單元之間的一寫入比例,並且 所述記憶體控制電路單元更用以依據所述寫入比例以及寫入單位計算各所述多個記憶體單元的所述初始寫入量。
- 如請求項8所述的記憶體儲存裝置,其中所述記憶體控制電路單元更用以將所述寫入資料中對應所述多個記憶體單元中的第一記憶體單元的第一初始寫入量以及第一補償資料量的總和的第一資料,經由與所述第一記憶體單元耦接的第一資料輸入輸出匯流排傳輸至所述第一記憶體單元。
- 如請求項8所述的記憶體儲存裝置,其中所述記憶體控制電路單元更用以偵測所述多個記憶體單元中第一記憶體單元的第一資料寫入速度以及第二記憶體單元的第二資料寫入速度,其中所述第一記憶體單元具有的記憶體晶粒的第一晶粒數量大於所述第二記憶體單元具有的記憶體晶粒的第二晶粒數量,所述記憶體控制電路單元更用以依據所述第一晶粒數量決定所述第一記憶體單元的第一初始寫入量,並依據所述第二晶粒數量決定所述第二記憶體單元的第二初始寫入量,所述記憶體控制電路單元更用以依據所述第一資料寫入速度、所述第二資料寫入速度、所述第一初始寫入量以及所述第二初始寫入量計算所述至少一補償資料量,並且所述記憶體控制電路單元更用以依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元。
- 如請求項11所述的記憶體儲存裝置,其中所述記憶體控制電路單元更用以在依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元之後,依據所述第二初始寫入量將所述寫入資料傳輸至所述第二記憶體單元。
- 如請求項8所述的記憶體儲存裝置,其中所述可複寫式非揮發性記憶體模組為四階記憶胞(QLC)NAND型快閃記憶體模組,其中至少一所述多個記憶體單元的所述晶粒數量與其他所述多個記憶體單元的所述晶粒數量不同。
- 如請求項8所述的記憶體儲存裝置,其中所述記憶體控制電路單元更用以依據各所述多個記憶體單元的所述晶粒數量決定寫入各所述多個記憶體單元的資料的類型或對各所述多個記憶體單元執行垃圾回收操作的優先順序。
- 一種記憶體控制電路單元,用於控制一可複寫式非揮發性記憶體模組,其中所述可複寫式非揮發性記憶體模組包括多個記憶體單元,其中所述記憶體控制電路單元包括:一主機介面,用以耦接至一主機系統;一記憶體介面,用以耦接至所述可複寫式非揮發性記憶體模組;以及一記憶體管理電路,耦接至所述主機介面與所述記憶體介面,其中所述記憶體管理電路用以自所述主機系統接收一寫入指令, 所述記憶體管理電路更用以偵測所述多個記憶體單元的多個資料寫入速度,其中各所述多個記憶體單元具有一晶粒數量的記憶體晶粒,且經由多個資料輸入輸出匯流排的其中一個耦接至所述記憶體控制電路單元,所述記憶體管理電路更用以依據各所述多個記憶體單元的所述晶粒數量決定各所述多個記憶體單元的初始寫入量,所述記憶體管理電路更用以依據所述多個資料寫入速度以及各所述多個記憶體單元的所述初始寫入量計算至少一補償資料量,並且所述記憶體管理電路更用以依據各所述多個記憶體單元的所述初始寫入量以及所述至少一補償資料量將對應所述寫入指令的寫入資料寫入至所述多個記憶體單元,其中各所述多個記憶體單元的所述初始寫入量與對應至各所述多個記憶體單元的所述補償資料量的總和除以各所述多個記憶體單元的所述資料寫入速度所獲得的數值皆相同。
- 如請求項15所述的記憶體控制電路單元,其中所述記憶體管理電路更用以依據各所述多個記憶體單元的所述晶粒數量決定所述多個記憶體單元之間的一寫入比例,並且所述記憶體管理電路更用以依據所述寫入比例以及寫入單位計算各所述多個記憶體單元的所述初始寫入量。
- 如請求項15所述的記憶體控制電路單元,其中所述記憶體管理電路更用以將所述寫入資料中對應所述多個記憶體 單元中的第一記憶體單元的第一初始寫入量以及第一補償資料量的總和的第一資料,經由與所述第一記憶體單元耦接的第一資料輸入輸出匯流排傳輸至所述第一記憶體單元。
- 如請求項15所述的記憶體控制電路單元,其中所述記憶體管理電路更用以偵測所述多個記憶體單元中第一記憶體單元的第一資料寫入速度以及第二記憶體單元的第二資料寫入速度,其中所述第一記憶體單元具有的記憶體晶粒的第一晶粒數量大於所述第二記憶體單元具有的記憶體晶粒的第二晶粒數量,所述記憶體管理電路更用以依據所述第一晶粒數量決定所述第一記憶體單元的第一初始寫入量,並依據所述第二晶粒數量決定所述第二記憶體單元的第二初始寫入量,所述記憶體管理電路更用以依據所述第一資料寫入速度、所述第二資料寫入速度、所述第一初始寫入量以及所述第二初始寫入量計算所述至少一補償資料量,並且所述記憶體管理電路更用以依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元。
- 如請求項18所述的記憶體控制電路單元,其中所述記憶體管理電路更用以在依據所述第一初始寫入量以及所述至少一補償資料量將所述寫入資料傳輸至所述第一記憶體單元之後,依據所述第二初始寫入量將所述寫入資料傳輸至所述第二記憶體單元。
- 如請求項15所述的記憶體控制電路單元,其中所述可複寫式非揮發性記憶體模組為四階記憶胞(QLC)NAND型快閃記憶體模組,其中至少一所述多個記憶體單元的所述晶粒數量與其他所述多個記憶體單元的所述晶粒數量不同。
- 如請求項15所述的記憶體控制電路單元,其中所述記憶體管理電路更用以依據各所述多個記憶體單元的所述晶粒數量決定寫入各所述多個記憶體單元的資料的類型或對各所述多個記憶體單元執行垃圾回收操作的優先順序。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111395837.7 | 2021-11-23 | ||
CN202111395837.7A CN114115737B (zh) | 2021-11-23 | 2021-11-23 | 数据存储分配方法、存储器存储装置及控制电路单元 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202321925A TW202321925A (zh) | 2023-06-01 |
TWI818370B true TWI818370B (zh) | 2023-10-11 |
Family
ID=80440281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110145080A TWI818370B (zh) | 2021-11-23 | 2021-12-02 | 資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11822798B2 (zh) |
CN (1) | CN114115737B (zh) |
TW (1) | TWI818370B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200910356A (en) * | 2007-08-31 | 2009-03-01 | Phison Electronics Corp | Flash storeage chip and flash array storage system |
TWI479491B (zh) * | 2011-07-05 | 2015-04-01 | Phison Electronics Corp | 記憶體控制方法、記憶體控制器與記憶體儲存裝置 |
US20150235709A1 (en) * | 2012-07-16 | 2015-08-20 | Kabushiki Kaisha Toshiba | Semiconductor memory apparatus, data transmission device, and recording method |
TW201814528A (zh) * | 2016-09-19 | 2018-04-16 | 三星電子股份有限公司 | 儲存裝置及其操作方法 |
TWI649653B (zh) * | 2017-08-30 | 2019-02-01 | 群聯電子股份有限公司 | 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元 |
TWI738442B (zh) * | 2020-07-29 | 2021-09-01 | 慧榮科技股份有限公司 | 資料儲存裝置與資料處理方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7191207B2 (en) * | 2003-06-11 | 2007-03-13 | International Business Machines Corporation | Apparatus and method to dynamically allocate bandwidth in a data storage and retrieval system |
US7822912B2 (en) * | 2005-03-14 | 2010-10-26 | Phision Electronics Corp. | Flash storage chip and flash array storage system |
WO2008018258A1 (fr) * | 2006-08-09 | 2008-02-14 | Hitachi Ulsi Systems Co., Ltd. | Dispositif de stockage |
US7596643B2 (en) * | 2007-02-07 | 2009-09-29 | Siliconsystems, Inc. | Storage subsystem with configurable buffer |
TW201009577A (en) * | 2008-08-27 | 2010-03-01 | Phison Electronics Corp | Data transfer method for flash memory and flash memory storage system and controller using the same |
CN102193747B (zh) * | 2010-03-03 | 2015-06-10 | 群联电子股份有限公司 | 数据写入方法、可复写式非易失性存储器控制器及*** |
TWI559141B (zh) * | 2013-01-31 | 2016-11-21 | 群聯電子股份有限公司 | 資料寫入方法、記憶體控制器與記憶體儲存裝置 |
KR102253592B1 (ko) * | 2014-12-23 | 2021-05-18 | 삼성전자주식회사 | 초기 문턱 전압 분포 변화를 보상할 수 있는 데이터 저장 장치, 이의 작동 방법, 및 이를 포함하는 데이터 처리 시스템 |
US9811273B1 (en) * | 2014-12-23 | 2017-11-07 | Cadence Design Systems, Inc. | System and method for reliable high-speed data transfer in multiple data rate nonvolatile memory |
KR102427262B1 (ko) * | 2015-09-11 | 2022-08-01 | 삼성전자주식회사 | 랜덤 액세스 메모리 장치들 및 불휘발성 메모리 장치들을 포함하는 저장 장치 |
CN106681932B (zh) * | 2016-11-14 | 2020-10-16 | 合肥兆芯电子有限公司 | 存储器管理方法、存储器控制电路单元及存储器存储装置 |
US11043271B2 (en) * | 2017-11-29 | 2021-06-22 | Western Digital Technologies, Inc. | Reusing a cell block for hybrid dual write |
US11029872B2 (en) * | 2018-12-18 | 2021-06-08 | Western Digital Technologies, Inc. | Non-volatile storage system with data shaping memory partitions |
CN110096228B (zh) * | 2019-03-29 | 2021-09-14 | 联想(北京)有限公司 | 数据存储方法、数据存储装置和数据存储*** |
KR20200134784A (ko) * | 2019-05-23 | 2020-12-02 | 에스케이하이닉스 주식회사 | 저장 장치 및 그 동작 방법 |
KR20210006102A (ko) * | 2019-07-08 | 2021-01-18 | 에스케이하이닉스 주식회사 | 데이터 입출력 속도에 따라 버퍼의 사용을 결정할 수 있는 메모리 시스템 및 그의 동작 방법 |
TWI751482B (zh) * | 2020-01-22 | 2022-01-01 | 宏碁股份有限公司 | 資料寫入方法及儲存控制器 |
CN111610937A (zh) * | 2020-05-26 | 2020-09-01 | 群联电子股份有限公司 | 数据写入方法、存储器存储装置及存储器控制电路单元 |
-
2021
- 2021-11-23 CN CN202111395837.7A patent/CN114115737B/zh active Active
- 2021-12-02 TW TW110145080A patent/TWI818370B/zh active
- 2021-12-19 US US17/555,487 patent/US11822798B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200910356A (en) * | 2007-08-31 | 2009-03-01 | Phison Electronics Corp | Flash storeage chip and flash array storage system |
TWI479491B (zh) * | 2011-07-05 | 2015-04-01 | Phison Electronics Corp | 記憶體控制方法、記憶體控制器與記憶體儲存裝置 |
US20150235709A1 (en) * | 2012-07-16 | 2015-08-20 | Kabushiki Kaisha Toshiba | Semiconductor memory apparatus, data transmission device, and recording method |
TW201814528A (zh) * | 2016-09-19 | 2018-04-16 | 三星電子股份有限公司 | 儲存裝置及其操作方法 |
TWI649653B (zh) * | 2017-08-30 | 2019-02-01 | 群聯電子股份有限公司 | 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元 |
TWI738442B (zh) * | 2020-07-29 | 2021-09-01 | 慧榮科技股份有限公司 | 資料儲存裝置與資料處理方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202321925A (zh) | 2023-06-01 |
CN114115737A (zh) | 2022-03-01 |
US20230161489A1 (en) | 2023-05-25 |
CN114115737B (zh) | 2024-02-02 |
US11822798B2 (en) | 2023-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI688953B (zh) | 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI650639B (zh) | 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置 | |
CN111258505B (zh) | 快闪存储器的数据合并方法、控制电路单元与存储装置 | |
TW202101235A (zh) | 有效資料合併方法、記憶體控制電路單元與記憶體儲存裝置 | |
TWI717751B (zh) | 資料寫入方法、記憶體控制電路單元及記憶體儲存裝置 | |
TWI664528B (zh) | 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置 | |
TWI635495B (zh) | 資料寫入方法、記憶體控制電路單元與記憶體儲存裝置 | |
TW202143047A (zh) | 資料寫入方法、記憶體控制電路單元以及記憶體儲存裝置 | |
TWI653632B (zh) | 記憶體管理方法、記憶體控制電路單元及記憶體儲存裝置 | |
TWI760697B (zh) | 記憶體之資料整理方法、記憶體儲存裝置及記憶體控制電路單元 | |
TW202344970A (zh) | 基於資料優先級的風險評估方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI818370B (zh) | 資料儲存分配方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI727203B (zh) | 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 | |
TW202221715A (zh) | 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI825551B (zh) | 多通道記憶體儲存裝置、控制電路單元及其資料讀取方法 | |
TWI823792B (zh) | 映射表更新方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI780003B (zh) | 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI813498B (zh) | 資料讀取方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI724427B (zh) | 資料寫入方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI831366B (zh) | 資料寫入方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI793966B (zh) | 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI810719B (zh) | 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI817315B (zh) | 映射表管理方法、記憶體控制電路單元與記憶體儲存裝置 | |
TW202338617A (zh) | 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 | |
TW202420099A (zh) | 資料讀取方法、記憶體儲存裝置及記憶體控制電路單元 |