TWI751482B - 資料寫入方法及儲存控制器 - Google Patents

資料寫入方法及儲存控制器 Download PDF

Info

Publication number
TWI751482B
TWI751482B TW109102562A TW109102562A TWI751482B TW I751482 B TWI751482 B TW I751482B TW 109102562 A TW109102562 A TW 109102562A TW 109102562 A TW109102562 A TW 109102562A TW I751482 B TWI751482 B TW I751482B
Authority
TW
Taiwan
Prior art keywords
particles
data
write
flash memory
memory module
Prior art date
Application number
TW109102562A
Other languages
English (en)
Other versions
TW202129484A (zh
Inventor
侯冠宇
傅子瑜
Original Assignee
宏碁股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 宏碁股份有限公司 filed Critical 宏碁股份有限公司
Priority to TW109102562A priority Critical patent/TWI751482B/zh
Priority to US16/999,044 priority patent/US11221801B2/en
Publication of TW202129484A publication Critical patent/TW202129484A/zh
Application granted granted Critical
Publication of TWI751482B publication Critical patent/TWI751482B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0634Configuration or reconfiguration of storage systems by changing the state or mode of one or more devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0653Monitoring storage devices or systems
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5628Programming or writing circuits; Data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7202Allocation control and policies
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • G11C16/3495Circuits or methods to detect or delay wearout of nonvolatile EPROM or EEPROM memory devices, e.g. by counting numbers of erase or reprogram cycles, by using multiple memory areas serially or cyclically
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/564Miscellaneous aspects
    • G11C2211/5641Multilevel memory having cells with different number of storage levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)

Abstract

本揭露提出一種資料寫入方法及儲存控制器。資料寫入方法包括:從快閃記憶體模組的多個顆粒中選出多個第一顆粒及多個第二顆粒;接收寫入指令並判斷對應寫入指令的寫入資料的大小;以及當寫入資料的大小大於門檻值時,以及使用虛擬單層單元模式將寫入資料寫入第二顆粒中。

Description

資料寫入方法及儲存控制器
本揭露是有關於一種資料寫入方法及儲存控制器,且特別是有關於一種增加良好使用者體驗時間的資料寫入方法及儲存控制器。
為了節省成本,四層單元(Quad Level Cell,QLC)固態硬碟(Solid State Drive,SSD)開始被開發出來。然而,QLC固態硬碟為人詬病之處在於其使用壽命及效能。由於反及式(NAND)快閃記憶體的一個儲存單元電子劃分的越多,在寫入操作時控制進入浮閘極的電子個數就要越精細,這造成了寫入操作耗費時間變長。因此,如何提升QLC固態硬碟的效能是本領域技術人員應致力的目標。
本揭露提供一種資料寫入方法及儲存控制器,增加固態硬碟寫入操作時良好使用者體驗時間。
本揭露提出一種資料寫入方法包括:從快閃記憶體模組的多個顆粒中選出多個第一顆粒及多個第二顆粒;接收寫入指令並判斷對應寫入指令的寫入資料的大小;以及當寫入資料的大小大於門檻值時,使用虛擬單層單元模式將寫入資料寫入第二顆粒中。
本揭露提出一種儲存控制器,耦接到主機及快閃記憶體模組。儲存控制器包括:處理器。處理器從快閃記憶體模組的多個顆粒中選出多個第一顆粒及多個第二顆粒;從主機接收寫入指令並判斷對應寫入指令的寫入資料的大小;以及當寫入資料的大小大於門檻值時,使用虛擬單層單元模式將寫入資料寫入第二顆粒中。
基於上述,本揭露的資料寫入方法及儲存控制器會從快閃記憶體模組的顆粒選出第一顆粒及第二顆粒,並在寫入資料大小大於門檻值時使用虛擬單層單元模式將寫入資料寫入第二顆粒中。將較於使用虛擬單層單元模式將寫入資料寫入快閃記憶體模組的所有顆粒,本揭露的資料寫入方法及儲存控制器僅利用快閃記憶體模組部分的第二顆粒進行虛擬單層單元模式的寫入操作,因此可增加良好使用者體驗的時間。
為讓本揭露的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100:資料寫入系統
110:儲存控制器
111:處理器
120:主機
130:快閃記憶體模組
t1、t2、t3:時間間隔
圖1為根據本揭露一實施例的資料寫入系統的方塊圖。
圖2為根據本揭露一實施例將快閃記憶體模組全部顆粒配置成虛擬單層單元的連續寫入速度與時間的示意圖。
圖3為根據本揭露一實施例將快閃記憶體模組部分顆粒配置成虛擬單層單元的連續寫入速度與時間的示意圖。
圖1為根據本揭露一實施例的資料寫入系統的方塊圖。
請參照圖1,本揭露一實施例的資料寫入系統100包括儲存控制器110及耦接到儲存控制器110的主機120及快閃記憶體模組130。儲存控制器110包括處理器111。在一實施例中,儲存控制器110與快閃記憶體模組130可包含於例如固態硬碟的儲存裝置中,但本揭露不限於此。主機120例如是個人電腦、筆記型電腦、平板電腦、智慧型手機等電子裝置。在一實施例中,快閃記憶體模組130例如是QLC快閃記憶體模組,但本揭露不限於此。在其他實施例中,快閃記憶體模組130也可以是TLC模組或MLC模組。
在一實施例中,處理器111可將QLC快閃記憶體模組130的全部顆粒(例如,16個顆粒)配置成虛擬單層單元(Pseudo SLC,pSLC)模式。圖2為根據本揭露一實施例將快閃記憶體模組全部顆粒配置成虛擬單層單元的連續寫入速度與時間的示意圖。請參照 圖2,雖然在時間間隔t1中,pSLC模式的寫入速度可達到2000MB/s,但若pSLC空間(例如,約為實際QLC空間的1/16)已被寫入資料全部寫完,則寫入資料會透過QLC模式繼續寫入。此時,例如在時間間隔t2中,QLC模式的寫入速度會降低到100MB/s。上述寫入速度的下降幅度會大幅影響使用者體驗,例如開啟應用程式或進行系統操作都可能有卡頓的情況。
在一實施例中,處理器111從快閃記憶體模組130的多個顆粒中選出多個第一顆粒及多個第二顆粒。處理器111可從主機120接收寫入指令並判斷對應寫入指令的寫入資料的大小。當寫入資料的大小大於門檻值時,處理器111使用虛擬單層單元(Pseudo SLC,pSLC)模式將寫入資料寫入第二顆粒中。當寫入資料的大小不大於門檻值時,處理器111使用pSLC模式將寫入資料寫入第一顆粒及第二顆粒中。當部分寫入資料已寫滿第二顆粒所對應的pSLC空間時,處理器111使用QLC模式將剩餘的寫入資料寫入第二顆粒中pSLC空間以外的儲存空間。
舉例來說,當QLC快閃記憶體模組130有16個顆粒時,處理器111可將2個顆粒(即,第一顆粒)預留為QLC顆粒並對14個顆粒(即,第二顆粒)進行pSLC模式的寫入操作。若寫入資料為大量的循序寫入資料(例如,大於1GB),則處理器111使用pSLC模式將寫入資料寫入上述14個顆粒中。若寫入資料小於1GB(例如,正在進行跑分測試),則必須以最高效能進行寫入操作,因此處理器111會使用pSLC模式將寫入資料寫入全部的16個顆粒 中,以避免客戶反應寫入效能不佳。
以下為僅使用部分快閃記憶體模組130顆粒進行pSLC模式的寫入操作能延長良好使用者體驗的時間的公式:假設全速pSLC模式的寫入速度為x,則QLC模式寫入速度為x/20(QLC模式寫入速度約為pSLC模式寫入速度的1/20);預留的QLC顆粒數量百分比為y(在上述例子中y=2/16);等效寫入速度z=(1-y)x-y*x/20;能延長良好使用者體驗的時間倍數ExT=x/z=1/(1-11y/20)。
以下表一為不同大小的快閃記憶體模組130選擇不同數量顆粒預留為QLC顆粒所對應的延長良好使用者體驗的時間及等效寫入速度(MB/s)的實際測試表。
Figure 109102562-A0305-02-0007-1
Figure 109102562-A0305-02-0008-2
值得注意的是,512GB、1TB、2TB大小的快閃記憶體模組130利用全部顆粒作pSLC模式寫入的速度分別為1000MB/s、2000MB/s及3500MB/s。
圖3為根據本揭露一實施例將快閃記憶體模組部分顆粒配置成虛擬單層單元的連續寫入速度與時間的示意圖。請參照圖3及表一,以「1TB循序寫入」及「y=0.5」為例,雖然在時間間隔t3中僅有約1000MB/s左右的寫入速度(例如,表一的950),但良好使用者體驗的時間t3為圖2中時間間隔t1的約兩倍(例如,表一的2.105),而2000MB/s與1000MB/s的寫入速度對使用者操作是無感的。如此一來,良好使用者體驗的時間可有效地增長。
在一實施例中,處理器111還可獲得寫入速度,並根據寫入速度、快閃記憶體模組130的容量及快閃記憶體模組130顆粒的數量來判斷第一顆粒的數量及第二顆粒的數量。在一實施例中的,處理器111可從儲存於儲存控制器110預設值中獲得寫入速度,例如是1000MB/s。在另一實施例中,使用者也可透過應用軟體自行輸入自己可接收的最低循序寫入速度。舉例來說,若使用者輸入可接收的最低循序寫入速度為650MB/s且其快閃記憶體模組130容量為1TB,則處理器111可從表一中找出大於650MB/s且最接近650MB/s的寫入速度687MB/s及對應的y=0.625,因此處理器111會從1TB快閃記憶體模組130中16個顆粒選擇16*0.625=10個顆粒作為預留的QLC顆粒。如此約可將良好使用 者體驗的時間提高到2.9倍。上述「將良好使用者體驗的時間提高到2.9倍」的資訊也可在使用者輸入寫入速度為650MB/S之後顯示於應用軟體上。
綜上所述,本揭露的資料寫入方法及儲存控制器會從快閃記憶體模組的顆粒選出第一顆粒及第二顆粒,並在寫入資料大小大於門檻值時使用虛擬單層單元模式將寫入資料寫入第二顆粒中。將較於使用虛擬單層單元模式將寫入資料寫入快閃記憶體模組的所有顆粒,本揭露的資料寫入方法及儲存控制器僅利用快閃記憶體模組部分的第二顆粒進行虛擬單層單元模式的寫入操作,因此可增加良好使用者體驗的時間。
雖然本揭露已以實施例揭露如上,然其並非用以限定本揭露,任何所屬技術領域中具有通常知識者,在不脫離本揭露的精神和範圍內,當可作些許的更動與潤飾,故本揭露的保護範圍當視後附的申請專利範圍所界定者為準。
100:資料寫入系統
110:儲存控制器
111:處理器
120:主機
130:快閃記憶體模組

Claims (8)

  1. 一種資料寫入方法,包括:從一快閃記憶體模組的多個顆粒中選出多個第一顆粒及多個第二顆粒;接收一寫入指令並判斷對應該寫入指令的一寫入資料的大小;當該寫入資料的大小大於一門檻值時,使用一虛擬單層單元(pseudo SLC)模式將該寫入資料寫入該些第二顆粒中;其中在從該快閃記憶體模組的該些顆粒中選出該些第一顆粒及該些第二顆粒的步驟之前,更包括:獲得一寫入速度;以及根據該寫入速度、該快閃記憶體模組的容量及該些顆粒的數量來判斷該些第一顆粒的數量及該些第二顆粒的數量,其中該些顆粒的數量等於該些第一顆粒的數量及該些第二顆粒的數量的總和。
  2. 如申請專利範圍第1項所述的資料寫入方法,其中當該寫入資料的大小不大於該門檻值時,使用該虛擬單層單元模式將該寫入資料寫入該些第一顆粒及該些第二顆粒中。
  3. 如申請專利範圍第1項所述的資料寫入方法,其中當部分該寫入資料已寫滿該些第二顆粒所對應的一虛擬單層單元空間 時,使用一非單層單元模式將剩餘的該寫入資料寫入該些第二顆粒中該虛擬單層單元空間以外的儲存空間。
  4. 如申請專利範圍第3項所述的資料寫入方法,其中該非單層單元模式包括一多層單元模式、一三層單元模式及一四層單元模式。
  5. 一種儲存控制器,耦接到一主機及一快閃記憶體模組,該儲存控制器包括:一處理器,其中該處理器從該快閃記憶體模組的多個顆粒中選出多個第一顆粒及多個第二顆粒;從該主機接收一寫入指令並判斷對應該寫入指令的一寫入資料的大小;以及當該寫入資料的大小大於一門檻值時,使用一虛擬單層單元模式將該寫入資料寫入該些第二顆粒中;其中在從該快閃記憶體模組的該些顆粒中選出該些第一顆粒及該些第二顆粒的步驟之前,該處理器獲得一寫入速度,並根據該寫入速度、該快閃記憶體模組的容量及該些顆粒的數量來判斷該些第一顆粒的數量及該些第二顆粒的數量;其中該些顆粒的數量等於該些第一顆粒的數量及該些第二顆粒的數量的總和。
  6. 如申請專利範圍第5項所述的儲存控制器,其中當該寫入資料的大小不大於該門檻值時,該處理器使用該虛擬單層單元模式將該寫入資料寫入該些第一顆粒及該些第二顆粒中。
  7. 如申請專利範圍第5項所述的儲存控制器,其中當部分該寫入資料已寫滿該些第二顆粒所對應的一虛擬單層單元空間時,該處理器使用一非單層單元模式將剩餘的該寫入資料寫入該些第二顆粒中該虛擬單層單元空間以外的儲存空間。
  8. 如申請專利範圍第7項所述的儲存控制器,其中該非單層單元模式包括一多層單元模式、一三層單元模式及一四層單元模式。
TW109102562A 2020-01-22 2020-01-22 資料寫入方法及儲存控制器 TWI751482B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109102562A TWI751482B (zh) 2020-01-22 2020-01-22 資料寫入方法及儲存控制器
US16/999,044 US11221801B2 (en) 2020-01-22 2020-08-20 Data writing method and storage controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109102562A TWI751482B (zh) 2020-01-22 2020-01-22 資料寫入方法及儲存控制器

Publications (2)

Publication Number Publication Date
TW202129484A TW202129484A (zh) 2021-08-01
TWI751482B true TWI751482B (zh) 2022-01-01

Family

ID=76857053

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109102562A TWI751482B (zh) 2020-01-22 2020-01-22 資料寫入方法及儲存控制器

Country Status (2)

Country Link
US (1) US11221801B2 (zh)
TW (1) TWI751482B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114115737B (zh) * 2021-11-23 2024-02-02 合肥兆芯电子有限公司 数据存储分配方法、存储器存储装置及控制电路单元

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201814489A (zh) * 2016-09-29 2018-04-16 宏碁股份有限公司 資料儲存方法與資料儲存系統
CN107967121A (zh) * 2017-10-25 2018-04-27 华为技术有限公司 数据写入方法和存储设备
US20190102083A1 (en) * 2017-10-02 2019-04-04 Western Digital Technologies, Inc. Multi-level cell solid state device and method for storing data to provide cascaded data path performance

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10114562B2 (en) * 2014-09-16 2018-10-30 Sandisk Technologies Llc Adaptive block allocation in nonvolatile memory
US10095626B2 (en) * 2017-03-10 2018-10-09 Toshiba Memory Corporation Multibit NAND media using pseudo-SLC caching technique
JP2020155052A (ja) * 2019-03-22 2020-09-24 キオクシア株式会社 メモリシステムおよび制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201814489A (zh) * 2016-09-29 2018-04-16 宏碁股份有限公司 資料儲存方法與資料儲存系統
US20190102083A1 (en) * 2017-10-02 2019-04-04 Western Digital Technologies, Inc. Multi-level cell solid state device and method for storing data to provide cascaded data path performance
CN107967121A (zh) * 2017-10-25 2018-04-27 华为技术有限公司 数据写入方法和存储设备

Also Published As

Publication number Publication date
US20210223992A1 (en) 2021-07-22
TW202129484A (zh) 2021-08-01
US11221801B2 (en) 2022-01-11

Similar Documents

Publication Publication Date Title
TWI678619B (zh) 包含動態超區塊之記憶體裝置及相關方法與電子系統
US8325555B2 (en) Data storage devices and power management methods thereof
US20140281361A1 (en) Nonvolatile memory device and related deduplication method
CN104866246A (zh) 一种混合固态硬盘
US11474722B2 (en) Non-volatile memory including selective error correction
TW201314455A (zh) 記憶體儲存裝置、記憶體控制器與溫度管理方法
CN109992202B (zh) 数据存储设备、其操作方法以及包括其的数据处理***
JP2023106490A (ja) ストレージデバイスの容量利用率の関数であるプログラミング済みセル記憶密度モードを有するストレージデバイス
US9535611B2 (en) Cache memory for hybrid disk drives
US20200218653A1 (en) Controller, data storage device, and operating method thereof
TW201905711A (zh) 資料儲存裝置及非揮發式記憶體操作方法
JP2021125248A (ja) コントローラ、コントローラの動作方法及びそれを含む保存装置
TWI523030B (zh) 緩衝記憶體管理方法、記憶體控制器與記憶體儲存裝置
TWI751482B (zh) 資料寫入方法及儲存控制器
CN111752469A (zh) 控制器、存储器***及其操作方法
TW201941208A (zh) 記憶體管理方法與儲存控制器
US9652172B2 (en) Data storage device performing merging process on groups of memory blocks and operation method thereof
CN103218308B (zh) 缓冲存储器管理方法、存储器控制器与存储器储存装置
CN105868046B (zh) 存储装置中管理、写入及加载固件代码的方法
US11609822B2 (en) Data storing method, memory control circuit unit and memory storage device
CN113515230B (zh) 数据写入方法及存储控制器
US10515693B1 (en) Data storage apparatus and operating method thereof
US12050785B2 (en) Power management for a memory system
US11966594B2 (en) Power management for a memory system
US20220382467A1 (en) Power management for a memory system