TWI406234B - 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法 - Google Patents

基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法 Download PDF

Info

Publication number
TWI406234B
TWI406234B TW097116807A TW97116807A TWI406234B TW I406234 B TWI406234 B TW I406234B TW 097116807 A TW097116807 A TW 097116807A TW 97116807 A TW97116807 A TW 97116807A TW I406234 B TWI406234 B TW I406234B
Authority
TW
Taiwan
Prior art keywords
data signals
signal
driving circuit
source driving
image data
Prior art date
Application number
TW097116807A
Other languages
English (en)
Other versions
TW200947397A (en
Inventor
Yu Jung Liu
Chun Hung Kuo
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW097116807A priority Critical patent/TWI406234B/zh
Priority to US12/189,767 priority patent/US20090278779A1/en
Publication of TW200947397A publication Critical patent/TW200947397A/zh
Application granted granted Critical
Publication of TWI406234B publication Critical patent/TWI406234B/zh
Priority to US14/252,749 priority patent/US20140210699A1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Description

基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示 裝置及相關驅動方法
本發明係有關於一種液晶顯示裝置及相關驅動方法,尤指一種基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法。
液晶顯示裝置(Liquid Crystal Display, LCD)是目前廣泛使用的一種平面顯示器,其具有外型輕薄、省電以及無輻射污染等特徵。液晶顯示裝置的工作原理係利用改變液晶層兩端的電壓差來改變液晶層內之液晶分子的排列狀態,用以改變液晶層的透光性,再配合背光模組所提供的光源以顯示影像。
一般而言,液晶顯示裝置係利用複數條資料線與複數條閘極線執行對複數個畫素單元的訊號電壓寫入操作。對低解析度之液晶顯示裝置而言,因每一個畫素單元的寬度較大,所以可使用單一源極驅動電路提供每一條資料線所要饋入的資料訊號。但對高解析度之液晶顯示裝置而言,因每一個畫素單元的寬度較小,所以通常使用兩源極驅動電路設置於液晶顯示裝置之液晶顯示面板的兩側,分別用以提供奇數資料線及偶數資料線所要饋入的資料訊號。
第1圖為習知液晶顯示裝置之示意圖。如第1圖所示,液晶顯示裝置100包含閘極驅動電路110、第一源極驅動電路120、第二源極驅動電路150、液晶顯示面板190、資料處理介面電路199、 複數條閘極線GL1-GLm、及複數條資料線DL1-DLn。閘極驅動電路110耦合於複數條閘極線GL1-GLm,用以提供對應閘極訊號至每一條閘極線。第一源極驅動電路120耦合於複數條奇數資料線DL1、DL3…DLn-1,用以提供對應資料訊號至每一條奇數資料線。第二源極驅動電路150耦合於複數條偶數資料線DL2、DL4…DLn,用以提供對應資料訊號至每一條偶數資料線。資料處理介面電路199係耦合於第一源極驅動電路120及第二源極驅動電路150。輸入至液晶顯示裝置100的影像資料訊號Sdata係先經由資料處理介面電路199的資料析出及降頻處理,用以產生奇數資料訊號Sdata_odd及偶數資料訊號Sdata_even,再將奇數資料訊號Sdata_odd饋入至第一源極驅動電路120,及將偶數資料訊號Sdata_even饋入至第二源極驅動電路150。
換句話說,第一源極驅動電路120只接收影像資料訊號Sdata之奇數資料訊號Sdata_odd,第二源極驅動電路150只接收影像資料訊號Sdata之偶數資料訊號Sdata_even。第一源極驅動電路120執行奇數資料訊號Sdata_odd的訊號處理,用以產生對應資料訊號饋入至複數條奇數資料線DL1、DL3…DLn-1。第二源極驅動電路150執行偶數資料訊號Sdata_even的訊號處理,用以產生對應資料訊號饋入至複數條偶數資料線DL2、DL4…DLn。因此在習知液晶顯示裝置中,需要利用資料處理介面電路執行影像資料訊號的資料析出及降頻處理,才可進行影像顯示操作。然而當液晶顯示面板的解析度越高,或影像資料訊號的灰階數越多,則資料處理介面電路就需要設計更多的級數以快速執行影像資料訊號的資料 析出及降頻處理,所以液晶顯示裝置就要耗用相當的邊框面積以設置資料處理介面電路,此外,在液晶顯示裝置的操作中,功率消耗也會顯著提高。
依據本發明之實施例,其揭露一種基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置,包含第一組資料線、第二組資料線、複數條閘極線、閘極驅動電路、第一源極驅動電路、第二源極驅動電路及複數個畫素單元。第一組資料線係用以接收第一組資料訊號。第二組資料線係用以接收第二組資料訊號。每一條閘極線接收相對應之閘極訊號。閘極驅動電路係耦合於該些閘極線,用以提供該些閘極訊號。第一源極驅動電路係耦合於第一組資料線,用以於接收第一組資料訊號及第二組資料訊號後,將第一組資料訊號傳送至第一組資料線。第二源極驅動電路係耦合於第二組資料線,用以於接收第一組資料訊號及第二組資料訊號後,將第二組資料訊號傳送至第二組資料線。每一個畫素單元係耦合於對應資料線及對應閘極線。
依據本發明之實施例,其另揭露一種基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置,包含第一組資料線、第二組資料線、複數條閘極線、閘極驅動電路、時脈控制器、第一源極驅動電路、第二源極驅動電路及複數個畫素單元。第一組資料線係用以接收第一組資料訊號。第二組資料線係用以接收第二組資料訊號。每一條閘極線接收相對應之閘極訊號。閘極驅動 電路係耦合於該些閘極線,用以提供該些閘極訊號。時脈控制器係用以根據主時脈訊號、水平同步訊號、或垂直同步訊號產生第一水平啟始訊號、第一水平時脈訊號、第二水平啟始訊號及第二水平時脈訊號,時脈控制器包含第一輸出端、第二輸出端、第三輸出端及第四輸出端,其中第一輸出端係用以出第一水平啟始訊號,第二輸出端係用以輸出第一水平時脈訊號,第三輸出端係用以輸出第二水平啟始訊號,第四輸出端係用以輸出第二水平時脈訊號。第一源極驅動電路係耦合於時脈控制器以接收第一水平啟始訊號及第一水平時脈訊號,另耦合於第一組資料線,用以於接收第一組資料訊號及第二組資料訊號後,根據第一水平啟始訊號及第一水平時脈訊號將第一組資料訊號傳送至第一組資料線。第二源極驅動電路係耦合於時脈控制器以接收第二水平啟始訊號及第二水平時脈訊號,另耦合於第二組資料線,用以於接收第一組資料訊號及第二組資料訊號後,根據第二水平啟始訊號及第二水平時脈訊號將第二組資料訊號傳送至第二組資料線。每一個畫素單元係耦合於對應資料線及對應閘極線。
依據本發明之實施例,其另揭露一種用以驅動具第一源極驅動電路及第二源極驅動電路之液晶顯示裝置的驅動方法,此驅動方法包含:利用第一源極驅動電路及第二源極驅動電路接收複數個影像資料訊號,其中該些影像資料訊號包含第一組影像資料訊號及第二組影像資料訊號;經由第一源極驅動電路傳輸第一組影像資料訊號至複數個第一畫素單元;以及經由第二源極驅動電路傳輸第二組影像資料訊號至複數個第二畫素單元。
依據本發明之實施例,其另揭露一種用以驅動具第一源極驅動電路及第二源極驅動電路之液晶顯示裝置的驅動方法,此驅動方法包含:利用第一源極驅動電路接收複數個影像資料訊號,且利用第二源極驅動電路接收該些影像資料訊號;利用第一源極驅動電路產生複數個第一控制訊號,且利用第二源極驅動電路產生複數個第二控制訊號;第一源極驅動電路根據該些第一控制訊號,以資料覆蓋方式閂鎖該些影像資料訊號之複數個奇數排序影像資料訊號;第二源極驅動電路根據該些第二控制訊號,以資料覆蓋方式閂鎖該些影像資料訊號之複數個偶數排序影像資料訊號;第一源極驅動電路執行該些奇數排序影像資料訊號的訊號處理以產生複數個第一類比資料訊號;第二源極驅動電路執行該些偶數排序影像資料訊號的訊號處理以產生複數個第二類比資料訊號;第一源極驅動電路輸出該些第一類比資料訊號至液晶顯示裝置之複數個第一畫素單元;以及第二源極驅動電路輸出該些第二類比資料訊號至液晶顯示裝置之複數個第二畫素單元。
為讓本發明更顯而易懂,下文依本發明之基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法,特舉實施例配合所附圖式作詳細說明,但所提供之實施例並不用以限制本發明所涵蓋的範圍。
請參考第2圖,第2圖為本發明基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置第一實施例示意圖。液晶顯 示裝置200包含閘極驅動電路210、第一源極驅動電路220、第二源極驅動電路250、時脈控制器280、液晶顯示面板290、複數條閘極線GL1-GLm、及複數條資料線DL1-DLn。時脈控制器280耦合於第一源極驅動電路220及第二源極驅動電路250,用以根據主時脈(Master Clock)訊號MCK、水平同步(Horizontal Synchronization)訊號HS、或垂直同步(Vertical Synchronization)訊號VS產生水平啟始(Horizontal Start)訊號HST及水平時脈(Horizontal Clock)訊號HCK,並將水平啟始訊號HST及水平時脈訊號HCK饋入至第一源極驅動電路220及第二源極驅動電路250。液晶顯示面板290包含複數個畫素單元291,每一個畫素單元291耦合於對應閘極線及對應資料線。
第一源極驅動電路220包含第一移位暫存模組225、第一取樣保持模組230、第一位準移位模組235、第一數位至類比轉換模組240、及第一資料訊號輸出緩衝模組245。第一移位暫存模組225係用以根據水平啟始訊號HST及水平時脈訊號HCK產生複數個第一控制訊號。第一取樣保持模組230係用以接收影像資料訊號Sdata,並根據該些第一控制訊號閂鎖具奇數排序之影像資料訊號Sdata。
請參考第3圖,第3圖為第2圖之第一源極驅動電路220的結構示意圖。如第3圖所示,第一移位暫存模組225包含複數個第一移位暫存器SR_U1, SR_U2…SR_Un,第一取樣保持模組230包含複數個第一閂鎖器SL_U1, SL_U3…SL_Un-1,第一位準移位模組235包含複數個第一位準移位器LS_U1, LS_U3…LS_Un-1, 第一數位至類比轉換模組240包含複數個第一數位至類比轉換器DAC_U1, DAC_U3…DAC_Un-1,第一資料訊號輸出緩衝模組245包含複數個第一緩衝器Buf_U1, Buf_U3…Buf_Un-1。
具奇數排序之每一個第一移位暫存器係直接耦合於相對應之第一閂鎖器,用以將所產生之第一控制訊號饋入至相對應之第一閂鎖器。舉例而言,具第一排序之第一移位暫存器SR_U1係直接耦合於第一閂鎖器SL_U1,用以將所產生之第一控制訊號Sen_U1饋入至第一閂鎖器SL_U1,具第三排序之第一移位暫存器SR_U3係直接耦合於第一閂鎖器SL_U3,用以將所產生之第一控制訊號Sen_U3饋入至第一閂鎖器SL_U3。具偶數排序之每一個第一移位暫存器沒有直接耦合於任何第一閂鎖器,也就是說,所產生之複數個第一控制訊號Sen_U2, Sen_U4…Sen_Un並沒有饋入至任何第一閂鎖器。所以,第一取樣保持模組230所接收的影像資料訊號Sdata中,只有具奇數排序之影像資料訊號Sdata會被閂鎖。請注意,在第3圖中,第一閂鎖器之數目實質上只有第一移位暫存器之數目的一半。
每一個第一位準移位器耦合於對應第一閂鎖器,用以執行具奇數排序之對應影像資料訊號Sdata的位準移位處理。每一個第一數位至類比轉換器耦合於對應第一位準移位器,用以執行具奇數排序之對應影像資料訊號Sdata的數位至類比轉換處理。每一個第一緩衝器耦合於對應第一數位至類比轉換器,用以執行具奇數排序之對應影像資料訊號Sdata的資料輸出緩衝處理。每一個第一緩衝器另耦合於對應奇數資料線,舉例而言,第一緩衝器Buf_U1係 耦合於第一數位至類比轉換器DAC_U1與資料線DL1之間,第一緩衝器Buf_U3係耦合於第一數位至類比轉換器DAC_U3與資料線DL3之間。
第二源極驅動電路250包含第二移位暫存模組255、第二取樣保持模組260、第二位準移位模組265、第二數位至類比轉換模組270、及第二資料訊號輸出緩衝模組275。第二移位暫存模組255係用以根據水平啟始訊號HST及水平時脈訊號HCK產生複數個第二控制訊號。第二取樣保持模組260係用以接收影像資料訊號Sdata,並根據該些第二控制訊號閂鎖具偶數排序之影像資料訊號Sdata。
請參考第4圖,第4圖為第2圖之第二源極驅動電路250的結構示意圖。如第4圖所示,第二移位暫存模組255包含複數個第二移位暫存器SR_D1, SR_D2…SR_Dn,第二取樣保持模組260包含複數個第二閂鎖器SL_D2, SL_D4…SL_Dn,第二位準移位模組265包含複數個第二位準移位器LS_D2, LS_D4…LS_Dn,第二數位至類比轉換模組270包含複數個第二數位至類比轉換器DAC_D2, DAC_D4…DAC_Dn,第二資料訊號輸出緩衝模組275包含複數個第二緩衝器Buf_D2, Buf_D4…Buf_Dn。
具偶數排序之每一個第二移位暫存器係直接耦合於相對應之第二閂鎖器,用以將所產生之第二控制訊號饋入至相對應之第二閂鎖器。舉例而言,具第二排序之第二移位暫存器SR_D2係直接耦合於第二閂鎖器SL_D2,用以將所產生之第二控制訊號Sen_D2饋入至第二閂鎖器SL_D2,具第四排序之第二移位暫存器SR_D4 係直接耦合於第二閂鎖器SL_D4,用以將所產生之第二控制訊號Sen_D4饋入至第二閂鎖器SL_D4。具奇數排序之每一個第二移位暫存器沒有直接耦合於任何第二閂鎖器,也就是說,所產生之複數個第二控制訊號Sen_D1, Sen_D3…Sen_Dn-1並沒有饋入至任何第二閂鎖器。所以,第二取樣保持模組260所接收的影像資料訊號Sdata中,只有具偶數排序之影像資料訊號Sdata會被閂鎖。請注意,在第4圖中,第二閂鎖器之數目實質上只有第二移位暫存器之數目的一半。
每一個第二位準移位器耦合於對應第二閂鎖器,用以執行具偶數排序之對應影像資料訊號Sdata的位準移位處理。每一個第二數位至類比轉換器耦合於對應第二位準移位器,用以執行具偶數排序之對應影像資料訊號Sdata的數位至類比轉換處理。每一個第二緩衝器耦合於對應第二數位至類比轉換器,用以執行具偶數排序之對應影像資料訊號Sdata的資料輸出緩衝處理。每一個第二緩衝器另耦合於對應偶數資料線,舉例而言,第二緩衝器Buf_D2係耦合於第二數位至類比轉換器DAC_D2與資料線DL2之間,第二緩衝器Buf_D4係耦合於第二數位至類比轉換器DAC_D4與資料線DL4之間。
第5圖為第2圖之液晶顯示裝置的工作相關訊號時序圖,其中橫軸為時間軸。在第5圖中,由上往下的訊號分別為主時脈訊號MCK、影像資料訊號Sdata、水平啟始訊號HST、水平時脈訊號HCK、複數個第一控制訊號、及複數個第二控制訊號。當水平啟始訊號HST於時間T0內饋入一致能脈波至第一移位暫存模組 225及第二移位暫存模組255後,複數個第一控制訊號及複數個第二控制訊號即根據水平時脈訊號HCK的每一半週期時間而依序被致能。
舉例而言,於時間T1內,第一移位暫存器SR_U1及第二移位暫存器SR_D1分別輸出致能之第一控制訊號Sen_U1及第二控制訊號Sen_D1,於時間T2內,第一移位暫存器SR_U2及第二移位暫存器SR_D2分別輸出致能之第一控制訊號Sen_U2及第二控制訊號Sen_D2,於時間T3內,第一移位暫存器SR_U3及第二移位暫存器SR_D3分別輸出致能之第一控制訊號Sen_U3及第二控制訊號Sen_D3,於時間T4內,第一移位暫存器SR_U4及第二移位暫存器SR_D4分別輸出致能之第一控制訊號Sen_U4及第二控制訊號Sen_D4,其餘類推。
如前所述,只有具奇數排序之第一移位暫存器直接耦合於相對應之第一閂鎖器,即只有具奇數排序之第一移位暫存器所產生之第一控制訊號可饋入至相對應之第一閂鎖器以執行相對應影像資料訊號Sdata的閂鎖操作。換句話說,只有奇數影像資料訊號Sdata會被閂鎖於複數個第一閂鎖器SL_U1, SL_U3…SL_Un-1。舉例而言,如第5圖所示,當第一控制訊號Sen_U1及Sen_U3分別於時間T1及T3內被致能時,第一閂鎖器SL_U1及SL_U3可分別閂鎖奇數影像資料訊號D1及D3,而當第一控制訊號Sen_U2及Sen_U4分別於時間T2及T4內被致能時,並沒有產生任何作用,即致能之第一控制訊號Sen_U2及Sen_U4係為無作用之致能訊號。被閂鎖之複數個奇數影像資料訊號Sdata經由複數個第一位 準移位器LS_U1, LS_U3…LS_Un-1的位準移位處理,及複數個第一數位至類比轉換器DAC_U1, DAC_U3…DAC_Un-1的數位至類比轉換處理後,產生複數個第一類比資料訊號,再經由複數個第一緩衝器Buf_U1, Buf_U3…Buf_Un-1的資料緩衝驅動處理,將複數個第一類比資料訊號分別饋入至奇數資料線DL1, DL3…DLn-1,用以進行相對應畫素單元291之資料訊號寫入操作。
此外,只有具偶數排序之第二移位暫存器直接耦合於相對應之第二閂鎖器,即只有具偶數排序之第二移位暫存器所產生之第二控制訊號可饋入至相對應之第二閂鎖器以執行相對應影像資料訊號Sdata的閂鎖操作。換句話說,只有偶數影像資料訊號Sdata會被閂鎖於複數個第二閂鎖器SL_D2, SL_D4…SL_Dn。舉例而言,如第5圖所示,當第二控制訊號Sen_D2及Sen_D4分別於時間T2及T4內被致能時,第二閂鎖器SL_D2及SL_D4可分別閂鎖偶數影像資料訊號D2及D4,而當第二控制訊號Sen_D1及Sen_D3分別於時間T1及T3內被致能時,並沒有產生任何作用,即致能之第二控制訊號Sen_D1及Sen_D3係為無作用之致能訊號。被閂鎖之複數個偶數影像資料訊號Sdata經由複數個第二位準移位器LS_D2, LS_D4…LS_Dn的位準移位處理,及複數個第二數位至類比轉換器DAC_D2, DAC_D4…DAC_Dn的數位至類比轉換處理後,產生複數個第二類比資料訊號,再經由複數個第二緩衝器Buf_D2, Buf_D4…Bnf_Dn的資料緩衝驅動處理,將複數個第二類比資料訊號分別饋入至偶數資料線DL2, DL4…DLn,用以進行相對應畫素單元291之資料訊號寫入操作。
由上述可知,本發明之液晶顯示裝置200並不包含資料處理介面電路,也就是說,液晶顯示裝置200可在不經由資料處理介面電路的資料析出及降頻處理情況下,將影像資料訊號直接饋入至第一源極驅動電路220及第二源極驅動電路250,以進行資料寫入操作。所以液晶顯示裝置200可節省設置資料處理介面電路所需之邊框面積,而在液晶顯示裝置200的操作中,也可節省習知使用資料處理介面電路以執行資料析出及降頻處理所導致的功率消耗。
請參考第6圖,第6圖為本發明基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置第二實施例示意圖。液晶顯示裝置600包含閘極驅動電路610、第一源極驅動電路620、第二源極驅動電路650、時脈控制器680、液晶顯示面板690、複數條閘極線GL1-GLm、及複數條資料線DL1-DLn。時脈控制器680耦合於第一源極驅動電路620及第二源極驅動電路650,用以根據主時脈訊號MCK、水平同步訊號HS、或垂直同步訊號VS產生第一水平啟始訊號HST1、第一水平時脈訊號HCK1、第二水平啟始訊號HST2、及第二水平時脈訊號HCK2,其中第一水平啟始訊號HST1及第一水平時脈訊號HCK1係經由時脈控制器680之第一輸出端及第二輸出端而饋入至第一源極驅動電路620,第二水平啟始訊號HST2及第二水平時脈訊號HCK2係經由時脈控制器680之第三輸出端及第四輸出端而饋入至第二源極驅動電路650。液晶顯示面板690包含複數個畫素單元691,每一個畫素單元691耦合於對應閘極線及對應資料線。
時脈控制器680包含第一水平啟始訊號產生器681、第一水平時脈訊號產生器683、第二水平啟始訊號產生器685、及第二水平時脈訊號產生器687。第一水平啟始訊號產生器681係用以產生第一水平啟始訊號HST1,第一水平時脈訊號產生器683係用以產生第一水平時脈訊號HCK1,第二水平啟始訊號產生器685係用以產生第二水平啟始訊號HST2,第二水平時脈訊號產生器687係用以產生第二水平時脈訊號HCK2。第一水平啟始訊號產生器681、第一水平時脈訊號產生器683、第二水平啟始訊號產生器685、及第二水平時脈訊號產生器687的電路設計並不需各別獨立,而可具有重疊的共用電路。
第一源極驅動電路620包含第一移位暫存模組625、第一取樣保持模組630、第一位準移位模組635、第一數位至類比轉換模組640、及第一資料訊號輸出緩衝模組645。第一移位暫存模組625係用以根據第一水平啟始訊號HST1及第一水平時脈訊號HCK1產生複數個第一控制訊號。第一取樣保持模組630係用以接收影像資料訊號Sdata,並根據該些第一控制訊號閂鎖具奇數排序之影像資料訊號Sdata。
請參考第7圖,第7圖為第6圖之第一源極驅動電路620的結構示意圖。如第7圖所示,第一移位暫存模組625包含複數個第一移位暫存器SR_U1, SR_U3…SR_Un-1,第一取樣保持模組630包含複數個第一閂鎖器SL_U1, SL_U3…SL_Un-1,第一位準移位模組635包含複數個第一位準移位器LS_U1, LS_U3…LS_Un-1,第一數位至類比轉換模組640包含複數個第一數位至類 比轉換器DAC_U1, DAC_U3…DAC_Un-1,第一資料訊號輸出緩衝模組645包含複數個第一緩衝器Buf_U1, Buf_U3…Buf_Un-1。
每一個第一移位暫存器直接耦合於相對應之第一閂鎖器,用以將所產生之第一控制訊號饋入至相對應之第一閂鎖器。舉例而言,第一移位暫存器SR_U1係直接耦合於第一閂鎖器SL_U1,用以將所產生之第一控制訊號Sen_U1饋入至第一閂鎖器SL_U1,第一移位暫存器SR_U3係直接耦合於第一閂鎖器SL_U3,用以將所產生之第一控制訊號Sen_U3饋入至第一閂鎖器SL_U3。所以,在第7圖中,第一閂鎖器之數目實質上等於第一移位暫存器之數目。在每一個第一閂鎖器的閂鎖操作中,當對應第一控制訊號被持續致能時,可先後閂鎖兩個連續資料訊號,而先被閂鎖的資料訊號係被後閂鎖的資料訊號覆蓋。換句話說,在第一取樣保持模組630所接收的影像資料訊號Sdata中,每一個第一閂鎖器於對應第一控制訊號被持續致能後,只閂鎖具奇數排序之影像資料訊號Sdata,而具偶數排序之影像資料訊號Sdata則在閂鎖後被覆蓋。
每一個第一位準移位器耦合於對應第一閂鎖器,用以執行具奇數排序之對應影像資料訊號Sdata的位準移位處理。每一個第一數位至類比轉換器耦合於對應第一位準移位器,用以執行具奇數排序之對應影像資料訊號Sdata的數位至類比轉換處理。每一個第一緩衝器耦合於對應第一數位至類比轉換器,用以執行具奇數排序之對應影像資料訊號Sdata的資料輸出緩衝處理。每一個第一緩衝器另耦合於對應奇數資料線,舉例而言,第一緩衝器Buf_U1係耦合於第一數位至類比轉換器DAC_U1與資料線DL1之間,第一 緩衝器Buf_U3係耦合於第一數位至類比轉換器DAC_U3與資料線DL3之間。
第二源極驅動電路650包含第二移位暫存模組655、第二取樣保持模組660、第二位準移位模組665、第二數位至類比轉換模組670、及第二資料訊號輸出緩衝模組675。第二移位暫存模組655係用以根據第二水平啟始訊號HST2及第二水平時脈訊號HCK2產生複數個第二控制訊號。第二取樣保持模組660係用以接收影像資料訊號Sdata,並根據該些第二控制訊號閂鎖具偶數排序之影像資料訊號Sdata。
請參考第8圖,第8圖為第6圖之第二源極驅動電路650的結構示意圖。如第8圖所示,第二移位暫存模組655包含複數個第二移位暫存器SR_D2, SR_D4…SR_Dn,第二取樣保持模組660包含複數個第二閂鎖器SL_D2, SL_D4…SL_Dn,第二位準移位模組665包含複數個第二位準移位器LS_D2, LS_D4…LS_Dn,第二數位至類比轉換模組670包含複數個第二數位至類比轉換器DAC_D2, DAC_D4…DAC_Dn,第二資料訊號輸出緩衝模組675包含複數個第二緩衝器Buf_D2, Buf_D4…Buf_Dn。
每一個第二移位暫存器直接耦合於相對應之第二閂鎖器,用以將所產生之第二控制訊號饋入至相對應之第二閂鎖器。舉例而言,第二移位暫存器SR_D2係直接耦合於第二閂鎖器SL_D2,用以將所產生之第二控制訊號Sen_D2饋入至第二閂鎖器SL_D2,第二移位暫存器SR_D4係直接耦合於第二閂鎖器SL_D4,用以將所產生之第二控制訊號Sen_D4饋入至第二閂鎖器SL_D4。所以, 在第8圖中,第二閂鎖器之數目實質上等於第二移位暫存器之數目。在每一個第二閂鎖器的閂鎖操作中,當對應第二控制訊號被持續致能時,可先後閂鎖兩個連續資料訊號,而先被閂鎖的資料訊號係被後閂鎖的資料訊號覆蓋。換句話說,在第二取樣保持模組660所接收的影像資料訊號Sdata中,每一個第二閂鎖器於對應第二控制訊號被持續致能後,只閂鎖具偶數排序之影像資料訊號Sdata,而具奇數排序之影像資料訊號Sdata則在閂鎖後被覆蓋。
每一個第二位準移位器耦合於對應第二閂鎖器,用以執行具偶數排序之對應影像資料訊號Sdata的位準移位處理。每一個第二數位至類比轉換器耦合於對應第二位準移位器,用以執行具偶數排序之對應影像資料訊號Sdata的數位至類比轉換處理。每一個第二緩衝器耦合於對應第二數位至類比轉換器,用以執行具偶數排序之對應影像資料訊號Sdata的資料輸出緩衝處理。每一個第二緩衝器另耦合於對應偶數資料線,舉例而言,第二緩衝器Buf_D2係耦合於第二數位至類比轉換器DAC_D2與資料線DL2之間,第二緩衝器Buf_D4係耦合於第二數位至類比轉換器DAC_D4與資料線DL4之間。
第9圖為第6圖之液晶顯示裝置的工作相關訊號時序圖,其中橫軸為時間軸。在第9圖中,由上往下的訊號分別為主時脈訊號MCK、影像資料訊號Sdata、第一水平啟始訊號HST1、第一水平時脈訊號HCK1、複數個第一控制訊號、第二水平啟始訊號HST2、第二水平時脈訊號HCK2、及複數個第二控制訊號。當第一水平啟始訊號HST1於時間T10內饋入一致能脈波至第一移位 暫存模組625後,複數個第一控制訊號即根據第一水平時脈訊號HCK1的每一半週期時間而依序被致能。每一個第一閂鎖器於對應第一控制訊號被持續致能的時間內,會先閂鎖一資料訊號,再閂鎖另一資料訊號,而後閂鎖之資料訊號會覆蓋前閂鎖之資料訊號。
舉例而言,於時間T11內,第一移位暫存器SR_U1輸出致能之第一控制訊號Sen_U1,第一閂鎖器SL_U1會先閂鎖虛擬資料訊號Dx,再閂鎖奇數影像資料訊號D1,且奇數影像資料訊號D1會覆蓋虛擬資料訊號Dx。於時間T12內,第一移位暫存器SR_U3輸出致能之第一控制訊號Sen_U3,第一閂鎖器SL_U3會先閂鎖偶數影像資料訊號D2,再閂鎖奇數影像資料訊號D3,且奇數影像資料訊號D3會覆蓋偶數影像資料訊號D2。於時間T13內,第一移位暫存器SR_U5輸出致能之第一控制訊號Sen_U5,第一閂鎖器SL_U5會先閂鎖偶數影像資料訊號D4,再閂鎖奇數影像資料訊號D5,且奇數影像資料訊號D5會覆蓋偶數影像資料訊號D4,其餘類推。換句話說,只有奇數影像資料訊號Sdata會被閂鎖於複數個第一閂鎖器SL_U1, SL_U3…SL_Un-1。
被閂鎖之複數個奇數影像資料訊號Sdata經由複數個第一位準移位器LS_U1, LS_U3…LS_Un-1的位準移位處理,及複數個第一數位至類比轉換器DAC_U1, DAC_U3…DAC_Un-1的數位至類比轉換處理後,產生複數個第一類比資料訊號,再經由複數個第一緩衝器Buf_U1, Buf_U3…Buf_Un-1的資料緩衝驅動處理,將複數個第一類比資料訊號分別饋入至奇數資料線DL1, DL3… DLn-1,用以進行相對應畫素單元691之資料訊號寫入操作。
當第二水平啟始訊號HST2於時間T20饋入一致能脈波至第二移位暫存模組655後,複數個第二控制訊號即根據第二水平時脈訊號HCK2的每一半週期時間而依序被致能。每一個第二閂鎖器於對應第二控制訊號被持續致能的時間內,會先閂鎖一資料訊號,再閂鎖另一資料訊號,而後閂鎖之資料訊號會覆蓋前閂鎖之資料訊號。
舉例而言,於時間T21內,第二移位暫存器SR_D2輸出致能之第二控制訊號Sen_D2,第二閂鎖器SL_D2會先閂鎖奇數影像資料訊號D1,再閂鎖偶數影像資料訊號D2,且偶數影像資料訊號D2會覆蓋奇數影像資料訊號D1。於時間T22內,第二移位暫存器SR_D4輸出致能之第二控制訊號Sen_D4,第二閂鎖器SL_D4會先閂鎖奇數影像資料訊號D3,再閂鎖偶數影像資料訊號D4,且偶數影像資料訊號D4會覆蓋奇數影像資料訊號D3。於時間T23內,第二移位暫存器SR_D6輸出致能之第二控制訊號Sen_D6,第二閂鎖器SL_D6會先閂鎖奇數影像資料訊號D5,再閂鎖偶數影像資料訊號D6,且偶數影像資料訊號D6會覆蓋奇數影像資料訊號D5,其餘類推。換句話說,只有偶數影像資料訊號Sdata會被閂鎖於複數個第二閂鎖器SL_D2, SL_D4…SL_Dn。
被閂鎖之複數個偶數影像資料訊號Sdata經由複數個第二位準移位器LS_D2, LS_D4…LS_Dn的位準移位處理,及複數個第二數位至類比轉換器DAC_D2, DAC_D4…DAC_Dn的數位至類比轉換處理後,產生複數個第二類比資料訊號,再經由複數個第二緩 衝器Buf_D2, Buf_D4…Buf_Dn的資料緩衝驅動處理,將複數個第二類比資料訊號分別饋入至偶數資料線DL2, DL4…DLn,用以進行相對應畫素單元691之資料訊號寫入操作。
由上述可知,本發明之液晶顯示裝置600並不包含資料處理介面電路,也就是說,液晶顯示裝置600可在不經由資料處理介面電路的資料析出及降頻處理情況下,將影像資料訊號直接饋入至第一源極驅動電路620及第二源極驅動電路650,以進行資料寫入操作。所以液晶顯示裝置600可節省設置資料處理介面電路所需之邊框面積,而在液晶顯示裝置600的操作中,也可節省習知使用資料處理介面電路以執行資料析出及降頻處理所導致的功率消耗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何具有本發明所屬技術領域之通常知識者,在不脫離本發明之精神和範圍內,當可作各種更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200、600‧‧‧液晶顯示裝置
110、210、610‧‧‧閘極驅動電路
120、220、620‧‧‧第一源極驅動電路
150、250、650‧‧‧第二源極驅動電路
190、290、690‧‧‧液晶顯示面板
199‧‧‧資料處理介面電路
225、625‧‧‧第一移位暫存模組
230、630‧‧‧第一取樣保持模組
235、635‧‧‧第一位準移位模組
240、640‧‧‧第一數位至類比轉換模組
245、645‧‧‧第一資料訊號輸出緩衝模組
255、655‧‧‧第二移位暫存模組
260、660‧‧‧第二取樣保持模組
265、665‧‧‧第二位準移位模組
270、670‧‧‧第二數位至類比轉換模組
275、675‧‧‧第二資料訊號輸出緩衝模組
280、680‧‧‧時脈控制器
291、691‧‧‧畫素單元
681‧‧‧第一水平啟始訊號產生器
683‧‧‧第一水平時脈訊號產生器
685‧‧‧第二水平啟始訊號產生器
687‧‧‧第二水平時脈訊號產生器
Buf_D2-Buf_Dn‧‧‧第二緩衝器
Buf_U1-Buf_Un-1‧‧‧第一緩衝器
D1、D3、D5、D7‧‧‧奇數影像資料訊號
D2、D4、D6、D8‧‧‧偶數影像資料訊號
Dx‧‧‧虛擬資料訊號
DAC_D2-DAC_Dn‧‧‧第二數位至類比轉換器
DAC_U1-DAC_Un-1‧‧‧第一數位至類比轉換器
DL1-DLn‧‧‧資料線
GL1-GLm‧‧‧閘極線
HCK‧‧‧水平時脈訊號
HCK1‧‧‧第一水平時脈訊號
HCK2‧‧‧第二水平時脈訊號
HST‧‧‧水平啟始訊號
HST1‧‧‧第一水平啟始訊號
HST2‧‧‧第二水平啟始訊號
HS‧‧‧水平同步訊號
LS_D2-LS_Dn‧‧‧第二位準移位器
LS_U1-LS_Un-1‧‧‧第一位準移位器
MCK‧‧‧主時脈訊號
Sdata‧‧‧影像資料訊號
Sdata_odd‧‧‧奇數資料訊號
Sdata_even‧‧‧偶數資料訊號
SL_D2-SL_Dn‧‧‧第二閂鎖器
SL_U1-SL_Un-1‧‧‧第一閂鎖器
SR_D1-SR_Dn‧‧‧第二移位暫存器
SR_U1-SR_Un‧‧‧第一移位暫存器
Sen_D1-Sen_Dn‧‧‧第二控制訊號
Sen_U1-Sen_Un‧‧‧第一控制訊號
VS‧‧‧垂直同步訊號
第1圖為習知液晶顯示裝置之示意圖。
第2圖為本發明基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置第一實施例示意圖。
第3圖為第2圖之第一源極驅動電路的結構示意圖。
第4圖為第2圖之第二源極驅動電路的結構示意圖。
第5圖為第2圖之液晶顯示裝置的工作相關訊號時序圖,其中橫 軸為時間軸。
第6圖為本發明基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置第二實施例示意圖。
第7圖為第6圖之第一源極驅動電路的結構示意圖。
第8圖為第6圖之第二源極驅動電路的結構示意圖。
第9圖為第6圖之液晶顯示裝置的工作相關訊號時序圖,其中橫軸為時間軸。
200‧‧‧液晶顯示裝置
210‧‧‧閘極驅動電路
220‧‧‧第一源極驅動電路
250‧‧‧第二源極驅動電路
290‧‧‧液晶顯示面板
225‧‧‧第一移位暫存模組
230‧‧‧第一取樣保持模組
235‧‧‧第一位準移位模組
240‧‧‧第一數位至類比轉換模組
245‧‧‧第一資料訊號輸出緩衝模組
255‧‧‧第二移位暫存模組
260‧‧‧第二取樣保持模組
265‧‧‧第二位準移位模組
270‧‧‧第二數位至類比轉換模組
275‧‧‧第二資料訊號輸出緩衝模組
280‧‧‧時脈控制器
291‧‧‧畫素單元
DL1-DLn‧‧‧資料線
GL1-GLm‧‧‧閘極線
HCK‧‧‧水平時脈訊號
HST‧‧‧水平啟始訊號
HS‧‧‧水平同步訊號
MCK‧‧‧主時脈訊號
Sdata‧‧‧影像資料訊號
VS‧‧‧垂直同步訊號

Claims (28)

  1. 一種基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置,包含:一第一組資料線,用以接收一第一組資料訊號;一第二組資料線,用以接收一第二組資料訊號;複數條閘極線,每一條閘極線接收相對應之一閘極訊號;一閘極驅動電路,耦合於該些閘極線,用以提供該些閘極訊號;一第一源極驅動電路,耦合於該第一組資料線,用以於接收該第一組資料訊號及該第二組資料訊號後,將該第一組資料訊號傳送至該第一組資料線,該第一源極驅動電路包括:一第一移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號;及一第一取樣保持模組,耦合於該第一移位暫存模組,用以閂鎖該第一組資料訊號而不閂鎖該第二組資料訊號;一第二源極驅動電路,耦合於該第二組資料線,用以於接收該第一組資料訊號及該第二組資料訊號後,將該第二組資料訊號傳送至該第二組資料線,該第二源極驅動電路包括:一第二移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號;及一第二取樣保持模組,耦合於該第二移位暫存模組,用以閂鎖該第二組資料訊號而不閂鎖該第一組資料訊號;以及複數個畫素單元,每一個畫素單元耦合於一對應資料線及一對應閘極線。
  2. 如請求項1所述之液晶顯示裝置,其中該第一移位暫存模組用以接收一水平啟始訊號及一水平時脈訊號,並根據該水平啟始訊號及該水平時脈訊號產生複數個第一控制訊號,該第一移位暫存模組包含:複數個第一移位暫存器(Shift Register),每一個第一移位暫存器係用以產生一對應第一控制訊號;其中該第一取樣保持模組耦合於該第一移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號,並根據該些第一控制訊號閂鎖該第一組資料訊號,該第一取樣保持模組包含:複數個第一閂鎖器(Latch),每一個第一閂鎖器耦接於具奇數排序之一對應第一移位暫存器,用以根據一對應第一控制訊號閂鎖該第一組資料訊號之一對應資料訊號;其中該第二移位暫存模組用以接收該水平啟始訊號及該水平時脈訊號,並根據該水平啟始訊號及該水平時脈訊號產生複數個第二控制訊號,該第二移位暫存模組包含:複數個第二移位暫存器,每一個第二移位暫存器係用以產生一對應第二控制訊號;以及其中該第二取樣保持模組耦合於該第二移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號,並根據該些第二控制訊號閂鎖該第二組資料訊號,該第二取樣保持模組包含:複數個第二閂鎖器,每一個第二閂鎖器耦接於具偶數排 序之一對應第二移位暫存器,用以根據一對應第二控制訊號閂鎖該第二組資料訊號之一對應資料訊號。
  3. 如請求項2所述之液晶顯示裝置,另包含:一時脈控制器,耦合於該第一移位暫存模組及該第二移位暫存模組,用以根據一主時脈訊號、一水平同步訊號、或一垂直同步訊號產生該水平啟始訊號及該水平時脈訊號。
  4. 如請求項2所述之液晶顯示裝置,其中該些第一閂鎖器之數目實質上係為該些第一移位暫存器之數目的一半,且該些第二閂鎖器之數目實質上係為該些第二移位暫存器之數目的一半。
  5. 如請求項2所述之液晶顯示裝置,其中:該第一源極驅動電路另包含:一第一位準移位模組,耦合於該第一取樣保持模組,用以執行該第一組資料訊號的位準移位處理;以及該第二源極驅動電路另包含:一第二位準移位模組,耦合於該第二取樣保持模組,用以執行該第二組資料訊號的位準移位處理。
  6. 如請求項2所述之液晶顯示裝置,其中:該第一源極驅動電路另包含:一第一數位至類比轉換模組,耦合於該第一取樣保持模組,用來執行該第一組資料訊號的數位至類比轉換處理以產生一第一組類比資料訊號;以及該第二源極驅動電路另包含:一第二數位至類比轉換模組,耦合於該第二取樣保持模 組,用來執行該第二組資料訊號的數位至類比轉換處理以產生一第二組類比資料訊號。
  7. 如請求項6所述之液晶顯示裝置,其中:該第一源極驅動電路另包含:一第一資料訊號輸出緩衝模組,耦合於該第一數位至類比轉換模組與該第一組資料線之間,用來執行該第一組類比資料訊號的資料緩衝驅動處理;以及該第二源極驅動電路另包含:一第二資料訊號輸出緩衝模組,耦合於該第二數位至類比轉換模組與該第二組資料線之間,用來執行該第二組類比資料訊號的資料緩衝驅動處理。
  8. 一種基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置,包含:一第一組資料線,用以接收一第一組資料訊號;一第二組資料線,用以接收一第二組資料訊號;複數條閘極線,每一條閘極線接收相對應之一閘極訊號;一閘極驅動電路,耦合於該些閘極線,用以提供該些閘極訊號;一時脈控制器,用以根據一主時脈訊號、一水平同步訊號、或一垂直同步訊號產生一第一水平啟始訊號、一第一水平時脈訊號、一第二水平啟始訊號及一第二水平時脈訊號,該時脈控制器包含:一第一輸出端,用以輸出該第一水平啟始訊號;一第二輸出端,用以輸出該第一水平時脈訊號;一第三輸出端,用以輸出該第二水平啟始訊號;以及 一第四輸出端,用以輸出該第二水平時脈訊號;一第一源極驅動電路,耦合於該時脈控制器之第一輸出端及第二輸出端以接收該第一水平啟始訊號及該第一水平時脈訊號,另耦合於該第一組資料線,用以於接收該第一組資料訊號及該第二組資料訊號後,根據該第一水平啟始訊號及該第一水平時脈訊號將該第一組資料訊號傳送至該第一組資料線,其中該第一源極驅動電路包括:一第一移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號;及一第一取樣保持模組,耦合於該第一移位暫存模組,用以閂鎖該第一組資料訊號而不閂鎖該第二組資料訊號;一第二源極驅動電路,耦合於該時脈控制器之第三輸出端及第四輸出端以接收該第二水平啟始訊號及該第二水平時脈訊號,另耦合於該第二組資料線,用以於接收該第一組資料訊號及該第二組資料訊號後,根據該第二水平啟始訊號及該第二水平時脈訊號將該第二組資料訊號傳送至該第二組資料線,該第二源極驅動電路包括:一第二移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號;及一第二取樣保持模組,耦合於該第二移位暫存模組,用以閂鎖該第二組資料訊號而不閂鎖該第一組資料訊號;以及複數個畫素單元,每一個畫素單元耦合於一對應資料線及一對應閘極線。
  9. 如請求項8所述之液晶顯示裝置,其中該時脈控制器包含:一第一水平啟始訊號產生器,耦合於該時脈控制器之第一輸出端,用以產生該第一水平啟始訊號;一第一水平時脈訊號產生器,耦合於該時脈控制器之第二輸出端,用以產生該第一水平時脈訊號;一第二水平啟始訊號產生器,耦合於該時脈控制器之第三輸出端,用以產生該第二水平啟始訊號;以及一第二水平時脈訊號產生器,耦合於該時脈控制器之第四輸出端,用以產生該第二水平時脈訊號;其中該第一水平啟始訊號產生器、該第一水平時脈訊號產生器、該第二水平啟始訊號產生器、及該第二水平時脈訊號產生器可有共用電路部分。
  10. 如請求項8所述之液晶顯示裝置,其中該第一移位暫存模組用以根據該第一水平啟始訊號及該第一水平時脈訊號產生複數個第一控制訊號,該第一移位暫存模組包含:複數個第一移位暫存器,每一個第一移位暫存器係用以產生一對應第一控制訊號;以及其中該第一取樣保持模組耦合於該第一移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號,並根據該些第一控制訊號,閂鎖該第一組資料訊號,該第一取樣保持模組包含:複數個第一閂鎖器,每一個第一閂鎖器耦接於一對應第一移位暫存器,用以根據一對應第一控制訊號閂鎖 該第一組資料訊號之一對應資料訊號;其中該第二移位暫存模組用以根據該第二水平啟始訊號及該第二水平時脈訊號產生複數個第二控制訊號,該第二移位暫存模組包含:複數個第二移位暫存器,每一個第二移位暫存器係用以產生一對應第二控制訊號;以及其中該第二取樣保持模組耦合於該第二移位暫存模組,用以接收該第一組資料訊號及該第二組資料訊號,並根據該些第二控制訊號,閂鎖該第二組資料訊號,該第二取樣保持模組包含:複數個第二閂鎖器,每一個第二閂鎖器耦接於一對應第二移位暫存器,用以根據一對應第二控制訊號閂鎖該第二組資料訊號之一對應資料訊號。
  11. 如請求項10所述之液晶顯示裝置,其中該些第一閂鎖器之數目實質上係等於該些第一移位暫存器之數目的一半,且該些第二閂鎖器之數目實質上係等於該些第二移位暫存器之數目的一半。
  12. 如請求項10所述之液晶顯示裝置,其中:該第一源極驅動電路另包含:一第一位準移位模組,耦合於該第一取樣保持模組,用以執行該第一組資料訊號的位準移位處理;以及該第二源極驅動電路另包含:一第二位準移位模組,耦合於該第二取樣保持模組,用以執行該第二組資料訊號的位準移位處理。
  13. 如請求項10所述之液晶顯示裝置,其中:該第一源極驅動電路另包含:一第一數位至類比轉換模組,耦合於該第一取樣保持模組,用來執行該第一組資料訊號的數位至類比轉換處理以產生一第一組類比資料訊號;以及該第二源極驅動電路另包含:一第二數位至類比轉換模組,耦合於該第二取樣保持模組,用來執行該第二組資料訊號的數位至類比轉換處理以產生一第二組類比資料訊號。
  14. 如請求項13所述之液晶顯示裝置,其中:該第一源極驅動電路另包含:一第一資料訊號輸出緩衝模組,耦合於該第一數位至類比轉換模組與該第一組資料線之間,用來執行該第一組類比資料訊號的資料緩衝驅動處理;以及該第二源極驅動電路另包含:一第二資料訊號輸出緩衝模組,耦合於該第二數位至類比轉換模組與該第二組資料線之間,用來執行該第二組類比資料訊號的資料緩衝驅動處理。
  15. 一種用以驅動一液晶顯示裝置的驅動方法,該液晶顯示裝置包含一第一源極驅動電路及一第二源極驅動電路,該驅動方法包含:利用該第一源極驅動電路及該第二源極驅動電路接收複數個影像資料訊號,其中該些影像資料訊號包含一第一組影像資料訊號及一第二組影像資料訊號; 經由該第一源極驅動電路閂鎖並傳輸該第一組影像資料訊號至複數個第一畫素單元,其中該第一源極驅動電路閂鎖該第一組資料訊號而不閂鎖該第二組資料訊號;以及經由該第二源極驅動電路閂鎖並傳輸該第二組影像資料訊號至複數個第二畫素單元,其中該第二源極驅動電路閂鎖該第二組資料訊號而不閂鎖該第一組資料訊號。
  16. 如請求項15所述之驅動方法,其中經由該第一源極驅動電路傳輸該第一組影像資料訊號至該些第一畫素單元,包含:利用該第一源極驅動電路產生複數個第一控制訊號;該第一源極驅動電路根據該些第一控制訊號之複數個奇數排序第一控制訊號,閂鎖該第一組影像資料訊號;該第一源極驅動電路執行該第一組影像資料訊號的訊號處理以產生複數個第一類比資料訊號;以及該第一源極驅動電路輸出該些第一類比資料訊號至該液晶顯示裝置之該些第一畫素單元。
  17. 如請求項16所述之驅動方法,其中經由該第二源極驅動電路傳輸該第二組影像資料訊號至該些第二畫素單元,包含:利用該第二源極驅動電路產生複數個第二控制訊號;該第二源極驅動電路根據該些第二控制訊號之複數個偶數排序第二控制訊號,閂鎖該第二組影像資料訊號;該第二源極驅動電路執行該第二組影像資料訊號的訊號處理以產生複數個第二類比資料訊號;以及該第二源極驅動電路輸出該些第二類比資料訊號至該液晶顯示裝置之該些第二畫素單元。
  18. 如請求項17所述之驅動方法,其中:利用該第一源極驅動電路產生該些第一控制訊號,包含利用該第一源極驅動電路根據一水平啟始訊號及一水平時脈訊號產生該些第一控制訊號;以及利用該第二源極驅動電路產生該些第二控制訊號,包含利用該第二源極驅動電路根據該水平啟始訊號及該水平時脈訊號產生該些第二控制訊號。
  19. 如請求項18所述之驅動方法,另包含:根據一主時脈訊號、一水平同步訊號、或一垂直同步訊號產生該水平啟始訊號及該水平時脈訊號。
  20. 如請求項17所述之驅動方法,其中:該第一源極驅動電路執行該第一組影像資料訊號的訊號處理以產生該些第一類比資料訊號,包含該第一源極驅動電路執行該第一組影像資料訊號的數位至類比轉換處理,用以產生該些第一類比資料訊號;以及該第二源極驅動電路執行該第二組影像資料訊號的訊號處理以產生該些第二類比資料訊號,包含該第二源極驅動電路執行該第二組影像資料訊號的數位至類比轉換處理,用以產生該些第二類比資料訊號。
  21. 如請求項17所述之驅動方法,其中:該第一源極驅動電路執行該第一組影像資料訊號的訊號處理以產生該些第一類比資料訊號,包含該第一源極驅動電路執行該第一組影像資料訊號的位準移位處理及數位至類比轉換處理,用以產生該些第一類比資料訊號;以及 該第二源極驅動電路執行該第二組影像資料訊號的訊號處理以產生該些第二類比資料訊號,包含該第二源極驅動電路執行該第二組影像資料訊號的位準移位處理及數位至類比轉換處理,用以產生該些第二類比資料訊號。
  22. 一種用以驅動一液晶顯示裝置的驅動方法,該液晶顯示裝置包含一第一源極驅動電路及一第二源極驅動電路,該驅動方法包含:利用該第一源極驅動電路接收複數個影像資料訊號,且利用該第二源極驅動電路接收該些影像資料訊號;利用該第一源極驅動電路產生複數個第一控制訊號,且利用該第二源極驅動電路產生複數個第二控制訊號;該第一源極驅動電路根據該些第一控制訊號,以資料覆蓋方式閂鎖該些影像資料訊號之複數個奇數排序影像資料訊號,但不閂鎖該些影像資料訊號之複數個偶數排序影像資料訊號;該第二源極驅動電路根據該些第二控制訊號,以資料覆蓋方式閂鎖該些偶數排序影像資料訊號,但不閂鎖該些奇數排序影像資料訊號;該第一源極驅動電路執行該些奇數排序影像資料訊號的訊號處理以產生複數個第一類比資料訊號;該第二源極驅動電路執行該些偶數排序影像資料訊號的訊號處理以產生複數個第二類比資料訊號;該第一源極驅動電路輸出該些第一類比資料訊號至該液晶顯示裝置之複數個第一畫素單元;以及 該第二源極驅動電路輸出該些第二類比資料訊號至該液晶顯示裝置之複數個第二畫素單元。
  23. 如請求項22所述之驅動方法,其中利用該第一源極驅動電路產生該些第一控制訊號,且利用該第二源極驅動電路產生該些第二控制訊號,係為利用該第一源極驅動電路根據一第一水平啟始訊號及一第一水平時脈訊號產生該些第一控制訊號,且利用該第二源極驅動電路根據一第二水平啟始訊號及一第二水平時脈訊號產生該些第二控制訊號。
  24. 如請求項23所述之驅動方法,另包含:根據一主時脈訊號、一水平同步訊號、或一垂直同步訊號產生該第一水平啟始訊號、該第一水平時脈訊號、該第二水平啟始訊號、及該第二水平時脈訊號。
  25. 如請求項22所述之驅動方法,其中:該第一源極驅動電路執行該些奇數排序影像資料訊號的訊號處理以產生該些第一類比資料訊號,包含該第一源極驅動電路執行該些奇數排序影像資料訊號的數位至類比轉換處理,用以產生該些第一類比資料訊號;以及該第二源極驅動電路執行該些偶數排序影像資料訊號的訊號處理以產生該些第二類比資料訊號,包含該第二源極驅動電路執行該些偶數排序影像資料訊號的數位至類比轉換處理,用以產生該些第二類比資料訊號。
  26. 如請求項22所述之驅動方法,其中:該第一源極驅動電路執行該些奇數排序影像資料訊號的訊號處理以產生該些第一類比資料訊號,包含該第一源極驅 動電路執行該些奇數排序影像資料訊號的位準移位處理及數位至類比轉換處理,用以產生該些第一類比資料訊號;以及該第二源極驅動電路執行該些偶數排序影像資料訊號的訊號處理以產生該些第二類比資料訊號,包含該第二源極驅動電路執行該些偶數排序影像資料訊號的位準移位處理及數位至類比轉換處理,用以產生該些第二類比資料訊號。
  27. 如請求項22所述之驅動方法,其中:該第一源極驅動電路根據該些第一控制訊號,以資料覆蓋方式閂鎖該些影像資料訊號之該些奇數排序影像資料訊號,包含該第一源極驅動電路根據一對應第一控制訊號,於該第一源極驅動電路之一閂鎖器持續被致能時,先閂鎖該些影像資料訊號之具偶數排序之一第一影像資料訊號,再閂鎖相續於該第一影像資料訊號之具奇數排序之一第二影像資料訊號,其中具奇數排序之該第二影像資料訊號係覆蓋具偶數排序之該第一影像資料訊號;以及該第二源極驅動電路根據該些第二控制訊號,以資料覆蓋方式閂鎖該些影像資料訊號之該些偶數排序影像資料訊號,包含該第二源極驅動電路根據一對應第二控制訊號,於該第二源極驅動電路之一閂鎖器持續被致能時,先閂鎖該些影像資料訊號之具奇數排序之一第三影像資料訊號,再閂鎖相續於該第三影像資料訊號之具偶數排 序之一第四影像資料訊號,其中具偶數排序之該第四影像資料訊號係覆蓋具奇數排序之第三該影像資料訊號。
  28. 如請求項22所述之驅動方法,其中:該第一源極驅動電路根據該些第一控制訊號,以資料覆蓋方式閂鎖該些影像資料訊號之該些奇數排序影像資料訊號,包含該第一源極驅動電路根據相對應之一第一控制訊號,於該第一源極驅動電路之一閂鎖器持續被致能時,先閂鎖一虛擬資料訊號,再閂鎖該些影像資料訊號之具第一排序之一影像資料訊號,其中具第一排序之該影像資料訊號覆蓋該虛擬資料訊號。
TW097116807A 2008-05-07 2008-05-07 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法 TWI406234B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW097116807A TWI406234B (zh) 2008-05-07 2008-05-07 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法
US12/189,767 US20090278779A1 (en) 2008-05-07 2008-08-11 Lcd device based on dual source drivers with data writing synchronous control mechanism and related driving method
US14/252,749 US20140210699A1 (en) 2008-05-07 2014-04-14 Lcd device based on dual source drivers with data writing synchronous control mechanism and related driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097116807A TWI406234B (zh) 2008-05-07 2008-05-07 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法

Publications (2)

Publication Number Publication Date
TW200947397A TW200947397A (en) 2009-11-16
TWI406234B true TWI406234B (zh) 2013-08-21

Family

ID=41266438

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097116807A TWI406234B (zh) 2008-05-07 2008-05-07 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法

Country Status (2)

Country Link
US (1) US20090278779A1 (zh)
TW (1) TWI406234B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9966032B2 (en) 2016-01-04 2018-05-08 Chunghwa Picture Tubes, Ltd. Driving circuit and driving method

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010049041A (ja) * 2008-08-22 2010-03-04 Sony Corp 画像表示装置及び画像表示装置の駆動方法
US8305328B2 (en) * 2009-07-24 2012-11-06 Himax Technologies Limited Multimode source driver and display device having the same
TWI420493B (zh) * 2009-12-17 2013-12-21 Au Optronics Corp 閘極驅動電路
KR101080114B1 (ko) * 2009-12-31 2011-11-04 엠텍비젼 주식회사 알지비 인터페이스를 이용한 듀얼 디스플레이 제어 장치 및 그 방법
KR20160112143A (ko) 2015-03-18 2016-09-28 삼성전자주식회사 전자 장치 및 전자 장치에서의 디스플레이 패널의 화면 업데이트 방법
TWI612508B (zh) * 2016-07-22 2018-01-21 友達光電股份有限公司 顯示裝置及其資料驅動器
US10621901B2 (en) * 2017-11-19 2020-04-14 Novatek Microelectronics Corp. Display panel, display driver and method of driving subpixel of display panel
US11158280B2 (en) * 2019-01-22 2021-10-26 Novatek Microelectronics Corp. Method of controlling image data and related source driver
CN109697950B (zh) * 2019-02-21 2022-08-05 合肥奕斯伟集成电路有限公司 一种显示装置及其显示驱动芯片
KR102665605B1 (ko) 2019-12-27 2024-05-14 삼성전자주식회사 듀얼 소스 드라이버, 그것을 포함하는 디스플레이 장치, 및 그것의 동작 방법
WO2022083347A1 (zh) * 2020-10-23 2022-04-28 京东方科技集团股份有限公司 一种阵列基板、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6014120A (en) * 1996-06-24 2000-01-11 Motorola, Inc. LED display controller and method of operation
US6380919B1 (en) * 1995-11-29 2002-04-30 Semiconductor Energy Laboratory Co., Ltd. Electro-optical devices
US6459395B1 (en) * 1999-03-31 2002-10-01 Sony Corporation Digital-to-analog converter and display unit with such digital-to-analog converter
TW200539085A (en) * 2004-05-06 2005-12-01 Samsung Electronics Co Ltd Column driver and flat panel display having the same
CN101013556A (zh) * 2005-11-07 2007-08-08 三星Sdi株式会社 数据驱动电路及应用它的电致发光显示器

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2957799B2 (ja) * 1992-03-31 1999-10-06 シャープ株式会社 表示装置の表示駆動用サンプルホールド回路
TWI268468B (en) * 2004-04-12 2006-12-11 Himax Tech Ltd Liquid crystal on silicon panel and driving method thereof
JP4492334B2 (ja) * 2004-12-10 2010-06-30 ソニー株式会社 表示装置および携帯端末
US7916135B2 (en) * 2005-03-08 2011-03-29 Au Optronics Corporation Timing controller and method of generating timing signals
KR101214520B1 (ko) * 2005-04-26 2012-12-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광장치 및 그 구동방법
TWI320170B (en) * 2005-08-12 2010-02-01 Shift register circuit and the driving method thereof
JP2008170993A (ja) * 2007-01-15 2008-07-24 Lg Display Co Ltd 液晶表示装置とその駆動方法
TWI387951B (zh) * 2007-04-14 2013-03-01 Chunghwa Picture Tubes Ltd 交錯反轉掃描式顯示方法及其裝置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6380919B1 (en) * 1995-11-29 2002-04-30 Semiconductor Energy Laboratory Co., Ltd. Electro-optical devices
US6014120A (en) * 1996-06-24 2000-01-11 Motorola, Inc. LED display controller and method of operation
US6459395B1 (en) * 1999-03-31 2002-10-01 Sony Corporation Digital-to-analog converter and display unit with such digital-to-analog converter
TW200539085A (en) * 2004-05-06 2005-12-01 Samsung Electronics Co Ltd Column driver and flat panel display having the same
CN101013556A (zh) * 2005-11-07 2007-08-08 三星Sdi株式会社 数据驱动电路及应用它的电致发光显示器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9966032B2 (en) 2016-01-04 2018-05-08 Chunghwa Picture Tubes, Ltd. Driving circuit and driving method

Also Published As

Publication number Publication date
TW200947397A (en) 2009-11-16
US20090278779A1 (en) 2009-11-12

Similar Documents

Publication Publication Date Title
TWI406234B (zh) 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法
CN101281337B (zh) 液晶显示装置及相关驱动方法
US9275754B2 (en) Shift register, data driver having the same, and liquid crystal display device
KR101534203B1 (ko) 데이터 구동 장치 및 이를 이용한 표시 장치
TWI385633B (zh) 用於一液晶顯示器之驅動裝置及其相關輸出致能訊號轉換裝置
US7522144B2 (en) Driver for display device
US20080036721A1 (en) Liquid crystal display device and driving method thereof
US7375709B2 (en) Display driver and electro-optical device
JP3821110B2 (ja) データドライバ及び電気光学装置
JP5137873B2 (ja) 表示装置および駆動装置
JP3711985B2 (ja) 表示ドライバ及び電気光学装置
US20140210699A1 (en) Lcd device based on dual source drivers with data writing synchronous control mechanism and related driving method
JP3627536B2 (ja) 電気光学装置の駆動回路、電気光学装置およびこれを用いた電子機器
US9129574B2 (en) Gate driving circuit with an auxiliary circuit for stablizing gate signals
US7245281B2 (en) Drive circuit device for display device, and display device using the same
JPH11282434A (ja) 平面表示装置
US8179352B2 (en) Gate driving apparatus and method for liquid crystal display panel
JP2004240428A (ja) 液晶表示装置、液晶表示装置の駆動装置及び方法
KR20140082488A (ko) 액정표시장치 및 그 구동방법
KR101264697B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR20030051150A (ko) 액정표시장치
US20220189431A1 (en) Display device and method of driving same
KR101615772B1 (ko) 액정표시장치
JP5035165B2 (ja) 表示駆動装置及び表示装置
JP2005055616A (ja) 表示装置及びその駆動制御方法