TW544648B - Display apparatus, image control semiconductor device, and method for driving display apparatus - Google Patents

Display apparatus, image control semiconductor device, and method for driving display apparatus Download PDF

Info

Publication number
TW544648B
TW544648B TW090110170A TW90110170A TW544648B TW 544648 B TW544648 B TW 544648B TW 090110170 A TW090110170 A TW 090110170A TW 90110170 A TW90110170 A TW 90110170A TW 544648 B TW544648 B TW 544648B
Authority
TW
Taiwan
Prior art keywords
aforementioned
circuit
data
closed
pixel data
Prior art date
Application number
TW090110170A
Other languages
English (en)
Inventor
Takashi Nakamura
Nozomu Harada
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Application granted granted Critical
Publication of TW544648B publication Critical patent/TW544648B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Graphics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Description

經濟部中央標隼局員工消費合作社印製 - 1111 544648 五、發明説明( 本申請乃以4月27曰於曰本申讀 | 盥9Π⑽玍, 甲叫芩專利申請2000- 127093 與2000年1〇月2〇日於日本申 礎,U勒 甲明〈專利申請2〇〇〇-321530爲基 礎支持巴黎條約上之優先權而製作者。 曼之技術镅掐 本發明乃有關於將顯示元件與驅動電路形成於同'絕緣 基板上之顯示裝置、影像控制半導體裝置、及顯 驅動方法。 匕 先前技 將多個顯示元件縱橫排列於絕緣基板等上之顯示裝置已 被大家所熟知,而其代表裝置爲液晶顯示裝置。 此種以往的顯示裝置中,在排列設置顯示元件之像素陣 列基板之外,一般乃另外設置驅動電路基板。例如,有效 矩陣型之顯示元件形成於縱橫排列於像素陣列基板之信號 線與掃描線之交點附近,之外,於像素陣列基板之上還形 成了驅動各信號線·之信號線驅動電路及驅動各掃描線之掃 描線驅動電路。 另一方面,於驅動電路基板上形成了圖形控制器IC以及 LCD控制器IC,前者乃進行對位元映射之展開等影像處理 ,而其乃依CPU指示而進行,後者乃達成2種任務,i種是 將圖形控制器輸出之像素資料配合像素陣列基板結構及驅 動而變更排列順序之任務,丨種是產生控制像素陣列基板 及顯示裝置週邊電路的信號。此LCD控制器IC乃由閘極陣 -4- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
544648 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(2 列等所組成。 圖36爲以往之液晶顯示裝置的區塊圖,其乃表示於玻璃 基板上使用多晶矽TFT而形成像素陣.列部}與驅動電路之一 部份(信號線驅動電路及掃描線驅動電路等),在另一基板 上形成CPU 100、圖形控制器IC101以及閘極陣列(G/A)i〇2 之例。 圖36中,閘極陣列102乃進行圖形控制器1(:1〇1輸出之數 位像素資料更換排列及像素陣列與顯示裝置之週邊電路的 控制。閘極陣列l〇2a之輸出乃透過控制電路1〇3、脈衝調制 電路104及封閉電路丨05而輸入D/A轉換器(dac)i〇6中。 D/A轉換器1〇6乃將數位像素資料變換爲類比電壓。此類比 電壓乃以放大器(AMP)107増幅,供給於以選擇電路1〇8所 選擇之各信號線109中。 爲追求零件成本削減以及小型化,而必須減少基板面積 及基板數目,而以往的顯示裝置中,因使用圖形控制器 IC101、閘極陣列102a、信號線驅動電路及掃描線驅動電路 等多種電路而組成,,故其有無法將驅動電路之電路規模縮 小的問題。 此外’最近,液晶顯示裝置中,技術已進步到在玻璃基 板上形成可高速動作之多晶矽TFT(Thin Film Transistor),而 不只是像素陣列部,亦能將驅動電路之一部份形成於基板 之上。 但是,即使多晶矽TFT可高速動作,但因其移動度並不 特別快’故解像度變高而每一像素之週期變短時,動作將 -5- 本紙張尺度適用中國國家標準(CNS ) Α4· ( 21〇><297公楚) (請先閱讀背面之注意事項再填寫本頁)
544648 A7 B7 五、發明説明(3 不安定。因此,以往一般是必須高速動作之圖形控制器 IC5等設於玻璃基板外部,而無法將驅動電路整體與像素 陣列部一體形成之。 此外,以往之液晶顯示装置中,因爲在玻璃基板上有資 料總線圈繞,故玻璃基板之面積愈大而信號線愈多時,資 料總線的負荷容量將變大。資料總線負荷容量變大時,因 會產生波形變純等問題,以往乃在資料總線之上將傳遞之 貝料電壓振幅變大。然而,將資料總線上傳遞之資料電壓 振幅變大時’有消耗電力増加等問題。 董JgJ既述 本發明乃鑑於此點而發明者,其目的爲提供可小型化且 在高解像度之下能安定動作而能減低消耗電力之顯示裝置 、影像控制半導體裝置、及顯示裝置之驅動方法。 爲了達成以上之目的,本發明之顯示裝置具備了在絕緣 基板上縱検排列足信號線與掃描線、以及信號線與掃描線 各交點附近形成之顯示元件、前述絕緣基板上形成之驅動 各信號線之信號線·驅動電路及前述絕緣基板上形成之驅動 各掃描線之掃描線驅動電路以及輸出數位像素資料之圖形 控制器1C,其乃以配合了前述信號線驅動電路之信號線驅 動順序的順序來輸出,前述圖形控制器10乃以前述數位像 素資料之週期的2倍以上週期來輸出時鐘脈衝信號,使前 述仏號線驅動電路與前述掃描線驅動電路與前述時鐘脈衝 k號同步’進行各信號線及掃描線之驅動。 (請先閱讀背面之注意事項再填寫本頁) r裝· 訂 經濟部中央標準局員工消費合作社印製 ---- 1 根據本發明,因爲從圖形控制器IC以數位像素資料之週 -6- 、
544648
/、月的2倍以上週期來輸出時鐘脈衝信號,故顯示解像度高 ”、、、知時鐘脈衝信號的頻率變得比像素資料之最高速頻 率逆q此外,圖形控制器1C因是在配合信號線驅動順序 而更換排列的狀態下輸出數位像素資料,使得基本的啓動 艮衝X外的顯示控制信號可於前述絕緣基板上產生,故進 行更換排列及顯示控制信號產生之閘極陣列等1C晶片是不 必舄的’可以削減電路規模及半導體零件數目。 再者於形成顯示元件之絕緣基板上裝置圖形控制器 時,可將顯示元件與驅動電路整體歸納於同一絕緣基板上 ’而達到小型化及成本降低。 此外,因爲將圖形控制器IC輸出之時鐘脈衝信號頻率使 <不致太快,故如多晶矽TFT之移動度(動作速度)不太快 之顯示元件也能安定動作。 再者,因爲使圖形控制器1C輸出之時鐘脈衝信號與數位 像素資料之相位調整可在圖形控制器IC内部進行,故可在 信號驗驅動電路2内將數位像素資料以時鐘脈衝信號確實 取入。 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 、11 此外,根據本發明,因爲乃從絕緣基板一邊的略爲中央 向兩端配置多個資料總線,故能減少資料總線負荷容量, 減少資料總線上傳遞資料之電壓振幅而達到消耗電力之降 低。 再者,因爲以間隔多條信號線來驅動,故可不在各信號 線上設置D/A轉換電路,達到裝置面積之削減與消耗電力 之降低。 本紙張尺度適用中國國家標準(CNS〉A4規格(210X297公釐) A7 B7 五、 發明説明(5 ) 者本發明之顯示裝置具備了在絕緣基板上縱橫排歹I :'泉人掃描線、以及仏號線與掃描線各交點附近形成 之顯示元件、前述絕緣基板上形成之㈣各信號線之信號 線驅動電路、前述絕緣基板上形成之驅動各掃描線之掃描 欠:2 ^路、^絕緣基板一邊的略爲中央向兩端配置多個 Y 。泉爲了使珂述信號線驅動電路以間隔多條信號線 來Ώ時驅動’而進行傳遞前述資料總線之資料像素資料順 序控制的順序控制電路。
—此外’纟發明之顯示裝置具備了由縱橫排列之多個!位 处隱所構成d隐單凡、對應於前述^位元記憶體値 而i可’1控制顯示之顯示層、控制前述記憶單元之儲存的 儲^制%路、從絕緣基板之—邊略中央向著前述一邊的 =而各自配置之多個資料總線、由前述儲存控制電路而 則述1位70記憶體多個同時驅動而控制傳遞前述資料缒 I資料像素資料順序的順序控制電路。 I 、此外,本發明〈影像控制半導體裝置具備了控制 像素貝料之影像】己憶體讀取/儲存的VRAM控制部、 經濟部中央榡準局員工消費合作社印製 配口 L唬線I驅動順序而變更前述數位像素資料 順序的輸出順序控制電路、 則出 、將排列於絕緣基板上之多條信號線分割爲n(n爲2以 (正數)個區塊,對前述n個各區塊以前述輸出順序 ::更換排列之前述數位像素資料並列輸出之像素;料: 、、于於則述η個各區塊,將指示信號線驅動電路之驅動門 尺度家標準(CNS) Α4規格 五、發明説明(6 ) 口軔脈衝信號予以輸 前述像素資料輸出部啓動脈衝輸出部, 續輸出資料組,將各、*㉟則14數位像素資料分爲多個ϋ 序輸出。 貝村,,且特疋期間相隔而順 此外’本發明之影傻 以像扠制半導體裝置具備了 控制儲存數位像素資科之士 控制部、 〜像记fe肢碩取/儲存的VrAn 產生前述影像記悻俨 士 恤又碩出位址之讀出位址產生邱、 將排列於絕緣基板上々夕y々一 座生4 、 <夕條信號線分割爲n〔 n A 7 a l· 之整數)個區塊,對前、f ( η馬2以上 生部產生之“"固各區塊對應於前述讀取位址產 == 將從前述影像記憶體讀出之數位像素資 枓並列輸出 < 像素資料輸出部、 ’、 對於前述η個各區塊, 、扎717化唬線驅動電路之驅動開 也的弟一啓動脈衝信號 _ ^ ^ 、 此丁以輸出炙弟一啓動脈衝輸出部, 刖心取位址產生邵乃將前述區塊内的數位像素資料分 爲Ρ個(Ρ爲2以上之整數)連續輸出之小資料群,這些小資 料群以相隔特定期.間而輸出,產生前述像素記憶體之讀取 位址。 經濟部中央標準局員工消費合作社印裝 此外,本發明之影像控制半導體裝置具備了 控制儲#數位像素資料之影像記憶體讀取/儲存的VRAM 控制部、 產生前述影像記憶體之讀取位址的讀取位址產生部、 將排列於絕緣基板上之多條信號線分割爲n (η爲2以上 之整數)個區塊,將對應於前述讀取位址產生部產生之位 -9- 本紙張尺度適用中國國家標隼(CNS ) Α4規格(21〇χ297公釐) )44648 濟 部 中 、發明説明( 址的數位像素資料從前述、· 手段、 I〜像记憶體碩出心罘一順序控制 將由前述之第一順序控制手段讀取之前述n個各區塊的 數位像素資料重新變更順 Λ 輸出的,1、次姐、,、二,、序馬卩個化爲2以上之整數)連續 … 貝、'群’而廷些小資料群以相隔特定期間而輸出 足弟二順序控制手段、 在前述之ρ個各小資料群之前備有輸出啓動脈衝之端子。 說明 圖1爲一區塊圖表示本發明之顯示裝置的-實施型態。 圖2爲圖1顯示裝置之斜視圖。 圖3爲一區塊圖表示圖形控制器1C之内部組成。 圖4爲圖形控制器1(:之輸出時間圖。 圖5爲相位調整電路之電路圖。 、圖6爲將同步信號與時鐘脈衝信號clk設定在中間電位 之中間電位設定電路之電路圖。 圖7局進行系統記憶體控制之記憶體控制電路内部組成 圖。 圖8爲表7F VRAM空間與顯示空間之關係的圖。 圖9 一區塊圖表示信號線驅動電路之内部組成。 圖10爲電平移相器之電路圖。 圖11爲電平移相器之輸出入信號波形圖。 圖12爲除頻電路之電路圖。 圖13爲除頻電路内之各封閉電路的輸出時間圖。 圖14爲本實施型態之顯示裝置的玻璃基板上的草圖。 -10- 本紙張尺度適用中國國象標準(CNS ) Μ規格(210X297公瘦 請 先 閱 讀 背 之 注 意 事 項 Ιφί If 頁 訂 544648
發明説明(8 圖15爲使用泛用之圖形控制器1〇而組成的以往之顯示裝 置的晶片草圖。 圖16爲本發明之顯示裝置的第二實施型態區塊圖。 圖17爲表示資料總線之配置的圖。 圖18爲表不資料總線上之資料排列順序圖。 圖19爲圖16之顯示裝置的時間圖。 圖20爲一圖表示進行部分顯示更新之例。 圖21—圖表示位址產生電路產生位址之時間。 圖22—圖表示位址產生電路產生位址之時間。 圖23爲一區塊圖表示在具有有效矩陣型像素陣列部之顯 π裝置上,以間隔6條信號線而驅動時之EL面板部2〇1之概 略組成。 圖24爲區塊圖表不相隔3條信號線而驅動時之EL面板 部概略組成。 圖25爲一區塊圖表示圖24之變形例。 圖26爲表示數位像素資料之傳送路線圖。 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 訂 圖27爲一區塊圖表示將信號線分割成*區塊而驅動時之 #號線動電路的概略組成。 圖28(a)-圖28(c)表示信號線之驅動順序。 圖29爲一區塊圖表示圖28之一區塊詳細組成。 圖30爲圖29之動作時間圖。 圖31爲圖形控制器IC輸出之各種控制信號的時間圖。 圖32爲多系統週期型圖形控制器…之區塊組成圖。 圖33爲隨機存取型之圖形控制器1(:之區塊組成圖。 -11 - 本紙張尺ϋ用中國@家標隼21〇χ297公楚)- 544648 A7 ____B7 五、發明説明(9 ) 圖34爲一圖說明使用了唯讀產生部之vRAm讀取。 圖35爲一區塊圖表示在全畫面更新型之圖形控制器π内 邵設置讀取位址產生部之例。 圖36爲一區塊圖表示以往之液晶顯示裝置。 發明之實施刮熊 以下就本發明之顯示裝置邊參考圖邊做具體之説明。以 下就顯不裝置之一例,以每一像素具有TFT (Thin Film Transistor)之有效矩陣型液晶顯示裝置爲主來説明之。 圖1爲一區塊圖表示顯示裝置之一實施型態。圖1之顯示 裝置與以往之顯示裝置比較起來,其特徵爲,將進行與像 素陣列部之信號送受的LCD控制器1C(閘極陣列)予以省略以 及在形成像素陣列之玻璃基板上裝置圖形控制器IC5。 圖1中只圖示了與信號線驅動相關之部分。玻璃基板1〇 上使用多晶矽TFT而形成之信號線驅動電路2接受圖形控制 器IC5之仏號’驅動像素陣列部1上排列設置之各信號線。 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁} 圖2爲圖1之顯示裝置的斜視圖。如圖所示,在玻璃基板 10上像素陣列部1、信號線驅動電路2、掃描線驅動電路3 及控制電路4各使用多晶石夕T F T而形成,在玻璃基板1〇的 端邵裝置了圖形控制器IC5。此外,也可將圖形控制器ic5 以外的晶片(例如cpu及顯示記憶體等)裝置於玻璃基板1〇 上。 控制電路4如圖1所示,具有轉換圖形控制器IC5所輸出 之各種控制信號(同步信號、載入信號L、時鐘脈衝信號 CLK等)之電壓水準的電平移相器(L/S)11與控制信號線驅動 -12- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) " - 544648 A7 五、發明説明(1〇 ) 部2内之各部的控制信號線輸出部12。 圖1中,在粗線所示之圖形控制器IC5控制信號輸出部u 的内郅含有如圖36所示之閘極睁列1〇2的功能。 以下爲在像素陣列中排列的640 X 3條信號線與48〇條^ 描線者。此外,圖形控制器IC5乃將RGB各6位元的數p \ 料供給於信號線驅動部2者。 — 在說明圖1之組成前,説明圖形控制器IC5之組成。圖3 爲表示圖形控制器IC5内部組成之區塊圖。如圖所示,图 形控制器IC5具有從CPU接受影像資料的主界面部31、暫^ 器32、儲存接收影信資料之DRAm及SRAM等之由隨機存取 圮憶體所構成的系統記憶體(VRAM) 33、控制對系統纪憶俨 331儲存·讀取的記憶體控制電路34、將影像資料暫時儲 存t FIF035、將畫面上顯示之游標資料暫時儲存之游栌 FIFOj6、私影像資料游標資料轉換爲尺〇6各6位元層次之數 位像素資料的一覽表37、進行數位像素資料輸出控制之像 素資料輸出電路38、進行時鐘脈衝信號CLK相位調整之相 經濟部中央標準局員工消費合作社印裝 位調整電路39、進行時鐘脈衝信號CLK及同步信號輸出控 制之控制信號輸出電路4〇。 像素資料輸出電路38乃將咖各6位元之計18位元的數位
像素資料以4〇ns(25MHz)的週期來順序輸出。控制信號輸Z 電路40乃輸出12.5驗的時鐘脈衝信號clk及同步信號。 時鐘脈衝信號CLK之相位乃對影像信號約偏離半時鐘脈衝 信號 CLK(20ns)。 圖4爲圖形控制器IC5之輸出時則,表示㈣信號之生 -13- ( cns 2I0x29^- 544648 A7 B7 五、發明説明(11 ) 效信號ENAB及載入信號L、時鐘脈衝信號CLK、數位像素 資料DATA之時間圖。 如圖4所示,時鐘脈衝信號CLK之週期爲數位像素資料 DA丁A的2倍,時鐘脈衝信號CLK的相位與數位像素資料 DATA的相位互相偏離。 如此,由將時鐘脈衝信號CLK之週期設爲數位像素資料 週期的2倍以上,可以降低供給於信號線驅動電路2之時鐘 脈衝信號CLK的頻率,可安定信號線驅動電路2之電路動 作。此外,數位像素資料DATA的相位與時鐘脈衝信號CLK 的相位互相偏離可在信號線驅動電路2内部將數位像素資 料DATA以時鐘脈衝信號CLK來確實封閉之。 此外,數位像素資料DATA與時鐘脈衝信號CLK之相位調 整乃在圖形控制器IC5内之相位調整電路39内進行之。 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 圖5爲相位調整電路39之電路圖。如圖所示,相位調整 電路39乃將多個反相器IV1〜IV6縱連接組成。在第偶數段 的反相器IV2、IV4、IV6之輸出端子上各自連接了開關SW1 〜SW4,這些開關SW1〜SW4之任一個之中只有一個會ON 。CMOS-IC時,反相器每一段之延遲時間因爲是5ns程度, 故如爲圖5之電路時,可以用1 Ons來調整延遲時間。 此外,開關SW1〜SW4的切換在製造時等雖也可用手動 來進行,配合從圖形控制器IC5送信號到信號線驅動電路2 ,到該信號返回爲止的時間,而自動進行開關SW1〜SW4的 切換亦可。 控制信號輸出電路40如圖4所示,在1水平線期間的空檔 -14- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 544648 A7 B7 五、發明説明(12 ) 或1系統期間之空檔的消隱期間中將同步信號及時鐘脈衝 信號CLK設定在中間電位。由設定在中間電位可以在下一 個循環開始時,將同步信號及時鐘脈衝信號CLK迅速設定 於特定的電位上。 圖6爲將同步信號及時鐘脈衝信號CLK設定在中間電位 時之中間電位設定電路之電路圖。此中間電位設定電路乃 設於圖形控制器IC101内之像素資料輸出電路39及控制信號 輸出電路40之内部。 中間電位設定電路乃如圖6所示,具有NMOS晶體管Q1、 Q2與PMOS晶體管Q3、Q4,NMOS晶體管Q2與PMOS晶體管 Q4乃在電源端子與接地端子之間以直列連接,電阻元件R1 、NMOS晶體管Ql、PMOS晶體管Q3及電阻元件R2乃在電源 端子與接地端子之間以直列連接。 由使電阻元件Rl、R2之電阻値彼此相等而充分升高, NMOS晶體管Q1之漏極端子與NMOS晶體管Q2的閘極端子均 變爲(Vcc/2+Vtn),PMOS晶體管Q3之漏極端子與PMOS晶體 管Q 4的閘極端子均變爲(Vcc/2+|Vtp|)。因此,可用數mA程 度之少許貫穿電流而得到數mA的電流驅動力。 經濟部中央標隼局員工消費合作社印裝 (請先閱讀背面之注意事項再填寫本頁) 中間電位設定電路之輸出端子如圖6所示,連接了類比 開關SW。此類比開關SW在消隱期間中選擇中間電位設定 電路之輸出,在消隱期間之外選擇時鐘脈衝信號CLK0。 圖6中,雖表示將時鐘脈衝信號CLK設定在中間電位之 例,但數位像素資料DATA也依與圖6相同的電路,於消隱 期間中設定在中間電位。 -15- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 544648 A7 B7 五、發明説明(13 ) 本實施型態之圖形控制器IC5與從CPU供給之數位像素資 料DATA交替輸出。以往爲如圖36所示,在圖形控制器IC5 之外的另一個閘極陣列102内部設置線記憶體而進行了資 料更替。這是因爲提高圖形控制器IC5之泛用性,不只是 多晶矽TFT,使用了無定形矽TFT及MIM等之其他有效矩陣 顯示裝置也能共同使用之故。 相對於此,本實施型態在圖形控制器IC5内存在了系統 記憶體33(VRAM)之數百個千位元組〜數個百萬位元組的巨 大記憶體,從閘極規模的觀點來判斷,利用此記憶體之一 部份來進行資料更替是容易的,在圖形控制器IC5内進行 交替。 圖7爲表示進行系統記憶體33之控制的記憶體控制電路 3 4的内部組成。如圖所示,記憶體控制電路34在最下層有 硬體層41,其上部有I/O函數層42,其上部有驅動器函數層 43,最上層有應用程式層44。 經濟部中央標準局員工消費合作社印裝 (請先閱讀背面之注意事項再填寫本頁) 硬體層41乃實際進行對系統記憶體33之存取的部分。I/O 函數層42乃將硬體層41的埠及内部暫存器部分改寫,而切 換對系統記憶體33之存取方法的部分。驅動器函數層43乃 從上層之應用程式層44直接叫出,乃實現畫面之初始化、 畫面之顯示控制、矩形繪圖及位元映射繪圖等種種功能的 部分。應用程式層44乃發行影像顯示之種種指令的部分。 I/O函數層42及驅動器函數層43乃以C語言等之程式語言 所產生。對畫面之特定領域的繪圖乃以儲存系統記憶體33 之座標(X,y)二顏色資料的一覽表37上之位址的形式來記述 -16- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 544648 A7 B7 五、發明説明(14 ) 之。此外,從系統記憶體33之資料讀取也使用排列來進行 之。 系統記憶體(VRAM) 33之記憶體空間(VRAM空間)如圖8 所示,有一畫面以上的領域,以在驅動器函數層控制 VRAM的指示器可將VRAM内之任意領域顯示於畫面上。如 此,將VRAM的記憶體空間設置一畫面以上,可迅速進行 捲動及畫面之切換。 如此,本實施型態之圖形控制器IC5因爲在内部進行數 位像素資料DATA的順序控制,故不必設置閘極陣列。此 外,因爲將時鐘脈衝信號CLK的週期設爲數位像素資料 DATA週期之2倍,故可將多晶矽丁F丁正常動作之頻率的時 鐘脈衝信號CLK供給於信號線驅動電路2。 再者因爲將時鐘脈衝信號CLK之邊緣(edge)與數位像素資 料DATA之變化位置錯開而輸出,故可以信號線驅動電路2 將數位像素資料DATA確實取入。 另一方面,本實施型態之信號線驅動電路2如圖9中所示 之詳細的區塊圖,其具有將數位像素資料DATA的振幅相 位轉換之電平移相器(L/S)51、將數位像素資料DATA的週 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 期延長爲2倍之除頻電路5 2、將直列並排之數位像素資料 DATA並歹輸出之取樣電路53 、將分配之數位像素資料 DATA整理而封閉之封閉電路(batch) Μ、將封閉之數位像素 資料DATA轉換爲類比電壓之D/A轉換器(DAC) 55、進行類 比電壓之增益調整的放大器(AMP) 56以及選擇從放大器56 輸出之類比像素電壓而供給於各個信號線之選擇電路57。 -17- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 544648 A7 B7 五、發明説明(15 ) 圖10爲電平移相器51之電路圖,圖11爲電平移相器51之 輸出入信號的波形圖。圖11之粗線曲線a爲輸入信號,細 線曲線b爲輸出信號。如圖10所示,電平移相器51具有電 容器元件C1、组成反相器之PMOS晶體管Q5及NMOS晶體管 Q6以及類比開關SW5。 電平移相器51内之類比開關SW5在消隱期間中,來自圖 形控制器IC5之數位像素資料DATA於變爲中間電位(1.65V) 時ON。由此,電容器元件C1之他端b變爲與反相器之臨界 値電壓(略2.5V)相等,電容器元件C1之兩端外加2.5V -1.65V 二 0.85V的電壓。 類比開關SW5成爲OFF時,由圖形控制器IC5供給之數位 像素資料DATA只有電容器元件C1之兩端電壓0.85V被 OFFSET調整而傳達。亦即,組成反相器之PMOS晶體管Q5 及NMOS晶體管Q6之增益端子中,以反相器之臨界値電壓 爲中心而外加上下以相同相位震動之電壓。 如此,對反相器之臨界値電壓將輸入對稱化,多晶矽 TFT之臨界値分散,PMOS晶體管Q5及NMOS晶體管Q6之特 性變得不平衡,即使輸入振幅變鈍,反相器會高速動作且 脈衝幅不易變化。 圖12爲除頻電路52之電路圖。如圖所示,除頻電路52具 有在時鐘脈衝信號CLK之2週期資料幅以同相位輸出數位 像素資料DATA之2個封閉電路61、62。各封閉電路54具有 已做時鐘設定反相器與反相器。 除頻電路5 2之各封閉電路54之輸出DATA-E、DATA-0的 -18- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) ¾衣 _ 訂 五、發明説明(16 ) 時間如圖】+ 出之於ΓΓ ①②③…表示從圖形控制器IC5輸 出心輸出數位像素資科DATA。 輸 如圖13所示,封閉電路61、62各 脏 資料data射问 x 1間隔知數位像素 ^ A封閉,以同時間輸出之。除 入於取樣泰踗陈頰私路52t輸出乃輸 行資H 封閉電路61以正相時鐘脈衝之下緣進 封門閉’封閉電路62以逆相時鐘脈衝之下緣進行資料 哭J C 5來^效疋正相時鐘脈衝,逆相時鐘脈衝也以圖形控制 印IC5未碉整時間在確保封閉界限上較佳。 :土心並非將所有的信號線同時驅動,其特徵爲以 :、區分來驅動。如此一來,可削減信號線驅動電路2 内足封閉電路54及D/A轉換器兄等之個數。 分配電路53乃將從除頻電路52輸出之數位像素資料謝八 八序封閉而並列分配。封閉電路54爲,分配電路%將時間 錯^而封閉之多個資料以同時間再封閉。被再封閉之資料 被釦入於D/A轉換器55而在轉換爲類比電壓之後,以放大 器56來電流增幅而對信號線及特定像素被儲存之。 圖14爲本實施型態之顯示裝置的玻璃基板忉上的草圖。 經濟部中央標準局員工消費合作社印製 此外,圖15爲使用圖形控制器IC所組成之以往的顯示裝置 晶片草圖。 疋·用I圖形控制器IC乃將正順輸出之數位像素資料及以 像素資料幅爲週期之時鐘脈衝予以輸出。線/space = 〇m/ 4 // m程度的設計原則中,對全信號線形成d/a轉換器是困 難的,必須在每一複數信號線設置D/A轉換器。此時,必 /員私正順輸入之像素資料暫時封閉一水平期間,以所希望 -19- 544648 A7 B7 五、發明説明(17 ) 之順序來更替。 此外,圖15的情況,因爲必需在玻璃基板10上進行數位 像素資料之更替,故必須設置1線的封閉(記憶體)電路, 封閉電路增大爲6倍。因此,必須將2組取樣電路102、D/A 轉換器106、放大器107以及選擇電路108各設置於上下邊緣。 如此,如本實施型態般若在圖形控制器IC101内部進行數 位像素資料DATA更替時,可簡化玻璃基板10上之組成,可 輕易獲得將圖形控制器IC101裝置於基板10上的空間。 圖1表示利用本實施型態而以VGA規格(640 X 480點)組成 RGB各6位元之液晶顯示裝置時的各部分閘極數。圖1表示 間隔6條信號線來驅動時之例。 圖1的情況,電平移相器51需各色6個計18個,除頻電路 52爲各色6個計18個,取樣電路53與封閉電路54爲各色各 640個計1920個,D/A轉換器55與放大器56各需320個。於是 ,控制電路需1K閘、除頻電路需1K個閘極取樣電路及封閉 電路54需13K個位元组、D/A轉換器55、放大器56及選擇電 路57需5K個閘極。. 經濟部中央標隼局員工消費合作社印裝 (請先閱讀背面之注意事項再填寫本頁) 如此,本實施型態中,由不需閘極陣列的部分、以相隔 N條(N爲2以上之任意整數)信號線而驅動所造成的取樣電 路與封閉電路54的削減,可較以往有大幅度之電路規模削 此外,圖14及圖15中,以圖表示晶片之概略尺寸。本實 施型悲中,相對於驅動電路之形成領域的縱方向長度爲8.3 mm程度,圖15所示之以往的組成中,驅動電路之形成領 -20- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 544648 A7 B7 五、發明説明(18 ) 域的縱方向長度爲5.0 mm X 2 = 10 mm程度,本實施型態驅 動電路之形成領域變小。 上述之實施型態中,雖將從圖形控制器IC5輸出之數位 像素資料DATA的週期設定成爲時鐘脈衝信號CLK之2倍週 期,但也可設定比2倍還長。此外,從圖形控制器IC5傳送 到信號線驅動電路2之時鐘脈衝信號CLK的頻率爲12.5 MHz 以外亦可。再者,從上述圖形控制器IC5輸出之信號種類 無特別限制。 電平移相器51也可爲圖10所示之外的組成,以圖10以外 來組成時,不必如圖4般在消隱期間將時鐘脈衝信號CLK 及數位像素資料DATA設爲中間相位。 上述實施型態中,雖説明了液晶顯示裝置以做爲顯示裝 置之一例,在信號線及掃描線縱橫排列設置之其他顯示裝 置(例如電漿液晶)等中亦可適用本發明。 再者,上述之本實施型態中,雖將VGA規格( 640X 480點 )之顯示解像度做爲一例來説明,但顯示解像度中並無特 別的限制。 (第二實施型態) 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 第二實施型態乃從EL面板部左右方向略靠中央在左右兩 端配置數據總線以追求消耗電力之減低。 圖16爲一區塊圖表示本發明之顯示裝置的第二實施型態 。圖16之顯示裝置乃具有形成於玻璃基板之EL面板部201與 裝置於玻璃基板上或其他基板上之控制器IC202。 EL面板部201乃基於每一像素中設置之多位元記憶體而 -21 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 544648 A7 B7 五、發明説明(19 ) 能控制像素之顯示層次亮度的像素陣列203、進行控制器 IC202之信號送受的I/F電路204、從像素陣列部203之左右方 向略中央而配置於左右兩端之資料總線205a、205b、將資 料總線205a、205b上之數位像素資料緩衝之緩衝電路206、 驅動像素陣列部203内之各位元線的位元驅動電路207、封 閉來自I/F電路204之位址信號的位址封閉電路208、將封閉 之位址信號予以緩衝之位址緩衝器209、驅動像素陣列部 203内之各字元線驅動電路210以及進行各部分控制之控制 電路211。 控制器IC202具有進行與CPU通信之CPU-I/F部212、顯示 記憶體(VRAM)213、圖形控制器214、指定像素陣列部203内 之位址的位址產生電路215、與數位像素資料的緩衝進行 暫時儲存之緩衝器/FIF0216、進行資料轉換之一覽表 (LUT)217、進行數位像素資料的交替之交替電路218、多晶
矽型TFT用之I/F部(ρ-Si-I/F部)219、無定形矽型TFT用之I/F 部(ρ-Si-I/F部)220、MIM用之 I/F 部(ΜΙΜ-I/F部)221 以及輸出
部222。由此,可與a-SiTFT有效矩陣LCD、MIM有效矩陣LCD 及poly-Si顯示裝置相連接,圖形控制器的泛用性加大。 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 圖16之控制器IC202除了能將驅動像素陣列部203予以整 體顯示更新之外,亦能進行間歇之顯示更新、部分之顯示 更新以及不規則之顯示更新。 圖17爲表示資料總線205a、205b之配置。如圖示,資料 總線205a、205b乃沿著玻璃基板之下方配置,由圖示之粗 線箭頭方向輸入數位像素資料,沿著虛線箭頭來傳遞數位 -22- 本紙張尺度適用中國國家標隼(CNS ) AOm ( 210X297公釐) 經濟部中央標準局員工消費合作社印製 544648 A7 B7 五、發明説明(2〇 ) 像素資料。此外,以下之説明中,數位像素資料其RGB之 各色均爲6位元。 圖17爲從像素陣列部203中央於左側領域與右側領域各 配置960條位元線,其表示相隔3條位元線來驅動。亦即, 同時被驅動之位元線爲960/3 = 320。此時,載入封閉必需 畫面之每半分鐘320 X 6位元。取樣封閉乃設置載入封閉之 一半的160 X 6位元。 圖18表示資料總線205a、205b之資料的排列順序,圖19 爲圖16之顯示裝置的時間圖。如圖示,資料總線205a、 205b中,紅色奇數(odd)像素資料分爲左右2像素而傳遞(圖 1 9之時刻tl〜t2)。具體而言,首先左側之資料總線205a、 205b中資料Rl、R3,右侧之資料總線205a、205b中資料 R637、R639同時送達。其次,左側之資料總線205a、205b 中資料R5、R7,右侧之資料總線205a、205b中資料R633、 R635同時送達。如此,取樣封閉231乃以每4像素之資料( 計4 X 6位元二24位元)來進行封閉。 取樣封閉231封閉完所有的紅色奇數像素資料時(圖19之 時刻t2),於t2與t3間的小資料消隱期間中,載入封閉232a 將這些資料全部同時封閉。 之後,資料總線205a、205b中,紅色之偶數(even)像素資 料分爲左右2像素而傳遞(圖19之時刻t3〜t4)。具體而言, 首先左側之資料總線205a、205b中資料R2、R4,右側之資 料總線205a、205b中資料R638、R640同時送達。其次,左 側之資料總線205a、205b中資料R6、R8,右側之資料總線 -23- 本紙張尺度適用中國國家標準(CNS ) A4規格(2i〇X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -裝· 訂 544648 A7 --- B7 五、發明説明(21 ) 〜〜- 2〇5a、205b中資料R634、R636同時送達。如此,取樣封閉 231乃以每4像素之資料(計4X6位元=24位元)來進行封閉。 以在R之奇數資料與r之偶數資料之間設置消隱期間的 效果’可反覆使用2次資料封閉,將取樣封閉數目減爲载 入封閉之一半。本例中,r資料分爲奇數、偶數2組,將 取樣封閉數目減半。若擴張時,將r資料分爲「以3除餘 數爲1的組、餘數爲2的組、餘數爲3的組」,在這些資料 期間中設置小消隱期間,若反覆使用3次取樣封閉,可將 取樣封閉數目減爲載入封閉數目之3分之1。 取樣封閉231將紅色之奇數及偶數像素資料全部封閉完 時(圖19之時刻H),載入封閉2321)將這些資料全部同時封 閉。 位元線驅動電路207在載入封閉232a、232b將已封閉之資 料同時取入而進行電壓增幅之後,供給於選擇電路233。 選擇電路233對左右領域而將來自位元線驅動電路2〇7之資 料供給於對應於紅色之位元線。 經濟部中央標準局員工消費合作社印製 之後’綠色之奇數資料、偶數資料順序以載入封閉232 被封閉後,綠色之全資料同時被送到位元線驅動電路2〇7 而轉換爲類比像素電壓(圖19之時刻t5〜t8)。 之後,監色之奇數資料、偶數資料順序以載入封閉232 被封閉後,藍色之全資料同時被送到位元線驅動電路2〇7 而轉換爲類比像素電壓(圖19之時刻t9〜tl2)。 如此,本實施型態中,因爲將資料總線2〇5a、2〇讣從像 素陣列邵203之左右中央配置於左右端,故可縮短資料總 -24- 本紙張尺度適用中國國家標準(CNS) A4規格(2丨〇>< 297公釐) 經濟部中央標準局員工消費合作社印製 544648 A7 B7 五、發明説明(22 ) 線205a、205b之配線長度,此可將資料總線之驅動負荷縮 小。爲資料總線從畫面左端到右端時之約一半。總線驅動 消耗電力因爲可以總線之驅動負荷X頻率X電壓振幅的平方 來表示,故有利於消耗電力上。 此外,將各色之資料分爲奇數號與偶數號而以載入封閉 232來封閉,以各色來進行位元線之驅動,故可大幅度削 減位元線驅動電路207,降低電路佔有面積及消耗電力。 圖17〜圖19乃説明了相隔3條位元線而驅動時之例,至 於相隔幾條來驅動並無特別限制。 上述之實施型態中,説明了進行像素陣列部203内之全 領域資料顯示更新之例,但也可以如圖20(a)所示之只進行 一部份的行或列之顯示更新,也可以只進行如圖20(b)所示 之任意區塊的顯示更新。 圖20(a)時以及圖20(b)時,只有進行顯示更新之領域才在 圖16之交替電路上進行資料之更替,將進行顯示更新之領 域的位址在位址產生電路215上產生亦可。 圖21及圖22乃表示位址產生電路215產生位址之時間。圖 21爲,將位址產生電路215產生的位址以及數位像素資料之 前端資料供給於資料總線205a、205b之際,使用生效端子 ENAB而系列傳送時之例。此夕卜,圖22爲,將數位像素資料 傳送到資料總線205a、205b之前,也可利用資料總線205a、 205b而將啓動位址與行數等位址資料傳送。利用圖21或圖 22之任一者來傳送位址亦可。 上述之實施型態中,雖説明具有DRAM結構之像素陣列 -25- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) -裝- 訂 544648 經 濟 部 中 央 標 準 員 工 消 費 合 h 社 印 製 A7 B7 五、發明説明(23 ) 部203的例子,但在驅動具有在排列設置之信號線與掃描 線的交點附近形成TFT的有效矩陣型像素陣列部2〇3的EL面 板部201之際也同樣能適用之。 圖23乃具有有效矩陣型像素陣列部2〇3之顯示裝置上, 相隔6條信號線之驅動時之EL面板部201的概略組成區塊圖 。此時,取樣封閉231與載入封閉232從像素陣列部203之中 央在左側領域與右側領域上設置16〇 X 6位元=960位元。此 外,DAC234在左侧領域與右側領域上均設置16〇個。選擇 電路則在左側領域與右側領域上均將16〇個DaC234輸出供 給於紅綠監之任一色信號線上。圖23之時間圖與圖19相同。 另一方面,圖24爲相隔3條信號線而驅動時之队面板部 201的概略組成區塊圖。此時,取樣封閉231與載入封閉232 從像素陣列部203之中央在左側領域與右側領域上設置 X 6位元二1920位元。此外,DAC234在左側領域與右側領 域上均設置320個。選擇電路則在左側領域與右側領域上 均將320個DAC234輸出供給於紅綠藍之任一色信號線上。 另一万面,圖25爲圖24之變形例,在相隔3條信號線而 驅動I點上與圖24相同,而其特徵爲將取樣封閉231的個數 降低的比圖24要多。圖25的情況爲’在資料總線胸、 205b中與圖24相同地,在傳送紅色之奇數像素資料後,於 小消隱期間之後,傳送紅色之偶數像素資料,其後相同地 ,以綠色·藍色之順序傳送奇數像素資料與偶數像素資料。 (請先閱讀背面之注意事項再填寫本頁) -裝. 訂 取樣封閉231乃設置160 X 6位元=96〇位元,只封閉任一 色之奇數或偶數像素資料。取樣封閉231封閉之資料中
544648 A7 B7 五、發明説明(24) 數像素資料被載入儲存於載入封閉232a中,偶數像素資料 被載入儲存於載入封閉232b中。 DAC234乃將以載入封閉232而封閉之資料以同時間來做 D/A轉換。亦即,DAC234將紅綠藍之任一色像素資料全部 整理而做D/A轉換。選擇電路乃將以DAC234做D/A轉換後 之類比像素電壓供給於紅綠藍之任一色信號線上。 此外,本例中,表示了以R奇數、R偶數、G奇數、G偶 數、B奇數、B偶數之順序來送出資料的例子,但將1行之 資料做D/A轉換而儲存到信號線之後,在次行中,也可以 改變B奇數、B偶數、G奇數、G偶數、R奇數、R偶數等 順序(使之對應於DAC之後的選擇電路信號線選擇順序)。 著眼於某條信號線時,可見在類比電位儲存後其變爲流動 狀態。在相鄰的信號線儲存進行時流動像素會電位變動。 如上述般每1行進行儲存順序變更時,會有誤差擴散之效 如本實施型態般,在數公分之大容量基板上形成之TFT 元件很難避免其特性因地點而變動。若在左反面及右反面 之取樣電路上共有單一時鐘脈衝時其時間邊際變爲非常之 窄。變得如大畫面顯示裝置般嚴重。而其對策上,乃將各 資料總線205a、205b之傳送時鐘脈衝相位及佔空的調整個 別進行之,而以相異之時鐘脈衝來進行取樣控制是有效的 。時鐘脈衝選擇順序乃在1)電源投入時,2)垂直消隱期間 中執行之。再者,記憶體裝置中,3)可預估重新儲存資料 未送到的期間而執行之。 -27- 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 請 先 閱 讀 背 面 之 注 意 事 項
訂 經濟部中央標準局員工消費合作社印製 544648 A7 B7 五、發明説明(25 ) 本實施型態中,從圖16之控制器IC202傳送數位像素資料 到EL面板部201時,將LSI相位(1到3V)轉換爲多晶矽相位 (5V)。圖26表示數位像素資料之傳送路線。如圖所示,來 自控制器IC202之數位像素資料爲3 V振幅之資料。此資料在 以EL面板部201内之反相器251轉換相位爲5V振幅之資料後 ,以除頻電路252來進行頻率之調整。 其次,以相位轉換器253轉換爲2V振幅的資料後,供給 於資料總線205a、205b。資料總線205a、205b上之資料以相 位轉換電路254轉換爲3 V振幅的資料後,被輸入於取樣封 閉 231。 如此,本實施型態中,在傳送數位像素資料之際,因爲 於配線長度較長之資料總線205a、205b上已將數位像素資 料之電壓振幅縮小,故能降低消耗電力。 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 上述之第二實施型態中,雖説明了在圖形控制器上設置 了資料更替電路之例,但重點是,只要具備變更輸出順序 之手段即可。例如,其組成可由本實施例之顯示裝置以及 具有CPU及主記憶體之一部份的系統來組成。亦即,VRAM 的乃在CPU的一部份上視必要而設置。動態性地以大小2畫 面、1畫面、0.5畫面等變更之。對顯示裝置之資料傳送乃 在以軟體來變更輸出順序後送信至顯示裝置。在第二實施 例之一開始所敘述之記憶體設置於各像素的顯示裝置之中 可以此結構來組成。 上述之第二實施型態中,説明了在EL面板部的左右中央 到左右兩端配置資料總線的例子,而EL面板部的左右方向 -28- 本紙張尺度適用中國國家標隼(CNS ) A4規格(21〇Χ297公釐) 26544648 A7 五、發明説明 經濟部中央標準局員工消費合作社印製 上也可配置3種以上的資料總線。由此,能再削減資料總 線之負荷容量,此削減部分可再縮小資料總線上之資料的 電壓振幅,減低消耗電力。 (第三實施型態) 第二實施型態乃將信號線分割成4個區塊,而各區塊設 置資料總線者。 圖27乃一區塊圖表示將信號線分割成4個區塊〜糾驅 動時之信號線驅動電路概略組成。如圖所示,各區塊中 RGB各設置μ◦條信號線,各區塊設置專用的資料總線腦 〜DB4 0 資料總線DB1〜DB4中首先在供給i水平線之紅色奇數像 素資料之後,供、給紅色偶數像素資料,其次順序供給綠色 奇數像素資料 '綠色偶數像素資料、i色奇數像素資料、 藍色偶數像素資料。 / 資料總線刪〜DB4上之數位像素資料在以電平移相器Μ 做相位轉換後,以取樣封閉53而被封I取樣相Η在各 區塊中設置80像素X 6位元,固。儘管各區塊中同時驅 動之信號線有⑽條,而取樣封閉53只設置_半的理由是因 為,相鄰之奇數像素與偶數像素時間錯開而—樣以取樣封 閉53來驅動之故。 取樣封閉53可以與載人封Ptl54a、54b相同數目來t置之 。但是,纟實施型態可減少取樣封閉53之佔有面積。資料 總線之負荷乃比例於取樣封閉53的數目而變小,在縮小信 號延遲的同時,降低消耗電力。 ” 〇 ^紙張尺度適用中國國家標準(CNS ) Α4規格(210^7^7 (請先閱讀背面之注意事項再本頁) -裝- 訂 線 544648 A7 Β7 五、發明説明( 27 經 濟 部 中 央 標 準 局 員 X 消 費 合 作 社 印 製 取樣封閉53之封閉輸出全部以::3=:: 閉54a、54b分爲二系統,並 載入封 平線之同-色(紅綠或藍二封閉5"乃將1水 ,另-個載入封㈣乃將區塊内之同一色的::::閉 邵以同時間來封閉。 馬數像素全 以載入封閉54a、54b而被封閉之資 m δ m c r+> '竹狡輸入於D/A轉換器 (說)55中而轉換爲類比像素電壓之後,供: 路57所選擇之信號線上。 、乂逼擇电 亦即,DAC55在將區塊内之所有的紅色數 時D/A轉換後,將區塊内 豕京員科问 D/A韓L I内〈所有的綠色數位像素資料做 換摘,〈後區塊内之所有的藍色數位像素資料做轉 本實施型態中,開始1水平線期間時,各區塊上,以取 樣封閉加以奇數像素、^職像素 、綠色偶數像素、藍色奇數像素、藍色偶數像素 1 進行數位像素資料之封閉。 ς序來 首先一開始如圖28(a)所示,將紅色奇數像素R1、R161、I R479、R639之數位像素資料以取樣封閉53來封閉。其次, 如圖28(b)所示,其相鄰的奇數像素之R3、R163、R477、 咖之數位像素資料以取樣封扣來封閉。以下同樣以各 區鬼來順序將紅色奇數像素之數位像素資料以取樣封閉Μ 來封閉,1水平線期間之最後如圖28(C)所示,紅色奇數像 素R159 R319、R321、R481之數位像素資料以取樣封閉 — -30 - (請先閲讀背面之·事項再本頁) ·—1 / --
hi衣------1T ______ _ 30 - 本紙張尺度iiTWi家標
^ kFr I I— II— I- I 28544648 五 、發明説明( 來封閉。 取樣封閉53在將】水平 素資料封閉結束時 紅色奇數像素的數位像 ,像素一之. 丄::閉:::,:來將…數像素之數位像 入抖問 々、工色偶數像素之封閉社束時,哉 入封閉54b將取樣封閉53 束時,載 資料全部同時封閉之。色偶數像素的數位像素 資:π载:封閉心糾而封閉之1水平線之所有紅色像, 貝科同時供給於咖5而_轉換後,透過選擇電路 時被儲存於對應之信號線。 同 紅色像素之驅動結束時,並 辛之厭韌、化. ,、久以同樣的步驟進行綠色像 素(驅動,(後進行藍色像素之驅動。 圖29馬一區塊圖表示圖28之一區塊的詳細組 圖洲動作時間圖。如圖29所示,移位暫存器幻之各輸Z 袖子乃將啓動脈衝XST順序移位而輸出脈衝。這些啓動脈 衝乃使用於取樣封閉53的封閉用上。 經濟部中央標準局員工消費合作社印製 取樣封閉53首先將紅色奇數像素的數位像素資料順序封 閉(圖時刻t2〜t3)。所有的取樣封閉53上之封閉結束時 ,以時刻t4之時刻,載人封閉%乃將所有取樣封閉53之封 閉輸出同時封閉。 心後,於時刻t5輸出開始脈衝XST後,移位暫存器“將 開始脈衝XST依序移位後之移位脈衝予以輸出。基於該等 移位脈衝,取樣封閉53將紅色偶數像素之數位像素資料予 -31 - 544648 五 、發明説明 A7 B7 29 經 濟 部 中 央 標 準 員 工 消 費 合 作 社 印 製 二ϋ閉(圖3 G之時刻16〜17)。當全部的取樣封閉5 3之封 之:門於,於時刻t載入封閉州,將全部的取樣封閉53 封閉輸出予以同時封閉。 之後,變爲時刻t9時,DAC55乃將載入封閉5如、糾 :::轉換爲類比像素電壓。被轉換之類比像素電 ^於以選擇電路57所選擇之信號線上(時刻,叫。 ::地、,時刻tl。〜tll之間綠色奇數像素之數位像素資 ^載入:於取樣封閉53,這些封閉輸出乃以時刻t13被封閉 列Η ,、二 閉5 3,這些封閉輸出乃以時 “ 閉於載入封閉54b。被封閉於載入封閉54a、5仙之 :像素資料在時刻tl7〜t23之間以說5 給於對應之信號線上。 将狭仏 地、,時刻m〜tl9之間藍色奇數像素之數位像素資 於L二於取樣封閉53,這些封閉輸出乃以時刻t20被封閉 於載入封閉54a。之後,時刻t22〜t23之間藍色偶數像素之 數位像素資料被封閉於取樣封閉53,這些封閉輸出乃 刻t24被封閉於載入封閉54b。 T 本實施型態中,如圖30所示,紅色奇數像素之信號線驅 動結束㈣到Μ偶數像素之驅動開始之前爲止的⑴〜 t6)足間設置消隱期間。同樣地,紅色偶數像素之驅動社束 後起到綠色奇數像素之驅動開始之前爲止的(㈣ 色奇數像素之驅動結束後起到綠色偶數像素之驅動開妒之 前爲止的(U卜tl4)、,綠色偶數像素之驅動結束後到藍色奇 頁 訂 •線
___ -32- 本紙張尺度適用中國國參標準(CNS ) A4規格(210χ297公餐J 544648 經濟部中央標隼局員工消費合作社印製 A7 B7 五、發明説明(30) 數像素之驅動開始爲止的(tl 5〜tl 8)以及藍色奇數像素之驅 動結束後起到藍色偶數像素之驅動開始之前爲止的(tl 9〜 t22)之間亦設置消隱期間。 這些消隱期間乃將之前的像素資料封閉於載入封閉54a 、54b時爲了獲得時間上的充分彈性而存在者。 圖31乃從圖形控制器1C輸出之各種控制信號的時間圖。 圖示之XCLK其週期爲像素資料的2倍,ZCLK其週期爲 XCLK的3倍。取樣封閉53將以時鐘脈衝XCLK而轉換之數位 像素資料順序封閉。此外,本實施型態之信號線驅動電路 具有如圖1所示之控制信號輸出部,產生DAC55之控制上必 須的信號。玻璃基板上所形成之DAC55乃由交換式電容器 及類比開關等組成,需要複雜的控制信號。 控制信號輸出部乃由時鐘脈衝驅動之多個計數器群所形 成之計數器部、组合電路部及緩衝器部所構成。於計數器 部與组合電路上產生所希望之時間,透過數位緩衝器而輸 出各控制信號。將如時鐘脈衝ZCLK般之低速時鐘脈衝來驅 動之低速計數器部、如時鐘脈衝XCLK般之較高速的時鐘 脈衝來驅動之高速計數器部做適當的組合而形成計數器部 ,可削減此計數器之計算數。 時鐘脈衝XCLK及ZCLK乃由圖形控制器1C輸出。於玻璃 基板上形成除頻電路而從時鐘脈衝XCLK產生時鐘脈衝 ZCLK亦可,但此時,必需佔據玻璃基板上的特定部分,需 要很大的面積。 啓動脈衝XST使用於數位像素資料之取樣控制與DAC55 -33- 本紙張尺度適用中國國家標準(CNS ) A4規格(210Χ297公釐) (請先閱讀背面之注意事項再本頁) 、11 線 544648 經濟部中央標準局員工消費合作社印製 A 7 __B7_ 五、發明説明(31 ) 用之控制信號產生上。啓動脈衝ZST乃使用於1水平線期間 中進行1次的共通電極轉換及信號線預先充電等之控制時 間的產生之上。啓動脈衝YST乃被利用於畫面之垂直時間 控制上。這3種的啓動脈衝XST、ZST、YST在作爲顯示裝 置之控制信號上是重要的,以其爲基礎而產生控制信號( 比較希望在玻璃基板上產生),可完整進行信號線驅動電 路之控制。 本實施型態之圖形控制器IC乃由進行全畫面之更新的全 畫面更新型、能可變控制系統頻率數的多系統週期型以及 可更新顯7F畫面内之任意領域影像的隨機存取型中之任一 種所組成。此外,也可將這些型式切換來實現之。 全晝面更新型之圖形控制器IC乃與圖! 6中圖示者組成相 同0 另一方面,多系統週期型之圖形控制器10乃如圖32般之 區塊組成。圖32之控制器214乃具有進行像素時鐘脈衝頻率 控制之點時鐘脈衝控制部64、控制供給於玻璃基板之數位 像素貝料輸出頻率的輸出率控制部65以及控制同數位像素 貝料之輸出振幅的輸出振幅控制部66。 -例如在行動電話的待機狀態等時,必須能盡可能降低顯 =裝置之消耗電力。料低消耗電力,則希望能降低系統 頻率。然而,降低系統頻率時因閃動會變得較明顧,故必 須進行處理來將RGB各層次數變少使閃動不致明顯。此外 L降低系統頻率時,即使將數位像素資料之振幅變小,仍 能在玻璃基板側充分地驅動信號線。 ________ - 34 - 本纸張尺度適用中~---一 (請先閱讀背面之注意事項再本頁}
訂 線 32544648 A7 五、發明説明
I-- I 1 - I 經濟部中央標準局員工消費合作杜印製 - = :,電平位移器若輸入振幅愈小,輸出信號之向 :下時間變得愈長,而圖10所示之電平位移器且 有如此之特徵。 八 :二圖:2之圖形控制器IC在以低消耗電力功能使用顯 裝置時,於降低像素時鐘脈衝頻率,降低數位像素資料 I輸出頻率的同時’也縮小數位像素資料之輸出振幅。’ 通常,圖形控制器ic乃以内部電壓15〜2V來動作,但因 與外邵的界面限制而特別準備3V<f源及3 3v電源、,口加大 ::部:信號振幅。低速驅動時,若將輸出部之信號: ==同樣:在一程度的話,可以減低輸出部 、 %力。具體來祝,可減低5〜1〇爪…的電力。 圖”的圖形控制器㈣,指定數位像素資料之輸出揭率 與像素層次數的動作功能指定信號被輸入。根據此動作功 能指足信號,點時鐘脈衝控制部64、輸出率控制㈣及輸 出振幅控制部66乃控制數位像素資料之輸出頻率及輸出振 幅。 此外,動作功能指定信號可以個別指定像素時鐘脈衝之 頻率、數位像素資料的輸出振幅。 此外’對應於顯示畫面而將圖形控制器IC之輸出端子做 區分實乃具有以下之優點1即,若有顯示書面之部分( 爲各6位元之全彩顯#,其他部分(左半面)爲 各色1位元之2値顯示時,輸出左半面之影像資料的端子幾 乎可以不驅動,可減低消耗電力。此外,纟圖形控制器『 之内。卩,左半面的端子只驅動msb ,下位位元用之端子也 (請先閲讀背面之注意事項再本頁) —m · —裝 太 訂 線 ^___- 35 - 本紙張G適财巧家縣(CNS ) A4規格(21Qx2^^· 544648 經濟部中央標準局員工消費合作社印製 A7 ______ _B7五、發明説明(33 ) 較容易拉下於L電源。 另一方面,上述之隨機存取型圖形控制器IC乃如圖^般 的區塊組成。圖33之圖形控制器IC與圖32相同,具有點時 鐘脈衝控制部64、輸出率控制部65及輸出振幅控制部%。 其他,圖33之圖形控制器IC,具有更新位址產生部⑽,其 乃輸出位址信號,而此位址信號乃控制須進行顯示書面更 新之範圍而顯示更新地點。 圖33之圖形控制器1C中乃與圖32相同地輸入動作功能指 足信號。此動作功能指足信號中含有顯示是否進行顯示書 面更新的資料以及指定須進行顯示晝面更新之範圍資料。 根據此動作功能指定信號,圖33之圖形控制器1(:乃輸出位 址信號,此位址信號乃顯示須進行顯示畫面更新之範圍。 圖33之圖形控制器1C所輸出之位址信號乃供給於玻璃基 板上。玻璃基板只在對應於圖形控制器1〇所供給之位址信 號的領域上進行影像更新。 如此’只在所指定之領域上進行更新可以減低消耗電力。 然而,圖32及圖33中,雖説明了在圖形控制器IC内部設 置交替電路部218的例子,而如圖34般,也可以不設置交替 電路部218而在圖形控制器1C内部設置讀取位址產生部69, 其乃順序產生對應於交替後之資料的位址。 圖34之讀取位址產生部69,乃以將數位像素資料供給於 玻璃基板的順序來輸出VRAM213的位址。從讀取位址產生 邵69所輪出之位址乃透過字元線選擇解碼器及位元線選 擇解碼器71而供給到VRAM213,讀取特定位址之資料。被 -36- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再本頁) —裝· 訂 線 544648 Α7 Β7 34 五、發明説明( 讀取之資料以讀出放大器72而被讀出後,透過讀取緩衝器 73而供給到LUT217。 請 先 閱 讀 背 之 注 意 事 項 再 如圖34般將讀取位址產生部69内藏於圖形控制器1C中, 可將已經被更替之資料從VRAM213讀取,不需如圖32及圖 33般之交替電路部218。因此,可將圖形控制器1C之内部組 成簡略化。 圖35乃一區塊圖表示在全晝面更新型之圖形控制器1C内 部設置讀取位址產生部69以取代交替電路部218的例子。從 讀取位址產生部69所輸出之位址乃透過控制器214而供給於 VRAM213。從VRAM213讀出之資料乃以被讀取之順序來供 給於玻璃基板上。 線 經濟部中央標隼局員工消費合作社印製 此外,也考慮將圖32與圖35組合後之資料輸出順序變更 手段。特別是,到達系統記憶體之影像資料在被分解成R 、G、B之前,而以Yuv型式儲存時如下所示。輸入順序變 更分爲2階段,(A)根據顯示裝置之區塊分割的順序變更、 (B)根據顏色別·偶數/奇數別之順序變更。考慮以下之方 法,以圖35所示之位址產生部的控制,進行Yuv資料之(A) 順序控制,在以LUT轉換爲R、G、B後,使用線緩衝器等 來進行(B)的順序控制。 上述之第三實施型態中,雖説明了將信號線分割成4區 塊而驅動之例子,但不問分割之區塊數。不問是否從相當 於該區塊左端信號線者來順序給予分割區塊的資料,或是 從相當於該區塊右端信號線者來順序給予。藉由改變控制 對應區塊之取樣封閉53之驅動的移位暫存器啓動位置,而 -37- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 544648 Α7 Β7 五、發明説明 35 經濟部中央標準局員工消費合作社印製 均能對應之。 此外,上述之實施型態中,雖説明了 VGA型(640 X 480像 素)之顯示解像度的顯示裝置,但顯示解像度並不限定於 VGA 型。 元件符號之説明 I :像素陣列部 2:信號線驅動電路 3:掃描線驅動電路 4:控制電路 5 :圖形控制器1C 10 :玻璃基板 II :電平移相器 12 :控制信號輸出部 31 :主界面部 32 ··暫存器 33 :系統記憶體(VRAM) 34 :記憶體控制電路 35 :顯示(FIFO) 36 ··游標(FIFO) 37 : —覽表 38 :像素資料輸出電路 39 :相位調整電路 40 :控制信號輸出電路 41 :硬體層 -38- 請 先 閱 讀 背 意 事 項 再
頁 訂 本纸張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) 544648 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(36) 42 ·· I/O函數層 43 :驅動器函數層 44 :應用軟體層 51 :電平移相器(L/S) 52 :除頻電路 53 :取樣電路(取樣電路) 54 :封閉電路 54a :載入封閉 54b :載入封閉 55 : D/A轉換器(DAC) 56 :放大器(AMP) 57 :選擇電路 61 :封閉電路 62 :封閉電路 63 :移位暫存器 64 ··點時鐘脈衝控制部 65 :輸出率控制部 66 :輸出振幅控制部 68 :位址產生部 69 :讀取位址產生部 70 ··字元線選擇解碼器 71 :位元線 72 :讀出放大器 100 ·· CPU -39- (請先閱讀背面之注意事項再本頁) -裝 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 544648 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(37) 101 :圖形控制器1C 102 :取樣電路 102a :閘極陣列(G/A) 103 :控制電路 104 :取樣電路 105 :封閉電路 106 : D/A轉換器(DAC) 107 :放大器(AMP) 108 :選擇電路 109 :信號線 201 : EL面板部 202 :控制器1C 203 :像素陣列部 204 : I/F 電路 205a ··資料總線 205b ··資料總線 206 :緩衝器電路 2 0 7 :位元線驅動電路 208 :位址封閉電路 209 :位址緩衝器 210 ··字元線驅動電路 211 :控制器電路 212 : CPU-I/F部 213 ··顯示記憶體(VRAM) -40- (請先閲讀背面之注意事項再填寫本頁) 、1' 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 544648 A7 B7 五、發明説明(3S) 214 :圖形控制器 215 :位址產生電路
216 :緩衝器/FIFO 217 : —覽表(LUT) 218 :交替電路 219 : I/F部(p-Si I/F部) 220 : I/F部(a-Si I/F部) 221 ·· I/F部(MIM I/F部) 222 ··輸出部 231 :取樣封閉 232 :載入封閉 232a :載入封閉 232b :載入封閉 233 :選擇電路
234 : DAC 235 :閘極線驅動電路 251 :反相器 252 :除頻電路 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 253 :相位轉換器 254 :相位轉換電路 -41 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐)

Claims (1)

  1. 544648 A8 B8 C8 D8 > Λ為修, Π:
    第090110Π0號專利申請案 中文申請專利範圍替換本(92年1月) 申請專利範圍 1 · 一種顯示裝置,具有: 縱橫排列設置於絕緣基板上之信號線及掃描線、 在信號線及掃描線之各交點附近所形成之顯示元件、 將在前述絕緣基板上形成之各信號線驅動的信號線驅 動電路、 將在前述絕緣基板上形成之各掃描線驅動的掃描線驅 動電路、及 以配合前述信號線驅動電路之信號線驅動順序來輸出 數位像素資料的圖形控制器ic, 則逑圖形控制器IC係以前述數位像素資料之週期的2倍 以上週期來輸出時鐘脈衝信號, 月’ί述k號線驅動電路及前述掃描線驅動電路係與前述 時叙脈衝信號同步,而各自進行信號線及掃描線之驅 動。 2 .如申請專利範圍第1項之顯示裝置,其中 前述圖形控制器1C係裝設於前述絕緣基板上。 3 ·如申請專利範圍第1項之顯示裝置,其中 前述圖形控制器1C係具有前述數位像素資料以及進行 別述時鐘脈衝信號之相位調整的相位調整電路。 4 ·如申請專利範圍第1項之顯示裝置,其中 前述圖形控制器1C係除了前述時鐘脈衝信號、同步信 號以及前述數位像素資料之外,輸出指示前述信號線驅 動電路及前述掃描線驅動電路的驅動開始之控制信號。 -1- 本紙張尺度適财_家辟&S) A4規格(21G x 297公爱) ~ -
    )·如申請專利範圍第項之顯示裝置,其中 ,則迷圖形控制器IC,具有輸出數位像素資料之像素資 料輸出電路, 次二逑像素資料輸出電路在不輸出有效的前述數位像素 :料的期間内,輸出前述數位像素資料的高相位電壓及 低相位電壓之間的中間相位電壓。 6·如申請專利範圍第!項之顯示裝置,其中 'I〜、示元件、利述信號線驅動電路及前述掃描線驅 動=路係使用多晶碎TFT(Thin Film τ細ist〇r)而形成, 則逑圖形控制器IC,係輸出前述多晶矽TFT安定動作之 頻率的前述時鐘脈衝信號。 7·如申請專利範圍第1項之顯示裝置,其中 前述信號線驅動電路具有單相輸入的相位轉換電路, 其係進行從前述圖形控制器1(:輸出之各信號相位轉換, 則逑相位轉換電路係將從前述圖形控制器1C輸出之各 信號以前述信號線驅動電路内的反相器臨界值電壓為中 〜而轉換為以上下略相等之電壓而變化之電壓。 8 ·如申請專利範圍第7項之顯示裝置,其中 前述相位轉換電路具有: 一端連接於輸入端子之之電容器元件、 連接於前述電容器元件另一端之反相器、及 連接於前述反相器之輸出入端子間的類比開關, 將岫述類比開關予以開關(〇n · 〇ff),來將前述反相 -2·
    Ϊ紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
    &又輸入電壓以前述 以上下略相等之電壓而變化之 如申請專利範圍第7項之顯示裝置,其中 前述信號線驅動電路具有除頻電路,而其係將前述數 仏像素資料以前述時鐘脈衝信號來順序封閉(utch). 而並列分配輸出’而此數位像素資料係以前述相位轉換 電路轉換後所形成, 、前述除頻電路係將奇數號之前述數位像素資料與相鄰 2該資料之偶數號的前述數位像素資料在相同時間下以 前述時鐘脈衝信號之2倍週期來輸出。 10·如申請專利範圍第1項之顯示裝置,其中 前述信號線驅動電路具有: 一以相隔N條(N為2以上之整數)信號線來驅動而設置之 信號線總數為1/N個的封閉電路、及 將以前述封閉電料封閉之數位像素資料#換為類比 電壓之D/A轉換器, 月,J述圖形控制器1C,係配合以前述信號線驅動電路之 信號線驅動順序而輸出前述數位像素資料。 11 ·如申請專利範圍第1項之顯示裝置,其中 則述圖形控制器1C,在前述數位像素資料及前述時鐘 脈衝#號之外,係輸出與前述時鐘脈衝信號相位間移動 半週期的其他時鐘脈衝信號。 12.—種顯示裝置,具有: •3- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 544648 A B c D 申請專利範圍 縱橫排列設置於絕緣基板上之信號線及掃描線、 在4號線及知描線之各叉點附近所形成之顯7F元件、 在前述絕緣基板上形成之驅動各信號線的信號線驅動 電路、 在前述絕緣基板上形成之驅動各掃描線的掃描線驅動 電路、 從絕緣基板之一邊略中央向著前述一邊的兩端而各自 配置之多條資料總線、及 由信號線驅動電路而相隔多條各信號線而同時驅動, 進订傳遞則述資料總線上之數位像素資料的順序控制之 順序控制電路。 13·如申請專利範圍第12項之顯示裝置,其中具有: 將供給於相隔多條而配置之各信號線上的數位像素資 枓順序封閉之第一封閉電路、 在前述第-封閉電路之封閉動作順序結束時 的封閉資料同時再封閉之第二封閉電路、 將以前述第二封閉電路封閉之各數位像素資 換為類比像素電壓之D/A轉換電路、及 ° · 選擇供給前述類比像素電壓之信號線的選。 14.如申請專利㈣第13項之顯示裝置,其巾 ^ 閉前述第二封閉電路分為多组而進行數位像素資料之封 前述Μ轉換電路係將以前述第二封閉電路封閉之數位 297公釐) 丨 .:0 利範圍 像素資科以各群組而同時轉換為類比像素電壓。 •如中請專利範圍第13項之顯示裝置,其中 ㈤述第二封閉電路具有第一 的封閉部, 弟N(N42以上之整數) :述D/A轉換電路係將以前述第二封閉電路之前述第一 傻Γ ^的封閉料閉之各數位像素資料同時轉換為類比 1冢素電壓。 16·如申請專利範圍第12項之顯示裝置,其中 具有產生位址之位址產生電路,其係指定進行顯示更 新之前述顯示元件的範圍、 形成前述信號線、前述掃描線、前述顯示元件、前述 信號線驅動電路、前述掃I線驅動電路、前述儲存控制 電路及前述資料總線之第一基板、及 丨線 形成前述交替電路與前述位址產生電路之第二基板, 在從前述交替電路將數位像素資料供給到前述資料總 線之際’在數位像素資科之前端資料之前將來自前述位 址產生電路之位址從像素資料輸出端子輸出。 π·如申請專利範圍第12項之顯示裝置,其中 具有產生位址之位址產生電路’其係指定進行顯示更 新之前述顯示元件的範圍、 形成前述信號線、前述掃描線'前述顯示元件、前述 信號線驅動電路'前述掃描線驅動電路、前述儲存控制 電路及前述資料總線之第一基板、及 本纸張尺度適用中國國家標準(CNS) A4規格(21〇 X 297公釐) 544648 -r ].匕 形成前述交替電路與前述位址產生電路之第二基板, 使用從第二基板傳送到前述第一基板之生效信號線, 將W述位址產生電路所產生之位址從像素資料輸出端予 輸出。 18. —種顯示裝置,具有: 縱桓排列设置之多個丨位元記憶體構成的記憶單元、 配合則述之1位兀記憶體值而可變控制顯示之顯示層、 控制丽述記憶單元儲存之儲存控制電路、 之 從絕緣基板-邊略中央對著前述_邊的兩端而 多條資料總線、及 由前述儲存控制電路而使前述之1位元記憶體多個同時 驅動之順序控制電路,其係控制傳遞前述資科總線之數 位像素資料的順序。 求<數 19·如申請專利範圍第18項所記裁之顯示裝置,其中 以相鄰之多個前述〗位元記憶體構成〗像素, 色 記 1像素w置有紅色用之多個前^位元記憶體一 用《多個丽述1位元記憶體、藍 ‘ 不 憶體。 多個前^位元 2〇.如_請專利範圍第18項之顯示裝置,其中 具有將供給於各複數配置之前述丨'_、 素資料順序封閉之第一封閉電路、’ w憶體的數位像 前述第-封閉電路上之封閉動 的封閉資料同時再封閉之第二封閉心路、°時,將所有 •6· 本紙張尺度適财關家標準(^Α4規格(210 X 297$
    閉之各數位像素資料電壓增 電路輸出之位元線的選擇電 ,其中 其係指定進行前述記 位址產生電路之第二 以述餘存控制電路及前述資料總 以及 將以前述第二封閉電路封 幅之位元線驅動電路、及 選擇供給前述位元線驅動 路0 21.如申請專利範圍第18項之顯示裝置 具有產生位址之位址產生電路, 憶單元内之資料重窝範圍、 形成前述記憶單元 線之第一基板、及 形成前述交替電路及其前述 基板, 在從前述交替電路將數位像素資料供給於前述資料總 線時,在數位像素資料之前端資料之前將來自前述位址 產生電路之位址從像素資料輸出端子輸出。 22·如申請專利範圍第18項之顯示裝置,其中 具有產之位❹生電路’其係指定進行前述記 憶單元内之資料重寫範圍、 形成前述記憶單元、前述儲存控制電路及前述資料總 線之第一基板、及 形成前述X替電路及其前述位址產生電路之第二基 板, 使用從第二基板傳送到前述第一基板之生效信號線, 將前述位址產生電路所產生之位址從前述之第一基板供 本纸張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
    申請專利範
    23·如申請專利範圍第13項之顯示裝置,其中 据,將《外邵供給之數位像素資料相位轉換為第—電 壓振幅义資料的第1相位轉換電路、 以則述第1相位轉換電路而將被相位轉換之資料予 頻的除頻電路、 “ +將以則述除頻電路除頻纟資料相位轉換為比前述第— 私壓振幅〈電壓振幅小的第二電壓振幅資料而供給於前 述資料總線之第二相位轉換電路、及 將則逑資料總線上之資料相位轉換為比前述第二電壓 振巾田之電壓振幅大的第3電壓振幅資料而供給於前述第 一封閉電路之第三相位轉換電路。 24·如申請專利範圍第12項之顯示裝置,其中 具有將從絕緣基板一邊略中央對著前述一邊的一端而 配置之;貝料總線予以傳遞之數位像素資料的資料分配時 鐘脈衝相位及脈衝佔空予以獨立調整之相位脈衝佔空調 整電路。 25·—種顯示裝置,具有: 縱橫排列設置於絕緣基板上之信號線及掃描線、 在前述信號線及掃描線之各交點附近所形成之顯示元 件、 將在前述絕緣基板上形成之各信號線驅動的信號線驅 動電路、及 -8- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 將在前述絕緣基板上形成之各掃描線驅動的掃描線驅 動電路, 前述信號線驅動電路係 將1水平、..泉的帛色數位像素資料分為奇數像素及偶數 像素而封閉之,在特定期間後將第二色之數位像素資料 分為奇數像素及偶數像素而封閉的同_,將前述第—色 封閉資料予以D/A轉換而供給於對應之信號線,在特定 期間後將第三色之數位像素資料分為奇數像素及偶數像 素而封閉的同時’將前述第二色封閉資料予以d/a轉換 =供給於對應之信號線,在特定期間後將第三色之封閉 資料予以D/A轉換而供給於對應之信號線。 26.如申請專利範圍第25項之顯示裝置,其中 前述絕緣基板上之信號線分割為n ( n為2以上之整數) 為n(n為2以上之整數) 前述絕緣基板上之信號線分割 個區塊, 具有: 在各前述區塊上,將丨水平線之對應於前述第_ Cli 位像素資料分為奇數像素及偶數像素而順序封閉,在 定期間後將對應於前述第二色的數位像素資料分為奇= 像素及偶數像素而順序封閉,在特定期間後將對應^、 述第三色的數位像素資料分為奇數像素及偶數ς於則 序封閉之第一封閉電路、 ’、而順 -9- 叫648 圍 、申請專利範 在各前述區塊上’於前述第一封閉電 中,將前逑第一、篇-, 封閉輸出之 輪出同時封閉之第三封閉電路、 素所有的封閉 在各W述區埃上,將前述第二及第三 輸出同時韓拖Α7冬t 、才3笔路之封閉 7轉換為類比像素電壓之D/A轉換器、及 閉 在各岫述區塊上,將以前述D 9電壓供給到對應之信號線上的選擇電=《類比像素 7· 一種影像控制半導體裝置,具有·· 控制儲存數位像素資料之影 控制部、 一貝取/儲存的VRAm 配合信號線之驅動順序而變更前述數位像 碩序的輸出順序控制電路、 ^、、’則出 =排列&置於絕緣基板上之多條信號線分割 "又整數)個區塊,對前述各η個區塊將u… 序控制電路m二、_ L塊將以則述輸出順 r .. 更替足則述數位像素資料予以並列輪出、 像素資料輸出部、及 i輸出< 第各幾個區塊將指示信號線驅動電路之驅動開始之 么開。脈衝信號予以輸出的第-開始脈衝輸出部; 則迈像素讀輸出部將前述數位 連續輸出咨粗初/ τ只打刀冯復數的 η ^ ^ _、,且,將各連續輸出資料群組相隔特定期 間而予以順序輸出。 疋#月 28·如:請專利範圍第27項之影像控制半導體裝置,其中 前述輸出順序控制電路係 /I/水平線的第一色數位像素資料分為奇數像素及偶數 像素而封閉之,在特定期間後將第二色之數位像素電 •10- X 297公釐) 本紙張尺度適用中關 544648; ABCD 六、申請專利範圍 壓分為奇數像素及偶數像素而封閉的同時,將前述第一 色封閉資料予以D/A轉換而供給於對應之信號線,在特 定期間後將第三色之像素電壓分為奇數像素及偶數像素 而封閉的同時,將前述第二色封閉資料予以d/a轉換而 供給於對應之信號線,在特定期間後將第三色之封閉資 料予以D/A轉換而供給於對應之信號線,以進行 二 制, k 前述第一啟動脈衝輸出部係在特定期間内輸出第一啟 動脈衝信號。 -29·如申請專利範圍第27項之影像控制半導體裝置,其中具 有: 、一 倍頻率時鐘脈衝輸出部,其係輸出i像素顯示頻率之2 倍頻率的像素時鐘脈衝、及 進行前述數位像素資料與前述像素時鐘脈衝之相位調 整的相位調整部。 3〇·如申請專利範圍第29項之影像控制半導體裝置,其中具 有: 、 除棄、時4里脈衝輸出部與第二啟動脈衝輸出部,前者係 輸出將前述像素時鐘脈衝除頻化之時鐘脈衝,後者係輸 出以1水平線的顯示期間為週期之第二啟動脈衝信號。 3 1·如申請專利範圍第27項之影像控制半導體裝置,其中 珂述數位像素資料各以k(k為2以上之整數)位元來組 成, 根據所輸入之動作功能指示信號,具有從前述像素資 -11- I紙張尺度適用 X 297 公釐) " ~ -- 544648
    申請專利範圍 出之”像素資料的輸出頻率與控制前述數 ,”貝斗之有效位元數的輸出頻率栌制~ —㈣之影像控制半=:置,立中 則述動作功能指示信號含有關於前述數位像素資料之 :效位疋的資料’前述數位像素資科指定之位元以外的 位元係固定於特定之邏輯上。 33. 如申請專利範圍第27項之影像控制半導體裝置,立中 根據所輸入之動作功能指示信號,具有變更從前述像 素貝枓輸出部輸出之數位像素資料的輸出頻率與輸出振 幅之輸出頻率控制部。 34. 如申請專利範圍第31項之影像控制半導體裝置,其中 素 前述動作功能指示信號,含有指定顯示畫面中之像 資料更新領域的資料, 之 丽述X替電路只有以前述動作功能指示信號所指定 領域輸出新的前述數位像素資料。 35. —種影像控制半導體裝置,具有·· 控制儲存數位像素資料之影像記憶讀取/儲存的vram 控制部、 2 前 取 產生則述影像記憶體之讀取位址的讀取位址產生部、 將排列設置於絕緣基板上之多條信號線分割為n 為 以上之整數)個區塊,·對前述各n個區塊而將對應於以 述讀取位址產生部產生之位址而從前述影像記憶體讀 之數位像素資料並列輸出之像素資料輸出部、及 -12- 本纸張尺度適用中國國家標準(CNS) A4規格(210X297公董)
    、申M專利範圍 Α8 Β8 C8 D8 ^對於前述各幾個區塊將指示信號線驅動電路之驅動開始之 第開始脈衝信號予以輸出的第一開始脈衝輸出部, 1 I漬取位址產生部乃將前述區塊内之數位像素資料 分為P個(p為2以上之整數)連續被輸出之小資料群,、產 二C $彡像w己彳思體之頃取位址而使這些小資料群各自相 隔特定期間而輸出。 36· 一種影像控制半導體裝置,具有·· 控制儲存數位像素資料之影像記憶讀取/儲存的vram 控制部、 產生前述影像記憶體之讀取位址的讀取位址產生部、 將排列設置於絕緣基板上之多條信號線分割為n(n為2 以上之整數)個區塊,對前述各n個區塊而將對應於以前 述讀取位址產生部產生之位址而從前述影像記憶體讀取 <數位像素資料從前述影像記憶體讀取之第一順序控制 手段、 將由前述第一順序控制手段所讀取之前述η個各區塊的 數位像素資料重新變更順序為Ρ個(Ρ為2以上之整數)連 續輸出之小資料群,而將這些小資料群相隔特定期間而 輸出之第二順序控制手段、及 前述η個各小資料群之前輸出啟動脈衝之端子。 37· —種顯示裝置之驅動方法,其所驅動之顯示裝置係具 有:縱橫排列設置於絕緣基板上之信號線及掃描線、在 前述信號線及掃描線之各交點附近所形成之顯示元件、 將在前述絕緣基板上形成之各信號線驅動的信號線驅動 電路、及將在前述絕緣基板上形成之各掃描線驅動的掃 •13- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) V.月30日修iE 益 ___ g 專利ϋ ~~~ 描線驅動電路; 利述顯示裝置的驅動方法之特徵在於: 係將1水平線的第一色數位像素資料分為奇數像素及鸽 數像素而封閉之,在特定期間後將第二色之數位像素資 料分為奇數像素及偶數像素而封閉的同時,將前述第一 色封閉資料予以D/A轉換而供給於對應之信號線,在特 疋期間後將第三色之像素電壓分為奇數像素及偶數像素 而封閉的同時,將岫述第二色封閉資料予以轉換而 供、”。於對應I k號線,在特定期間後將第三色之封閉資 料予以D/A轉換而供給於對應之信號線。 -14-本纸張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
TW090110170A 2000-04-27 2001-04-27 Display apparatus, image control semiconductor device, and method for driving display apparatus TW544648B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000127093 2000-04-27
JP2000321530 2000-10-20
JP2001123191A JP2002196732A (ja) 2000-04-27 2001-04-20 表示装置、画像制御半導体装置、および表示装置の駆動方法

Publications (1)

Publication Number Publication Date
TW544648B true TW544648B (en) 2003-08-01

Family

ID=27343217

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090110170A TW544648B (en) 2000-04-27 2001-04-27 Display apparatus, image control semiconductor device, and method for driving display apparatus

Country Status (5)

Country Link
US (1) US6980191B2 (zh)
EP (1) EP1150274A3 (zh)
JP (1) JP2002196732A (zh)
KR (1) KR100426913B1 (zh)
TW (1) TW544648B (zh)

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6889304B2 (en) * 2001-02-28 2005-05-03 Rambus Inc. Memory device supporting a dynamically configurable core organization
US7136058B2 (en) * 2001-04-27 2006-11-14 Kabushiki Kaisha Toshiba Display apparatus, digital-to-analog conversion circuit and digital-to-analog conversion method
JP4854129B2 (ja) * 2001-04-27 2012-01-18 東芝モバイルディスプレイ株式会社 表示装置
JP3744818B2 (ja) * 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、及び電気光学装置
JP3744819B2 (ja) * 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、電気光学装置及び信号駆動方法
EP1300826A3 (en) 2001-10-03 2009-11-18 Nec Corporation Display device and semiconductor device
JP3982249B2 (ja) * 2001-12-11 2007-09-26 株式会社日立製作所 表示装置
JP4031971B2 (ja) * 2001-12-27 2008-01-09 富士通日立プラズマディスプレイ株式会社 パワーモジュール
JP2003288061A (ja) * 2002-01-22 2003-10-10 Seiko Epson Corp 制御信号の生成方法、制御信号生成回路、データ線駆動回路、素子基板、電気光学装置および電子機器
KR100438785B1 (ko) * 2002-02-23 2004-07-05 삼성전자주식회사 슬루 레이트 (slew rate)를 감소시키는 박막트랜지스터형 액정 표시 장치의 소스 드라이버 회로 및 방법
JP3923341B2 (ja) * 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
US7142030B2 (en) 2002-12-03 2006-11-28 Semiconductor Energy Laboratory Co., Ltd. Data latch circuit and electronic device
US6870895B2 (en) 2002-12-19 2005-03-22 Semiconductor Energy Laboratory Co., Ltd. Shift register and driving method thereof
JP4100178B2 (ja) * 2003-01-24 2008-06-11 ソニー株式会社 表示装置
TWI224300B (en) * 2003-03-07 2004-11-21 Au Optronics Corp Data driver and related method used in a display device for saving space
JP4560275B2 (ja) * 2003-04-04 2010-10-13 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置とその駆動方法
JP2004341251A (ja) * 2003-05-15 2004-12-02 Renesas Technology Corp 表示制御回路及び表示駆動回路
KR100615007B1 (ko) 2003-06-20 2006-08-25 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 표시 장치
KR100933448B1 (ko) * 2003-06-24 2009-12-23 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
US20060181498A1 (en) * 2003-12-24 2006-08-17 Sony Corporation Display device
JP4168339B2 (ja) * 2003-12-26 2008-10-22 カシオ計算機株式会社 表示駆動装置及びその駆動制御方法並びに表示装置
JP2005221566A (ja) * 2004-02-03 2005-08-18 Seiko Epson Corp 表示コントローラ、表示システム及び表示制御方法
US20050253793A1 (en) * 2004-05-11 2005-11-17 Liang-Chen Chien Driving method for a liquid crystal display
JP4749687B2 (ja) * 2004-07-30 2011-08-17 シャープ株式会社 表示装置
US7254075B2 (en) * 2004-09-30 2007-08-07 Rambus Inc. Integrated circuit memory system having dynamic memory bank count and page size
KR20060054811A (ko) * 2004-11-16 2006-05-23 삼성전자주식회사 표시장치용 구동칩과, 이를 갖는 표시장치
US7489320B2 (en) * 2005-05-13 2009-02-10 Seiko Epson Corporation System and method for conserving memory bandwidth while supporting multiple sprites
WO2006132069A1 (ja) * 2005-06-09 2006-12-14 Sharp Kabushiki Kaisha 映像信号処理方法、映像信号処理装置、および表示装置
CN101253544B (zh) * 2005-08-31 2010-07-21 夏普株式会社 Lcd和液晶显示装置以及它们的驱动方法
KR100662988B1 (ko) 2005-10-31 2006-12-28 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
US7948497B2 (en) * 2005-11-29 2011-05-24 Via Technologies, Inc. Chipset and related method of processing graphic signals
US7773096B2 (en) * 2005-12-12 2010-08-10 Microsoft Corporation Alternative graphics pipe
JP4887799B2 (ja) * 2006-01-20 2012-02-29 ソニー株式会社 表示装置および携帯端末
KR100707617B1 (ko) * 2006-05-09 2007-04-13 삼성에스디아이 주식회사 데이터 구동부 및 이를 이용한 유기 전계 발광 표시장치
DE202006009543U1 (de) * 2006-06-19 2007-10-31 Liebherr-Hausgeräte Ochsenhausen GmbH Kühl- und/oder Gefriergerät sowie Bedieneinrichtung hierfür
WO2008018215A1 (fr) * 2006-08-11 2008-02-14 Panasonic Corporation système d'accès à des données et processeur d'information
US20080088353A1 (en) * 2006-10-13 2008-04-17 Chun-Hung Kuo Level shifter circuit with capacitive coupling
JP5589256B2 (ja) * 2008-02-29 2014-09-17 セイコーエプソン株式会社 駆動回路及び駆動方法、並びに電気光学装置及び電子機器
JP4905484B2 (ja) * 2009-03-06 2012-03-28 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
WO2012157530A1 (ja) * 2011-05-13 2012-11-22 シャープ株式会社 表示装置
KR102135684B1 (ko) 2013-07-24 2020-07-20 삼성전자주식회사 카운터 회로, 이를 포함하는 아날로그-디지털 컨버터, 이미지 센서 및 이를 이용하는 상관 이중 샘플링 방법
KR102186960B1 (ko) 2014-03-11 2020-12-04 삼성전자주식회사 디스플레이 구동 회로 및 디스플레이 장치
CN104505017A (zh) * 2015-01-26 2015-04-08 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置
CN109308881A (zh) * 2018-10-29 2019-02-05 惠科股份有限公司 一种显示面板的驱动方法、其驱动装置和显示装置
TWI744581B (zh) 2018-12-18 2021-11-01 新唐科技股份有限公司 電子裝置以及供電方法
JP6795714B1 (ja) * 2020-01-27 2020-12-02 ラピスセミコンダクタ株式会社 出力回路、表示ドライバ及び表示装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5170158A (en) * 1989-06-30 1992-12-08 Kabushiki Kaisha Toshiba Display apparatus
JPH05199481A (ja) * 1992-01-23 1993-08-06 Fanuc Ltd ビデオ信号の位相制御回路
JPH06130417A (ja) * 1992-10-21 1994-05-13 Nippon Sheet Glass Co Ltd 液晶ディスプレイ
JP2752555B2 (ja) * 1992-11-24 1998-05-18 シャープ株式会社 表示装置の駆動回路
US5589406A (en) * 1993-07-30 1996-12-31 Ag Technology Co., Ltd. Method of making TFT display
TW344043B (en) * 1994-10-21 1998-11-01 Hitachi Ltd Liquid crystal display device with reduced frame portion surrounding display area
JPH08263016A (ja) * 1995-03-17 1996-10-11 Semiconductor Energy Lab Co Ltd アクティブマトリクス型液晶表示装置
JPH08286643A (ja) * 1995-04-18 1996-11-01 Casio Comput Co Ltd 液晶駆動装置
KR0161918B1 (ko) * 1995-07-04 1999-03-20 구자홍 액정표시장치의 데이타 드라이버
EP0842579A1 (en) * 1995-07-28 1998-05-20 Litton Systems Canada Limited Method and apparatus for digitizing video signals especially for flat panel lcd displays
JP3432972B2 (ja) * 1995-10-11 2003-08-04 株式会社日立製作所 液晶表示装置
US6388651B1 (en) * 1995-10-18 2002-05-14 Kabushiki Kaisha Toshiba Picture control device and flat-panel display device having the picture control device
US5945972A (en) * 1995-11-30 1999-08-31 Kabushiki Kaisha Toshiba Display device
TW326517B (en) * 1995-12-13 1998-02-11 Samsung Electronics Co Ltd The timing control device for liquid crystal display
JP3403027B2 (ja) * 1996-10-18 2003-05-06 キヤノン株式会社 映像水平回路
KR100234717B1 (ko) * 1997-02-03 1999-12-15 김영환 엘씨디 패널의 구동전압 공급회로
JPH10222133A (ja) * 1997-02-10 1998-08-21 Sony Corp 液晶表示装置の駆動回路
TW440742B (en) * 1997-03-03 2001-06-16 Toshiba Corp Flat panel display device
KR100430092B1 (ko) * 1997-08-16 2004-07-23 엘지.필립스 엘시디 주식회사 싱글뱅크형액정표시장치
JPH11194750A (ja) * 1998-01-05 1999-07-21 Toshiba Electronic Engineering Corp 映像制御装置およびこの映像制御装置を備える平面ディスプレイ装置
JPH11220380A (ja) * 1998-02-03 1999-08-10 Sony Corp レベルシフト回路
FR2778044B1 (fr) * 1998-04-23 2000-06-16 Thomson Multimedia Sa Procede de recuperation d'horloge lors de l'echantillonnage des signaux de type informatique
US6339417B1 (en) * 1998-05-15 2002-01-15 Inviso, Inc. Display system having multiple memory elements per pixel
JP3455677B2 (ja) * 1998-06-30 2003-10-14 株式会社東芝 画像データ処理装置
TW461180B (en) * 1998-12-21 2001-10-21 Sony Corp Digital/analog converter circuit, level shift circuit, shift register utilizing level shift circuit, sampling latch circuit, latch circuit and liquid crystal display device incorporating the same
KR100326200B1 (ko) * 1999-04-12 2002-02-27 구본준, 론 위라하디락사 데이터 중계장치와 이를 이용한 액정패널 구동장치, 모니터 장치 및 표시장치의 구동방법
JP2000298447A (ja) * 1999-04-12 2000-10-24 Nec Shizuoka Ltd 画素同期回路
JP3526244B2 (ja) * 1999-07-14 2004-05-10 シャープ株式会社 液晶表示装置

Also Published As

Publication number Publication date
JP2002196732A (ja) 2002-07-12
EP1150274A2 (en) 2001-10-31
EP1150274A3 (en) 2008-07-02
KR20020003274A (ko) 2002-01-12
KR100426913B1 (ko) 2004-04-13
US20010035862A1 (en) 2001-11-01
US6980191B2 (en) 2005-12-27

Similar Documents

Publication Publication Date Title
TW544648B (en) Display apparatus, image control semiconductor device, and method for driving display apparatus
US8154498B2 (en) Display device
JP3129271B2 (ja) ゲートドライバ回路及びその駆動方法、並びにアクティブマトリクス型液晶表示装置
US8866799B2 (en) Method of driving display panel and display apparatus for performing the same
TWI238377B (en) Display apparatus
JP5414894B2 (ja) 表示装置
US20060041805A1 (en) Array substrate, display device having the same, driving unit for driving the same and method of driving the same
TW536645B (en) Flat display apparatus
EP2226788A1 (en) Display driving circuit, display device, and display driving method
JPWO2010146740A1 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP2006106394A (ja) 液晶駆動回路および液晶表示装置
US6266041B1 (en) Active matrix drive circuit
US6340959B1 (en) Display control circuit
JPS6337394A (ja) マトリクス表示装置
JP5236816B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP3821110B2 (ja) データドライバ及び電気光学装置
WO2012053466A1 (ja) 表示装置およびその駆動方法
TW484307B (en) Apparatus for controlling a display device
TW420798B (en) Gate driving circuit in liquid crystal display
JP5317442B2 (ja) 画像表示装置及び画像表示装置の駆動方法
JP5236815B2 (ja) 表示駆動回路、表示装置及び表示駆動方法
JP3270809B2 (ja) 液晶表示装置および液晶表示装置の表示方法
KR100862122B1 (ko) 주사 신호선 구동 장치, 액정 표시 장치, 및 액정 표시방법
JPH05303362A (ja) 表示装置
KR100973822B1 (ko) 액정 표시 장치의 구동 장치

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees