TW201532162A - 半導體積體電路裝置 - Google Patents
半導體積體電路裝置 Download PDFInfo
- Publication number
- TW201532162A TW201532162A TW104114956A TW104114956A TW201532162A TW 201532162 A TW201532162 A TW 201532162A TW 104114956 A TW104114956 A TW 104114956A TW 104114956 A TW104114956 A TW 104114956A TW 201532162 A TW201532162 A TW 201532162A
- Authority
- TW
- Taiwan
- Prior art keywords
- conduction type
- transistor
- type transistor
- terminal
- output buffer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 86
- 229910052751 metal Inorganic materials 0.000 claims abstract description 11
- 239000002184 metal Substances 0.000 claims abstract description 11
- 125000006850 spacer group Chemical group 0.000 claims description 63
- 239000013078 crystal Substances 0.000 claims description 10
- XSOKHXFFCGXDJZ-UHFFFAOYSA-N telluride(2-) Chemical compound [Te-2] XSOKHXFFCGXDJZ-UHFFFAOYSA-N 0.000 claims description 4
- 229910001507 metal halide Inorganic materials 0.000 claims 3
- 150000005309 metal halides Chemical class 0.000 claims 3
- 230000002093 peripheral effect Effects 0.000 abstract description 9
- 235000012431 wafers Nutrition 0.000 description 43
- 238000010586 diagram Methods 0.000 description 18
- 238000000034 method Methods 0.000 description 7
- SCCCLDWUZODEKG-UHFFFAOYSA-N germanide Chemical compound [GeH3-] SCCCLDWUZODEKG-UHFFFAOYSA-N 0.000 description 4
- 230000005693 optoelectronics Effects 0.000 description 4
- 230000003139 buffering effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- NZIHMSYSZRFUQJ-UHFFFAOYSA-N 6-chloro-1h-benzimidazole-2-carboxylic acid Chemical compound C1=C(Cl)C=C2NC(C(=O)O)=NC2=C1 NZIHMSYSZRFUQJ-UHFFFAOYSA-N 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- 229910052769 Ytterbium Inorganic materials 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 1
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- CXXKWLMXEDWEJW-UHFFFAOYSA-N tellanylidenecobalt Chemical compound [Te]=[Co] CXXKWLMXEDWEJW-UHFFFAOYSA-N 0.000 description 1
- NAWDYIZEMPQZHO-UHFFFAOYSA-N ytterbium Chemical compound [Yb] NAWDYIZEMPQZHO-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0292—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using a specific configuration of the conducting means connecting the protective devices, e.g. ESD buses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05553—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11898—Input and output buffer/driver structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1301—Thyristor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本發明之課題係於PAD on I/O單元結構中,將墊片引出部之佈局配置於I/O部之大致中心,而削減半導體晶片之佈局面積。其解決方法為:於I/O部5中,將電晶體8佈局於最靠近半導體晶片之周邊部的位置。於該電晶體8之上方佈局有電阻12,且於電阻12之上方佈局有二極體10、11。於二極體10、11之上方佈局有電晶體9,且於電晶體9之上方例如夾著形成於金屬配線層上之墊片引出部5a而佈局有邏輯部6。藉此,可將墊片2至電晶體9之汲極作為同一節點,因此可將墊片引出部5a佈局於I/O部5之大致中央。
Description
本發明係關於半導體裝置之相關晶片面積之削減技術,尤其係關於對PAD on I/O(Input/Output)單元結構之佈局面積之削減有效的技術。
近年來,由半導體積體電路裝置之低成本化及小型化等之要求,縮小半導體晶片之尺寸之成本削減正在進展。為減小晶片尺寸,必須削減所搭載之各零件之佈局面積。
因此,作為佈局面積削減技術之一,例如已知有將連接接合線等之墊片重疊於與外部之介面的I/O單元之所謂的PAD on I/O單元之結構。
然而,本發明者發現如上述之PAD on I/O單元技術有以下問題點。
I/O單元之輸出緩衝部係例如包含P通道MOS之電晶體與N通道MOS之電晶體之輸出緩衝部,且其係包含ESD(Electro Static Discharge:靜電放電)保護用之第1及第2二極體、第1及第2電阻、及ESD保護電路。
ESD保護用之第1及第2二極體係串聯連接於電源電壓與基準電位之間。於P通道MOS之電晶體之一方的連接部連接有電源電壓,且於
該電晶體之另一方之連接部連接有第1電阻之一方的連接部。
於該第1電阻之另一方之連接部連接有第2電阻之一方之連接部,且於該第2電阻之另一方之連接部連接有N通道MOS之電晶體之一方的連接部。
於N通道MOS之電晶體之另一方之連接部連接有基準電位。ESD保護電路係連接於電源電壓與基準電位之間,於第1二極體與第2二極體、及第1電阻與第2電阻之連接部係連接有墊片。
墊片由於受到接合線之接合時之侷限等而難以小型化,為充分實現晶片面積之削減的效果,以將墊片與I/O單元之重疊部分最大化為理想。
然而,上述電路構成中,由於墊片係與第1及第2電阻之連接部連接,因此與墊片連接之引出部只能配置於該2個電阻之間,其結果便產生墊片被佈局為從I/O單元露出而導致晶片面積削減之效果減小之問題。
又,隨著近年來之製程之細微化,配線電阻變為高電阻,甚至ESD保護電路之配線電阻亦增高。因此會導致ESD保護電路之放電特性降低,使ESD電湧經由遠離該ESD保護電路而配置之N通道MOS之電晶體等而對基準電位放電,有招致元件破壞之虞。
再者,亦考慮在配線電阻增高之部分,增加ESD保護電路之個數來保護元件,但該情形有晶片面積增大之問題。
本發明之目的在於提供一種在PAD on I/O(Input/Output)單元結構中,藉由將墊片引出部之佈局配置於I/O部之大致中心,可削減半導體晶片之佈局面積的技術。
關於本發明之上述及其他之目的與新穎之特徵,可由本說明書之記述及添加圖式瞭解。
以下簡單說明本申請案所揭示之發明中具代表性者之概要。
本發明之半導體積體電路裝置具備半導體晶片,該半導體晶片包括:沿半導體晶片之邊配置之複數之I/O墊片,及配置於半導體晶片且與任意之I/O墊片連接之複數之I/O部;該I/O部包含:具備作為輸出緩衝之N通道電晶體、及P通道電晶體,且為將信號輸出於外部時之介面之輸出緩衝部,及控制輸出緩衝部及輸入緩衝部之邏輯部;I/O部係以邏輯部、N通道電晶體、及P通道電晶體之順序朝半導體晶片之邊佈局;於邏輯部與N通道電晶體之間形成與I/O墊片連接之墊片引出部。
又,本發明之上述N通道電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成導電膜,而形成為使N通道電晶體之汲極端子成為高電阻。
再者,本發明之上述輸出緩衝部具備ESD保護用之第1及第2二極體,且第1及第2二極體係佈局於N通道電晶體與P通道電晶體之間。
又,本發明之上述輸出緩衝部具備ESD保護用之電阻,且上述電阻係佈局於第1及第2二極體與P通道電晶體之間。
再者,本發明之上述P通道電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成導電膜,而形成為使P通道電晶體之汲極端子成為高電阻。
且,以下簡單說明本申請案之其他發明之概要。
本發明之半導體積體電路裝置具備半導體晶片,該半導體晶片包括:沿半導體晶片之邊配置之複數之I/O墊片,及配置於該半導體晶片且與任意之I/O墊片連接之複數之I/O部;該I/O部包含:具備作為輸出緩衝之N通道電晶體、及P通道電晶體,且為將信號輸出於外部時之介面之輸出緩衝部,及含有作為輸入來自外部之信號時之介面之輸入緩衝部,且控制輸出緩衝部及輸入緩衝部之邏輯部;I/O部係以
邏輯部、P通道電晶體、及N通道電晶體之順序以直線狀佈局;於邏輯部與P通道電晶體之間形成與I/O墊片連接之墊片引出部。
又,本發明之上述N通道電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成導電膜,而形成為使N通道電晶體之汲極端子成為高電阻。
再者,本發明之上述輸出緩衝部具備ESD保護用之第1及第2二極體,且上述第1及上述第2二極體係佈局於N通道電晶體與P通道電晶體之間。
又,本發明之上述輸出緩衝部具備ESD保護用之電阻,且上述電阻係佈局於第1及第2二極體與P通道電晶體之間。
再者,本發明之上述P通道電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成導電膜,而形成為使P通道電晶體之汲極端子成為高電阻。
以下簡單說明本申請案所揭示之發明中根據具代表性者獲得之效果。
(1)可減少輸出緩衝部之保護電路之元件構成。
(2)可大幅削減由I/O部露出之墊片之面積,且可減小半導體晶片之晶片面積。
(3)藉由上述(1)、(2),可實現半導體積體電路裝置之小型化及低成本化。
1‧‧‧半導體晶片
2‧‧‧墊片
3‧‧‧I/O區域
4‧‧‧中心區域
5‧‧‧I/O部
5a‧‧‧墊片引出部
6‧‧‧邏輯部
7‧‧‧輸出緩衝部
8、8a‧‧‧電晶體
9‧‧‧電晶體
10、11‧‧‧二極體
12‧‧‧電阻
13‧‧‧中心電源電壓用周圍配線
14‧‧‧中心基準電位用周圍配線
15‧‧‧I/O用電源電壓周圍配線
16‧‧‧I/O用基準電位周圍配線
17‧‧‧I/O用基準電位周圍配線
18‧‧‧I/O用電源電壓周圍配線
19‧‧‧P-WELL
20‧‧‧N+型半導體區域
21‧‧‧N+型半導體區域
22‧‧‧金屬矽化物
23‧‧‧金屬矽化物
24‧‧‧配線
25‧‧‧通道
26‧‧‧閘極
27‧‧‧電阻
50‧‧‧I/O部
51‧‧‧邏輯部
52‧‧‧輸出緩衝部
53、54‧‧‧電晶體
55、56‧‧‧二極體
57、58‧‧‧電阻
59‧‧‧墊片引出部
60‧‧‧墊片
圖1係顯示本發明之實施形態1之半導體晶片之佈局圖的說明圖;圖2係將圖1之半導體晶片之墊片與I/O區域之一部分放大之說明圖;
圖3係顯示設於圖1之半導體晶片之I/O部之一例的佈局圖;圖4係顯示設於圖3之I/O部之輸出緩衝部之構成例的電路圖;圖5係圖3之I/O部之上方形成於配線層之周圍電源配線的佈局圖;圖6係連接於圖3之I/O部之墊片的佈局圖;圖7係顯示圖3之I/O部之剖面的說明圖;圖8係顯示設於圖3之輸出緩衝部之電晶體之平面及剖面的說明圖;圖9係本發明者所探討之一般之I/O部的電路圖;圖10係圖9之I/O部之輸出緩衝部的佈局圖;圖11係本實施形態1之I/O部與本發明者所探討之一般之I/O部的佈局比較圖;圖12係顯示本實施形態1之I/O部與墊片之佈局關係的說明圖;圖13係顯示本發明之另一實施形態之I/O部之一例的佈局圖;圖14係顯示本發明之另一實施形態之I/O部之另一例的佈局圖;圖15係顯示本發明之實施形態2之輸出緩衝部之一例的電路圖;圖16係顯示圖15之輸出緩衝部之佈局例之說明圖;圖17係顯示本發明之另一實施形態之I/O部之一例的佈局圖;圖18係顯示本發明之另一實施形態之I/O部之另一例的佈局圖;圖19係顯示本發明之另一實施形態之I/O部之一例的佈局圖;圖20係顯示本發明之另一實施形態之I/O部之另一例的佈局圖;圖21係顯示本發明之實施形態3之輸出緩衝部之一例的電路圖;圖22係顯示圖21之輸出緩衝部之佈局例之說明圖;及圖23係顯示本發明之另一實施形態之輸出緩衝部之一例的佈局圖。
以下茲根據圖式詳細說明本發明之實施形態。另,用以說明實施形態之所有圖中,對於相同之構件原則上係賦與相同之符號,並省略其重複說明。
(實施形態1) 圖1係顯示本發明之實施形態1之半導體晶片之佈局圖的說明圖,圖2係將圖1之半導體晶片之墊片與I/O區域之一部分放大之說明圖,圖3係顯示設於圖1之半導體晶片之I/O部之一例的佈局圖,圖4係顯示設於圖3之I/O部之輸出緩衝部之構成例的電路圖,圖5係圖3之I/O部之上方形成於配線層之周圍電源配線的佈局圖,圖6係連接於圖3之I/O部之墊片的佈局圖,圖7係顯示圖3之I/O部之剖面的說明圖,圖8係顯示設於圖3之輸出緩衝部之電晶體之平面及剖面的說明圖,圖9係本發明者所探討之一般之I/O部的電路圖,圖10係圖9之I/O部之輸出緩衝部的佈局圖,圖11係本實施形態1之I/O部與本發明者所探討之一般之I/O部的佈局比較圖,圖12係顯示本實施形態1之I/O部與墊片之佈局關係的說明圖。
本實施形態1中,設於半導體積體電路裝置之半導體晶片1,如圖1所示,係於4個周邊部例如以直線狀分別配置有連接接合線等之複數的墊片2。
成為I/O墊片之墊片2之內側(半導體晶片1之中心側)係以直線狀分別配置有成為相同I/O墊片之複數的墊片2a,該等墊片2及墊片2a係以2行之交錯狀而佈局。
又,半導體晶片1係於墊片2、2a之下方佈局有與外部之介面之I/O區域3,成為所謂PAD on I/O部結構。且,中心區域4係位於半導體晶片1之中央,該中心區域4係形成有根據電晶體等之半導體元件之邏輯。
圖2係將PAD on I/O部結構之墊片2、2a與I/O區域3之一部分(用圖1之虛線表示之區域)放大的說明圖。
I/O區域3之複數之I/O部5係以一行佈局於半導體晶片1之邊方向,該等上方係以2行佈局有交錯狀之墊片2、2a。I/O部5及墊片2、2a分別係由長方形狀構成,且墊片2、2a之長邊例如分別係I/O部5之長邊的約一般左右之長度。
各I/O部5之一方之短邊側係形成有墊片引出部5a,且介以該墊片引出部5a分別連接有I/O部5與對應之墊片2(或墊片2a)之中央部。
圖3係顯示I/O部5之一例的佈局圖,圖4係顯示設於圖3之I/O部5之輸出緩衝部7之構成例的電路圖。
如圖3所示,I/O部5係包含邏輯部6及輸出緩衝部7。邏輯部6例如係包含ESD保護電路6a(顯示於圖4)、成為輸入用緩衝之輸入緩衝部、轉換電壓位準之位準轉換器、及於輸出緩衝部7輸出驅動信號之變換器等。
又,如圖4所示,輸出緩衝部7係包含輸出緩衝用之電晶體8、9、ESD保護用之二極體10、11、及相同之ESD保護用之電阻12。電晶體8例如係包含P通道MOS,電晶體9例如係包含N通道MOS。
二極體10、11係串聯連接於電源電壓VCCQ與基準電位VSSQ之間。電晶體8之一方之連接部係連接有電源電壓VCCQ,且該電晶體8之另一方之連接部係連接有電阻12之一方之連接部。
電阻12之另一方之連接部係連接有電晶體9之一方之連接部,且該電晶體9之另一方之連接部係連接有基準電位VSSQ。又,連接有第1二極體之二極體10與第2二極體之二極體11之連接部、及電阻12之另一方之連接部與電晶體9之一方之連接部的連接部係輸出緩衝部7之輸出部,其成為連接墊片2(或墊片2a)之構成。
且,如圖3所示,I/O部5中電晶體8係佈局於最靠近半導體晶片1之周邊部的位置。且,電晶體8之上方係佈局有電阻12,電阻12之上方係佈局有二極體10、11。
二極體10、11之上方係佈局有電晶體9,且電晶體9之上方例如係夾著金屬配線層上形成之墊片引出部5a而佈局有邏輯部6。
圖5係圖3之I/O部5之上方所形成之周圍電源配線的佈局圖。
周圍電源配線從圖5之上方向下方,依序有中心電源電壓用周圍配線13、中心基準電位用周圍配線14、I/O用電源電壓周圍配線15、及I/O用基準電位周圍配線16形成於邏輯部6之上方。且,夾著墊片引出部5a,於輸出緩衝部7之上方形成有I/O用基準電位周圍配線17及I/O用電源電壓周圍配線18。
中心電源電壓用周圍配線13係於中心區域4供給電源電壓,且中心基準電位用周圍配線14係於中心區域4供給基準電位。I/O用電源電壓周圍配線15、18係於I/O部5供給電源電壓VCCQ,且I/O用基準電位周圍配線16、17係供給基準電位VSSQ。
圖6係連接於圖3之I/O部5之墊片2的佈局圖。
該墊片2在以交錯狀排列之墊片2中係顯示為外側(半導體晶片1之周邊部側)之墊片2,且該墊片2係佈局為不從位置於半導體晶片1之周邊部側之I/O部5的短邊側露出之程度。
圖7係顯示圖3之I/O部5之剖面的說明圖。
最下部之元件形成層,由圖7之上方向下方依序分別形成邏輯部6及輸出緩衝部7之電晶體9、二極體11、二極體10、電阻12、及電晶體8。
且,位置於元件形成層之上方之配線層,由圖7之左側向右側依序分別形成中心電源電壓用周圍配線13、中心基準電位用周圍配線14、I/O用電源電壓周圍配線15、I/O用基準電位周圍配線16、I/O用基準電位周圍配線17、及I/O用電源電壓周圍配線18。
且,墊片形成層分別形成有墊片引出部5a及墊片2。該等墊片引出部5a及墊片2係以位置於元件形成層上形成之輸出緩衝部7之上方的
方式而形成。
此處,電晶體9(顯示於圖4之虛線圈)係製造為以該電晶體9之汲極為高電阻之方式而不於擴散層形成導電膜。
圖8係顯示電晶體9之平面及剖面之說明圖。
電晶體9例如係於半導體基板上形成有P-WELL 19,且於該P-WELL 19之上方之左右係分別形成有作為汲極發揮功能之N+型半導體區域20與作為源極發揮功能之N+型半導體區域21。
N+型半導體區域21之上部係導電膜,例如形成有包含鈷矽化物或鎳矽化物等之金屬矽化物22。另一方面,N+型半導體區域20之上部亦形成有金屬矽化物23,但該金屬矽化物23並非如N+型半導體區域21於整面形成,而係僅形成於連接上方之配線層上所形成之配線24連接之通道25的一部分的區域。
與於N+型半導體區域20之整面形成金屬矽化物之情形比較,例如,可獲得約10倍~約50倍左右之薄膜電阻值之增加。且,P-WELL 19之上方介以氧化矽等之絕緣膜而形成有閘極26。
如此,藉由於N+型半導體區域20之上部之一部分不形成金屬矽化物23,可使汲極端子具有高電阻,且可保護電晶體9不受到ESD放電等之影響。
圖9係本發明者所探討之一般之I/O部50的電路圖。
如圖示,I/O部50(顯示於圖10)係包含邏輯部51(顯示於圖10)、及輸出緩衝部52。邏輯部51例如係包含ESD保護電路、成為輸入用緩衝部之輸入緩衝部、轉換電壓位準之位準轉換器、及於輸出緩衝部52輸出驅動信號之變換器等。
又,輸出緩衝部52係包含輸出緩衝用之電晶體53、54、ESD保護用之二極體55、56、及相同之ESD保護用之電阻57、58。
電晶體53例如係包含P通道MOS,且電晶體54係包含N通道
MOS。二極體55、56係串聯連接於電源電壓VCCQ與基準電位VSSQ之間。
電晶體53之一方之連接部係連接有電源電壓VCCQ,且該電晶體53之另一方之連接部係連接有電阻57之一方之連接部。電阻57之另一方之連接部係連接有電阻58之一方之連接部,且該電阻58之另一方之連接部係連接有電晶體54之一方之連接部。
該電晶體54之另一方之連接部係連接有基準電位VSSQ。且,二極體55與二極體56之連接部及電阻53與電阻54之連接部係連接有墊片59,且成為輸出緩衝部52之輸出部。
又,圖10係圖9之I/O部50之輸出緩衝部52之佈局圖。
I/O部50係於圖上方佈局有邏輯部51,且於該邏輯部51之下方佈局有輸出緩衝部52之電晶體54。電晶體54之下方係佈局有電阻58,且該電阻58之下方係佈局有二極體56。
二極體56之下方係夾著墊片引出部59而佈局有二極體55。二極體55之下方係佈局有電阻57,且該電阻57之下方係佈局有電晶體53。
如此之電路構成係僅能將連接墊片60之墊片引出部59配置於電阻57與電阻58之間,其結果,由於墊片引出部59係由I/O部50之中央部錯位而配置,因此如圖11之左側所示,其係從I/O部50之短邊側露出而佈局。故半導體晶片尺寸增大。
另一方面,I/O部5之情形,係藉由圖8所示之電晶體9之構成而不需要相當於電阻58之電阻,且可將墊片2(或墊片2a)至電晶體9之汲極作為同一節點,因此如圖11之右側所示,可將墊片引出部5a佈局於I/O部5之大致中央。
藉由將墊片引出部5a佈局於I/O部5之大致中央,如圖12所示,以交錯狀配置之墊片2中,外側(半導體晶片1之周邊部側)之墊片2可於半導體晶片1之中心方向移動而配置,且比墊片2更靠半導體晶片1之
中心側而配置之內側的墊片2a可於半導體晶片1之外周部方向移動而配置。
因此,無需減小墊片2、2a之大小即可將墊片2、2a以不從I/O部5露出之方式佈局。
又,藉由於電晶體8與電晶體9之間配置二極體10、11及電阻12,可將電晶體8與電晶體9之距離拉開而佈局,因此可防止寄生晶閘管(SCR)之封閉,且可提高可靠性。
藉此,根據本實施形態1可更加減小輸出緩衝部7之保護電路之構成。
又,由於能以不從I/O部5露出之方式將墊片2、2a重疊佈局,因此可減小半導體晶片1之晶片面積,從而實現半導體積體電路裝置之小型化、及低成本化。
再者,本實施形態1中記載輸出緩衝部7係從圖3之上方向下方,以電晶體9、二極體11、二極體10、電阻12、及電晶體8之順序佈局的情形,但亦可更改該等元件之佈局。
輸出緩衝部之佈局亦可例如係如圖13所示,從上方向下方之順序為二極體11、二極體10、電晶體9、電阻12、及電晶體8,或如圖14所示,從上方向下方之順序為二極體10、電晶體9、二極體11、電阻12、及電晶體8等。
(實施形態2) 圖15係顯示本發明之實施形態2之輸出緩衝部之一例的電路圖,圖16係顯示圖15之輸出緩衝部之佈局例之說明圖。
本實施形態2之半導體晶片1係與上述實施形態之圖1相同,而不同點為設於I/O部5之輸出緩衝部7之構成。輸出緩衝部7如圖15所示,係包含二極體10、11及電晶體8a、9。
二極體10、11係串聯連接於電源電壓VCCQ與基準電位VSSQ之間。於包含P通道MOS之電晶體8a之一方之連接部係連接有電源電壓
VCCQ,且於該電晶體8a之另一方之連接部係連接有包含N通道MOS之電晶體9之一方的連接部。
電晶體9之另一方之連接部係連接有基準電位VSSQ,且二極體10與二極體11之連接部、及電晶體8a與電晶體9之連接部係成為輸出緩衝部7之輸出部,成為連接墊片2、2a之構成。
該情形,不僅電晶體9,電晶體8a亦可藉由於作為汲極發揮功能之N+型半導體區域之上面的一部分不形成金屬矽化物,而成為使汲極端子具有高電阻之結構。
藉此可使電晶體8a之汲極端子具有電阻12(圖4)之功能,因此可不需要電阻12。
圖16係顯示I/O部5之佈局之一例的說明圖。
I/O部5係於圖16之上方佈局邏輯部6,且於該邏輯部6之下方夾著墊片引出部5a而佈局電晶體9。於電晶體9之下方佈局有二極體10、11,且於其下方係佈局有電晶體8a。
該情形亦可將墊片引出部5a佈局於I/O部5之大致中央,且可減小半導體晶片1(圖1)之晶片面積。又,由於亦可不需要電阻12(圖4),因此可更加減小輸出緩衝部7之電路構成。
又,輸出緩衝部7之佈局,除圖16所示之佈局以外,例如亦可為如圖17所示,將二極體11、10佈局於電晶體8a與電晶體9之間,或如圖18所示,將電晶體8a與電晶體9佈局為與圖16相反之構成。
再者,如圖19所示,輸出緩衝部7係佈局為使二極體11、10與電晶體9夾著墊片引出部5a,如圖20所示,亦可以使墊片引出部5a位在二極體11與二極體10之間之方式而佈局。
(實施形態3) 圖21係顯示本發明之實施形態3之輸出緩衝部之一例的電路圖,圖22係顯示圖21之輸出緩衝部之佈局例的說明圖。
本實施形態3之輸出緩衝部7,如圖21所示,係於包含二極體
10、11及電晶體8a、9之上述實施形態2之圖15的構成中再追加新電阻27而成之電路構成。
於電阻27之一方之連接部連接有二極體10、11之連接部,且於該電阻27之另一方之連接部連接有電晶體8a與電晶體9之連接部。又,其他連接構成係與上述實施形態2之圖15相同。
圖22係顯示I/O部5之佈局之一例的說明圖。
I/O部5係於圖22之上方佈局邏輯部6,且於該邏輯部6之下方夾著墊片引出部5a而分別佈局二極體11及二極體10。
於二極體10之下方佈局有電阻27,且於該電阻27之下方佈局有電晶體9,而於其下方佈局有電晶體8a。
該情形亦可將墊片引出部5a佈局於I/O部5之大致中央,而可減小半導體晶片1(圖1)之晶片面積。
又,輸出緩衝部7之佈局,除圖21所示之佈局以外,例如亦可為如圖23所示,將電晶體8a與電晶體9佈局為與圖21所示之佈局相反之構成。
以上根據實施形態具體說明了本發明者所完成之發明,但本發明並非限定於上述實施形態,當然亦可在不脫離其主旨之範圍內作各種更改。
本發明係適用於具有PAD on I/O(Input/Output)單元結構之半導體積體電路裝置之晶片面積的削減技術。
2、2a‧‧‧墊片
5‧‧‧I/O部
5a‧‧‧墊片引出部
6‧‧‧邏輯部
7‧‧‧輸出緩衝部
8‧‧‧電晶體
9‧‧‧電晶體
10、11‧‧‧二極體
12‧‧‧電阻
Claims (11)
- 一種半導體積體電路裝置,其特徵在於:其包含半導體晶片,且上述半導體晶片包括:沿上述半導體晶片之邊配置之複數之I/O墊片、及配置於上述半導體晶片且與任意之上述I/O墊片連接之複數之I/O部;上述I/O部包含:包括第1傳導型電晶體及第2傳導型電晶體之輸出緩衝部、輸入緩衝部、及控制上述輸出緩衝部與上述輸入緩衝部之邏輯部,且以上述邏輯部、上述第1傳導型電晶體、及上述第2傳導型電晶體之順序朝向上述半導體晶片之邊而佈局;於上述邏輯部與上述第1傳導型電晶體之間形成與上述I/O墊片連接之墊片引出部;上述第2傳導型電晶體之汲極端子係經由ESD保護用電阻而連接於上述第1傳導型電晶體之汲極端子;上述墊片引出部係連接於上述第1傳導型電晶體之汲極端子與上述ESD保護用電阻之連接節點;且上述第1傳導型電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成金屬矽化物膜,而形成為使上述第1傳導型電晶體之汲極端子成為高電阻;上述第2傳導型電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成金屬矽化物膜,而形成為使上述第2傳導型電晶體之汲極端子成為高電阻。
- 如請求項1之半導體積體電路裝置,其中上述輸出緩衝部包含ESD保護用之第1及第2二極體;且上述第1及第2二極體係連接於上述第1傳導型電晶體之汲極端子與上述第2傳導型電晶體之汲極端子之連接節點,而佈局於上述第1傳導型電晶體與上述第2傳導型電晶體之間。
- 如請求項1之半導體積體電路裝置,其中上述輸出緩衝部包含ESD保護用之第1及第2二極體;且上述第1及第2二極體係連接於上述墊片引出部與上述第2傳導型電晶體之汲極端子之連接節點,而佈局於上述第1傳導型電晶體與上述墊片引出部之間。
- 如請求項1之半導體積體電路裝置,其中上述輸出緩衝部包含ESD保護用之第1及第2二極體;且上述第1及第2二極體係連接於上述第1傳導型電晶體之汲極端子與上述第2傳導型電晶體之汲極端子之連接節點,而佈局於上述邏輯部與上述墊片引出部之間。
- 如請求項1之半導體積體電路裝置,其中上述輸出緩衝部包含ESD保護用之第1及第2二極體;且上述第1及第2二極體係連接於上述第1傳導型電晶體之汲極端子與上述第2傳導型電晶體之汲極端子之連接節點;上述第1二極體係佈局於上述邏輯部與上述墊片引出部之間;上述第2二極體係佈局於上述墊片引出部與上述第1傳導型電晶體之間。
- 如請求項1至5之任一半導體積體電路裝置,其中上述第1傳導型電晶體係N通道電晶體,上述第2傳導型電晶體係P通道電晶體。
- 如請求項1至5之任一半導體積體電路裝置,其中 上述第1傳導型電晶體係P通道電晶體,上述第2傳導型電晶體係N通道電晶體。
- 一種半導體積體電路裝置,其特徵在於:其包含半導體晶片,且上述半導體晶片包括:沿上述半導體晶片之邊配置之複數之I/O墊片、及配置於上述半導體晶片且與任意之上述I/O墊片連接之複數之I/O部;上述I/O部包含:包括第1傳導型電晶體、第2傳導型電晶體及ESD保護用電阻的輸出緩衝部、輸入緩衝部、及控制上述輸出緩衝部及上述輸入緩衝部之邏輯部,以上述邏輯部、上述第1傳導型電晶體、及上述第2傳導型電晶體之順序朝向上述半導體晶片之邊而佈局;於上述邏輯部與上述第1傳導型電晶體之間形成與上述I/O墊片連接之墊片引出部;上述ESD保護用電阻係配置於上述第1傳導型電晶體與上述第2傳導型電晶體之間;上述第1傳導型電晶體之汲極端子與上述第2傳導型電晶體之汲極端子的連接部係經由上述ESD保護用電阻而連接於上述墊片引出部;且上述第1傳導型電晶體係不於作為汲極發揮功能之半導體區域之主面的一部分形成金屬矽化物膜,而形成為使上述第1傳導型電晶體之汲極端子成為高電阻;上述第2傳導型電晶體係不於作為汲極發揮功能之半導體區域 之主面的一部分形成金屬矽化物膜,而形成為使上述第2傳導型電晶體之汲極端子成為高電阻。
- 如請求項8之半導體積體電路裝置,其中上述輸出緩衝部包含ESD保護用之第1及第2二極體;且上述第1及第2二極體係連接於上述ESD保護用電阻與上述墊片引出部之連接節點,而佈局於上述墊片引出部與上述ESD保護用電阻之間。
- 如請求項8或9之半導體積體電路裝置,其中上述第1傳導型電晶體係N通道電晶體,上述第2傳導型電晶體係P通道電晶體。
- 如請求項8或9之任一半導體積體電路裝置,其中上述第1傳導型電晶體係P通道電晶體,上述第2傳導型電晶體係N通道電晶體。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008323589A JP2010147282A (ja) | 2008-12-19 | 2008-12-19 | 半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201532162A true TW201532162A (zh) | 2015-08-16 |
TWI593031B TWI593031B (zh) | 2017-07-21 |
Family
ID=42264782
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104114956A TWI593031B (zh) | 2008-12-19 | 2009-11-20 | Semiconductor integrated circuit device |
TW098139554A TWI496225B (zh) | 2008-12-19 | 2009-11-20 | Semiconductor integrated circuit device |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098139554A TWI496225B (zh) | 2008-12-19 | 2009-11-20 | Semiconductor integrated circuit device |
Country Status (3)
Country | Link |
---|---|
US (3) | US20100155845A1 (zh) |
JP (1) | JP2010147282A (zh) |
TW (2) | TWI593031B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI664713B (zh) * | 2017-04-25 | 2019-07-01 | 日商村田製作所股份有限公司 | 半導體裝置以及功率放大器模組 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012104552A (ja) * | 2010-11-08 | 2012-05-31 | Panasonic Corp | 半導体集積回路 |
JP5896682B2 (ja) * | 2011-10-18 | 2016-03-30 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
WO2013069447A1 (ja) * | 2011-11-08 | 2013-05-16 | ソニー株式会社 | センサ装置、解析装置および記憶媒体 |
CN106887459B (zh) | 2011-12-30 | 2020-07-17 | 英特尔公司 | 环绕式沟槽接触部结构和制作方法 |
KR20150058273A (ko) * | 2012-09-26 | 2015-05-28 | 베이샌드 인코퍼레이티드 | 집적 회로를 위한 유연하고 공간 효율적인 i/o 회로 |
US10790277B2 (en) * | 2015-06-19 | 2020-09-29 | Renesas Electronics Corporation | Semiconductor device |
JP6118923B2 (ja) * | 2016-01-26 | 2017-04-19 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
TWI582940B (zh) * | 2016-06-20 | 2017-05-11 | 台灣類比科技股份有限公司 | 積體電路及其具自我靜電保護的輸出緩衝器佈局結構 |
CN107564902A (zh) * | 2016-07-01 | 2018-01-09 | 台湾类比科技股份有限公司 | 集成电路及其具自我静电保护的输出缓冲器布局结构 |
JP6793025B2 (ja) * | 2016-12-07 | 2020-12-02 | 日立オートモティブシステムズ株式会社 | 半導体装置 |
WO2021090688A1 (ja) * | 2019-11-06 | 2021-05-14 | 株式会社ソシオネクスト | 半導体集積回路装置 |
JPWO2022215485A1 (zh) * | 2021-04-08 | 2022-10-13 | ||
WO2024047820A1 (ja) * | 2022-08-31 | 2024-03-07 | 株式会社ソシオネクスト | 半導体集積回路装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1070266A (ja) * | 1996-08-26 | 1998-03-10 | Nec Corp | 半導体装置およびその製造方法 |
JP3147849B2 (ja) | 1998-03-06 | 2001-03-19 | 日本電気株式会社 | 半導体集積回路装置の保護回路 |
US6444511B1 (en) * | 2001-05-31 | 2002-09-03 | Taiwan Semiconductor Manufacturing Company | CMOS output circuit with enhanced ESD protection using drain side implantation |
JP2005243907A (ja) * | 2004-02-26 | 2005-09-08 | Renesas Technology Corp | 半導体装置 |
EP1577507A1 (de) * | 2004-03-01 | 2005-09-21 | Alstom Technology Ltd | Kraftanlage mit Kohlefeuerung |
JP5008840B2 (ja) | 2004-07-02 | 2012-08-22 | ローム株式会社 | 半導体装置 |
JP2007042718A (ja) * | 2005-08-01 | 2007-02-15 | Renesas Technology Corp | 半導体装置 |
JP4995455B2 (ja) * | 2005-11-30 | 2012-08-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2007227665A (ja) * | 2006-02-23 | 2007-09-06 | Ricoh Co Ltd | 半導体集積回路装置 |
KR100773097B1 (ko) * | 2006-08-22 | 2007-11-02 | 삼성전자주식회사 | 패드를 갖는 반도체 소자 |
JP5264135B2 (ja) | 2006-11-09 | 2013-08-14 | パナソニック株式会社 | 半導体集積回路及びマルチチップモジュール |
US7872283B2 (en) * | 2006-11-09 | 2011-01-18 | Panasonic Corporation | Semiconductor integrated circuit and multi-chip module |
JP2008305852A (ja) * | 2007-06-05 | 2008-12-18 | Toshiba Corp | 半導体装置 |
-
2008
- 2008-12-19 JP JP2008323589A patent/JP2010147282A/ja active Pending
-
2009
- 2009-11-20 TW TW104114956A patent/TWI593031B/zh active
- 2009-11-20 TW TW098139554A patent/TWI496225B/zh active
- 2009-12-18 US US12/642,760 patent/US20100155845A1/en not_active Abandoned
-
2013
- 2013-06-05 US US13/910,891 patent/US9947651B2/en active Active
-
2018
- 2018-03-12 US US15/918,659 patent/US20180197850A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI664713B (zh) * | 2017-04-25 | 2019-07-01 | 日商村田製作所股份有限公司 | 半導體裝置以及功率放大器模組 |
Also Published As
Publication number | Publication date |
---|---|
US20180197850A1 (en) | 2018-07-12 |
US9947651B2 (en) | 2018-04-17 |
TW201029079A (en) | 2010-08-01 |
TWI496225B (zh) | 2015-08-11 |
JP2010147282A (ja) | 2010-07-01 |
US20130264647A1 (en) | 2013-10-10 |
TWI593031B (zh) | 2017-07-21 |
US20100155845A1 (en) | 2010-06-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI593031B (zh) | Semiconductor integrated circuit device | |
US8067789B2 (en) | Semiconductor integrated circuit device | |
US9478525B2 (en) | Semiconductor device | |
JP2006049846A (ja) | 半導体装置 | |
JP2009111110A (ja) | 半導体装置 | |
CN114600242A (zh) | 半导体集成电路装置 | |
JPWO2016110905A1 (ja) | 半導体装置及びその設計方法 | |
CN111033720B (zh) | 半导体集成电路装置 | |
JP2006202866A (ja) | 半導体装置 | |
JP6013876B2 (ja) | 半導体装置 | |
JP5131814B2 (ja) | 半導体装置 | |
KR101999312B1 (ko) | 반도체 장치 | |
JP5604602B2 (ja) | 半導体集積回路装置 | |
KR102082644B1 (ko) | 반도체 장치 | |
JP5657264B2 (ja) | 半導体集積回路装置 | |
JP5916820B2 (ja) | 半導体集積回路装置 | |
WO2024047820A1 (ja) | 半導体集積回路装置 | |
TWI528528B (zh) | 積體電路元件構造與製造方法 | |
JP5299410B2 (ja) | 半導体装置 | |
JP2014138146A (ja) | 半導体装置 |