TW201222735A - Semiconductor substrate, insulated gate type field-effect transistor and method of making semiconductor substrate - Google Patents

Semiconductor substrate, insulated gate type field-effect transistor and method of making semiconductor substrate Download PDF

Info

Publication number
TW201222735A
TW201222735A TW100131229A TW100131229A TW201222735A TW 201222735 A TW201222735 A TW 201222735A TW 100131229 A TW100131229 A TW 100131229A TW 100131229 A TW100131229 A TW 100131229A TW 201222735 A TW201222735 A TW 201222735A
Authority
TW
Taiwan
Prior art keywords
layer
crystal layer
crystal
semiconductor substrate
atom
Prior art date
Application number
TW100131229A
Other languages
English (en)
Other versions
TWI501354B (zh
Inventor
Noboru Fukuhara
Original Assignee
Sumitomo Chemical Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Chemical Co filed Critical Sumitomo Chemical Co
Publication of TW201222735A publication Critical patent/TW201222735A/zh
Application granted granted Critical
Publication of TWI501354B publication Critical patent/TWI501354B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7782Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET
    • H01L29/7783Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material
    • H01L29/7785Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material with more than one donor layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

201222735 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體基板、絕緣閘極型場效電晶 體、以及半導體基板之製造方法。 【先前技術】 [背景技術] 作為更加提升高電子遷移率電晶體(HEMT : High Electron Mobility Transistor)之電子遷移率及電子濃度 之構造’有假形變之高電子遷移率電晶體(P_HEMT)構造。 接著,肖脫基(Schottky)閘極構造成pn ^ 口闊極構& ^七量利用在高頻通訊 P-HEMT,則活用其高遷移率特性,旅Λ $ 元件。 D ΗΜΤ用之蟲晶基板。 專利文獻'1及專利文獻2揭斧a 胡I nGaAs層作為歪通 在揭示於該文獻之磊晶基板中,係杯用 ^ ^ 目,丨之電子供應層。此 道層,採用AlGaAs層作為前側及^ μ ^ ^ 私導體之界面構造。該 外,專利文獻3揭示絕緣體-化合物u ,, ^ 认兮化合物半導體表面 界面構造包含化合物半導體、配^於以 _ a p i絕緣層,呑亥間隔層 上之間隔層、以及配置於該間隔層上之、 具有帶隙更寬於該化合物半導體之帶隙之,a. 另叩 障蔽層4、p型基 專利文獻4揭示具備通道層2、P > n知波極電極14之GaN 極声6、閘極電極16、源極電極12、和· 層 、 .jaN層形成,例如由 異構造場效電晶體。通道層2係由1 , . ,、士-別障蔽層4例如藉由組 組成式 AlxGai-xN(OSx$ 1)表示。., r λτ 成式 AlyGai-yN(OSyS 1、x<y)表系 323456 201222735 成在通道層2上之通道供應電子。p型基㈣6係藉由 層選擇性地形成在障蔽層4之上,例如藉由組成式 表心專敎獻5揭㈣包含形成於基 板1上之lUb物之半導體組成之異接合場效型電晶體中, 具備位於基板丨上之通道層3、接合在通道層3而位於通 逼層3上之PI:蔽層8、以及位於障蔽層8上之閉極電極5 之異接合場效型電晶體。在該異接合場效型電晶體中在 閘極電極5和通道層3之間,至少在_電極下之區域, 配置包含受體原子之半導體之p型半導體層7。 專利文獻1 :日本特開2004-207471號公報 專利文獻2:日本特開2〇〇4_2〇7473號公報 專利文獻3 :日本特開平ι〇_2758〇6號公報 專利文獻4:日本特許第4041075號公報 專利文獻5 :日本特開2004-273486號公報 【發明内容】 [發明之概要] [發明欲解決之課題] 藉由記載於專利文獻1或專利文獻2之P-HEMT構造, 可以得到高電子遷移率以及高2次元電子氣體濃度。為了 待到更高閘極耐壓等良好之電晶體性能,最佳為實現如專 利文獻3揭示之MIS(金屬-絕緣體_爭導體)型之閘極構造。 但是’如果採用MIS型閘極構造’則無法避免在絕緣 體-半導體界面形成界面位準,並立,絕緣體-半導體界面 之界面位準不同於半導體_半導體界面'(異界面)之界面位 s 5 323456 201222735 準,不容易減低其密度。界面位準可能會降低通道中載體 之電場控制性,導致由於充放電而造成之動作速度降低。 此外,也可以成為由於界面再鍵結等而造成載體消滅之要 因。此外,界面位準可以成為載體遷移率降低等電晶體性 能劣化之要因。本發明之目的係提供一種可以在絕緣閘極 型(MIS型)之P-HEMT構造中提高通道層之載體遷移率,且 減低界面位準之影響以實現良好之電晶體性能之技術。 [用以解決課題之手段] 為了解決前述之課題,本發明之第1形態提供一種半 導體基板,具有基座基板、第1結晶層、第2結晶層、以 及絕緣層,基座基板、第1結晶層、第2結晶層、以及絕 緣層係依照基座基板、第1結晶層、第2結晶層、絕緣層 之順序,復具有位於第1結晶層和第2結晶層之間或是基 座基板和第1結晶層之間之第3結晶層,第2結晶層係由 以晶格整合或準晶格整合於構成第1結晶層之結晶,並且 禁制帶幅寬較構成第1結晶層之結晶為大之結晶所組成, 第3結晶層係由以晶格整合或準晶格整合於構成第1結晶 層之結晶,並且禁制帶幅寬較構成第1結晶層之結晶為大 之結晶所組成,第3結晶層包含成為施體或受體之第1原 子,在第3結晶層包含成為施體之第1原子之狀態下,第 2結晶層包含成為受體之第2原子,在第3結晶層包含成 為受體之第1原子之狀態下,第2結晶層包含成為施體之 第2原子。 第1結晶層可為能夠適用於場效電晶體之通道層之 6 323456 201222735 層,絕緣層可為能夠適用於場效電晶體之閘極絕緣層之 層。此時,在場效電晶體為N通道型之狀態下,第3結晶 層中之第1原子成為施體,在場效電晶體為P通道型之狀 態下,第3結晶層中之第1原子成為受體。 復可具有第4結晶層,此時,在第3結晶層位於第1 結晶層和第2結晶層之間之狀態下,第4結晶層位於基座 基板和第1結晶層之間,在第3結晶層位於基座基板和第 1結晶層之間之狀態下,第4結晶層位於第1結晶層和第2 結晶層之間。作為第4結晶層係由能夠以晶格整合或準晶 格整合於構成第1結晶層之結晶,並且禁制帶幅寬較構成 弟1結晶層之結晶為大之結晶所組成’而且’可以包含第 1原子。 第1原子之片(sheet)濃度N!和第2原子之片濃度N2, 最好能滿足數學式1之關係。 [數學式1] N〇minH~ SFminXN2<Nl< N(]max + SFmaxXN2 但是,fknin及係分別在第2結晶層無摻雜第2原 子之狀恶下’場效電晶體之闕值電壓成為設計值之苐1原 子之片濃度N〇(單位係[atoms/cm2],以下,有時候單位表 記顯示成為「Cm2」。)之最小值及最大值,SFmin及SF_係分 別顯示場效電晶體之層構造之構造因子SF[無單位]之最小 值及最大值。 在場效電晶體為N通道型之狀態下,作為可以例舉 數學式5,在場效電晶體為P通道型之狀態下,作為No可 7 323456 201222735 以例舉數學式6 [數學式5] N〇 W-Cf-Vt ( + ),+(+)2+( + ) g〇q + Const 3 [數學式6] 一 N〇 = W ~ Cf - Vt ε ( + )^( + )2 + (+) —Const 3 q 但是,w[v]係場效電晶體之閘極電極之功函數,vt[v] 係場效電晶體之閥值電壓。Cf[V]係通道材料物性之修正 值,具體地說,相當於場效電晶體之閘極電壓成為Vt時之 通道位置之費米位準和真空位準之差。在場效電晶體為N 通道型之狀態下,Cf幾乎一致於電子親和力。在場效電晶 體之通道為量子井之狀態下,Cf幾乎一致於由基底位準開 始至真空位準為止之電位。在場效電晶體為P通道型之狀 態下,Cf幾乎一致於電離勢之電位差。Cf係隨結晶層之組 成而異。 (d/ ε )ι係絕緣層之電性膜厚[cm],(d/ ε )2係絕緣 層之第2結晶層侧之界面和第2結晶層之第2原子之摻雜 中心位置之間之電性膜厚[cm],(d/ε )3係第2結晶層之 第2原子之摻雜中心位置和第1結晶層之中心位置之間之 電性膜厚[cm]。所謂「電性膜厚」係指以層之實際膜厚d[cm] 除以比介電率ε [無單位]之值。在層積不同之比介電率之 複數層之狀態下,複數積層之電性膜厚係就各層之電性膜 8 323456 201222735 厚(各層之膜厚ώ除以比介電率ε i之值(di/ ε i)之各層之 和Σ (ώ/ ε i)。所謂「第2結晶層之第2原子之摻雜中心 位置」係指賦予存在於第2結晶層中之第2原子之深度方 向密度分布之重心之深度位置。例如在第2原子均勻分布 於第2結晶層.中之狀態下,「摻雜中心位置」為第2結晶層 之厚度方向之膜厚xl/2之位置。「第1結晶層之中心位置」 係第1結晶層之厚度方向之膜厚xl/2之位置。
ε 〇係真空介電率[F/cm],q係素電荷[C]。Const [atoms/cm2]係常數,但是,隨結晶層之各設計條件而變 化。具體地說,在無摻雜第2原子之狀態下,閥值電壓Vt 係相當於成為W-Cf之沁。通常在通道層和基座基板之間, 形成缓衝層。該緩衝層之通道側附近,係在緩衝層形成電 場,而關閉通道載體。Const係相當於剛好抵銷該電場之 第1原子之片濃度。通常之化合物半導體如後述,於2. 3x 1011至1.4xl012[atoms/cm2]程度之範圍變化。也就是說, No在Const變化之範圍内變化,Nomin係對應於Const最小 時之Να,N。·係對應於Const最大時之N。。此外,在無法 設計適當緩衝層之狀態下,可以使用由實驗求出之值作為 N〇。在該狀態下,可以將實驗求出之第1原子之片濃度N〇cxP έ史疋為 Nocxp1113 N〇 =N〇min= N〇max。 作為SF可以例舉數學式7。在場效電晶體之閥值電壓 Vt成為一定之狀態下,配合第2原子之片濃度N2而增加第 1原子之片濃度沁。SF係近似第1原子之片濃度N!之增加 量相對於第2原子之片濃度N2之比值((1仏/仙2)之因子。 ζ 9 323456 201222735 由於成為dNi/dN2比值之近似式,因此,可以在某種程度 之範圍使近似dNi/dN2比值,例如在sf±i〇%之範圍内相當 於dK/dN2比值。也就是說,可以設定為SFniin = SFx〇. 9、 SFraax = SFxl. 1。 [數學式7] 3 (d/ ε )ι、(d/ e )2及(d/ ε )3如前面之說明。 包含於第2結晶層之第2原子之片濃度&,較佳為滿 —(em?U學式2°或是在有效電性膜厚成為 Ί厂:3所疋義之(ά/ε )E之時,較佳為滿足N2x(d/ 3由二㈤―〇之數學式4。在此,有效電性卿 係藉由數學式3加以定義。 [數學式3] ((+λ+(ι)2 + (ΐχ 此外,(d/ε )2及(d/ ε )3如前面之說明。 上限。在藉由第第29原:子之片濃度…可藉由以下之考察而賦· 肋S界面之蛰本晶層和絕緣層構成M0S界面之狀態下 於之移位可近似△ ,。咖 每效電晶體為N通道型之狀態(傳導之^ 323456 10 201222735 要載體為電子之狀態),在增大受體(第2原子)之片濃度 N2時,M0S界面之電位提高,費米位準僅移位△ [ eV ]。在該 狀態下,對於電子雖增大電位,對於電洞則降低電位。也 就是說,如果增大N2,則激發電子之閘極電壓(也就是閥值 電屋)和激發電洞之閘極電壓之差變小。 在電晶體之閘極電壓為閥值電壓時,最好不產生電 洞。也就是說,第2結晶層最好為空乏化。具體地說,第 2結晶層之價電子帶上端和第1結晶層之傳導帶下端之差 係最好為正。例如在第2結晶層為Al〇,24Ga〇.76As而第1結 晶層為In。.3Ga〇.7As之狀態下,費米位準移位量最好是1. 5eV 以下,最好是(d/ ε )以沁$8父105[〇11_1]。此外,在第2結 晶層為GaAs而第1結晶層為In〇.4Ga〇.6As之狀態下,第2 結晶層之價電子帶上端和第1結晶層之傳導帶下端之差更 加縮小。第2結晶層之禁制帶幅寬以大為佳,通常作為第 2結晶層係使用禁制帶幅寬大於GaAs層之材料,因此,使 費米位準移位量成為1.2eV以下更佳。在該狀態下,最好 是(d/ ε )ΕχΝ2$6. 65><105[〇11-1]。 此外,藉由pn構造形成之電場最好是絕緣破壞電場以 下。夾持於通道層(第1結晶層)和閘極絕緣膜(絕緣層)間 之禁制帶幅寬大之層之合計膜厚大小,成為藉由第2原子 之摻雜而造成之費米位準移位和電晶體之相互電導之交換_ (trade-off)。為了維持場效電晶體之特性,在不降低載體 遷移率之程度内,合計膜厚小者為佳,較佳為30nm以下, 更佳為20ηπι以下。在GaAs層之狀態下,絕緣破壞電場強 s 11 323456 201222735 度被指出為〇. 4MV/cm ’ AlGaAs層之絕緣破壞電場被認為 高於GaAs層。以膜厚為2〇ηπι且絕緣破壞電場為〇.4MV/ cm之條件來計算,則施加之電壓為〇 8V,費米位準移位量 以低於〇.8V程度為佳。在該狀態下,最好是(d/ ε )ΕχΝ2 S4.4x105 [cm-1]。 可列舉由InxGai-xAs(〇Sx$l)表示之結晶作為第1結 晶層、由 InkALGai-kiAsnP卜n(〇$kSl、OSmSl、〇Sk + m $1、O^n^l)表示之結晶作為第2結晶層為例。在該狀態 下’基座基板係最好是GaAs或InP基板。 另可列舉由能夠以晶格整合或準晶格整合於GaAs之 InxGa^AsCOSxSl)表示之結晶形成之層作為第i結晶 層、由AUGanAsCOSmsD表示之結晶形成之層作為第2 結晶層為例。或可列舉由能夠以晶格整合或準晶格整合於 GaAs之InxGahAsCOSxgi)表示之結晶形成之層作為第1 結晶層、* IrikAlUcosk^ 卜 卜 + 表示之結晶形成之層作為第2結晶層為例。在第2結晶層 由InkAUGa^P表示之結晶構成且場效電晶體為n通道型 之狀態下’第2結晶層較佳由具有自然超格子之 InkAlU(0邮卜表示之結晶 構成。在第2結晶層由InkAUai kmp表示之結晶構成之層 或由具有自減好之InkAlmWmP表示之結晶構成之層 之狀態下’第2結晶層更佳為由IruGaikp(㈣印表示之 結晶構成之層。在這些狀態下,基座基板最好是⑽基板。 在此,所謂「具有自然超格子」係指在由卜原子、A1 323456 12 201222735 原子和Ge原子混合形成之特定結晶面,具有交互形成In 濃度高於平均混合比之面和Ga濃度或A1濃度高之面之狀 態。此外,亦指在各個面與平均混合比之偏離越大秩序化 之程度越強之意。 此外,可列舉能夠以晶格整合或準晶格整合於GaN之 InyGai-yNCOSygi)表示之結晶構成之層作為第i結晶層; 由 InpAUGai-p-qNCOSpS 卜 卜 〇gp + qg 〇表示之結 a曰構成之層作為第2結晶層。在該狀態下,基座基板係最 好是GaN基板。 在%效電晶體為N通道型之狀態下,可列舉c原子或 原子作為第2原子。可使絕緣層和第2結晶層接合而形 成。在該狀態下,接合於第2結晶層之絕緣層之全部或一 部分區域’以存在氧化鋁為佳。 在本發明之第2形態,提供一種絕緣問極型場效電晶 體,具有第1形態之半導體基板,以半導體基板中之第丄 通道層’以半導體基板中之絕緣層作為閉極絕 =,具有形成於閘極絕緣層之上面或上方之閘極電極。 此外,在本說明書中所謂形成於「〜之上面」,係 二之上面並與〜接合之狀態,對應於藉由英語所^^ 態之「on」。此外,所謂形成於「〜 、狀 〜之更加上方並與〜分離之狀態,對二由::::: 之狀態之「above」。 央扣所表現 第2結晶層可以僅形成在閘極電極之下方 層之包含第2原子之區域可以僅形成在間極電極:下 323456 13 201222735 方。在該狀態下’能夠以增強(enhance)型運作絕緣閘極型 場效電晶體。作為將第2原子導入第2結晶層之導入法, 可列舉熱擴散法、離子注入法。 在本發明之第3形態,提供一種半導體基板之製造方 法’係苐1形態之半導體基板之製造方法,具備: 在基座基板之上面或上方,藉由磊晶成長法形成第1 結晶層之步驟; 在第1結晶層之上面或上方,藉由磊晶成長法而形成 第2結晶層之步驟; 在第2結晶層摻雜第2原子之步驟;以及 在第2結晶層之上面或上方,形成絕緣層之步驟。 第2原子可以是Zn,在該狀態下,摻雜第2原子之步 驟最好是藉由熱擴散法掺雜Zn之步驟。 【實施方式】 [發明之實施形態] 第1圖顯示半導體基板100之剖面例。半導體基板100 具有基座基板102、第1結晶層104、絕緣層106、第2結 晶層108、和第3結晶層110。基座基板102、第1結晶層 104、絕緣層1〇6、和第2結晶層108,係依照基座基板102、 第1結晶層104、第2結晶層108、絕緣層106之順序定位。 本例之第3結晶層110,位於基座基板和第1結、晶層 104之間。此外,第3結晶層亦可位在第1結晶層 和第2結晶層108之間。 基座基板102只要可在其上形成P-HEMT用之磊晶層, 14 323456 201222735 可以選擇任意之材料及構造。也就是說,作為基座基板1〇2 ‘ 之材料,可以選擇GaAs、InP、GaN、SiC、Si、藍寶石(Al2〇3) 等’作為基座基板102之構造’可選擇單結晶、多結晶、 或非結晶(非晶質)。在選擇inGaAs作為p_咖τ構造之通 道層、選擇GaAs或A1GaAs作為異接合於通道屬之結晶層 之狀態下,作為基座基板102適合使用GaAs單結晶基板。 此外,在選擇GaN或AlGaN來作為結晶層之狀態下;"作為 基座基板102適合使用GaN基板、SiC基板、Si基板、或 藍寶石基板。 第1結as層104可以適用在場效電晶體之通道層。將 第1結晶層104適用於場效電晶體之通道層之狀態下,構 成N通道型或p通道型之通道。在N通道型之通道,以自 由電子作為載體擔任傳導,在P通道型之通道,以電洞作 為載體擔任傳導。基座基板102為GaAs時,可以例舉 InxGai-xAs(〇$x$ 1)作為第1結晶層104。基座基板1〇2為 InP時,< 以例舉InxGa卜xAs(OSxSl)作為第1結晶層 1〇4。基庫基板102為GaN、SiC、Si、或藍寶石時,可以 例舉ImGawAsCOSySD作為第1結晶層1〇4。 絕緣層106可以適用在場效電晶體之閘極絕緣層。絕 緣層10 6只要可以適用在場效電晶體之蘭極絕緣層,其材 料及構造 < 為任意。例如作為絕緣層1 〇 6之材料可列舉 Ah〇3、Hf〇2、Si〇2、等,作為絕緣層106之構造可列 舉單結晶、多結日日或非結晶(非晶質)。但疋,由儘可能地 使得閘棰絕緣膜之實效膜厚變薄之觀點來看’絕緣層106 15 323456 201222735 最好是Al2〇3、Hf〇2等高介電率材料。 作為絕緣層106之製膜方法,可列舉真空蒸鍍法、濺 鑛法、熱 CVD(Thermal Chemical Vapor Deposition :熱 化學氣相沉積)法、PCVD(Plasma Chemical Vapor Deposition :電漿化學氣相沉積)法、CATCVD(Catalytic Chemical Vapor Deposition :催化性化學氣相沉積)法、 MOCVD(Metal Organic Chemical Vapor Deposition :有機 金屬化學氣相沉積)法、MBE(Molecular Beam Epitaxy :分 子線磊晶)法等,但是由減低界面位準之觀點來看,以ALD (Atomic Layer Deposition :原子層沉積)法為特佳。作為 各結晶層之製膜方法,可列舉M0CVD法、MBE法,但是由 生產性之優勢性觀點來看,以M0CVD(Metal Organic Chemical Vapor Deposition:有機金屬化學氣相沉積)法 為特佳。 第2結晶層108係以晶格整合或準晶格整合於構成第 1結晶層104之結晶,並且由禁制帶幅寬大於構成第1結 晶層104之結晶之結晶組成。第2結晶層108包含成為摻 雜物之第2原子。第1結晶層104被適用於N通道型場效 電晶體之通道層之狀態下,第2結晶層108包含作為第2 原子之受體。此外,第1結晶層104被適用於p通道型之 場效電晶體之通道層之狀態下,第2結晶層1Q.8包含作為 第2原子之施體原子。 第3結晶層110係以晶格整合或準晶格整合於構成第 1結晶層104之結晶’並且由禁制帶幅寬大於構成第1結 323456 16 201222735 日日層10 4之結晶之彡士 g & 雜物之第^原子。第晶層110包含成為接 】3 ㈣τ 13“層iig包含作為第 子。此外,*1結晶層iG4被適用於ρ通 含作為第!原子之,下,弟3結晶層110包 # 又體原子。作為構成受體之第2原子或 弟1原子(受體原子),可列兴Γ 一 之舉 Mg。作為構成施體 之第2原子以!原子(施體原子),可列舉si、s、^、
Te、Se。 受體原子被摻雜於第2結晶層⑽或第3結晶層^ 時三在30(ΓΚ程度之通常使用之溫度,形成負的固定空間 電荷。施體原子被摻雜於第2結晶層⑽或第3結晶層⑽ 時,在300 Κ程度之通常使用之溫度,形成正的固定空間 ,荷。藉由在第2結晶層108摻雜受體原子,可形成固定 空間電荷,藉由該固定空間電荷可調制閘極絕緣層及其鄰 ?之半導體界面附近之電位。只要形成此種固定空間電 荷,則第2結晶層1〇8不一定需要進行ρ型傳導。若在第 ^結晶層⑽摻雜施體原子,該施縣子被活化而形成固 疋空間電荷’但是,相同於前面之敘述’只要形成固定空 間電荷,則第2結晶層108不一定需要進型傳導。二 第1原子之片濃度比和第2原子之片濃度…滿足數學 式1之關係。 (數學式1)
Nomin + SFminXN2 < Nl < N〇max + SFmaxXN2 s 323456 17 201222735 但是,“及N。,分別為在第2結晶層108無掺雜 第2原子之狀態下使潘蛛闊值電壓成為設計值之 第1原子之片濃度仏之最小及取大值,SFmin及队x分別 為顯示場效電晶體之層構#構㈣子SF之最小值及最 大值。 包含於第2結晶廣108之第2原子,最好接近絕緣層 106之㈣分布。此係對應於減小電性膜厚(d/£ )2。絕緣 層106之第2結晶層!08側之界面⑽S界面)和第1結晶 層1〇4之距離及絕緣層1〇6(閘極絕緣膜)之厚度,影響電 晶體之互導。MOS界面和第1結晶層1〇4之距離越小互導 越大,因此,希望該距離儘可能縮小。但是,在該距離縮 小時’摻雜第2原子之效果也減少。於是,摻雜於第2結 晶層108之不純物原子之量,最好儘可能增多。但是,不 純物之摻雜量也有限度,因此,在摻雜不純物原子之效果 和電晶體之互導之間,存在權衡。MOS界面和第1結晶層 1〇4之距離,最好是30nm以下。絕緣層、106(閘極絕緣膜) 之厚度和由絕緣層106開始至第1結晶層104為止之結晶 層之膜厚之關係,最好是考慮其他之設計限制,同時,儘 可能地增大前述有效電氣之膜厚。 基座基板102為GaAs且第丄結晶層1〇4為ΐηχ(^ xAs(〇 、’作為第2結晶層1〇8可以例舉Μ—卜上^ 作為為第;二 可以例舉InkAlmGa丨 323456 18 201222735 〇Sm$l、〇Sk + mSl、OSnSl)。基座基板 102 為 GaN、 SiC、Si或藍寶石且第1結晶層104為InyGa卜yN(OSySl) 時,作為第2結晶層108可以例舉InpAUGamKOSpSl、 OSq^l、OSp + qSl)。 基座基板102為GaAs之狀態下,第1結晶層104最好 是能夠以晶格整合或準晶格整合於GaAs之InxGai-xAs(0 S X S1),第2結晶層108最好是AlmGahAsCOSmSl)。或者 在基座基板102為GaAs之狀態下,第1結晶層104最好是 能夠以晶格整合或準晶格整合於GaAs之IruGai-xAs(0 S X S 1),第 2 結晶層 108 最好是 ImALGamPCOSkSl、OSm S 1、0$k + mS 1)。第 2 結晶層 108 為 InkAlmGa卜hP(0Sk $ :l、:l、〇Sk + mS 1)且場效電晶體為N通道型之狀 態下,第2結晶層108最好是具有自然超格子之 IiuAlmGa卜kiP(0Sk$l、OSmSl、OSk + mSl)、特別是 InkGa卜kP(0 S kS 1)。 在半導體基板100中,在半導體基板100使用於場效 電晶體之狀態下,將顯示傳導型相反於在第1結晶層104 傳導之載體之傳導型之不純物原子,導入帶隙寬於發揮作 為通道層功能之第1結晶層104之第2結晶層108。因此, 可以減低在藉由閘極電壓調制在絕緣閘極型場效電晶體構 造之通道層之載體密度之際由MOS界面位準造成之不良影 響。能夠減低由MOS界面位準造成之不良影響之機構,詳 細敘述於後。此外,有時候將「載體密度」表記為「載體 濃度」。 s 19 323456 201222735 [實施例] 製作第2圖所示之半導體基板200。半導體基板2〇〇 係在基座基板102之上,依序形成緩衝層202、摻雜層204、 第1間隔層206、第2間隔層208、第1結晶層1〇4、第3 間隔層210、第4間隔層212、摻雜層214、無摻雜層215、 第2通道層216、蝕刻阻擋抑制層218、以及接點層220。 基座基板102係使用GaAs單結晶基板。在基座基板 102之上,以合計800nm以上之厚度形成作為緩衝層202 之無摻雜Al〇.25GaG.75As層和無摻雜GaAs層。在緩衝層202 之上,以5nm之厚度形成作為摻雜層2〇4之η型Au 24Ga。. 76As 層。以Si原子作為n型摻雜物,調整不純物濃度成為2. 〇 xl018cm 3。在摻雜層204之上,以4nm之厚度形成作為第1 間隔層206之無摻雜AlQ.24Ga〇.76As層。在第1間隔層206 之上’以5nm之厚度形成作為第2間隔層2〇8之無掺雜以^ 層。 在第2間隔層208之上,以7· 5nm之厚度形成作為第 1結晶層104之無摻雜inD心如?As層。在第i結晶層1〇4 之上’以5nm之厚度形成作為第3間隔層210之無摻雜GaAs 層。在第3間隔層21〇之上,以2nm之厚度形成作為第4 間隔層212之無摻雜a1q 24GaQ ?sAs層。在第4間隔層212 之上.,形成作為摻雜層214之6⑽厚度之n型A1。24Ga。76As 層。该η型AlmGa。?eAs層係以Si原子作為n型摻雜物, 凋正不純物痕度成為2xi〇18at〇ms/cm-3(以下有時候表記 為「cm」)。在摻雜層214之上,形成作為無摻雜層215 323456 20 201222735 之2nm厚度之無摻雜Al〇.24Ga〇_76As層。在無摻雜層2i5之 上’以lOrnn之厚度形成作為第2通道層216之無摻雜以紅 層。 在第2通道層216之上’以l〇nm之厚度形成作為钱刻 阻擋抑制層218尤η型Ino.4sGao.52P層。以si原子作為n 型摻雜物,調整不純物濃度成為lxl〇i8cnf3。最後,在颠刻 阻擋抑制層218之上’以lOOnm之厚度形成作為接點層22〇 之η型GaAs層。以Si原子作為n型摻雜物,調整不純物 濃度成為5xl018cm_3。
AlGaAs 層、InGaAs 層、以及 GaAs 層係藉由 MOCVD(Metal
Organic Chemical Vapor Deposition :有機金屬化學氣相 /儿私)去形成。作為A1原子、In原子、Ga原子、和As原 子之原料氣體’係使用TMA(三甲基鋁)、TMI(三甲基銦)、 TMG(三甲基鎵)、及三氫化砷(ASH3)。作為p原子之原料氣 體,係使用磷化氫(PH3)。作為Si原子之原料氣體,係使 用乙石夕烷(ShHe)。依上述方法製成半導體基板200。 試作第3圖所示之絕緣閘極型場效電晶體300。絕緣 閘極型場效電晶體300係由第2圖之半導體基板2〇〇製 作。藉由餘刻除去形成閘極電極3〇2之區域(閘極電極形成 區域)之接點層220及蝕刻阻擋抑制層218。然後,全面以 12nm之厚度形成作為絕緣層1〇6之Ah〇3層。Al2〇3層係藉 由ALD法形成。在閘極電極形成區域之絕緣層1〇6之上, 形成閘極電極302。除去形成源極電極3〇4及汲極電極3〇6 之區域之絕緣層106,形成源極電極3〇4及汲極電極306 ^ s 323456 21 201222735 源極電極304及汲極電極306係以夾住閘極電極302並分 別與閘極電極302下之通道呈電氣結合之方式形成。閘極 電極302係藉由真空蒸鍍法形成Ti/Pt/Au層積膜,藉由 移除法對該層積膜,進行圖案化而形成。源極電極304及 沒極電極306係藉由真空蒸鑛法形成AuGe/Ni/Au層積 膜,藉由移除法對該層積膜進行圖案化而形成。 此外,在絕緣閘極型場效電晶體300形成2個通道。 一個係形成在第1結晶層104之無摻雜In。.3GauAs層之第 1通道。另一個係形成在第2通道層216之無摻雜GaAs層 之第2通道。 第4圖係藉由實驗求出相對於絕緣閘極型場效電晶體 300之閘極電壓之閘極電容之關係(C-V特性)圖。線312表 示以1 kHz測定頻率、閘極電壓由-2V掃描至+ 2V時之C-V 特性,線314表示以1kHz測定頻率、閘極電壓由+ 2V掃 描至-2V時之C-V特性。線316表示以1MHz測定頻率、閘 極電壓由-2V掃描至+ 2V時之C-V特性,線318表示以1MHz 測定頻率、閘極電壓由+2V開始掃描至-2V時之C-V特性。 得知在閘極電壓小於0V程度之區域,並無觀測到由於測定 頻率造成之C-V特性之不同(頻率分散),藉由閘極電壓可 良好地調制載體密度。但是,在閘極電壓大於0V程度之區 域_,發生頻率分散.,在高頻11Μ Η z )幾乎無法觀測到由於閘 極電壓之變化而造成之載體密度之調制。 另一方面,第5圖顯示假設在絕緣閘極型場效電晶體 300之MOS界面不存在界面位準之狀態進行模擬之C-V特 22 323456 201222735 性。但是,設定絕緣層106之Al2〇3層之帶隙能為6. OeV、 比介電率為7。閘極電極302之功函數設定為4. 83eV。將 基座基板102(GaAs單結晶基板)和缓衝層202(無摻雜 A1。, 25Ga〇. 75As層和無摻雜GaAs層之層積構造)之界面之帶隙 中央附近,扭轉成為0V。模擬器係使用一次元Schi0dinger -Poisson(薛定If-泊松)法。也就是說,藉由Schi0dinger (薛定If)方程式記述波動函數,藉由Fermi-Dirac(費米-狄拉克)統計記述載體濃度,藉由Poi sson(泊松)方程式而 記述頻帶電位,解除自行撞擊,求出頻帶電位之輪廓和載 體濃度輪廓。 如果比較第4圖之實驗資料和第5圖之模擬,則判斷 在閘極電壓小於0V程度之區域,實驗資料和模擬之一致性 良好,但是,在閘極電壓大於0V程度之區域,實驗資料和 模擬並不一致。 第6圖及第7圖係模擬4個量子位準之電子密度之深 度輪廓(電子密度輪廓)之圖,第6圖表示閘極電壓為0V 時,第7圖表示閘極電壓為+ 1. 2V時。此外,有時候將電 子密度表記為「電子濃度」。在第6圖及第7圖,也同時顯 示傳導帶下端之能階之深度輪廓(Ec)。4個量子位準,也 就是位準1、位準2、位準3及位準4之各位準,之電子密 度輪廓之基準線係顯示電子密度為0,同時,顯示各位準 之能階。電子密度之單位刻度(lxl018cnf3)之長度,顯示於 圖式之左上部分。能階係參考縱軸右側之刻度。縱軸右侧 之刻度係以M0S界面之費米位準作為基準之能階,單位係
-S 23 323456 201222735 電子能量(eV)。 位準1係最低能階,依位準2、位準3、位準4之順序, 能階變高。在第6圖及第7圖,深度0至120A係對應於絕 緣層106 ’深度120至220A係對應於第2通道層216,深 度220至3〇〇A係對應於無摻雜層215及摻雜層214,深度 300至320A係對應於第4間隔層212,深度320至370A係 對應於第3間隔層210,深度370至445A係對應於第1結 晶層104 ’深度445至495A係對應於第2間隔層208,深
度495至535A係對應於第1間隔層206,深度535至585A 係對應於摻雜層204,比585A更深之區域係對應於緩衝層 202。 參考第6圖,可知閘極電壓為〇v時,處於位準1之狀 癌'之自由電子係蓄積在深度370至445A之第1結晶層1〇4 (第1通道)。另一方面,處於位準2、位準3、及位準4之 狀態之自由電子密度幾乎無增加。 參考第7圖’可知閘極電壓為i.2V時,處於位準1之 狀態之自由電子係蓄積在第1結晶層104(第1通道),同 時’處於位準2之狀態之自由電子蓄積在深度120至220A 之第2結晶層216(第2通道)。 第8圖係就第1通道(在圖中,表記為「InGaAs通道」。) 和第—2'通道(在圖中,表記為「Ga缸通道」。―)模擬相對於 間極電壓之變化之片電子密度之變化圖。隨著閘極電壓由 〇· 8V左右開始變大’第1通道(InGaAs通道)之電子密度 增加。閣極電壓成為0.5V程度時,第1通道(InGaAs通道) 24 323456 201222735 之電子密度呈飽和,同時,第2通道(GaAs通道)之電子密 度開始增加。整體之電子密度係隨著閘極電壓之增加而單 調地增加。在將本發明之半導體基板使用於絕緣閘極型場 效電晶體之狀態下,在電晶體之通道,利用半導體之異接 合,「InGaAs通道」成為擔任主要傳導之通道,「GaAs通道」 係通常寄生通道。也就是說,「InGaAs通道」呈飽和之電 子密度愈高愈佳,「GaAs通道」之電子密度呈增加之閘極 電壓愈大愈佳。 由第5圖至第8圖所示之模擬而認為是以下之模型。 也就是說,隨著閘極電壓增加首先在第1通道(第1結晶層 104)開始蓄積自由電子,直到閘極電壓達到至0. 5V程度為 止,增加第1通道(第1結晶層104)之自由電子密度(第5 圖之C-V特性中以圓322顯示之狀態)。若超過0. 5V程度 還增加閘極電壓,在第2通道(第2通道層216)也蓄積自 由電子(第5圖之C-V特性中以圓324顯示之狀態)。以此 種模型為前提解釋第4圖之C-V特性(實測值)時,閘極電 壓小於0· 5V程度,在第1通道(第1結晶層104)傳導載體 之狀態,頻率分散變小,可正常地調制載體。閘極電壓大 於0. 5V程度,在第1通道(第1結晶層104)及第2通道(第 2通道層216)傳導載體之狀態,頻率分散變大,顯示典型 之界面位準密度變高之扭轉特性,無法正常地調制載體。 作為在成為第1通道之第1結晶層104(InGaAs層)之 載體調制良好時,另一方面在成為第2通道之第2通道層 216(GaAs層)之載體調制不良之理由,本案發明人考察如 a 25 323456 201222735 下。 第9圖(a)係描繪改變閘極電壓時之M0S界面之費米位 準之計算值之圖。在此,M0S界面係第2通道層216和絕 緣層106之界面。第9圖(a)之縱軸以ΔΕη(6ν)表示來自傳 導帶下端之能量差。閘極電壓越低M0S界面之費米位準越 降低。另一方面,第9圖(b)顯示在GaAs之界面位準密度 和其能階之關係。在第9圖(b),縱軸以ΔΕιΚεν)表示來自 傳導帶下端之能量差,橫軸以對數刻度(值係任意)表示界 面位準密度。一般而言,隨著能量接近電荷中性位準,界 面位準密度降低,在電荷中性位準,界面位準密度最小。 此外,「電荷中性位準」係半導體之隙内位準,位於價電子 帶上端附近之類施體位準和傳導帶下端附近之類受體位準 之間,係價電子帶性質與傳導帶性質各半之境界位準。 第9圖(a)和第9圖(b)係配合縱軸之刻度,使得傳導 帶下端之位準一致而進行配置。在第1結晶層104(InGaAs 層)進行載體調制之狀態下之閘極電壓之範圍,係在第9圖 (a)由「InGaAs」顯示之範圍,在第2通道層216(GaAs層) 進行載體調制之狀態下之閘極電壓之範圍,係在第9圖(a) 由「GaAs」顯示之範圍。對應由「I nGaAs」所示範圍之△ En(以傳導帶下端作為基準之M0S界面之費米位準),係比 對應由.「GaAs」.表示之範圍之ΔΕη更接近電蔚中性位準.,... 界面位準密度也變小。也就是說,在第1結晶層104之通 道調制比在第2通道層216之載體調制,可在減少界面位 準密度之影響之狀態進行動作,比起第2通道層216,第1 26 323456 201222735 結晶層剛能夠良好調制栽體之相,可以說是使_ 面,費米位準在更接近電荷中性位準之狀態進行動作所 致0 在試作之絕緣閘極型場效_巾
InGaAS通道時之刪界面之費米位準,係由傳導帶下2 位至價電子帶上端侧之更深位置,得到所謂可得2 小之c-ν特性之理想結果。如此 刀政 電晶體300之閥值電壓Vt成為比較大之H緣閘極型場致 在N通道型之絕緣閑極型場效電晶體之狀態下 為正值時’在調制InGaAs通】f n主—… 战 上升至傳導帶下端側,因c面之費米位準係 體地說,在電晶體之動作中,Z電晶體之特性劣化。具 降低在GaAS通道之電子$度^4準之㈣變大》此外, 電子讀。即使%效電晶體1㈣ 2道之 MOS界面之㈣位準更加移 &正值,也希望 本案發明人係基於以上之帶上端側。 是說,下工夫在第i钍S屉X而凡成本件發明。也就 是,為了使電晶體之動^=電何中性位準。但 之閘極絕_最好重要,但β (子’製作界面位準密度小 特別是帶端附近之尾態部完面位準。 近之位準密度差異更大而無法勿:度,電何争性位準附 目 S 323456 界面之形成技如外之對策,係準備減低 27 201222735 前存在之界面位準影響之技術,在M0S型P-ΗΕΜΤ進行實用 化方面極為重要。 表1顯示本發明之某一實施例之半導體基板400之層 構造。表1所示之各層係以層號碼變小之順序,形成於GaAs 基板上而成為半導體基板400。半導體基板400係使用在N 通道型場效電晶體之半導體基板。 [表1] 編號 構造 膜厚 (nm) 摻雜濃度 (cm-3) 420 AI2O3 12 — 418 i~Alo.24Gao.76As 2 — 416 ρ~Α1 〇. 24Ga〇. 76As 6 5. OxlO18 414 i~Alo.24Gao.76As 2 — 412 i-GaAs 5 — 410 i-Ino.3Gao.7As 7. 5 — 408 i-GaAs 5 — 406 i - Alo.24Gao.7eAs 2 — 404 n-Al〇.24Ga〇.76As 5 4. 85xl018 402 i-GaAs/i-Alo.25Gao.75As 層積構造 500 一 層402係無摻雜GaAs層和i摻雜Alo.25Gao.75As層之層 積構造。層402之合計膜厚係500nm。層402可以發揮作 為緩衝層之功能。此外,第2圖之半導體基板200及第3 28 323456 201222735 圖之絕^極型場效電晶體3〇〇之緩衝層2〇2之厚度和声 402之厚度不同,但是’對於本發明效果 曰 層404係摻雜第!原子 Tu忽略 層则第3、结晶層或第層。 帶幅寬大於第丨結晶層104:。二之=:4係禁制 子。施體原子之摻雜濃度係u5xl= t。2之施體原 揮例如作為轉電晶體m a 04可以發 瓦电日日體之閥值之閥值調整層之功 是=可以對應層416之受體原子之摻雜量 :施體原子之摻雜量’使得電晶體之闊值成為一定:在本 實施例,調整層404和層416之摻雜 二 壓成為+ 0.2V。 ㈣里使電曰曰體之閥值電 J ΤΙ —係厚度2nm之無摻雜A1° 24Ga° 76As層, 曰 ^ 係厚度5nm之無摻雜GaAs層。層406、層 '和層412可以發揮作為間隔層之功能。層‘ 屏二ΓΓ!摻雜第2原子之厚度―之八1"“.—層。 晶層108之一例。請包含受體原子作 '、^文體原子之摻雜濃度係5. Oxl〇18cnf3。 厂Λ418係—之無換雜之Α1°ϋ層。層420係 旱姆 之Al2〇3層。層42〇係絕緣層106之一例。層420 之苹隙能為6.0eV,比介電率為7。 關電壓時之半導體基板400之 、未位準之计鼻值之圖。在該計算中,假設在
S 323456 29 201222735 成為絕緣膜之層420之表面為閘極金屬。閘極金屬之功函 數設定為4. 83eV。此外,在該計算,調整基座基板表面之 帶隙中央附近成為0V。可知閘極電壓為0V至1.2V程度時, △ En(與MOS界面之傳導帶下端為基準之閘極電極之費米 位準之能量差)為-1至3eV程度。 另一方面,表2表示與表1所示之半導體基板400比 較之半導體基板500之層構造。相同於半導體基板400, 表2所示之各層係以層號碼變小之順序形成於GaAs基板上 而成為半導體基板500。半導體基板500係使用在N通道 型場效電晶體之半導體基板。 [表2] 編號 構造 膜厚 (nm) 摻雜濃度 (cm3) 420 AI2O3 12 一 418 i -A 1 〇. 24Ga〇. 76As 2 一 502 n-Al 〇. 24Ga〇. 76As 6 4. 35xl017 414 i -A1 〇. 24Ga〇. 76As 2 — 412 i-GaAs 5 一 410 i - In〇. 3Ga〇. 7As 7. 5 一 408 i-GaAs 5 一 406 i ~A1 〇. 24Ga〇. 76As 2 — 404 n~Alo.24Gao.76As 5 4. 35xl017 402 i-GaAs/ i-Alo.25Gao.75As 層積構造 500 — 30 323456 201222735 在半_體基板500,形成比較結晶層502取代半導體 基板400之層416。比較結晶層502並非包含於層416之 受體原子,而是包含施體原子。包含比較結晶層502之構 造,係習知P-HEMT構造之一般層構造。在比較結晶層502, 摻雜濃度4. 35xl017cm_3之施體原子。此外,摻雜於層404 之施體原子之濃度設定為4. 35x1017cnT3,調整場效電晶體 之閥值電壓為+ 0.2V。 第11圖係描繪改變閘極電壓時之半導體基板500之 MOS界面之費米位準之計算值之圖。計算之諸條件係相同 於第10圖之狀態。可知閘極電壓為0V至1. 2V程度時,△ En係-0. 7至0. OeV程度。 如果比較第10圖和第11圖,可知半導體基板4〇〇之 △ En比半導體基板50 0 (先前技術)之△ 低〇 3eV程度。 此現象表示比起半導體基板500(先前技術),半導體基板 400在M0S界面之費米位準比較接近電荷中性位準,顯示 藉由使用半導體基板400可比習知者減小界面位準之影 響。也就是說,在場效電晶體運作時,閘極電壓改變之際, 費米位準係往界面位準密度小之區域移動,結果,可以更 減小由於界面位準而捕集之電荷量之變化。也就是說,即 使是使用相同之MQS界面,也可以減小場效電晶體運作時 之不良影響。 接著,說明其他實施例。製作第12圖所示之半導體基 板550。使用GaAs單結晶基板作為基座基板丨〇2。在基座 基板1G2之上’以合計_nm之厚度形成作為緩衝層2〇2 323456 31 201222735 之無摻雜Al〇_25Ga〇.75As層和無換雜GaAs層。在緩衝層202 上形成5nm厚之n型Al〇.24GaD.76As層作為摻雜層204。η型 摻雜物為Si原子’調整不純物濃度成為2· 31x1 〇18cm-3。在 摻雜層204之上,以4nm之厚度形成作為第1間隔層2〇6 之無摻雜AlwGawAs層。在第1間隔層206之上,以6nm 之厚度形成作為第2間隔層208之無摻雜GaAs層。 在第2間隔層208之上,以5. 5nm之厚度形成作為第 1結晶層104之無摻雜in〇 Aao.eAs層。在第1結晶層1〇4 之上’以6nm之厚度形成作為第3間隔層21〇之無捧雜GaAs 層。在第3間隔層210之上’以4nm之厚度形成作為第4 間隔層212之無推雜Al〇.24Ga〇.76As層。在第4間隔層212 之上’以l〇nm之厚度形成作為摻雜層214之n型 Alo.HGaojAs層。η型摻雜物為Si原子,調整不純物濃度 成為3xl018cm 3。在摻雜層214之上,以i〇nm之厚度形成 作為無摻雜層216之無摻雜Al^Gat^As層。 在摻雜層216之上,以10nm之厚度形成作為蝕刻阻擋 抑制層218之η型In〇.24Ga〇.76P層。η型掺雜物為Si原子, 調整不純物濃度成為3xl018CnT3。最後,在蝕刻阻擋抑制層 218之上,以1〇〇11111之厚度形成作為接點層22〇之11型(^^ 層。η型摻雜物為si原子,調整不純物濃度成為5xi〇18cm' AlGaAs 屋、inGaAsI、GaAs 層、和.InGaP.,層係藉由 MOCVD法形成。作為A1原子、In原子、Ga原子、和As原 子之原料氣體,係使用TMA(三曱基鋁)、tmi(三曱基銦)、 TMG(三甲基鎵)、TEG(三乙基鎵)' 及三氫化砷(AsH3)。作 323456 32 201222735 為P原子之原料氣體係使用磷化氫(PH〇。作為Si原子之 原料氣體係使用乙矽烷(Si2H6)。依照以上方法製成半導體 基板550。 使用半導體基板550,試作第13圖所示之絕緣閘極型 場效電晶體560。错由餘刻除去形成問極電極302之區域 (閘極電極形成區域)之接點層220及蝕刻阻擋抑制層 218。然後,全面以12nm之厚度形成作為絕緣層106之A12〇3 層。Al2〇3層係藉由ALD法形成。在閘極電極形成區域之絕 緣層106之上,形成閘極電極302。除去形成源極電極304 及汲極電極306之區域之絕緣層106,形成源極電極304 及汲極電極306。源極電極304及汲極電極306係以夾住 閘極電極302並分別與閘極電極302下之通道呈電氣結合 之方式形成。閘極電極302係藉由真空蒸鍍法形成Ti/Pt /Au層積膜,藉由移除法對該層積膜進行圖案化而形成。 源極電極304及汲極電極306係藉由真空蒸鍍法形成AuGe / N i / Au層積膜,藉由移除法對該層積膜進行圖案化而形 成。 第14圖及第15圖係藉由實驗求出以SplitCV法測定 之絕緣閘極型場效電晶體560之載體遷移率和電荷密度之 關係之實驗圖形。但是,第15圖之絕緣閘極型場效電晶 體,係在絕緣閘極型場效電晶體560之閘極區域之無摻雜 層216和絕緣層106之間,以10nm之厚度殘留蝕刻阻擋抑 制層218之η型In〇.48Ga〇.52P層者。也顯示第1結晶層104 之In組成X為0. 3之狀態。在該狀態下,使用絕緣閘極型 s. 33 323456 201222735 場效電晶體30〇’1心法係藉由⑽觀之⑺測定,由 電容算出通道之電荷量,由藉著1¥測定求出之電流,藉著 根據gradual channel近似之解析方法,算出載體遷移率 之方法。藉由SplitCV法算出之遷移率影響捕集於界面位 準之電荷,因此,-般係由藉著電洞測定(咖如p細 法)而造成之遷移率,成為評價為過小之值。在第14圖及 第15圖之實驗中,設定絕緣閘極型場效電晶體之閘極長為 10 0 " m,閘極巾田見為2 0 0 e m。測定時之汲極電壓設定為 0. 05V,閘極電壓係以〇· 05V之節距,於_2v至+ 2V之範圍 變化。 在第1結晶層104之In組成X為〇· 4之狀態下,相對 於在第14圖之無摻雜層216之AlGaAs層之上形成閘極絕 緣層106之構造之最大遷移率為480OcnT2/Vs,在第15圖 之餘刻阻擋抑制層218之η型InGaP層之上形成閘極絕緣 層106之狀態下,可得到最大遷移率為77〇〇cm-2/Vs之高 值。在第1結晶層104之In組成X為〇. 3之狀態下,也得 到相同之傾向。該splitCV遷移率之不同,推測係起因於 接觸閘極絕緣層106之半導體層之不同。也就是說,在直 接接觸閘極絕緣層106形成MOS界面之半導體材料為inGaP 詹之狀態下,與GaAs層或AlGaAs層之狀態比較,顯示可 以形成Sp Π t.CV.之遷移率高.之.M0S界面。.也就是說,得知 在閘極絕緣層106直接接合InGaP層之MOS構造,在絕緣 閘極型場效電晶體中顯示適當之遷移率特性。 此外,說明其他之實施例。表3係顯示本發明之其他 34 323456
201222735 實施例之半導體基板600之層構造。相同於半導體基板 400,表3所示之各層係以層號碼變小之順序形成於GaAs 基板上而成為半導體基板600。半導體基板600係使用在N 通道型場效電晶體之半導體基板。 [表3] 編號 構造 膜厚 (nm) 摻雜濃度 xl018(cnT3) 616 Al_2〇3 12 — 614 p~Al〇.24Ga〇. 76As 4 0· 5 至 16 612 i-Alo.24Gao.76As 6 — 610 i-GaAs 2 — 608 i - In〇. 3Ga〇. iks 7. 5 — 606 i-GaAs 2 — 604 i ~A 1 〇. 24Ga〇. 76As 2 — 602 n-Alo.24Gao.76As 4 1. 23 至 11. 2 402 i-GaAs/^ i~Alo.25Gao.75As 層積構造 500 一 層602係厚度4nm之η型Alo.24Gao.76As層。施體原子 之摻雜濃度係調整為使場效電晶體之閥值電壓成為0. 2V。 配合受體原子摻雜至層616之摻雜濃度,施體原子之摻雜 濃度係調整於1. 2x1018至1. lxl019cnT3之範圍。在表4顯示 對於層616之p型摻雜濃度和對於層602之η型摻雜濃度 之對應。層604係厚度2nm之無摻雜AlD.24Ga〇_7eAs層。層
S 323456 35 201222735 606係厚度2nm之無摻雜GaAs層。層608係厚度7. 5nm之 無摻雜InuGauAs層。層610係厚度2nm之無摻雜GaAs 層。層612係厚度6nm之無摻雜Alo.24Gao.7eAs層。層614 係厚度4nm之p型Ah.24Gao.76As層。受體原子之摻雜濃度 係5xl017至1. 6xl019cm 3,將片濃度設定為2χ10η至6. 4x 1012cnT2之範圍。層616係厚度12nm之絕緣層(Al2〇3)。絕 緣層之比介電率設定為7。層602係第3結晶層之例,層 608係第1結晶層104之例。層614係第2結晶層108之 例,層616係絕緣層106之例。層402係相同於半導體基 板400之層402。 [表4] 層614之p型摻雜濃度 (cm3) 層602之n型摻雜濃度 (cm-3) 5. OOxlO17 1. 231xl018 1. OOxlO18 1. 587xl018 4. 00x10丨8 3. 470xl018 8. OOxlO18 6. 009xl018 1. 20xl019 8. 500xl018 1. 60xl019 1. 115xl019 第16圖係描繪改變層614之不純物濃度時之半導體基 板600之MOS界面之費米位準之計算值之圖。計算之諸條 件係相同於第10圖之狀態。縱軸係ΔΕη(以傳導帶下端為 基準之費米位準),橫轴係N2X(d/ ε )ε。其中,Ν2係包含 36 323456 201222735 於層614之受體原子之片濃度。(d/ e ) 614至層608之各絕緣層之前述之有效= 生有關層616、層 圖’顯示在叭至U之範圍改變間:膜厚。在同-果。在任何閉極電壓中,崎 移位變得顯著。ΔΕη越低M〇s界面之費米位準越 電荷中性位準,因此,最好是N2X(d/ ε )e超過丨)。 此外,N2x(d/ ε )E超過lxloYcm1)之條件係對應於大約 厶1x10 (cm 2)。於是,包含於層614之不純物原子之片漢 夜仏’最好滿足N2>lxl〇12(cm-2)之公式。 第17圖係在半導體基板6〇〇構成M0S構造之狀態下, 輪繪通道之片電子密度之計算值與閘極電壓之關係之圖。 各計算值係就改變層614之不純物濃度之狀態求出。計算 之諸條件係相同於第16圖。在圖中,記載層614之不純物 》農度。縱轴係M0S構造之通道之片電子濃度,橫軸係閘極 電壓。相同於第8圖,閘極電壓係由0_ 2V附近開始,提高 通道之「InGaAs通道」之片電子濃度’隨著閘極電壓 之上升而一起增加。此外,在閘極電壓變高時,第2通道 之「A1GaAs通道」之片電子濃度開始增加,亦即發生所謂 Spill〇ver」。相同於第8圖,相對於閘極電壓提高第2 竭·道之「AlGaAs通道」之片電子濃度時,第1通道之「InGaAs 场'道」之片電子濃度之變化降低。在以下,將此種現象, 稱為電子濃度之「飽和」。 「AlGaAs通道」係相同於第8圖之「GaAs通道」,係 %成在成為閘極絕緣膜下之層614之p-Alo.hGao^As層附 s 37 323456 201222735 近之寄生通道。在關於本發明之絕緣閘極型場效電晶體 中,在電晶體之通道利用半導體之異接合,「InGaAs通道」 成為擔任主要傳導之通道,「AlGaAs通道」為通常寄生通 道。也就是說,在第2通道之「AlGaAs通道」之片電子濃 度提高之閘極電壓中,以「InGaAs通道」之片電子密度高 者為佳(以抑制「sp i 11 over」為佳)。 隨著層614之受體不純物濃度增加,使「AlGaAs通道」 之片電子濃度提高之閘極電壓移位至正侧。同時開始降低 第1通道之「InGaAs通道」之片電子濃度之變化之片電子 濃度增加。在場效電晶體,一般而言,比起第1通道電子 之電子遷移率,第2通道之電子遷移率係相當低。也就是 說’對應於保持互導面之電流為止。 第18圖係藉由相同於第17圖之計算,描繪第2通道 「AlGaAs通道」之片電子濃度為lxlOn[cnT2]時之第1通道 「InGaAs通道」之片電子濃度之計算值與層614之受體片 濃度之關係之圖。得知隨著層614之受體濃度增加,在第 2通道「AlGaAs通道」之片電子濃度為lxlOn[cm_2]時之第 1通道「InGaAs通道」之片電子濃度增加,作為電晶體基 板以在層614具有許多受體為佳。 也就是說,在關於本發明之絕緣閘極場效電晶體基板 .中,藉由在層.614.具有受體.,可提高電晶體動作中之.M0S 界面之電位,減低界面位準之影響,同時,抑制寄生通道 之發生,提高電晶體之動作電流密度。 此外,在第17圖,在層614之受體密度p為1.2x 38 323456 201222735 1019cm_3、1. 6xl019cm—3之構造中,相對於閘極電壓之第1通 道「InGaAs通道」之片電子濃度之變化量(dNs/dVg)降低。 由於在層61:4之受體密度p為8xl〇18cnT3之狀態下並未看到 dNs/dVg之降低’因此,在表3之層構造,層614之受體 密度p可謂適合為8x1018cnT3附近。由該層614之高受體濃 度造成電子濃度變化量之降低,係因為以層614之受體密 度形成之電場增加使得第1通道「InGaAs通道」中之電子 平均位置多少移位至基板側為主要原因。此外,r InGaAs 通道」中之電子濃度提高之惡化,係由於通道下之層602 之η型不純物摻雜層之n-AiQ.24GaQ.76As之電位降低,而且 載體靠近基板側之緣故。在實用之半導體基板之設計之狀 態下’必須考慮元件之要求性能而適度地設計這些條件。 第19圖係改變層614之A1組成時,描繪MOS構造之 通道之片電子密度之計算值與閘極電壓之關係之圖。計算 之諸條件係相同於第17圖。但是,將層614之p型 Al〇.24Ga〇_76As層之不純物濃度設定為4xl018cm-3’層602之η 型Al〇.24Ga〇.76As層之不純物濃度設定為3.47xl018cnT3’使層 614和層612之AlGaAs層之A1組成變更為〇. 24、〇. 34、 0· 44 〇 藉由提高A1組成,將使寄生通道之第2通道「A1 GaAs 通道」之電子濃度昇高之閘極電壓移位至正侧,同時,使 第1通道「InGaAs通道」之電子濃度變化量開始降低之電 子濃度增加。也就是說,藉由提高層614和層612之AlGaAs 層之A1組成,抑制寄生通道,結果可以提高第丨通道之 323456 39 201222735 「InGaAs通道」中之電子濃度,顯示可適合於絕緣閘極場 效電晶體。 第20圖係改變層614之A1組成時,描繪M0S界面之 費米位準之計算值與閘極電壓之關係之圖。使用在第19圖 計算之半導體基板之構造,相同於第11圖,計算在改變閘 極電壓時之MOS界面之費米位準和成為層614之AlGaAs層 之傳導帶下端之能量差。計算之諸條件係相同於第19圖。 藉由增加成為層614之A1 GaAs層之A1組成,使得MOS界 面之費米位準,對於AlGaAs層之傳導帶下端位準相對地降 低。由此得知:可得到第19圖所示之第1通道「InGaAs 通道」之電子濃度之閘極電壓依附性。 第21圖係改變層614之A1組成時,描繪費米位準相 對於MOS界面之AlGaAs層之GaAs層換算之中間間隙位準 之計算值與閘極電壓之關係之圖。以在MOS界面之AlGaAs 層接合GaAs層之狀態下之GaAs層之禁制帶中心能階作為 基準,描繪在第2G·圖計算之MOS界面之費米位準之能量。 得知A1組成之增加並未造成在接合GaAs層之狀態下之 GaAs層之禁制帶中心能階作為基準之費米能量之差異。雖 不了解AlGaAs層之MOS界面之電荷中性位準以及界面位準 密度之能量依附性等M0S界面特性之細節,但是,正如前 面之敘述,由於在電晶體動作中之M0S界面之費米能量降 低而接近電荷中性位準,因此,增加A1 GaAs層之A1組成, 有可能效果小。也就是說,不僅藉由提高AlGaAs層之A1 組成,藉由在本發明之内容之AlGaAs摻雜受體不純物、也 40 323456 201222735 就是與形成負的固定空間電荷互相組合,可提供更加適當 之絕緣閘極場效電晶體用基板。由上可知,第2結晶層之 禁制帶幅寬最好比第3結晶層及第4結晶層相同或更大。 正如以上之說明,例如在前述之場效電晶體為N通道 型之狀態下,藉由在閘極絕緣層106和通道層之第1結晶 層104之間接近閘極絕緣層之側形成負的固定空間電荷, 相對於電子提高MOS界面之電位,可以提供適當之絕緣閘 極型場效電晶體用基板。負的固定空間電何^可以猎由換 雜在室溫充分地活化之成為受體之第2原子而形成。此 時,在第3結晶層110摻雜成為施體之第1原子。施體原 子最好摻雜在通道層之附近。為了設定電晶體之閥值電壓 成為目的之值,第1原子之片濃度N!係配合前述第2原子 之片濃度N2而設定。 第22圖係將表4之摻雜量轉換成片濃度而描繪施體片 濃度N!和受體片濃度N2之關係之圖。場效電晶體之閥值電 壓Vt係固定成為0. 2V。絕緣層106之厚度為6nm時之施 體片濃度沁也同樣地進行計算及描繪。在Vt為一定之條件 下,施體片濃度沁係相對於受體片濃度N2幾乎呈直線增 加。此時之施體片濃度Νι之增加和N2之增加之比值dNi/ dN2,推測近似於數學式7。 [數學式7] (^)2 (ϋ + ( "I" )2 + ( "I" )3
S 41 323456 201222735 實際比較第22 5所示相當一致。 圖之d^/dN2和數學式7之值時,如表 [表5] A1203厚度 (nm) ----- 6 dNi/dN2 SF __ 0.488 0. 487 12 0.635 0. 637 之值若作為顯示場效電晶體之層構造之 數學式 稱 造因子SF」,在場效電晶體之閥值電壓Vt為一定時之施 片濃度N〗,可以近似於Nl = N〇 +構造因子SFxN2[cm_2]i。 係在第2結晶層無摻雜第2原子之狀態下,場效電晶體之 閥值電壓成為設計值之Vt之第1原子之片濃度。 此時,SF係d^/dN2之近似者,如表5所示,可以確 保充分之精度,因此,實際之dNl/dN2係SF之1±〇,丨倍之 範圍。於是,藉由成為ND + SFx0 9xN2<Ni<Nfl + SFxi [cnf2]’可以提供滿足本案發明之目的之電晶體用基板之構 造。 此外,進行詳細之檢討,結果得知在表3之構造中, 在前述場效電晶體為N通道型之狀態下,Nq係藉由數學式5 而賦予’在^述3易效電晶體為P通道型之狀態下,N。係藉 由數學式6而賦予。 [數學式5] 323456 42 201222735 ε〇 --H Const q ε〇 ^ --Const q W-Cf-vt [數學式6] W-Cf-Vt ^=( + ),+( + )2 + (1)3 但是,w[v]係場效電晶體之閘極電極之功函數,vt[v] 係場效電晶體之閥值電壓。Cf[V]係通道材料物性之修正 值,具體地說,相當於場效電晶體之閘極電壓成為vt時之 通道位置之費米位準和真空位準之差。在場效電晶體為N 通道型之狀態下,Cf係幾乎一致於電子親和力。在場效電 晶體之通道為量子井之狀態下,Cf係幾乎一致於由基底位 準開始至真空位準為止之電位。在場效電晶體為P通道型 之狀態下,Cf係幾乎一致於電離勢之電位差。Cf係隨結晶 層之組成而異。
Cf可以包含藉由以閘極絕緣層和半導體層間之界面位 準形成之空間電荷所產生之在閘極絕緣層之電位差。具體 地說,在相當於場效電晶體之閥值電壓之電壓賦予閘極電 極之狀態下之閘極絕緣層之電位差,可以包含在修正值 Cf。此種電位差係藉由閘極絕緣層和半導體層之界面位準 形成之空間電荷所產生。在以下,考量此時之閘極絕緣層 對於界面位準密度N。之影響。
藉由本案發明之適用,可以調整在場效電晶體運作時 之M0S界面之費米位準之位置。在場效電晶體運作時,M0S
S 43 323456 201222735 界面之費米位準之位置最好是接近電荷中性位準。如果MOS 界面之費米位準一致於電荷中性位準的話,則由於M0S界 面之界面位準而造成之空間電荷之影響係成為零。在場效 電晶體為N通道型之狀態下,使閘極電壓比閥值電壓Vt更 為正側而使電流增加之狀態下,M0S界面之費米位準移位 至M0S界面之半導體之傳導帶下端側。因此,在閘極電壓 為閥值電壓Vt時,M0S界面之費米位準最好設定在電荷中 性位準附近或價電子帶之更上端側。 現在,假設在閘極電壓為闊值電壓Vt時之M0S界面之 費米位準設定在高於電荷中性位準0.3eV之價電子帶上端 側。實用上之實際之界面位準密度係程度以下。 此時,對於形成在M0S界面之N。之影響減少大約4x101° cm—2。在P通道型之狀態下,能階之討論係成為相反,但是, 對於No之影響係與N通道型相同而成為減少之方向。 M0S界面之半導體之帶隙設定為Eg時,在N通道型之 狀態下,在閘極電壓為閥值電壓Vt時之M0S界面之費米位 準和電荷中性位準之差異,最好設定在+ Eg/8至-Eg/3 程度。此外,更加理想是設定在0至-Eg/4。在符號為負 之狀態下,表示價電子帶上端侧之方向,在正之狀態下, 表示傳導帶下端侧之方向。在P通道型之狀態下,最好是 相同於N通道型之狀態進行設定,使得費米位準比電荷中 性位準更成為傳導帶下端侧。電荷中性位準亦可取代幾乎 禁制帶之中央位準。
Const[atoms/cm2]雖為常數,但是,依附於結晶層之 44 323456 201222735 諸設計條件、例如由通道層形成於基座基板側之緩衝層之 設計條件。具體地說,在無摻雜第2原子之狀態下,閥值 電壓Vt係相當於成為W-Cf之N!。通常在通道層和基座基 板之間形成緩衝層。藉由在該缓衝層摻雜第2原子,而在 緩衝層之通道側附近形成空乏層,在缓衝層形成電場而關 閉通道載體。Const係相當於剛好抵銷該電場之第1原子 之片濃度。摻雜於緩衝層之第2原子之濃度,通常調整為 使Const之值成為4. 7x10u(cin2)程度之濃度。最好是不要 縮小緩衝層之該電場,因此,導入至緩衝層之第2原子之 濃度,最好是不要成為先前之通常濃度之1/2以下。可以 藉由提高該第2原子之濃度強化該電場,藉由更淺之接合 構造可製成更薄之緩衝層,可以有助於藉由在微細化時之 短通道效果之抑制、薄膜化而達成低成本化。另一方面, 提高缓衝層之第2原子濃度時,有可能發生側閘極之效 果、扭曲之發生、緩衝層耐破壞壓之降低等問題。現狀之 缓衝層之空乏層為500nm以上,被認為可以進行薄膜化而 成為1/3程度之厚度。在該狀態下,掺雜於緩衝層之第2 原子之濃度成為通常濃度之3倍左右。於是,Const最好 是2.3χ10η至1.4xl012[cm_2]。此外,在可以設計適當之緩 衝層之狀態下,可以使用實驗求出之值作為。在該狀態 下,可以將實驗求出之第1原子之片濃度Noexp設定為Noexp =No = N〇min= Nomax。 此外,進行詳細之檢討,結果得知:成為場效電晶體 之通道層之第1結晶層104,能夠以InxGahAsCOJSx;
C 45 323456 201222735 0·45)準晶格整合於GaAs之條件,Cf(V)可近似以下之公 式。
Cf = -1.69x2+l.66x+4.33 但是,X係通道之I η組成。 常數Const如前述係依附於前述缓衝層之設計。常數 Const係考慮短通道效果、夾斷特性、沒極電導、扭曲之 發生、側閘極效果、電流OFF(截止)時之殘留閘極電容等 電%電晶體之諸特性’同時以經驗進行最適當化檢討而決 定之極為重要之設計因子。在表3假設之緩衝層,設定前 述之常數Const成為4. 7xlOu(cnT2)程度。常數Const如前 述最好是2.3x1ο11至1.4xl012(cnT2)之範圍。此外,常數 Const由於夾斷特性、汲極電導,需要某程度之大小。由 於扭曲之發生、殘留閘極電容等,限制常數C〇nst之上限, 最好是3χ10η至lxl012(cm_2)之範圍。此外,由長年製造 pHEMT用之蟲晶基板之經驗,常數Const最好是4x1ο11至7 xl〇"(cnT2)。 表6表示本發明之其他實施例之半導體基板7〇〇之層 構造。相同於半導體基板400,表5所示之各層係以層號 碼變小之順序形成於GaAs基板上而成為半導體基板7〇〇。 半導體基板700係使用在N通道型場效電晶體之半導體基 板0 323456
46 201222735 [表6] 編號
718 構造 AI2O3 i~Alg.24Gao.76As P~Al 〇. 24Ga〇. 76As i~Alo.24Gao.76As 膜厚 (nm) 2 10 摻雜濃度 (cm·3) 1. 00x10】 716 714 i~Alo.24Gao.76As n~Alo.24Gao.76As 5 2. 251x10 18
704 1~Alo.24Gao.76As n~Alo.24Gao.76As 1.125x10 18 500
402 i GaAs/i_Al。·25Ga〇.75AS 層積構造 半導體基板700係在具有成為第丨結晶層1〇4之一例 =層410、成為第2結晶層1〇8之一例之層416、以及成為 第3結晶層之一例之層404之半導體基板400之層構造 中’具有附加成為第4結晶層之一例之層716之層構造者。 層402係相同於半導體基板400之層402。層704係 穆'雜知體原子之厚度.5nm之AlmGatuAs層。施體原子之 摻雜濃度係1. 125xl〇18cm_3。層704係第3結晶層之一例。 47 323456 201222735 層706及層714係厚度2nm之無摻雜A1〇 24Ga。76As層,層 708及層712係厚度2mn之無摻雜GaAs層。層7〇6、層714、 層·、及層712可發揮作為間隔層之功二71 :係厚 度7.5mn之無摻雜111。.363卩.43層。層710係第i結晶層1〇4 之一例。 層716係摻雜施體原子之厚度5簡之Αι。▲。▲層。 施體原子之摻雜濃度係2. 251x10%'層716係第4結晶 層之-例。層716位於對應在第晶層1〇4之層71〇和 對應在第2結晶層108之層72〇之間,禁制帶幅寬大於對 應在第1結晶層.104之層71〇。 層718係厚度l〇nm之無摻雜Α1ΰ而。7eAs層。層72〇 係摻雜受體原子之厚度2nm < Al"4Ga"6As層。層720係 第2結晶層1G8之-例。層72G之受體原子之摻雜濃度設 定為1. 0xl019cm-3。層722係厚度5nm之無摻雜A1〇▲ ▲ 層層724係厚度12nm之Alz〇3層。層724係絕緣層106 之一例。層724之帶隙能為6 〇eV,比介電率為7。 藉由具有層716’可以防止對應於第3結晶層之層7〇4 之過度之高摻雜濃度’使得對應於第丨結晶層1〇4之層71〇 周邊之帶彎曲接近成為對稱形。因此,可以防止載體電子 染出至對應於第4結晶層之層謝,防止場效電晶體之特 性惡化。 在進行改變閘極電壓時之半導體基板7〇〇之M〇s界面 之費米位準之計算時’另對作為比較例之半導體基板75〇 以及作為其他之實施例之半導體基板76〇同樣地計算該費 323456 48 201222735 米位準。在半導體基板750,以表3之層720作為厚度2nm 之無摻雜Al〇.24Ga〇.76As層,設定施體原子對層716之摻雜 濃度為6. 00xl017cnf3,設定施體原子對層704之摻雜濃度 為3.00xl017cnT3,進行調整使Vt成為0.2V。在半導體基板 760,設定為削除作為表3之層722之厚度5nm之無摻雜 AlwGawAs層之構造。此時,設定施體原子對層716之摻 雜濃度為2. 120xl018Cm3,設定施體原子對層704之摻雜濃 度為1. 060xl018cm_3,進行調整使Vt成為0. 2V。 第23圖係描繪相對於半導體基板700、750、760之 MOS界面傳導帶下端之費米位準之計算值△ En與閘極電壓 之關係之圖。半導體基板700係對半導體基板600之層構 造追加包含成為施體之第1原子之第4結晶層之構造。圖 中之計算結果以虛線表示。不具備包含成為受體之第2原 孑之第2結晶層之比較例之半導體基板750之計算結果, 以圖中之實線表示。得知:藉由包含成為受體之第2原子 之第2結晶層’使在MOS界面之費米位準△ En在負侧移位 〇.2eV以上。半導體基板760係削除位於半導體基板7〇〇 之層722之厚度5nm之無摻雜Al〇.24Ga〇.76As層之構造,包 含成為受體之第2原子之第2結晶層,係直接形成在發揮 作為閘極絕緣層功能之層724之上之構造。圖中之計算結 果以點線表示。判斷在MOS界面之費米位準AEn藉由半導 雜基板700更加移位至負侧,藉由使包含成為受體之第2 原子之第2結晶層形成在發揮作為閘極絕緣層功能之層 724之附近,可得到更大之效果。此可藉由數學式5之^ 323456 49 201222735 / ε >值變小、有效電性膜厚(d/ ε )E增加進行說明。 第24圖係描繪半導體基板7〇〇、750、760之M0S構造 之通道之片電子密度之計算值與閘極電壓之關係之圖。半 導體基板700之結果以虛線表示,半導體基板750之結果 以實線表示’半導體基板760之結果之點線表示。相對於 半導體基板750之結果,半導體基板7〇〇之結果為··相對 於閘極電壓Vg’ InGaAs通道之電子濃度之變化變小之飽和 濃度提高,AlGaAs通道之電子濃度降低,半導體基板70〇 係適合作為電晶體用基板。此外,半導體基板76〇之結果 比半導體基板700更適合作為電晶體用基板。 第25圖係描繪在第24圖中第2通道「AlGaAs通道」 之片電子濃度為lxlOucnT2時之第1通道「inGaAs通道」 之片電子濃度之圖。判斷藉由包含成為受體之第2原子之 第2結晶層之效果以及由於降低(d/ £ >造成之有效電性 膜厚增加,而增加在第2通道「A1GaAs通道」之片電子濃 度為1x10 cm 2時之第1通道「in(jaAs通道」之片電子濃 度。 藉由包含成為受體之第2原子之第2結晶層之效果, 抑制「AlGaAs通道」之發生’提高rInGaAs」通道之「飽 和」現象發生之最大電子濃度NS。此外,看到藉由縮小((1 / 〇2而抑制「AlGaAs通道」發生之效果。此外,相對於 閘極電壓,電子濃度Ns之變化變大。此係由於藉著縮小q /ε >而減小閘極電極到通道為止之距離,改善調制效率 之緣故。在場效電晶體,最好是關連到互導Gm之増加。… 323456 50 201222735 由第23圖、第24圖、第25圖可知,半導體基板700、 半導體基板760之層構造,可使界面之費米位準接近 電荷中性位準’可以減低起因於界面位準之·動作時之 不良影響。此外,藉由更加提高包含於第2結晶層之成為 文體之第2原子之片濃度…可以增加效果。 如以上說明’藉由在成為閘極絕緣層之絕緣層106和 成為通道層之第1結晶層1〇4之間,配置通道傳導型之相 反傳導型之第2結晶層1G8,可以使在MC)S界面之費米位 準▲近電荷中性位準進行動作,結果可以減低娜界 面之界面位準之影響。於是,可以提高在第工結晶層1〇4 之載體遷移率,提高絕緣閘極型場效電晶體之性能。 △在前述之實施例,雖僅顯示場效電晶體為N通道型之 =態,但是P通道型之狀態也得到相同之效果。但是,在 場效電晶體為p通道型之狀態下,在層·、I 6〇2、層 704、及層716包含成為受體之原子,在層416、層、 及層720包含成為施體之原子。 、說明以上之實施形態,但是,本件發明並非限定在前 述之實施形態,可以進行變更。例如在第2結晶層1〇8為
InkGai—時’可以將 InkGa卜kP(〇^k$i),視為具 有自然超格子者。在此之所謂「InGaP層具有自然超格子」, 係指在由In原子和Ga原子之混合而形成之將定結晶面, 八有I η /辰度咼於平均混合比之面和Ga濃度高於平均混合 比之面交互形成之狀態。此外,可謂在各個面與平均混合 比之偏差越大,秩序化程度越強。藉由具有自然超格子, 323456 51 201222735 在InGaP層’產生壓電電荷,得到相同於在M〇s界面側換 雜成為受體之原子且在通道侧摻雜成為施體之原子之效 果。於是’可以藉由自然超格子,增大M0S使界面之費米 位準接近電荷中性位準之效果。此時,場效電晶體最好是 N通道型。 表7、表8、表9、及表1〇分別表示成為本發明之其 他比較例或實施例之半導體基板91〇、920、930、940之各 層構造。相同於半導體基板6〇〇,表7、表8、表9、及表 10所示之各層係以層號碼變大之順序形成於GaAs基板 上’成為半導體基板910、920、930、940。半導體基板910、 920、930、940係使用在n通道型場效電晶體之半導體基 板0
52 323456 S 201222735 [表7] 編號 構造 膜厚 (nm) 摻雜濃度 xl018(cnf3) 980 AI2O3 12 — 968 i -1 n〇. 48Ga〇. 52P 10 — 966 π_Α 1 〇. 24Ga〇. 76As 2 X 964 i -A 1 〇. 24Ga〇. 76As 2 — 962 i-GaAs 2 一 960 i - In〇. 3Ga〇. 7As 7. 5 — 958 i-GaAs 2 — 956 i-Alo.24Gao.76As 2 一 954 n-Alo.24Gao.76As 2 X 952 i ~A 1 〇. 24Ga〇. 76As 6 — s 53 323456 201222735 [表8] 編號 構造 膜厚 (nm) 摻雜濃度 xl018(cm"3) 980 A 1 2〇3 12 — 970 ο-1 n〇. 48Ga〇. 52P 10 — 966 n-Alo.24Gao.76As 2 X 964 i -A 1 〇. 24Ga〇. 76As 2 — 962 i-GaAs 2 — 960 i -1 n〇. 3Ga〇. ih.s 7. 5 — 958 i-GaAs 2 — 956 i -A 1 〇. 24Ga〇. 76As 2 — 954 n-A1 〇· 24Ga〇. 76As 2 X 952 i -A 1 〇. 24Ga〇. 76As 6 — 54 323456 201222735 [表9] 編號 構造 膜厚 (nm) 摻雜濃度 xl018(cnT3) 980 AI2O3 12 — 972 p- In〇. 48Ga〇. 52P 2 10 968 i-Ino.48Gao.52P 8 — 966 n-Alo.24Gao.76As 2 X 964 i-Alo.24Gao.76As 2 — 962 i-GaAs 2 — 960 i-Ino.3Gao.7As 7. 5 — 958 i-GaAs 2 — 956 i-Alo.24Gao.76As 2 — 954 n-Alo.24Gao.76As 2 X 952 i~Alo.24Gao.76As 6 — s 55 323456 201222735 [表 ίο] 編號 構造 膜厚 (nm) 摻雜濃度 xl018(cnf3) 980 Α1·2〇3 12 — 972 p- In〇. 48Ga〇. 52P 2 10 970 〇- In〇. 48Ga〇. 52P 8 _ 966 n-Al〇_ 24Ga〇. 76As 2 X 964 i-Alo.24Gao.76As 2 — 962 i-GaAs 2 — 960 i-Ino.3Gao.7As 7. 5 一 958 i-GaAs 2 — 956 i ~Al〇. 24Ga〇. 76As 2 — 954 n-Al〇_ 24Ga〇. 76As 2 X 952 i-Alo.24Gao.76As 6 — 在此,將InGaP層視為具有自然超格子者進行模擬。 藉由具有自然超格子使InGaP層產生壓電電荷。這個雖係 偶極子力矩,但是藉由在InGaP層之上面形成負的固定空 間電荷,在下面形成正的固定空間電荷,可模擬壓電電荷。 固定空間電荷之面密度係lxl012cm_2。另外,實際上,本計 算忽咚在I nGaP層昇有自然超格子時帶隙和電子親合犮發 生之變化。 第26圖係使用表7至表10之各半導體基板910至940 之構造,相同於第11圖,計算相對於閘極電壓由MOS界面 56 323456 201222735 費米位準之MOS界面之無摻雜I nGaP層之傳導帶下端開始 之能量差之結果。計算之諸條件係相同於第19圖。圖中之 「i-InGaP」或「習知構造」係顯示使用表7之半導體基板 910之結果,「o-InGaP」或「ordered InGaPj係顯示使用 表8之半導體基板920之結果,「P+ InGaP」係顯示使用表 9之半導體基板930之結果,「p + o-InGaP」、「〇rdered + P + InGaP」或「P + ordered-InGaP」係顯示使用表1〇之半 導體基板940之結果。在以下,就第27圖至第32圖而也 相同。但是,第27圖至第32圖之全部例子之羅馬字母及 記號係不區別大寫、小寫、半角、全角。此外,-—(底線)、 空格也不區別。 第27圖至第30圖係模擬在Vg= IV時之M0S構造之電 子密度之深度輪廓之圖。第27圖係顯示半導體基板910之 M0S構造之狀態’第28圖係顯示半導體基板920之M0S構 造之狀態’第29圖係顯示半導體基板93〇之·s構造之狀 悲’第30圖係顯示半導體基板940之m〇s構造之狀態。在 各圖,顯不3個量子位準之電子密度及傳導帶下端之能量
深度輪廓。得知藉由InGaP層進行秩序化,而降低以InGaP 層之傳導帶下端作為基準之職界面之費米位準。藉由將 又體不純物摻雜於InGaP層,以InGap層之傳導帶下端作 為基準=簡界面之費米位準之下降係相同於半導體基板 600 U。此外,還得知藉由秩序化和摻雜受體不純物 之組合,可得到更加大之效果。 第31圖係叶算使用具備前述MQs構造之半導體基板形 323456 57 201222735 成成為弟1通道之「τ 層之第2通道之η Γη—通道」以及成為形成於1⑽ 附性之結果會”卟通道」之電子濃度之閘極偏壓依 屉夕社、叮鼻之細節係相同於第19圖。藉由InGaP 嚐之秩序化和受體 r τ r D ^ 心穋雜以及其組合,使成為第2通道之
InGaP通道」發生 、心 夕「从^ 閘極電壓移位至正侧’「InGaAs通道, 之「飽和」閘極電壓救/ 子濃度。 至移位至正侧,同時提高「飽和」之電 第32圖係計复} WW2時之「InGaA InGaP通道」之電子密度成為Ix M〇Q » ^ 、,… 妨通道」之電子濃度之結果。如前述
M i ^導體層成為InGaP層,顯示適合藉由使用G trs層形成絕緣職場蝴體。此外,藉由此欠s <實施例,以InGaP a q_a- ,θ 之秩序化、受體不純物之摻雜,π、 提供適當之半導體基板。 了以 < Α明以上之實施形態,但是,本件發明係並非限 則述之實施形離,·^、 心在 、. 心了从進行變更。例如第2結晶層1〇8 、在秘曰曰成長+播雜不純物原子而开》成,在該狀態 可以藉由離子注人法^晶再成長法,形成分別連 極電極304和汲極電極3〇6之源極區域及汲極區域。但^原 第2結晶層108不需要形成在半導體基板之整個面。疋’ 第33圖顯示絕緣閘極型場效電晶體8〇〇之剖面。绝緣 間極型場效電晶體80Q具有基座基板1〇2、第4結晶屑 8〇1、第1結晶層104、第2結晶層108、絕緣層1〇6、^ 導體層802、接點層804、閘極電極806、源極電極8〇8 及汲極電極810。基座基板102及第1結晶層1〇4係相同 323456 58 201222735 於半導體基板100。絕緣層106係閘極絕緣層,第2結晶 層108係僅形成在閘極電極806之下部。在源極電極8〇8 及汲極電極810之下面未形成第2結晶層108,因此,可 以降低與源極電極808及汲極電極810和閘極電極8〇6下 面之通道之存取電阻。此狀況於絕緣閘極型場效電晶體8〇〇 於增強(enhance)型之狀態運作時更為有用。若使第2結晶 層108在閘極電極806之下部以相等於閘極電極區域或者 更加狹窄之區域形成時,第2結晶層1〇8存在之區域成為 電晶體之真性通道區域,可以設定源極或汲極電極和閘極 電極之間以及閘極電極之無第2結晶層部分之载體濃度高 於真性通道區域。因此,可以更加降低該部分之電阻,可 以更加降低源極及汲極電極和電晶體之真性通道區域間之 存取電阻。此外’最好在基座基板1〇2和第4結晶層8〇1 之間形成緩衝層。 在絕緣閘極型場效電晶體8〇〇為N通道型之狀態下, 作為推雜於第2結晶層1〇8之不純物原子最好是Zl^Zn可 乂藉由離子注入或熱擴散而導入,因此,適合僅在閘極下 形成第2結晶層1〇8之構造。 第34圖至第36圖係顯示絕緣閘極型場效電晶體8〇〇 之製造過程之一例之剖面圖。如第34圖所示,在基座基板 1〇2之上,第4結晶層801、第1結晶層1〇4及半導體層 8〇2 ’依序進行蠢晶成長。可以在基座基板ι〇2和第4結晶 層801之間形成緩衝層。半導體層802係摻雜不純物而成 為第2結晶層1〇8之結晶層。此外,在半導體層8〇2之上, 59 323456 201222735 形成遮罩層82ο。 如第35圖所示’加工遮罩層82〇,在形成閘每 之區域形成開σ。接著,以遮罩層820作為遮|飞8〇6 内部之半導體層8G2,進行如離子注人。此外,〇 口内》卩之半導體層8()2,使用氣相法, 藉由熱壙散在開 n ’、來取代Zn之離子注入。摻雜半導體層觀而检雜 域成為第2結晶層108。 Π 如第祁圖所示’除去遮罩層82〇而形成接點属 、邑緣層106。然後形成閘極電極806、源極電極8〇8 8〇4及 電極810 ’即可製成絕緣閘極型場效電晶體800。私及趣 【圖式簡單說明】 第1圖表示半導體基板100之刳面。 第2圖表示半導體基板2〇〇之剖面。 第3圖表示絕緣閘極型場效電晶體300之剖面。 第4圖係藉由實驗求出絕緣閘極型場效電晶體 閑極電壓相對於閘極電容之關係(C-V特性)之圖形。之 第5圖表示在假設絕緣閘極型場效電晶體3〇〇之 界面不存在界面位準之理想狀態進行模擬之狀況之〇S 性。 特 第6圖表示閘極電壓為〇V時,模擬電子密度之深度 廓之圖。 &兩 • * ·.. 第7圖表示閘極電壓為+ 1.2V時,模擬電子密度之深 度輪廓之圖。 第8圖係在每位準模擬片電子密度相對於閘極電壓變 323456 60 201222735 化之圖。 第9圖(a)描繪改變閘極電壓時之M0S界面之費米位準 之計算值之圖。第9圖(b)表示GaAs之界面位準密度和其 能階之關係之圖。 第10圖描繪改變閘極電壓時之半導體基板4〇〇之^ m〇S 界面之費米位準之計算值之圖。 第11圖描繪改變閘極電壓時之半導體基板5〇〇之m〇S 界面之費米位準之計算值之圖。 第12圖表示半導體基板550之剖面。 第13圖表示絕緣閘極型場效電晶體560之剖面。 第14圖係藉由Sp 1 i tCV法測定絕緣閘極型場效電晶體 560之載體遷移率和電荷密度之關係之實驗圖形。 第15圖係藉由SplitCV法測定其他絕緣閘極型場效電 晶體之載體遷移率和電荷密度之關係之實驗圖形。 第16圖係描繪改變層614之不純物濃度時之半導體基 板600之MOS界面之費米位準之計算值之圖。 第17圖係描繪在半導體基板600構成MOS構造之狀態 下之通道之片電子密度之計算值與閘極電壓之關係之圖。 第18圖係描繪第17圖之第2通道「AlGaAs通道」之 片電子濃度為lxlOncnr2時之第1通道「InGaAs通道」之 片電子濃度之計算值與受體片濃度之關係之圖。 第19圖係描繪改變層614之A1組成時之MOS構造之 通道之片電子密度之計算值與閘極電壓之關係之圖。 第20圖係描繪改變層614之A1組成時之MOS界面之 s 61 323456 201222735 費米位準之計算值與閘極電壓之關係之圖。 第21圖係描繪改變層614之A1組成時相對於M0S界 面之AlGaAs層之GaAs層換算中間間隙位準之費米位準之 計算值與閘極電壓之關係之圖。 第22圖係描繪將表4之摻雜量轉換成片濃度之施體片 濃度Νι和受體片濃度N2之關係之圖。 第23圖係描繪相對於半導體基板700、750、760之 MOS界面傳導帶下端之費米位準之計算值ΔΕη與閘極電壓 之關係之圖。 第24圖係描繪半導體基板700、750、760之MOS構造 之通道之片電子密度之計算值與閘極電壓之關係之圖。 第25圖係描繪在第24圖中第2通道「AlGaAs通道」 之片電子濃度為lxl〇ucnf2時之第1通道「InGaAs通道」 之片電子濃度之圖。 第26圖係描繪在半導體基板910、920、930、940之 MOS界面之費米位準之計算值與閘極電壓之關係之圖。 第27圖表示閘極電壓為1. 0V時,模擬半導體基板910 之電子密度之深度輪廓之圖。 第28圖表示閘極電壓為1.0V時,模擬半導體基板920 之電子密度之深度輪廓之圖。 第29圖表示閘極電壓為1.0V時,模擬半導體.基板930 之電子密度之深度輪廓之圖。 第30圖表示閘極電壓為1. 0V時,模擬半導體基板940 之電子密度之深度輪廓之圖。 62 323456 201222735 第31圖係描繪在半導體基板910、920、930、940之 MOS構造之通道之片電子密度之計算值與閘極電壓之關係 之圖。 第32圖係描繪在第31圖中第2通道「InGaP通道」 之片電子濃度為lxl〇ncin 2時之第1通道「InGaAs通道」 之片電子濃度之圖。 第33圖表示絕緣閘極型場效電晶體800之剖面。 第34圖表示絕緣閘極型場效電晶體800之製造過程之 一例之剖面圖。 第35圖表示絕緣閘極型場效電晶體800之製造過程之 一例之剖面圖。 第36圖表示絕緣閘極型場效電晶體800之製造過程之 一例之剖面圖。 【主要元符號說明】 100 半導體基板 102 基座基板 103 第2結晶層 104 第1結晶層 106 絕緣層 108 第2結晶層 110 第3結晶層 200 半導體基板 202 缓衝層 204 摻雜層 206 第1間隔層 208 第2間隔層 210 第3間隔層 212 第4間隔層 214 摻雜層 215 無摻雜層 216 第2通道層 218 蝕刻阻擋抑制層 220 接點層 s. 63 323456 201222735 300 絕緣閘極型場效電晶體 302 閘極電極 304 源極電極 306 沒極電極 400 半導體基板 500 半導體基板 502 比較結晶層 550 半導體基板 560 絕緣閘極型場效電晶體 600 半導體基板 700 半導體基板 750 半導體基板 760 半導體基板 800 絕緣問極型場效電晶體 801 第4結晶層 802 半導體層 804 接點層 806 閘極電極 808 源極電極 810 及極電極 820 遮罩層 910 半導體基板 920 半導體基板 930 半導體基板 940 半導體基板 64 323456

Claims (1)

  1. 201222735 七、申請專利範圍: 1. 一種半導體基板,係具有基座基板、第1結晶層、第2 結晶層、和絕緣層,前述基座基板、前述第1結晶層、 前述第2結晶層、及前述絕緣層係依照前述基座基板、 前述第1結晶層、前述第2結晶層、前述絕緣層之順序 定位, 復具有位於前述第1結晶層和前述第2結晶層之間 或前述基座基板和前述第1結晶層之間之第3結晶層, 前述第2結晶層係由以晶格整合或準晶格整合於 構成前述第1結晶層之結晶,並且禁制帶幅寬較構成前 述苐1結晶層之結晶為大之結晶所組成’ 前述第3結晶層係由以晶格整合或準晶格整合於 構成前述第1結晶層之結晶,並且禁制帶幅寬較構成前 述苐1結晶層之結晶為大之結晶所組成, 前述第3結晶層包含成為施體或受體之第1原子, 在前述第3結晶層包含成為施體之第1原子之狀態 下,前述第2結晶層包含成為受體之第2原子, 在前述第3結晶層包含成為受體之第1原子之狀態 下,前述第2結晶層包含成為施體之第2原子。 2. 如申請專利範圍第1項所述之半導體基板,其中,前述 第1結晶層係可適用於場效電晶體之通道層之層, 前述絕緣層係可適用於前述場效電晶體之閘極絕 緣層之層, 在前述場效電晶體為N通道型之狀態下,前述第3 s 1 323456 201222735 結晶層中之前述第1原子係成為施體, 在前述場效電晶體為P通道型之狀態下,前述第3 結晶層中之前述第1原子係成為受體。 3. 如申請專利範圍第1項所述之半導體基板,其中,復具 有第4結晶層, 在前述第3結晶層位於前述第1結晶層和前述第2 結晶層之間之狀態下,前述第4結晶層位於前述基座基 板和前述第1結晶層之間, 在前述第3結晶層位於前述基座基板和前述第1 結晶層之間之狀態下,前述第4結晶層位於前述第1 結晶層和前述第2結晶層之間, 前述第4結晶層係由以晶格整合或準晶格整合於 構成前述第1結晶層之結晶,並且禁制帶幅寬較構成前 述第1結晶層之結晶為大之結晶所組成, 前述第4結晶層包含前述第1原子。 4. 如申請專利範圍第2項所述之半導體基板,其中,前述 第1原子之片濃度仏和前述第2原子之片濃度N2滿足 數學式1之關係: (數學式1) N〇min+SFminXN2〈Nl〈N()max+SFnaxXN2 但是,NDmin及Nflniax俾分別在前述第2結晶層無摻雜前述 第2原子之狀態下前述場效電晶體之閥值電壓成為設 計值之前述第1原子之片濃度No之最小值及最大值, * SFmin及SFmax係分別為表示前述場效電晶體之層構造之 2 323456 201222735 構造因子SF之最小值及最大值。 5·如申請專利範圍第i項所述之半導體基板,其中,在前 述第2原子之片濃度為沁時,滿足數學式2之 (數學式2) N2>lxl〇丨2(cm-”。 6·如申凊專利㈣第丨項所述之半導體基板,其中,以有 效電性膜厚作為由數學式3定義之(d/e)E,在前述第 2原子之片濃度為沁時,滿足數學式4之關係: (數學式3) '
    但是,(d/ ε ),係前述絕緣層之電性膜厚[cm], 4係前述絕緣層之前述第2結晶層側之界面和前述第 2結晶層之月,】述第2原子之摻雜中心位置之間之電性膜 厚[cm],(d/ε)3係前述第2結晶層之前述第2原子之 摻雜中心位置和前述第"吉晶層之中心位置之間之電 性膜厚[cm],所謂電性膜厚係指以層之實際膜厚d 除以比介電率ε [無單位]之值; (數學式4) N2x(d/ e )E> lxi〇5(cm-i) 0 如申請專利範圍第2項所述之半導體基板,其中,前述 第1結晶層係由InUsdy)表示之結晶所組 323456 201222735 成,前述第2結晶層係由以IllkAlmGai-k-mASnP卜n(〇Sk$ 1、0 S m S 1、0 S k + m S 1、0 S n S 1)表示之結晶所組成。 8. 如申請專利範圍第7項所述之半導體基板,其中,前述 基座基板係GaAs或InP基板。 9. 如申請專利範圍第7項所述之半導體基板,其中,前述 第1結晶層係由能夠以晶格整合或準晶格整合於GaAs 之以InxGai-xAs(OSx^l)表示之結晶所組成,前述第2 結晶層係由以A1 mGai-mAs(0 S mS 1)表示之結晶所組成。 10. 如申請專利範圍第7項所述之半導體基板,其中,前述 第1結晶層係由能夠以晶格整合或準晶格整合於GaAs 之以InxGai-xAs(OSxSl)表示之結晶所組成,前述第2 結晶層係由以 InkAlmGa卜kiP(0Sk$l、OSmSl、OSk + m S 1)表示之結晶所組成。 11. 如申請專利範圍第10項所述之半導體基板,其中,前 述場效電晶體係N通道型,前述第2結晶層係由具有自 然超格子之以 IruAkGa卜kiP(0Sk$l、OSmSl、OSk + m S 1)表示之結晶所組成。 12. 如申請專利範圍第10項所述之半導體基板,其中,前 述第2結晶層係由以InkGal kP(OSkSl)表示之結晶所 組成。 13. 如申請專利範圍第9項或第10項所述之半導體基板, 其中,前述基座基板係GaAs基板。 14. 如申請專利範圍第1項所述之半導體基板,其中,前述 第1結晶層係由能夠以晶格整合或準晶格整合於GaN 4 323456 201222735 之以InyGai-yN(OSy$l)表示之結晶所組成’前述第2 結晶層係由以 InPAlqGa卜P-qN(〇SpSl、0$qSl、〇<p + q S 1)表示之結晶所組成。 15.如申請專利範圍第丨4項所述之半導體基板,其中,前 述基座基板係GaN基板。 16·如申請專利範圍第2項所述之半導體基板,其中,前述 場效電晶體係N通道型,前述第2原子係C原子或Zn 原子。 17.如申請專利範圍第1項所述之半導體基板,其中,前述 絕緣層和前述第2結晶層係接合形成。 18·如申請專利範圍第17項所述之半導體基板,其中,在 别述絕緣層之全部或一部分區域之接合於前述第2結 晶層之區域存在氧化鋁。 19. 一種絕緣閘極型場效電晶體,係具有申請專利範圍第工 項所述之半導體基板,並以前述半導體基板中之前述第 1結晶層作為通道層,以前述半導體基板中之前述絕緣 層作為閘極絕緣層,而具有形成於前述閘極絕緣層之上 面或上方之問極電極。 20. 如申請專利範圍第19項所述之絕緣閘極型場效電晶 體,其中,前述第2結晶層僅形成在前述閘極電極之下 方,或前述第2結晶層之包含前述第2原子之區域僅形 成在前述閘極電極之下方。 21. :種半導體基板之製造方法,係申請專利範圍第丨項所 述之半導體基板之製造方法,其具備 s 323456 201222735 在前述基座基板之上面或上方,藉由蟲晶成長法形 成前述第1結晶層之步驟, 在前述第1結晶層之上面或上方’猎由蠢晶成長法 形成别述苐2結晶層之步驟, 在前述第2結晶層摻雜前述第2原子之步驟;以及 在前述第2結晶層之上面或上方,形成前述絕緣層 之步驟。 22.如申請專利範圍第21項所述之半導體基板之製造方 法,其中,前述第2原子係Zn,摻雜前述第2原子之 步驟係藉由熱擴散法摻雜前述Zn之步驟。 323456
TW100131229A 2010-08-31 2011-08-31 半導體基板、絕緣閘極型場效電晶體及半導體基板之製造方法 TWI501354B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010195176 2010-08-31

Publications (2)

Publication Number Publication Date
TW201222735A true TW201222735A (en) 2012-06-01
TWI501354B TWI501354B (zh) 2015-09-21

Family

ID=45772416

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100131229A TWI501354B (zh) 2010-08-31 2011-08-31 半導體基板、絕緣閘極型場效電晶體及半導體基板之製造方法

Country Status (6)

Country Link
US (1) US8803197B2 (zh)
JP (1) JP2012074689A (zh)
KR (1) KR20130092548A (zh)
CN (1) CN103069553B (zh)
TW (1) TWI501354B (zh)
WO (1) WO2012029292A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI619611B (zh) 2012-03-28 2018-04-01 Asahi Kasei E Mat Corporation 多孔膜及多層多孔膜
JP2015109422A (ja) * 2013-10-22 2015-06-11 株式会社半導体エネルギー研究所 半導体装置の評価方法
US20160005871A1 (en) * 2014-07-04 2016-01-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2016139560A1 (en) 2015-03-03 2016-09-09 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor film, semiconductor device including the oxide semiconductor film, and display device including the semiconductor device
US9673311B1 (en) * 2016-06-14 2017-06-06 Semiconductor Components Industries, Llc Electronic device including a multiple channel HEMT
CN112941490B (zh) * 2021-01-28 2023-08-01 湘能华磊光电股份有限公司 Led外延量子阱生长方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2581452B2 (ja) * 1994-06-06 1997-02-12 日本電気株式会社 電界効果トランジスタ
US6359294B1 (en) 1997-03-04 2002-03-19 Motorola, Inc. Insulator-compound semiconductor interface structure
JP3107051B2 (ja) * 1998-07-10 2000-11-06 日本電気株式会社 電界効果トランジスタ、及びその製造方法
JP2000208754A (ja) * 1999-01-13 2000-07-28 Sony Corp 高電荷移動度トランジスタおよびその製造方法
JP2002324813A (ja) * 2001-02-21 2002-11-08 Nippon Telegr & Teleph Corp <Ntt> ヘテロ構造電界効果トランジスタ
JP2004006461A (ja) 2002-05-31 2004-01-08 Nec Corp 半導体装置
JP4672959B2 (ja) 2002-12-25 2011-04-20 住友化学株式会社 化合物半導体エピタキシャル基板
JP4717319B2 (ja) 2002-12-25 2011-07-06 住友化学株式会社 化合物半導体エピタキシャル基板
US6963090B2 (en) 2003-01-09 2005-11-08 Freescale Semiconductor, Inc. Enhancement mode metal-oxide-semiconductor field effect transistor
JP4610858B2 (ja) * 2003-02-12 2011-01-12 住友化学株式会社 化合物半導体エピタキシャル基板
JP2004273486A (ja) * 2003-03-05 2004-09-30 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP4041075B2 (ja) 2004-02-27 2008-01-30 株式会社東芝 半導体装置
JP5073968B2 (ja) 2006-05-31 2012-11-14 住友化学株式会社 化合物半導体エピタキシャル基板およびその製造方法
JP5397825B2 (ja) 2007-05-18 2014-01-22 サンケン電気株式会社 電界効果半導体装置
JP2010050280A (ja) 2008-08-21 2010-03-04 Toyota Motor Corp 窒化物半導体装置
US20100148153A1 (en) * 2008-12-16 2010-06-17 Hudait Mantu K Group III-V devices with delta-doped layer under channel region
CN102301452A (zh) * 2009-01-28 2011-12-28 住友化学株式会社 半导体基板的制造方法及半导体基板
CN101752389A (zh) * 2009-10-16 2010-06-23 中国科学院上海技术物理研究所 一种Al2O3/AlN/GaN/AlN MOS-HEMT器件及制作方法

Also Published As

Publication number Publication date
US8803197B2 (en) 2014-08-12
TWI501354B (zh) 2015-09-21
US20130168738A1 (en) 2013-07-04
JP2012074689A (ja) 2012-04-12
KR20130092548A (ko) 2013-08-20
CN103069553B (zh) 2015-08-19
CN103069553A (zh) 2013-04-24
WO2012029292A1 (ja) 2012-03-08

Similar Documents

Publication Publication Date Title
US11437485B2 (en) Doped gate dielectrics materials
US9818855B2 (en) Semiconductor device
US8907349B2 (en) Semiconductor device and method of manufacturing the same
US8921894B2 (en) Field effect transistor, method for producing the same, and electronic device
US9466705B2 (en) Semiconductor device and method of manufacturing the same
US8035130B2 (en) Nitride semiconductor heterojunction field effect transistor having wide band gap barrier layer that includes high concentration impurity region
US8941146B2 (en) Compound semiconductor device and manufacturing method
CN107731902B (zh) 第iii族氮化物常关晶体管的层结构
US20160351683A1 (en) Method of making transistor having metal diffusion barrier
WO2009113612A1 (ja) 半導体装置
WO2011118099A1 (ja) 電界効果トランジスタ、電界効果トランジスタの製造方法、および電子装置
Zhang High-voltage gallium nitride HEMTs with low on-resistance for switching applications
KR102080745B1 (ko) 질화물 반도체 소자 및 그 제조 방법
WO2009081584A1 (ja) 半導体装置
TW201222735A (en) Semiconductor substrate, insulated gate type field-effect transistor and method of making semiconductor substrate
JP6560117B2 (ja) 半導体装置の製造方法
US20120228674A1 (en) Semiconductor device, field-effect transistor, and electronic device
US8558242B2 (en) Vertical GaN-based metal insulator semiconductor FET
JP2006190988A (ja) 半導体装置
KR102067596B1 (ko) 질화물 반도체 소자 및 그 제조 방법
Lee et al. High-Quality AlGaN/GaN HEMTs Growth on Silicon Using Al0. 07Ga0. 93N as Interlayer for High RF Applications
JP7512620B2 (ja) 窒化物半導体装置
WO2021229702A1 (ja) 半導体装置
JP2011138973A (ja) 窒化物半導体装置
CN114864505A (zh) 一种GaN HEMT和GaOx MOSFET异构反相器的制备方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees