TW201101947A - Substrate for printed wiring board, printed wiring board and method for manufacturing the same - Google Patents

Substrate for printed wiring board, printed wiring board and method for manufacturing the same Download PDF

Info

Publication number
TW201101947A
TW201101947A TW099112771A TW99112771A TW201101947A TW 201101947 A TW201101947 A TW 201101947A TW 099112771 A TW099112771 A TW 099112771A TW 99112771 A TW99112771 A TW 99112771A TW 201101947 A TW201101947 A TW 201101947A
Authority
TW
Taiwan
Prior art keywords
printed wiring
wiring board
layer
substrate
conductive layer
Prior art date
Application number
TW099112771A
Other languages
English (en)
Inventor
Yoshio Oka
Takashi Kasuga
Issei Okada
Katsunari Mikage
Naota Uenishi
Yasuhiro Okuda
Original Assignee
Sumitomo Electric Industries
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2009244273A external-priority patent/JP2010272837A/ja
Priority claimed from JP2010052570A external-priority patent/JP5267487B2/ja
Priority claimed from JP2010052569A external-priority patent/JP5327107B2/ja
Application filed by Sumitomo Electric Industries filed Critical Sumitomo Electric Industries
Publication of TW201101947A publication Critical patent/TW201101947A/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method
    • H05K3/424Plated through-holes or plated via connections characterised by electroplating method by direct electroplating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/02Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings only including layers of metallic material
    • C23C28/023Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings only including layers of metallic material only coatings of metal elements only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/02Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings only including layers of metallic material
    • C23C28/027Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings only including layers of metallic material including at least one metal matrix material comprising a mixture of at least two metals or metal phases or metal matrix composites, e.g. metal matrix with embedded inorganic hard particles, CERMET, MMC.
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/022Processes for manufacturing precursors of printed circuits, i.e. copper-clad substrates
    • H05K3/025Processes for manufacturing precursors of printed circuits, i.e. copper-clad substrates by transfer of thin metal foil formed on a temporary carrier, e.g. peel-apart copper
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • H05K3/061Etching masks
    • H05K3/064Photoresists
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/108Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by semi-additive methods; masks therefor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/12Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
    • H05K3/1241Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by ink-jet printing or drawing by dispensing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/12Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
    • H05K3/1283After-treatment of the printed patterns, e.g. sintering or curing methods
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • H05K3/188Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material by direct electroplating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/245Reinforcing conductive patterns made by printing techniques or by other techniques for applying conductive pastes, inks or powders; Reinforcing other conductive patterns by such techniques
    • H05K3/246Reinforcing conductive paste, ink or powder patterns by other methods, e.g. by plating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/422Plated through-holes or plated via connections characterised by electroless plating method; pretreatment therefor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/022Processes for manufacturing precursors of printed circuits, i.e. copper-clad substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4053Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques
    • H05K3/4069Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques for via connections in organic insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/425Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern
    • H05K3/426Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern initial plating of through-holes in substrates without metal

Description

201101947 六、發明說明: 【發明所屬之技術領域】 【發明所屬之技術領域】 本發明爲關於印刷配線板用基板、印刷配線板及其等 之製造方法。 ^ 【先前技術】 過去,印刷配線板的基板,即印刷配線板用基板,一 般是利用以有機物的接著劑來接合耐熱性高分子膜及銅箔 Ο 的方法,或及藉由將樹脂溶液塗布在銅箔面上且予以乾燥 等來積層耐熱高分子膜的方法製作。 近來,對於印刷配線板的高密度化、高性能化的要求 曰漸升高。 作爲滿足如此的高密度化、高性能化要求之印刷配線 板用基板,正在謀求無有機物接著劑層,且將導電層(銅 箔層)充分作成薄層的印刷配線板用基板。 針對對於印刷配線板用基板的上述要求,例如在特開 ^ 平9- 136378號公報中揭露一種在未隔著接著劑的情況下將 銅薄層積層在耐熱性高分子膜之銅薄膜基板。在該銅薄膜 基板中,係使用濺鍍法在耐熱性絕緣基材的表面形成銅薄 膜層作爲第一層,又在其上使用電鍍法形成銅厚膜層作爲 第二層。 另一方面,在製作兩面印刷配線板之際,於製作貫穿孔 後,進行除渣(desmear )處理,進行無電解鍍覆、電解鍍 覆,形成阻劑,進行蝕刻。 201101947 作爲滿足印刷配線板的高密度化、高性能化要求之印刷 配線板用基板’正在謀求無有機物接著劑層,而且將導電 層(銅箔層)充分作成薄層的印刷配線板用基板。 又,在特開平6- 1 20640號公報,揭露一種可撓性印刷配 線板之製造法,其能高密度地安裝零件。 [先前技術文獻] [專利文獻] [專利文獻Π特開平9- 1 3 63 7 8號公報 [專利文獻2]特開平6- 1 20640號公報 【發明內容】 [發明所欲解決的課題] 上述專利文獻1中所記載之銅薄膜基板,在不使用有機 物接著劑的點,能減薄導電層(銅箔層)的點等方面,可 說是符合高密度、高性能印刷配線要求的基板。 但是,由於是以使用濺鍍法形成第一層的方式進行,所 以必需有真空設備,會造成設備的建設、維持、運轉等設 備成本變高。又,所使用之基材的供給、薄膜形成、基材 的收納等全部必需在真空中操作。又,在設備面上,有在 增大基板尺寸上有其極限的問題。 又,在上述專利文獻2所記載之可撓性印刷配線板之製 造法中,從能縮減端子間距的觀點來看,可說是符合高密 度、高性能印刷配線要求的印刷配線板。 但是,由於配線電路的厚度成爲將原來的貼銅積層板 的厚度及鍍覆層的厚度加總之厚度,所以會使得配線電路 201101947 的厚度增加,而有難以製作高密度、高性能的配線電路的 問題。 因此,本發明之一課題爲提供一種印刷配線板用基 板、印刷配線板及印刷配線板用基板的製造方法,其可解 . 消上述先前技術中之問題點,在製造時不需真空設備,因 . 而不受尺寸限制,也不需使用有機物接著劑,且可將導電 層(銅箔層)作成非常薄。 另一課題爲提供一種印刷配線板用基板、印刷配線板 〇 及印刷配線板用基板的製造方法,其可不受限於基材的性 質而可使用各種基材來達成高密度、高性能、充分薄層化。 另一課題爲提供一種印刷配線板用基板及其製造方 法,其能抑制在氧化氣體環境中(尤其是在高溫的氧化氣 體環境中)氧化物成長在絕緣性基材與導電層的界面,藉 以能夠防止絕緣性基材與鍍覆層的剝離,進一步具有良好 的鈾刻性。 [用於解決課題的手段] 〇 v 解決上述課題的本發明之第1特徵,係一種印刷配線板 用基板,其具有:絕緣性基材;第1導電層,係積層在該 絕緣性基材上;及第2導電層,係積層在該第1導電層上; 前述第1導電層係以含有金屬粒子之導電性墨的塗布層來 構成,前述第2導電層係以鑛覆層來構成。 又’本發明之第2特徵,係一種印刷配線板用基板,其 除了上述第1特徵以外還包括:由導電性墨的塗布層構成 之第1導電層的空隙部係利用無電解鍍金屬部予以塡充。 201101947 又,本發明之第3特徵,係一種印刷配線板用基板,其 除了上述第1或2特徵以外還包括:第1導電層係以含有 粒子徑爲l~5 00nm的金屬粒子之導電性墨的塗布層來構 成。 又,本發明之第4特徵,係一種印刷配線板用基板,其 除了上述第1〜3特徵中任一特徵以外還包括:金屬粒子係 藉由在含有錯合劑及分散劑的水溶液中,利用還原劑作用 而將金屬離子還原的液相還原法製得的粒子。 又,本發明的之第5特徵,係一種印刷配線板用基板, 其除了上述第1〜4特徵中任一特徵以外還包括:金屬粒子 係藉由鈦氧化還原法(titaniumredox method)製得的粒子。 又,本發明之第6特徵,係一種印刷配線板用基板,其 除了上述第1~5特徵中任一特徵以外還包括:使由Ni、Cr、 Ti、Si中任1個或2個以上的元素構成之中間層存在於絕 緣性基材與第1導電層之間。 —方面,解決上述課題之本發明之第7特徵,係一種印 刷配線板,其係使用上述第1 ~6特徵中任一特徵所記載之 印刷配線板用基板來製造。 又,本發明之第8特徵,係一種印刷配線板,在上述第 7特徵之印刷配線板中,該印刷配線板爲具有隔著絕緣性 基材而對向之導電層的多層板;前述導電層具有第1導電 層及第2導電層,第1導電層係以導電性墨的塗布層來構 成,第2導電層係在第1導電層上以镀覆層來構成。 又,本發明之第9特徵,係一種印刷配線板,其除了上 201101947 述第7或8特徵以外還包括:第2導電層係以第1導電層 爲基底’藉由使用阻劑的半加成法(semi-additive method) 來形成圖案。 另一方面,解決上述課題之本發明之第10特徵,係一種 _ 印刷配線板用基板之製造方法,其具有:構成第1導電層 . 之製程’係藉由在由膜或片構成之絕緣性基材上,塗布分 散有粒子徑爲1〜500nm的金屬粒子之導電性墨並進行熱處 理,來使前述已塗布的導電性墨中之金屬粒子作爲金屬層 ^ 黏附在絕緣性基材上以構成第1導電層;及構成第2導電 層之製程,係藉由進行鍍覆來使金屬層積層在第1導電層 上。 又,本發明之第11特徵,係一種印刷配線板用基板之製 造方法,其除了上述第10特徵以外還包括:在進行構成第 2導電層的製程之前,進行用以塡充第1導電層的空隙部 之無電解鍍金屬製程。 又,本發明之第1 2特徵,係一種印刷配線板用基板之製 〇 W 造方法’其除了上述第10或11特徵以外還包括:金屬粒 子係藉由在含有錯合劑及分散劑的水溶液中,利用還原劑 作用而將金屬離子還原的液相還原法製得的粒子。 又’本發明之第1 3特徵,係一種印刷配線板用基板之製 造方法,其除了上述第1〇〜12特徵中任一特徵以外還包 括:金屬粒子係藉由鈦氧化還原法製得的粒子。 又,本發明之第14特徵,係一種印刷配線板用基板之製 造方法,其除了上述第10~13特徵中任一特徵以外還包 201101947 括:在150~500°C的溫度下、在非氧化性氣體環境或還原 性氣體環境中進行導電性墨的熱處理。 進一步4地,本發明之第1 5特徵,係一種印刷配線板用基 板,其爲由絕緣性基材及披覆該基材表面的導電層所構成 之印刷配線板用基板,前述基材具有貫穿該基材的貫穿孔 (through hole ),同時前述導電層係由含有披覆前述貫穿 : 孔的內孔全表面、及前述基材的正反表面之金屬粒子的導 電性墨層所構成。 又,本發明之第16特徵,係一種印刷配線板用基板,其 除了上述第15特徵以外還包括:前述導電層係由第1導電 層及第2導電層所構成,該第1導電層係由含有披覆前述 貫穿孔的內孔全表面、及前述基材的正反表面之金屬粒子 的導電性墨層所構成,該第2導電層係由被積層在該第1 導電層上的鏟覆層所構成。 又,本發明之第17特徵,係一種印刷配線板用基板,其 除了上述第16特徵以外還包括:前述鍍覆層係利用無電解 鍍覆及/或電解鍍覆來形成。 ◎ 又’本發明之第1 8特徵,係一種印刷配線板用基板,其 除了上述第15〜17特徵中任一特徵以外還包括:前述導電 性墨層係由含有粒子徑爲1〜500nm的金屬粒子之導電性墨 所構成。 又’本發明之第19特徵,係一種印刷配線板用基板,其 除了上述第15~18特徵中任一特徵以外還包括:前述金屬 粒子係藉由在含有錯合劑及分散劑的水溶液中,利用還原 201101947 劑作用而將金屬離子還原的液相還原法製得的粒子。 又,本發明之第20特徵,係一種印刷配線板用基板,其 除了上述第15〜19特徵中任一特徵以外還包括:前述金屬 粒子係藉由鈦氧化還原法製得的粒子。 又,本發明之第21特徵,係一種印刷配線板用基板,其 除了上述第15〜20特徵中任一特徵以外還包括:使由Ni、 Cr、Ti、Si中任1個或2個以上的元素構成之中間層存在 於前述絕緣性基材與前述導電性墨層之間。 又,本發明之第22特徵,係一種印刷配線板,其係使用 上述第15〜2 1特徵中任一特徵之印刷配線板用基板來製 造。 又,本發明之第23特徵,係一種印刷配線板,其除了上 述第22特徵以外還包括:前述第2導電層係以前述第1導 電層爲基底,藉由使用阻劑的半加成法來形成圖案。 又’本發明之第24特徵,係一種印刷配線板之製造方 法,其至少具備:貫穿孔形成製程,係於絕緣性基材形成 貫穿孔;導電性墨塗布製程,係在該貫穿孔形成製程之後, 將含有分散於溶媒中的金屬粒子之導電性墨塗布在已形成 貫穿孔的絕緣性基材;及熱處理製程,係在該導電性墨塗 布製程之後,進行熱處理。 又’本發明之第25特徵,係一種印刷配線板之製造方 法’其除了上述第24特徵以外還包括:至少具備:電解鑛 覆製程,係在前述熱處理製程之後,進行電解鍍銅;阻劑 圖案形成製程,係在該電解鍍覆製程之後,形成阻劑圖案; 201101947 及蝕刻製程,係在該阻劑圖案形成製程之後,進行蝕刻。 又,本發明之第26特徵,係一種印刷配線板之製造方 法,其除了上述第25特徵以外還包括:具備無電解鍍覆製 程,係在前述電解鍍覆製程之前,進行無電解鍍覆。 又,本發明之第2 7特徵,係一種印刷配線板之製造方 法,其至少具備:貫穿孔形成製程,係於絕緣性基材形成 貫穿孔;導電性墨塗布製程,係在該貫穿孔形成製程之後, 將含有分散於溶媒中的金屬粒子之導電性墨塗布在已形成 貫穿孔的絕緣性基材;熱處理製程,係在該導電性墨塗布 製程之後,進行熱處理;阻劑圖案形成製程,係在該熱處 理製程之後,形成阻劑圖案;電解鎪覆製程,係在該阻劑 圖案形成製程之後,進行電解鍍銅;阻劑圖案剝離製程, 係在該電解鑛覆製程之後,將已在前述阻劑圖案形成製程 所形成之阻劑圖案剝離;及導電性墨層除去製程,係在該 阻劑圖案剝離製程之後,將已藉由阻劑圖案剝離製程而露 出的導電性墨層除去。 又,本發明之第2 8特徵,係一種印刷配線板之製造方 法’其除了上述第27特徵以外還包括··具備無電解鍍覆製 程’係在前述阻劑圖案形成製程之前,進行無電解鍍覆。 進一步地,本發明之第29特徵,係一種印刷配線板用基 申反’其係將銅積層在絕緣性基材表面而構成之印刷配線板 用基板’使抑制銅層氧化的金屬粒子分散附著在前述絕緣 性基材與銅的界面。 又’本發明之第3 0特徵,係一種印刷配線板用基板,其 -10- 201101947 除了上述第29特徵以外還包括:前述金屬粒子至少含有 Ni粒子。 又,本發明之第3 1特徵,係一種印刷配線板用基板,其 除了上述第29特徵以外還包括:前述金屬粒子係由Ni粒 子及Cu粒子構成。 又,本發明之第32特徵,係一種印刷配線板用基板之製 造方法,其至少具備:導電性墨塗布製程,係將含有金屬 粒子之導電性墨塗布在絕緣性基材的表面;熱處理製程, ^ 係在該導電性墨塗布製程之後,進行熱處理;及電解鍍覆 製程,係在該熱處理製程之後,進行電解鍍銅。 根據由上述第1特徵所構成之印刷配線板用基板,則因 積層在絕緣性基材上的導電層係利用以含有金屬粒子之導 電性墨之塗布層所構成的第1導電層、及由積層在其上之 鍍覆層所構成的第2導電層之組合而構成’所以首先便不 需要濺鍍等物理性蒸鍍所需之高價真空設備。因此不會有 印刷配線板用基板的大小受到真空設備限制的情形° Ο w 又,能在不使用有機物接著劑的情況下將導電層形成在 基材上。 又,因爲被當作第2層之基底層而組合的第1導電層係 以含有金屬粒子的塗布層所構成,所以能提供不受限於基 材的材質而使用各種基材的印刷配線板用基板° 又,能提供適合形成具有非常薄的導電層之高密度 '高 性能印刷配線的基板,其具備由第1導電層及第2導電層 所構成之導電層,其中第1導電層爲由塗布層所構成之非 -11- 201101947 常薄的層,第2導電層可利用鑛覆來調整成必要的厚度。 又,根據由上述第2特徵所構成之印刷配線板用基板’ 則除了由上述第1特徵所產生的作用效果以外還包括:由 導電性墨的塗布層構成之第1導電層的空隙部係利用無電 解鍍金屬部予以塡充,藉以使由導電性墨所形成的第1導 電層變得緻密。因第1導電層變得緻密’在第1導電層內 部的破壞起點會減少,能更確實地防止第1導電層的剝 離。又,因爲能藉由無電解鍍金屬部來減少無導電性的空 隙部,所以不需將第1導電層的塗裝厚度增厚’亦能利用 電鍍法來良好地形成之後的第2導電層。又’因爲可不將 第1導電層的塗裝塗布成厚層,所以能單就該部分少量地 抑制在第1導電層內部的破壞起點。又’也可謀求成本降 低。 又,根據由上述第3特徵所構成之印刷配線板用基板, 則除了由上述第1或2特徵所產生的作用效果以外還包 括:因爲第1導電層係以含有粒子徑爲l~500nm的金屬粒 子之導電性墨的塗布層來構成,所以能穩定地將無不均且 緻密的均勻薄層形成在絕緣性基材上。也能藉此將第2導 電層的鎪覆層形成爲緻密、均勻者。因此能提供一種印刷 配線板用基板,其爲適合製得微細印刷配線的薄層且具備 缺陷少的導電層。 又,根據由上述第4特徵所構成之印刷配線板用基板’ 則除了由上述第1〜3特徵中任一特徵所產生的作用效果以 外還包括··因爲金屬粒子係藉由在含有錯合劑及分散劑的 -12- 201101947 水溶 '液中’利用還原劑作用而將金屬離子還原的液相還原 法製得的粒子’所以相較於氣相法,可使製得粒子的裝置 變成比較簡單,而可促使成本降低。又,容易大量生產, 容易取得。再者,有能藉由在水溶液中的攪拌等來讓粒子 徑比較均勻的優點。 又’根據由上述第5特徵所構成之印刷配線板用基板, 則除了由上述第1〜4特徵中任一特徵所產生的作用效果以 外還包括:因爲金屬粒子係藉由鈦氧化還原法製得的粒 子’所以能確實、容易地將粒徑作成1〜5 0 0nm,同時能作 成形狀爲圓形且大小整齊的粒子,能將第1導電層作成缺 陷少、緻密、均勻且非常薄的基底層。因此,亦能容易地 將第2導電層的鍍覆層作成緻密、均勻的層,能製得整體 上爲非常薄的層且無缺陷、適合形成微細印刷配線的導電 層。 又’根據由上述第6特徵所構成之印刷配線板用基板, 則除了由上述第1〜5特徵中任一特徵所產生的作用效果以
Q 外還包括:藉由使由Ni、Cr、Ti、Si中任1個或2個以上 的元素構成之中間層存在於絕緣性基材與第1導電層之 間,來作爲將第1導電層積層在絕緣性基材上時的基底, 能使密著性提升。 又’根據由上述第7特徵所構成之印刷配線板,則因爲 是使用上述第1〜6特徵中任一特徵所記載之印刷配線板用 基板來製造者’所以能滿足已將導電層減薄的高密度、高 性能的印刷配線的要求。 -13- 201101947 又,根據上述第8特徵,則因爲在上述第7特徵之印刷 配線板中,該印刷配線板爲具有隔著絕緣性基材而對向之 導電層的多層板;前述導電層具有第1導電層及第2導電 層,第1導電層係以導電性墨的塗布層來構成,第2導電 層係在第1導電層上以鍍覆層來構成,所以能提供一種印 刷配線板,其容易在印刷配線層上構成由第1導電層及第 2導電層構成之其他的印刷配線層。此時,不需高價的真 空設備,便能製得由薄層所構成之高密度、高性能的印刷 配線層。 〇 又,根據由上述第9特徵所構成之印刷配線板,則除了 由上述第7或8特徵所產生的作用效果以外還包括:第2 導電層係以第1導電層爲基底,藉由使用阻劑的半加成法 來形成圖案,藉以能提供更高密度的印刷配線板。 又,根據由上述第1 〇特徵所構成之印刷配線板用基板之 製造方法,則因其利用塗布導電性墨、熱處理及鍍覆來製 造,所以能夠在不需高價的真空設備,且不使用有機物接 著劑的情況下製造印刷配線板用基板。因爲構成第1導電 U 層之製程係採用塗布分散有金屬粒子之導電性墨的手段, 所以有可不受限於基材的材質而能使用各種基材的優點。 又,能藉由進行熱處理,來將墨中不要的有機物等除去而 使金屬粒子確實地黏附在絕緣性基材上。當然,藉由使用 奈米等級的金屬粒子,能製得非常緻密且均勻的第1導電 層,能在其上鍍覆第2導電層,能製造無缺陷、緻密且均 質的基板。因爲第2導電層是藉由鍍覆來積層,所以能正 -14- 201101947 確地進行厚度調整,同時可以較短的時間調整成爲既定的 厚度。因此,能藉由上述方式,來製造適合形成具有非常 薄的導電層之高密度、高性能的印刷配線的基板。 又,根據由上述第11特徵所構成之印刷配線板用基板之 製造方法,則除了由上述第10特徵所產生的作用效果以外 還包括:在進行構成第2導電層的製程之前,進行用以塡 充第1導電層的空隙部之無電解鍍金屬製程,藉以能將以 導電性墨所形成之第1導電層做得更緻密,因此,能使在 〇 第1導電層內部的破壞起點減少,可更確實地防止第1導 電層的剝離。又,藉由進行無電解鍍金屬,即使將第1導 電層本身的塗裝厚度減薄也能減少空隙部,因此即使使用 電鍍法亦能之後所做的第2導電層良好地進行。又,因爲 可不將第1導電層的塗裝塗布成厚層,所以能單就該部分 少量地抑制在第1導電層內部的破壞起點,又,也可謀求 成本降低。 又,根據由上述第12特徵所構成之印刷配線板用基板之 〇 W 製造方法,則除了由上述第10或11特徵所產生的作用效 果以外還包括:因爲金屬粒子係藉由在含有錯合劑及分散 劑的水溶液中,利用還原劑作用而將金屬離子還原的液相 還原法製得的粒子,所以相較於氣相法,可使製得粒子的 裝置變成比較簡單,可促使製造成本降低。又,容易大量 生產粒子,且容易取得。再者,能使用藉由在水溶液中的 攪拌等所獲得之粒子徑比較均勻的粒子,而可提供良好的 印刷配線板用基板。 -15- 201101947 又,根據由上述第13特徵所構成之印刷配線板用基板之 製造方法,則除了由上述第10〜12特徵中任—特徵所產生 的作用效果以外還包括:因爲金屬粒子係藉由鈦氧化還原 法製得的粒子,所以能確實、容易地將粒徑作成卜5 0011111, 同時能作成形狀爲圓形且大小整齊的的粒子’能將第1導 電層作成缺陷少、緻密、均句且非常薄的基底層。因此’ 亦能容易地將第2導電層的鍍覆層作成緻密、均勻的層’ 能製造整體上爲非常薄的層且無缺陷的印刷配線板用基 板。 又,根據由上述第1 4特徵所構成之印刷配線板用基板之 製造方法,則除了由上述第10〜13特徵中任一特徵所產生 的作用效果以外還包括:藉由在15 〇~ 500 °C的溫度下、在 非氧化性氣體環境或還原性氣體環境中進行導電性墨的熱 處理,能使已塗布之導電性墨中的金屬粒子確實地且不會 受到氧化地黏附在下層表面。 根據由上述本發明的第1 5特徵所構成之印刷配線板用 基板,由於是由絕緣性基材、及披覆該基材表面的導電層 所構成之印刷配線板用基板,前述基材具有貫穿該基材的 貫穿孔,同時前述導電層係由含有披覆前述貫穿孔的內孔 全表面、及前述基材的正反表面之金屬粒子的導電性墨層 所構成,所以首先便不需要濺鍍等物理性蒸著所需之高價 真空設備。因此不會有印刷配線板用基板(主要是兩面印 刷配線板用)的大小受到真空設備限制的情形。 又,能在不使用有機物接著劑的情況下將導電層形成在 -16- 201101947 基材上。 又,因爲導電層係以含有金屬粒子的層所構成,所以能 提供不受限於基材的材質而使用各種基材的印刷配線板用 基板。 又,藉由以含有金屬粒子的導電性墨層形成導電層,能 提供適合形成具有非常薄的導電層之高密度、高性能印刷 配線的印刷配線板用基板。 根據由上述本發明的第1 6特徵所構成之印刷配線板用 Ο 基板,則除了由上述本發明的第15特徵所產生的作用效果 以外還包括:由於前述導電層係由第1導電層及第2導電 層所構成,該第1導電層係由含有披覆前述貫穿孔的內孔 全表面、及前述基材的正反表面之金屬粒子的導電性墨層 所構成’該第2導電層係由被積層在該第1導電層上的鍍 覆層所構成,所以能提供適合形成具有非常薄的導電層之 高密度、高性能印刷配線的印刷配線板用基板,其具備由 第1導電層及第2導電層所構成之導電層,其中第1導電
Q 層爲非常薄的層,第2導電層可利用鍍覆來調整成必要的 厚度。 根據由上述本發明的第1 7特徵所構成之印刷配線板 用基板,則除了由上述本發明的第16特徵所產生的作用效 果以外還包括:由於前述鍍覆層係利用無電解鍍覆及/或電 解鑛覆來形成’所以在只使用無電解鍍覆來形成鍍覆層的 情況下’便不需通電’能無關於素材的形狀及種類而形成 均句厚度的鍍覆層。 -17- 201101947 又,在只使用電解鍍覆來形成鍍覆層的情況下,能快 速地將鍍覆層形成至既定的積層厚度爲止。又,能正確地 調整厚度而積層,同時將所製得的鍍覆層作成無缺陷、均 質的層。 進一步地,在使用無電解镀覆及電解鍍覆來形成鍍覆 層的情況下,能將由含有金屬粒子之導電性墨層所構成之 第1導電層作成薄層。因此,能節省墨量,能作成可削減 成本的印刷配線板用基板。 根據由上述本發明的第1 8特徵所構成之印刷配線板用 基板,則除了由上述本發明的第15〜17特徵中任一特徵所 產生的作用效果以外還包括:由於前述導電性墨層係由含 有粒子徑爲1〜50 Onm的金屬粒子之導電性墨構成,所以能 穩定地將無不均、緻密且均勻的薄層形成在絕緣性基材 上。因此能提供一種印刷配線板用基板,其爲適合製得微 細印刷配線之薄層且具備無缺陷的導電層。 根據由上述本發明的第1 9特徵所構成之印刷配線板用 基板,則除了由上述本發明的第15〜18特徵中任一特徵所 產生的作用效果以外還包括:由於前述金屬粒子係藉由在 含有錯合劑及分散劑的水溶液中,利用還原劑作用而將金 屬離子還原的液相還原法製得的粒子,所以相較於氣相 法,可使製得粒子的裝置變成比較簡單,可促使成本降低。 又’容易大量生產,且容易取得。再者,有能藉由在水溶 液中的攪拌等來讓粒子徑比較均勻的優點。 根據由上述本發明的第20特徵所構成之印刷配線板用 -18- 201101947 基板’則除了由上述本發明的第15~19特徵中任一特徵所 產生的作用效果以外還包括:由於前述金屬粒子係藉由鈦 氧化還原法製得的粒子,所以能確實、容易地將粒徑作成 lnm〜5 00 iim,同時能作成形狀爲圓形且大小整齊的粒子, 能將導電性墨層作成缺陷少、緻密、均勻且非常薄的層。 '因此,能製得適合形成微細印刷配線的導電層。 根據由上述本發明的第2 1特徵所構成之印刷配線板用 基板,則除了由上述本發明的第15〜20特徵中任一特徵所 Ο 產生的作用效果以外還包括:由於使由Ni、Cr、Ti、Si中 任1個或2個以上的元素構成之中間層存在於前述絕緣性 基材與前述導電性墨層之間,所以中間層會成爲將導電性 墨層積層在絕緣性基材上時之基底,能使密著性向上。 根據由上述本發明的第22特徵所構成之印刷配線板,由 於是使用上述本發明的第1 5〜2 1特徵中任一特徵之印刷配 線板用基板來製造,所以不需高價的真空設備,便能滿足 已將導電層減薄之高密度、高性能的印刷配線的要求。 〇 根據由上述本發明的第2 3特徵所構成之印刷配線板,則 除了由上述本發明的第22特徵所產生的作用效果以外還 包括.:由於前述第2導電層係以前述第1導電層爲基底, 藉由使用阻劑的半加成法來形成圖案,所以能提供更高密 度的印刷配線板。 根據由上述本發明的第24特徵所構成之印刷配線板之 製造方法,則由於其至少具備:貫穿孔形成製程,係於絕 緣性基材形成貫穿孔;導電性墨塗布製程,係在該貫穿孔 -19- 201101947 形成製程之後,將含有分散於溶媒中的金屬粒子之導電性 墨塗布在已形成貫穿孔的絕緣性基材;及熱處理製程,係 在該導電性墨塗布製程之後,進行熱處理,所以能藉由貫 穿孔形成製程於絕緣性基材形成貫穿孔。又,能藉由導電 性墨塗布製程來將含有金屬粒子之導電性墨塗布在已形成 貫穿孔的絕緣性基材。又,能藉由熱處理製程來將導電性 墨中不要的有機物等除去而使金屬粒子確實地黏附在絕緣 性基材上,能將導電性墨層形成在絕緣性基材的表面。因 此,能將印刷配線板(主要是兩面印刷配線板)的厚度減 ^$ 薄,能作成高密度、高性能的印刷配線板。 根據由上述本發明的第25特徵所構成之印刷配線板之 製造方法,則除了由上述本發明的第24特徵所產生的作用 效果以外還包括:至少具備··電解鍍覆製程,係在前述熱 處理製程之後,進行電解鍍銅;阻劑圖案形成製程,係在 該電解鍍覆製程之後,形成阻劑圖案;及鈾刻製程,係在 該阻劑圖案形成製程之後,進行蝕刻,所以能藉由電解鍍 覆製程來形成由銅構成的鍍覆層。又,能藉由阻劑圖案形 成製程來形成阻劑圖案。又,能藉由蝕刻製程來除去不要 的導電層。又,因爲印刷配線板係利用塗布導電性墨、熱 處理及鍍覆來製造,所以能夠不需高價的真空設備,且不 使用有機物接著劑來製造印刷配線板。又,有不受限於基 材的材質而能使用各種基材的優點。當然,藉由使用奈米 等級的金屬粒子,能塗布非常緻密且均勻的導電性墨,且 能在其上形成鍍覆層,能製造無缺陷、緻密且均質的印刷 -20- 201101947 配線板。 根據由上述本發明的第26特徵所構成之印刷配線板之 製造方法,則除了由上述本發明的第25特徵所產生的作用 效果以外還包括:由於具備無電解鍍覆製程,係在前述電 解鍍覆製程之前,進行無電解鍍覆,所以能將導電性墨層 作成薄層。因此,能節省墨量,能謀求成本削減。 根據由上述本發明的第27特徵所構成之印刷配線板之 製造方法’則由於其至少具備:貫穿孔形成製程,係於絕 ® 緣性基材形成貫穿孔;導電性墨塗布製程,係在該貫穿孔 形成製程之後,將含有分散於溶媒中的金屬粒子之導電性 墨塗布在已形成貫穿孔的絕緣性基材;熱處理製程,係在 該導電性墨塗布製程之後,進行熱處理;阻劑圖案形成製 程,係在該熱處理製程之後,形成阻劑圖案;電解鍍覆製 程,係在該阻劑圖案形成製程之後,進行電解鍍銅;阻劑 圖案剝離製程,係在該電解鍍覆製程之後,將已在前述阻 劑圖案形成製程所形成之阻劑圖案剝離;及導電性墨層除 〇 去製程,係在該阻劑圖案剝離製程之後,將已藉由阻劑圖 案剝離製程而露出的導電性墨層除去,所以能藉由貫穿孔 形成製程於絕緣性基材形成貫穿孔。又,能藉由導電性墨 塗布製程來將含有金屬粒子之導電性墨塗布在已形成貫穿 孔的絕緣性基材。又,能藉由熱處理製程來將導電性墨中 不要的有機物等除去而使金屬粒子確實地黏附在絕緣性基 材上,能將導電性墨層形成在絕緣性基材的表面。又,能 藉由阻劑圖案形成製程來形成阻劑圖案。又,能藉由電解 -21- 201101947 鍍覆製程來形成由銅構成的鍍覆層。又,能藉由阻劑圖案 剝離製程來剝離阻劑圖案。又,能藉由導電性墨層除去製 程來將已藉由阻劑圖案剝離製程而露出的導電性墨層除 去。 即,能以所謂的半加成法製造印刷配線板,能作成更高 密度、高性能的印刷配線板(主要是兩面印刷配線板)。 又,因爲印刷配線板係利用塗布導電性墨、熱處理及鍍 覆來製造,所以能夠在不需高價的真空設備,且不使用有 機物接著劑的情況下製造印刷配線板。又,有不受限於基 材的材質而能使用各種基材的優點。當然,藉由使用奈米 等級的金屬粒子,能塗布非常緻密且均勻的導電性墨,能 在其上形成鍍覆層,能製造無缺陷、緻密且均質的印刷配 線板。 根據由上述本發明的第2 8特徵所構成之印刷配線板之 製造方法,除了由上述本發明的第27特徵所產生的作用效 果以外還包括:具備無電解鍍覆製程,係在前述阻劑圖案 形成製程之前,進行無電解鍍覆,所以能將導電性墨層作 成薄層。因此,能節省墨量,能謀求成本削減。 根據由上述本發明的第29特徵所構成之印刷配線板用 基板,由於其係將銅積層在絕緣性基材表面所構成之印刷 配線板用基板,使抑制銅層氧化的金屬粒子分散附著在前 述絕緣性基材與銅的界面,所以能抑制在氧化氣體環境中 (尤其是在高溫的氧化氣體環境中),在絕緣性基材與銅 的界面之銅層氧化。因此,能防止伴隨銅層氧化之絕緣性 -22- 201101947 基材與銅層的剝離。因此,能作成高可靠性的印刷配線板 用基板。 根據由上述本發明的第30特徵所構成之印刷配線板用 基板’除了由上述本發明的第29特徵所產生的作用效果以 外還包括:由於前述金屬粒子至少含有Ni粒子,所以能藉 由使用以不會生成鈍性皮膜的Ni粒子作爲金屬粒子,來作 成蝕刻性良好的印刷配線板用基板。 根據由上述本發明的第3 1特徵所構成之印刷配線板用 ^ 基板,則除了由上述本發明的第29特徵所產生的作用效果 以外還包括:由於前述金屬粒子係由Ni粒子及Cu粒子構 成,所以能藉由使其含有Cu粒子來使Ni粒子均勻地分散 附著在絕緣性基材與銅的界面。 根據由上述本發明的第32特徵所構成之印刷配線板用 基板之製造方法,則由於其至少具備:導電性墨塗布製程, 係將含有金屬粒子之導電性墨塗布在絕緣性基材的表面; 熱處理製程,係在該導電性墨塗布製程之後,進行熱處理; 〇 及電解鍍覆製程,係在該熱處理製程之後,進行電解鍍銅, 所以能藉由導電性墨塗布製程來將含有金屬粒子之導電性 墨塗布在絕緣性基材的表面。又,能藉由熱處理製程來將 導電性墨中不要的有機物等除去而使金屬粒子確實地黏附 在絕緣性基材上。又,能藉由電解鍍覆製程來正確地進行 厚度調整,同時能以較短的時間形成成爲既定厚度的鍍覆 層。又,因爲印刷配線板用基板係利用塗布導電性墨、熱 處理及鍍覆來製造,所以能夠在不需高價的真空設備,且 -23- 201101947 不使用有機物接著劑的情況下製造印刷配線板用基板。 又,有不受限於基材的材質而能使用各種基材的優點。當 然,藉由使用奈米等級的金屬粒子,能塗布非常緻密且均 与的導電性墨,能在其上形成鍍覆層,能製造無缺陷、緻 密且均質的印刷配線板用基板。 又,藉由將含有金屬粒子的導電性墨塗布在絕緣性基材 與鍍覆層之間,能抑制在氧化氣體環境中(尤其是在高溫 的氧化氣體環境中)鍍覆層氧化。因此,能防止伴隨鍍覆 層氧化所致之絕緣性基材與鍍覆層的剝離。因此,能作成 高可靠性的印刷配線板用基板。 因此,藉由以上特徵,能製造具有非常薄的導電層之適 合形成高密度、高性能、高可靠性之印刷配線的印刷配線 板用基板。 [發明的效果] 根據本發明之印刷配線板用基板,則能在製造時不需高 價的真空設備,因而不受尺寸限制,也不需使用有機物接 著劑,且不受限於基材的材質而可使用各種基材來達成高 密度、高性能且充分薄層化的印刷配線。 h 又,根據本發明之印刷配線板,則與上述印刷配線板用 基板的情況同樣地,能在製造時不需真空設備,因而不受 尺寸限制,也不需使用有機物接著劑,且不受限於基材或 下層的材質而可實現高密度、高性能的印刷配線。 又,根據本發明之印刷配線板用基板及使用其之印刷配 線板之製造方法,則能不需高價的真空設備,因而不受尺 -24- 201101947 寸限制,也不需使用有機物接著劑,且不受限於基材的材 質,而製造適合形成高密度、高性能的印刷配線之具有薄、 緻密且均質之導電層的印刷配線板用基板及使用其之印刷 配線板。 又,可在氧化氣體環境中(尤其是在高溫的氧化氣體環 境中)抑制氧化物成長在絕緣性基材與導電層的界面,藉 以製造能夠防止絕緣性基材與鍍覆層的剝離,具有更良好 的蝕刻性之印刷配線板用基板及使用其之印刷配線板。 〇 【實施方式】 [用以實施發明的形態] 參照以下圖式,就本發明之印刷配線板用基板、印刷 配線板、及其等之製造方法之實施形態加以說明,以便理 解本發明。但是,以下的說明爲本發明的實施形態,並非 用來限定申請專利範圍所記載之內容者。 [第1實施形態] 首先參照第1圖,就本發明第1實施形態之印刷配線 Ο 板用基板及其製造方法加以說明。 第1實施形態之印刷配線板用基板1,具有:絕緣性 基材11,係由膜(film)或片(sheet)構成;第1導電層 12,係積層在該絕緣性基材11上;及第2導電層13,係 積層在該第1導電層12上;前述第1導電層12係以導電 性墨的塗布層來構成,第2導電層13係以鍍覆層來構成。 前述絕緣性基材11係成爲用來積層第1導電層12及 第2導電層13的基台,薄者當作膜使用,厚者當作片使用。 -25- 201101947 又,作爲絕緣性基材11的材料,可使用例如:聚醯 亞胺、聚酯等可撓材(flexible material ),紙酚、紙環氧 樹脂、玻璃複合體、玻璃環氧樹脂、特夫綸(Teflon,註 冊商標)、玻璃基材等之堅硬材(rigid material) ’複合 有硬質材料及軟質材料之堅硬可撓材。 在本實施形態中,使用聚醯亞胺膜作爲絕緣性基材丨1。 前述第1導電層12,係扮演用來在絕緣性基材11表 面構成導電性層的後續處置之角色者,以導電性墨的塗布 層來構成。藉由作成導電性墨的塗布層,能在不需真空設 備的情況下,容易地以導電性的皮膜覆蓋絕緣性基材11的 表面。又,以所製得之導電性皮膜作爲基底,能容易地利 用鍍覆層來將第2導電層13調整爲既定的層厚。 構成第1導電層12之導電性墨的塗布層,係作成包 含在塗布導電性墨之後,施加乾燥或燒成等熱處理者。 總之,導電性墨,只要是能藉由將其塗布在絕緣性基 材11上的表面,來積層導電性物質者即可。 在本實施形態,係使用含有:作爲具有導電性之導電 物質的金屬粒子、使該金屬粒子分散的分散劑、及分散媒 者作爲導電性墨。藉由使用此種導電性墨進行塗布,可將 由微細金屬粒子構成之塗布層積層在絕緣性基材1 1上。 作爲構成前述導電性墨之金屬粒子,能使用Cu、Ag、 Au、Pt、Pd、Ru、Sn、Ni、Fe、Co、Ti、In 中任 1 個或 2 個以上的元素。但是,作爲導電性佳、易於進行印刷配線 處理、成本上經濟者而言,以使用Cu爲佳。 -26- 201101947 在本實施形態中,使用Cu作爲第1導電層12的塗布 層。 前述導電性墨所含的金屬粒子大小,係使用粒子徑爲 l~5 0 0nm者。相較於一般的塗裝用者,該粒子徑明顯較小, 可作爲適合製得緻密的導電薄膜者。在粒子徑小於1 nm的 情況,在墨中的分散性、穩定性不見得好,且粒子太小會 使得積層相關的塗裝費工夫。又,在超過50 Onm的情況, 會變得容易沈澱,又在塗布時容易出現不均。考慮分散性、 ^ 穩定性、防止不均等,較佳爲30~l_00nm。 導電性墨所含之金屬粒子能以鈦氧化還原法製得。在 此,鈦氧化還原法係定義爲藉由當3價鈦離子氧化爲4價 時的氧化還原作用來還原金屬元素的離子,而使金屬粒子 析出的方法。以鈦氧化還原法製得的金屬粒子,因爲粒徑 小、整齊,又能將形狀作成球形或粒狀,所以能將作爲第 2導電層13之基底的第1導電層12形成爲薄、緻密的層。 因爲前述第2導電層13係構成導電層之實質的積層 〇 者,所以設爲利用電鍍形成的鍍覆層。雖然亦可爲利用電 鏟以外的鑛覆法,例如無電解鍍覆法所形成的鍍覆層,但 是在全部利用無電解鍍覆法來形成第2導電層13的積層厚 度的情況下,因爲需要長時間,所以相當不實際。 在利用電鍍法形成鍍覆層的情況,有能容易且正確地調 整厚度,又能在較短的時間製得所要的層厚之優點。又藉 由作成鍍覆層,容易製得缺陷少且緻密的層。 在本發明的情況,因爲是將作爲第1導電層12之導 -27- 201101947 電層預先形成在下層,所以能容易地以電鍍法來形成第2 層。 由第2導電層13所形成之鍍覆層,能以Cu、Ag、Au 等導電性佳的金屬來進行。 相較於第1導電層12,第2導電層13的厚度非常厚’ 第1導電層1 2將絕緣性基材1 1的表面作成導電性,藉以 發揮形成第2導電層1 3所需之形成基底的作用,所以只要 是在確實地披覆絕緣性基材11表面的範圍內,即使其厚度 薄亦足夠。相對於此,第2導電層1 3則要求形成印刷配線 所需的厚度。 在本實施形態中,作爲印刷配線板用基板的導電層, 以Cu構成第2層。在以Cu構成第2導電層13的情況, 雖然以Cu來作成第1導電層12較佳,但是,也可採用其 他與Cu之密著性佳的金屬。當然,在不考慮成本等之情 況,第1導電層12、第2導電層13不一定需爲銅,第! 導電層1 2能使用對絕緣性基材1 1及第2導電層1 3密著性 佳的金屬,第2導電層13能使用導電性優良的金屬。 爲了提高在絕緣性基材11與第1導電層12之間的密 著性,能使由Ni、Cr、Ti、Si中任1個或2個以上的元素 構成之中間層存在於兩者間。該等中間層能利用將例如$ 醯亞胺等樹脂性絕緣性基材1 1進行鹼處理,使官能基露出 於樹脂表面,使金屬酸對其產生作用,藉此而製得。又, 針對Si ’可利用將樹脂性絕緣性基材1 1進行矽烷耦合處埋 (silane coupling treating)來製得。 -28- 201101947 接著,說明本發明第1實施形態之印刷配線板用基板 之製造方法。 第1實施形態之印刷配線板用基板1之製造方法,係 由構成第1導電層12之製程、及構成第2導電層13之製 程所構成;構成第1導電層12之製程,係藉由在絕緣性基 材11上,塗布分散有具有粒子徑爲1〜500nm的金屬粒子 之導電性墨、進行熱處理,來使前述已塗布的導電性墨中 之金屬粒子黏附在絕緣性基材11上而作爲金屬層;構成第 Ο 2導電層13之製程,係藉由進行鍍覆來使金屬層積層在第 1導電層12上。 作爲絕緣性基材1 1,能使用在一方向上連續的連續 材。可使用連續材’以連續製程製造印刷配線板用基板。 絕緣性基材11能使用既定尺寸的獨立片。 作爲絕緣性基材1 1使用的材料,除了聚醯亞胺以外, 還有如上所述之絕緣性的堅硬材料、可撓材料等。 作爲導電性墨,係使用含有微細的金屬粒子作爲導電 性物質’另含有使該金屬粒子分散之分散劑、及分散媒者。 分散於前述導電性墨之金屬粒子的種類及大小,除了 使用1〜5 00nm的Cu粒子以外,其他部分係.如上所述。 又’金屬粒子之製造方法,包括已述之鈦氧化還原法, 可爲如下的製造方法。 (金屬粒子之製造方法) 金屬粒子能以稱爲含浸法之高溫處理法、或液相還原 法、氣相法等過去周知的方法來製造。 -29- 201101947 爲了利用液相還原法來製造金食粒子,將成爲形成金 屬粒子之金屬離子根源的水溶性金屬化合物及分散劑溶解 在例如水中,同時添加還原劑,較佳地,在攪拌下,經過 一定時間,使金屬發生還原反應即可。當然,在以液相還 原法來製造由合金所構成之金屬粒子的情況,係使用2種 以上的水溶性金屬化合物。 在液相還原法的情況,所製造的金屬粒子的形狀係以球 狀或粒狀備齊,作成粒度分布鮮明(sharp ),且微細的粒 子。 作爲成爲前述金屬離子之根源之水溶性金屬化合物,例 如在Cu的情況,能舉出硝酸銅(Π ) [Cu ( N〇3 ) 2]、硫酸 銅(Π )五水合物[CuS04 · 5H20]。又,在Ag的情況,能 舉出硝酸銀(I ) [AgN03]、甲磺酸銀[CH3S03Ag];在Au 的情況,能舉出四氯金(瓜)酸四水合物[HAuC14 * 4H20]; 在Ni的情況,能舉出氯化鎳(II )六水合物[NiCl2 · 6H20]、 硝酸鎳(Π )六水合物[Ni ( N03 ) 2 · 6H20]。關於其他的 金屬粒子,亦可使用氯化物、硝酸化合物、硫酸化合物等 水溶性化合物。 (還原劑) 作爲利用氧化還原法製造金屬粒子時的還原劑,在液 相(水溶液)的反應系中,能使用各種能使金屬離子還原、 析出的還原劑。能舉出例如,氫化硼鈉、次亞磷酸鈉、肼、 3價的鈦離子及2價的鈷離子等過渡金屬離子、抗壞血酸 (ascorbic acid)、葡萄糖及果糖等還原性糖類、乙二醇及 -30- 201101947 丙三醇等多元醇。其中’藉由當3價的鈦離子氧化爲4價 時之氧化還原作用來使金屬離子還原、析出的方法爲已述 的鈦氧化還原法。 (導電性墨之分散劑) 作爲導電性墨中所含的分散劑,能使用分子量爲 2000~3 0 000且能使在分散媒中析出的金屬粒子良好地分散 的各種分散劑。藉由使用分子量爲2000〜30000的分散劑, 能使金屬粒子良好地分散至分散媒中,能使所製得之第1 ® 導電層12的膜質成爲緻密且缺陷少者。當分散劑分子量低 於2000,會有無法充分獲得防止金屬粒子凝集而維持分散 的效果之虞,結果有被積層在絕緣性基材11上的導電層無 法成爲緻密、缺陷少者之虞。又,在分子量超過3 0000的 情況,體積過大,而在塗布導電性墨後所進行之熱處理中, 會有阻礙金屬粒子彼此間的燒結而使孔隙(void )產生, 或使第1導電層1 1的膜質緻密性低落,或分散劑的分解殘 _ 渣使導電性低落之虞。 0 又,從防止零件劣化來看,分散劑較佳爲不含硫磺、 磷、硼、鹵素、鹼者。 作爲較佳的分散劑,爲分子量落在2000〜30000範圍 者,能舉出:聚乙烯胺、聚乙烯吡咯烷酮等之胺系高分子 分散劑,或聚丙烯酸、羧基甲基纖維素等分子中含有羧酸 基的烴系高分子分散劑,PVA (聚乙烯醇)、苯乙烯-順丁 烯二酸共聚物、烯烴-順丁烯二酸共聚物、或是具有在1分 子中具有聚乙烯胺部分及聚環氧乙烷部分的共聚物等之極 -31- 201101947 性基之高分子分散劑。 分散劑也能在溶解於水、或水溶性有機溶 狀態下,添加至反應系。 分散劑的含有比例,較佳爲每1 〇 〇重量份 有1〜60重量份。分散劑的含有比例低於前述範 有使得在含有水的導電性墨中,利用分散劑包 來防止凝集而使其良好分散的效果不足之虞。 前述範圍的情況下,則有當進行導電性墨之塗 熱處理時,過剩的分散劑會阻礙包括燒結金屬 而使孔隙產生,或使膜質的緻密性降低之虞, 子分散劑的分解殘渣會以雜質而殘存在導電層 配線的導電性降低之虞。 (金屬粒子之粒徑調整) 爲調整金屬粒子之粒徑,只要調整金屬化 劑、還原劑的種類及混合比例,同時當使金屬 還原反應時,調整攪拌速度、溫度、時間、pH 例如反應系的pH,爲製得如本發明的微 子,較佳爲將pH定爲7〜13。 爲了將反應系的pH調整爲7〜13,能使用 作爲該pH調整劑,雖然可使用鹽酸、硫酸、氫 酸鈉等一般的酸、鹼,但特別是爲了防止周邊 較佳爲不含鹼金屬或鹼土類金屬、氯等鹵素元 磷、硼等雜質元素之硝酸及氨。 在本發明之實施形態中,雖然使用金屬粒 的溶液的 金屬粒子中 圍時,則會 圍金屬粒子 又,在超過 裝後的燒成 粒子的燒成 同時有高分 中,使印刷 合物、分散 化合物進行 等即可。 小粒徑的粒 pH調整劑。 氧化鈉、碳 構件劣化, 素、硫磺、 子之粒子徑 -32- 201101947 在30〜100nm範圍者,但可使用粒子徑在l~500nm範圍者 作爲容許範圍。 在此,粒子徑是以分散液中之粒度分布的中心徑D 5 0 來表不,使用日機裝公司製的 Microtrac粒度分布計 (UPA-150EX)來測定。 (導電性墨之調整) 在液相反應系中析出的金屬粒子,能使用經由過濾、洗 淨、乾燥、碎解等製程,作成粉末狀者來調整導電性墨。 ^ 在該情況,能以既定比例來混合粉末狀的金屬粒子、分散 媒的水、分散劑、及依需要添加的水溶性有機溶媒,來作 成含有金屬粒子的導電性墨。 較佳係以使金屬粒子已析出的液相(水溶液)反應系作 爲起始原料,來調整導電性墨。 即,將含有已析出之金屬粒子的反應系之液相(水溶 液)提供至超過濾、離心分離、水洗、電性透析等處理而 除去雜質,依需要加以濃縮而除去水,或者相反地添加水 0 而調整金屬粒子濃度後,進一步依需要以既定比例混合水 溶性有機溶媒,藉此調整含有金屬粒子的導電性墨。利用 該方法,能防止因金屬粒子乾燥時的凝集致使粗大且不定 形的粒子產生,可製得緻密且均勻的第1導電層12。 (分散媒) 在成爲導電性墨中之分散媒的水的比例,較佳爲每100 重量份金屬粒子中有20〜1900重量份。水的含有比例低於 前述範圍時,會有使利用水之分散劑充分地膨潤、使被分 -33- 201101947 散劑包圍的金屬粒子良好地分散的效果變得不足之虞。 又,在水的含有比例超過前述範圍的情況,則有導電性墨 中的金屬粒子比例變少,不能在絕緣性基材1 1的表面形成 具有必要厚度及密度之良好塗布層之虞。 依需要混合在導電性墨的有機溶媒可爲水溶性的各 種有機溶媒。作爲其具體例而言,能舉出:甲醇、乙醇、 η-丙醇、異丙醇、η-丁醇、異丁醇、二級丁醇、三級丁醇 等醇類;丙酮、甲基乙基酮等酮類;乙二醇、丙三醇等多 元醇及其他的酯類;及乙二醇單乙基醚、二乙二醇單丁基 醚等二醇醚類。 水溶性有機溶媒的混合比例,較佳爲每100重量份金屬 粒子中有30~9 00重量份。水溶性有機溶媒的含有比例低於 前述範圍時,會有無法充分獲得藉由使含有前述有機溶媒 來調整分散液黏度及蒸氣壓的效果之虞。又,在超過前述 範圍的情況,則有使得利用水來使分散劑充分膨潤、利用 分散劑來使金屬粒子在不會產生凝集的情況下良好地分散 在導電性墨中的效果受到阻礙之虞。 (以導電性墨對絕緣性基材11上的塗布) 作爲將已使金屬粒子分散之導電性墨塗布在絕緣性基 材 11上的方法,可使用旋轉塗布法、噴灑塗布法 (spray-coating)、棒塗布法(bar-coating)、模塗布法 (die-coating )、狹縫塗布法、輥塗布法、浸泡塗布法等 過去周知的塗布方法。又,也可以利用網版印刷(screen -34- 201101947 printing)、點膠機(dispenser)等僅塗布絕緣性基材il 上的一部分之方式來進行。 在塗布後進行乾燥。之後,移到後述的熱處理。 (塗布層之熱處理) 藉由將已塗布在絕緣性基材11上之導電性墨進行熱處 理,作爲燒成之塗布層而製得黏附在基材上的第1導電層 12。導電層的厚度較佳爲0.05~2μιη。 藉由熱處理,來利用熱使已塗布之導電性墨中所含有的 ^ 分散劑或其他的有機物揮發、分解而自塗布層除去,同時 將殘留的金屬粒子作成燒結狀態、或處於至燒結的前階段 而相互密著、固體接合般的狀態,使其強固地黏附至絕緣 性基材1 1上。 熱處理亦可在大氣中進行。又,爲了防止金屬粒子氧 化,亦可在大氣中燒成後,在還原氣體環境中進一步燒成。 從抑制藉由前述燒成所形成之第1導電層1 2的金屬結晶粒 徑變得過大、或產生孔隙的觀點來看,燒成的溫度能定爲 〇 7 〇 〇度以下。 當然,在絕緣性基材1 1爲聚醯亞胺等有機樹脂的情況 下,考慮絕緣性基材1 1的耐熱性,前述熱處理係以5 00°C 以下的溫度進行。熱處理的下限,若考慮將導電性墨中所 含之金屬粒子以外的有機物從塗布層除去之目的,則以 1 5 0 °C以上爲佳。 又,作爲熱處理氣體環境,尤其是考慮所積層的金屬 粒子極微細,爲了良好地防止其氧化,例如可作成將〇2濃 -35- 201101947 度定爲lOOOppm以下等使〇2濃度減少之非氧化性氣體環 境。進一步地’例如能藉由含有低於爆發下限濃度(3 % ) 之氫等來作成還原性氣體環境。 以上’完成以導電性墨對絕緣性基材n上的塗布、及 利用塗布層之熱處理構成第1導電層12的製程。 (以電鍍法積層第2導電層13) 積層在第1導電層12上的第2導電層13的金屬層係 利用鍍覆法進行積層。實際上是使用電鍍法來進行。本發 明中,爲了以電鍍來積層第2導電層13,而預先在絕緣性 基材11上形成第1導電層12。 藉由使用電鑛法,能快速地積層至既定的積層厚度爲 止。又,有能正確地調整厚度來進行積層的優點。又。能 將所製得之第2導電層13作成無缺陷的均質的層。 第2導電層1 3的厚度,係依所欲製作的印刷電路來設 定,其厚度並未特別限定。惟,只要是在以形成高密度、 高性能的印刷配線爲目的的範圍內,能作成可形成該種高 密度配線的厚度,例如作成1〜數十微米的導電層。 第1導電層12及第2導電層13的厚度關係,一般而 言第1導電層12的厚度是薄的,與其相比,第2導電層 13的厚度變得非常厚’所以實質上第2導電層13的厚度 可被視爲作爲整個導電層的厚度。 電鍍法能使用因應例如Cu、Ag、Au等進行鍍覆之金 屬的過去周知的電鍍浴’且選擇適當的條件,以可既定厚 -36- 201101947 度的電鍍層無缺陷、快速地形成的方式進行。 又,亦可利用無電解鍍覆法積層第2導電層13。 如已述般,爲了提高絕緣性基材11與第1導電層12 之間的密著性,亦可預先使由Ni、Cr、Ti、Si中任1個或 2個以上的元素構成之中間層存在於絕緣性基材11與第1 導電層1 2之間。在該情況,形成中間層的製程·係作爲預備 處理加入。該預備處理係將例如聚醯亞胺等樹脂性絕緣性 基材11進行鹼處理,藉以使官能基露出在樹脂表面,藉由 ^ 使前述金屬元素的金屬酸對其作用來製得中間層。又,就 Si的中間層而言,係利用將樹脂性絕緣性基材1 1進行矽烷 耦合處理來製得。 (使用第1實施形態之印刷配線板用基板所製造的印刷配 線板) 接著,說明使用本發明第1實施形態之印刷配線板用 基板所製造的印刷配線板。說明係一邊說明印刷配線板之 〇 製造方法一邊進行。 第2圖係說明第1實施形態之印刷配線板之製造方法 的圖。在此所說明之第1實施形態的印刷配線板2 ’係使 用本實施形態之印刷配線板用基板1 ’ 用相減法 (subtractive method)形成。 即,在第2圖中,首先準備調整爲既定大小的印刷配 線板用基板1 ( A )。接著’在印刷配線板用基板1上披覆、 形成感光性阻劑2 a ( B )。然後藉由曝光、顯影等進行配 -37- 201101947 線圖案2b的圖案化(C )。然後藉由蝕刻來將配線圖案2b 以外的第2導電層13、第1導電層12除去(D)。除去殘 留的阻劑2 a ( E )。 利用以上方式能製得使用本發明之印刷配線板用基板1 之印刷配線板2。 當然,使用第1實施形態之印刷配線板用基板1之印 刷配線板2,並不限定於上述的相減法。包括利用其他各 種的相減法、其他的製法所製造者*總之,使用本發明之 印刷配線板用基板1者係屬於本發明的印刷配線板2。 f| (第1實施形態之其他的印刷配線板) 在此,說明與使用上述第1實施形態之印刷配線板用 基板1形成的印刷配線板2不同類型的印刷配線板,即, 說明不一定需要本發明之印刷配線板用基板,而且具備成 對(pair )之作爲導電性墨的塗布層之第1導電層、及由 鍍覆層所構成之第2導電層的印刷配線板。 即,本實施形態之其他印刷配線板,係在構成印刷配線 層之複數層的一部分,具有將以導電性墨構成之第1導電 U 層、及在該第1導電層上以鍍覆層構成之第2導電層作成 對者。換句話說,印刷配線板爲具有隔著絕緣性基材而對 向的導電層之多層板,前述導電層具有第1導電層及第2 導電層,第1導電層係以導電性墨的塗布層來構成,第2 導電層係在第1導電層上以鍍覆層來構成。 參照第3圖來說明第1實施形態之其他印刷配線板的 第1例。 -38- 201101947 在該第1例中,以絕緣性基材31作爲下層’以第3 圖(A)〜(F)的順序,利用半加成法來製造印刷配線板3。 即,首先準備絕緣性基材31(A)。絕緣性基材31, 能使用與聚醯亞胺等已述的絕緣性基材11相同之材料。 接著,以前述絕緣性基材31作爲下層’在絕緣性基 材31上塗布分散有粒子徑爲卜500nm之金屬粒子的導電 性墨,施加熱處理,以塗布層作爲第1導電層12而進行積 層(B)。金屬粒子除了典型上以鈦氧化還原法製得的Cu Ο 粒子以外,還能使用已述的各種金屬粒子。又,就導電性 墨而言亦能使用已述者。進一步地,就熱處理而言亦能使 用已述之熱處理條件。 接著,在第1導電層32上,以阻劑3a披覆除了應成 爲配線圖案3b的部分以外的部分(C)。 利用電鍍法,在除了阻劑3 a以外之應成爲配線圖案 3b的部分,積層第2導電層33(D)。 其次,除去阻劑3 a ( E)。 〇 然後,施加蝕刻,將曾有阻劑3a的部分之第1導電 層32除去(F )。 利用上述方式,可製得印刷配線板3。 所製得之印刷配線板3係由複數層所構成,在其一部分 構成印刷配線層。又,在複數層的一部分,具有成對的第 1導電層32及第2導電層33。 參照第4圖來說明第1實施形態之其他印刷配線板的第 2例。 -39- 201101947 在該第2例中,以既已形成的印刷配線層41作爲下層, 以第4圖(A )〜(F )的順序,利用半加成法來製造印刷 配線板4。 即,首先準備形成有印刷配線層4 1者作爲下層(A )。 該印刷配線層41,係實際上具有絕緣性基材41a及導電層 41b的印刷配線板。又,就下層而言也能使用形成電路前 的狀態者。就該印刷配線層4 1的構成、製造方法而言,並 未特別地限定,能採用過去周知的構成、製造方法。 接著,藉由在下層的印刷配線層41中之絕緣性基材41a 側之上,塗布分散有具有l~500nm粒子徑之金屬粒子的導 電性墨,施加熱處理,以塗布層作爲第1導電層42而進行 積層(B )。金屬粒子能使用利用已述之鈦氧化還原法製得 的Cu粒子、其他的金屬粒子。又,就導電性墨、熱處理而 言亦能使用已述之導電性墨、熱處理條件。 接著,在第1導電層42上,以阻劑4a披覆除了應成爲 配線圖案4b的部分以外的部分(C )。 利用電鍍法,將第2導電層43積層在除了阻劑4a以外 之應成爲配線圖案4b的部分(D)。 其次,除去阻劑4a ( E )。 然後’施加蝕刻,將曾有阻劑4a的部分之第1導電層 42除去(F )。 利用以上方式,可製得印刷配線板4。 所製得之印刷配線板4係由複數層所構成,在其一部 分構成印刷配線層41。又,在複數層的一部分,具有成對 -40- 201101947 的第1導電層42及第2導電層43。又,由第4圖可清楚 得知’第2導電層43的至少一部分,能構成爲與下層的印 刷配線層4 1之導電層4 1 b電性連接的狀態。藉由如此地使 用由塗布層所構成之第1導電層42及第2導電層43,可 容易地提供在上下的印刷配線層被電性連接的狀態下被多 層化的高密度印刷配線板4。 在以上說明的印刷配線板用基板、印刷配線板、印刷 配線板用基板之製造方法中,係以使用導電性墨來將第1 Ο 導電層12(32、42)塗布、積層在基材11(31、41)上, 之後,利用電鍍積層第2導電層13(33、43)來作爲主要 的構成乃至於製造方法,但在經歷以導電性墨構成第1導 電層12(32、42)之製程後,在進行積層第2導電層13 (33、43)之製程前,對第1導電層12(32、42)進行無 電解鍍金屬製程是有效果的。 無電解鍍金屬可考量Cu、Ag、Ni等,但在以Cu作爲 第1導電層12(32、42)、第2導電層13(33、43)的情 〇 況,若考慮密著性、成本時,設成Cu、Ni是較佳的。 即,藉由將第5圖(B)所示之第1導電層12(32、 42)施加在第5圖(A)所示之基材11 (31、41)後,對 第1導電層12(32、42)施加無電解鍍金屬,來構成第5 圖(B’)所示之無電解鑛金屬部12a(32a、42a),藉此可 使存在於前述第1導電層12(32、42)的空隙部被無電解 鍍金屬部12a ( 32a、42a)塡充。 前述無電解鍍金屬部12a(32a、42a),係塡充至第1 -41- 201101947 導電層12(32、42)之後述的空隙部v,更正確地說,係 塡充至與第1導電層12(32、42)的表面連通的空隙部v。 在此,「塡充」係指基材11(31、41)至少不會在與表面 連通之空隙部V的底部露出’而以無電解鍍金屬部l2a (32a、42a)覆蓋基材11 (31、41)。因此,無電解鍍金 屬部12a(32a、42a) ’係除了剛好將第1導電層12(32、 42)之空隙部V塡充至第1導電層12(32、42)的表面爲 止而成爲同一面狀態以外’也包括了將表面塡充成未塡滿 爲同一面的狀態之情況、及塡充成超過同一面的情況。在 塡充成超過同一面的情況,成爲在第1導電層12(32、42) 的面上積層有若干無電解鍍金屬層的狀態。如此的情況亦 包含於前述「塡充」。 藉由施加無電解鍍金屬部12a(32a、42a),可使第1 導電層12之整個表面成爲由金屬(即導電性物質)構成的表 面,而在之後以電鍍法積層第2導電層13(33、43)之際 可製得緻密的層。 參照第6圖(A) 、(B),說明利用無電解鍍金屬法 對第1導電層〗2(32、42)施加無電解鍍金屬部12a(32a、 42a )的情況、+及未施加的情況之作用效果。 第6圖(A)爲說明未施加無電解鍍金屬時之狀態的 示意圖。在該情況下,由於在作爲導電性墨的塗布層之第 I導電層12(32、42)內,仍舊殘留著空隙V,故其成爲 破壞起點,容易成爲第1導電層12(32、42)剝離的原因。
又,在未施加無電解鍍金屬情況下,爲了將由空隙V -42- 42) 42) 〇
201101947 所形成的非導通部減少,必需將第1導電層1 2 ( 32、 的塗裝厚度增厚,所以成本會變高。 又,在第6圖(A) 、(B)中,Μ代表利用塗布 成之第1導電層12(32、42)的金屬粒子。 第6圖(Β)爲說明施加無電解鍍金屬時之狀態的 圖。在該情況下,連通至導電性墨的塗布層之第1導 12(32、42)表面的空隙V被無電解鍍金屬部12a( 42a)塡充。因此,第1導電層12(32、42)變緻凌 旦第1導電層12(32、42)變緻密,則在第1導電 (32、42)內部的破壞起點(剝離起點)減少,而齡 後的製造製程等中的剝離減少。 又,第1導電層12(32、42)的剝離主要原因, 有:在第3圖所示之實施形態的製造方法中’在第3| 的製程中阻劑溶劑的浸入,在第3圖(D )的製程中窄 覆應力所造成的剝離,在第3圖(E )的製程中阻劑| 劑的浸入,在第3圖(F)的製程中第1導電層除去密 入。 又,因爲以無電解鍍金屬部12a(32a、42a)墙 隙V來消除非導通部,所以第1導電層12 ( 32、42 ) 不需增厚而能作成薄層。爲了以電鍍法形成第2導電 (33、43),在第1導電層12(32、42)之任2點帛 是導通的。假如在第1導電層12(32、42)內產生1 的部分時,則在進行電鑛之際便無法在該非導通部夭 鍍覆,而會成爲電路不良。若爲了使第1導電層 所形 '示意 :電層 32a、 1 〇 - 層12 :使之 例如 0(C) 「因鍍 ί去溶 〔的浸 t充空 本身 層13 3必需 <導通 卜形成 (32、 -43- 201101947 42)確實地導通而將第1導電層i2( 32、42)塗布成厚層, 則會導致成本變高’連帶使得因空隙V的增加致使破壞起 點增加。雖然也可考量以無電解鑛覆來形成第2導電層13 (33、43)的方法,但是若銨覆丨〜數1〇卜111的厚度時,會 變得比電鍍的成本高。
又’無電解鍍金屬係與例如清潔製程、水洗製程、酸處 理製程、水洗製程、預浸泡製程、活化製程(a c t i v a t 〇 r process)、水洗製程、還原製程、水洗製程等處理一起地 進行無電解鏟銅。作爲該無電解镀銅的具體例而言,例如 使用 Atotech Japan股份有限公司製之商品名 Basic Printoganth Ml ( 8 5 m 1 /1 ) 、 CopperPrintoganth MSK (4 5 m 1 /1 ) ' StabilizerPrintoganth Ml ( 1.5ml/l )、
StarterPrintoganth Ml ( 8ml/l) 、Reducer Cu ( 16ml/l)作 爲試藥,在35 °C下進行10分鐘。 [實施例1] 準備以水作爲溶媒,且分散有粒子徑40nm的銅粒子 之銅的濃度爲8重量%之導電性墨,將其塗布在絕緣性基 材之聚醯亞胺膜(Kapton EN),在6(TC下,於大氣中乾 燥10分鐘。進一步地在250。(:下於氮氣體環境中(氧濃度 10 Oppm)實施30分鐘的熱處理。此時所製得之第1導電層 的電阻値爲40μΩ cm。接著,在第1導電層上進行銅的電鍍’ 藉以製得1 2 μιη厚的印刷配線板用基板。 [實施例2] 除了將熱處理的氣體環境定爲3%氫、97%氮以外’其 -44- 201101947 他部分係利用與實施例1同樣的方式進行。此時所製得之 第1導電層的電阻値爲l〇pQcm。進一步地在第1導電層上 電鍍銅’藉以製得12μηι之銅厚的印刷配線板用基板。 [第2實施形態] 參照以下的圖式’就本發明之印刷配線板用基板及其製 造方法、印刷配線板及其製造方法的第2實施形態加以說 明’以供理解本發明。但是’以下說明爲本發明的實施形 ^ 態’並非限定申請專利範圍所記載的內容者。 首先參照第7〜9圖,就本發明第2實施形態之印刷配線 板用基板及其製造方法、印刷配線板及其製造方法加以說 明。 首先參照第7圖(a),說明第2實施形態之印刷配線 板用基板1。 印刷配線板用基板101爲在正反兩面具備1層導電層之 印刷配線板用基板,係利用由膜或片構成之絕緣性基材 〇 110、及披覆該絕緣性基材110之正反表面的導電性墨層 120來構成。 又,如第7圖(a)所示,將貫穿絕緣性基材110之 貫穿孔1 1 1設置在印刷配線板用基板1 0 1。 又,貫穿孔111的數量、形成位置等並不限定於本實 施形態者,可適宜變更。 前述絕緣性基材110係成爲用來積層導電性墨層120 的基台,薄者當作膜使用,又,厚者當作片使用。 -45- 201101947 又,作爲絕緣性基材110的材料,可使用與在第】實 施形態中已述者同樣的材料。 在本實施形態2中亦使用聚醯亞胺膜作爲絕緣性基材 110° 前述導電性墨層120係成爲將形成在絕緣性基材U0 之貫穿孔111內孔之全表面、及絕緣性基材M()之正反表 面披覆的導電層,藉由將含有金屬粒子的導電性墨塗布在 絕緣性基材110表面來形成。藉由作成導電性墨的塗布 層’即可在不需要真空設備的情況下容易地以導電性皮膜 覆蓋絕緣性基材110的正反表面。 又’導電性墨層1 20爲包含在塗布導電性墨後,施加乾 燥或燒成等熱處理者。 總之,導電性墨只要是能藉由將其塗布於形成在絕緣性 基材110之貫穿孔111內孔之全表面、及絕緣性基材110 之正反表面,來積層導電性物質者即可。 在本第2實施形態中,係使用含有:作爲具有導電性 的導電性物質之金屬粒子、使該金屬粒子分散之分散劑、 及分散媒者來作爲導電性墨。藉由使用此種導電性墨來塗 布,可將由微細的金屬粒子構成的塗布層積層在絕緣性基 材110的正反表面。 作爲構成前述導電性墨的金屬粒子’與第1實施形態同 樣地,能使用 Cu、Ag、Au、Pt、Pd、RU、Sn、Ni、Fe、 Co、Ti、In中任1個或2個以上的元素。但是’作爲導電 性佳、容易進行印刷配線處理、成本上經濟者而H ’適合 -46- 201101947 使用Cu。 在本第2實施形態中亦使用Cu。 前述導電性墨所含的金屬粒子大小,係使用粒子徑爲 l~5 0 0nm者。相較於一般的塗裝用者,該粒子徑明顯較小’ 可作爲適合製得緻密的導電薄膜者。在粒子徑小於Inm的 情況,在墨中的分散性、穩定性不見得好,且粒子太小會 使得積層相關的塗裝費工夫。又,在超過50 Onm的情況, 會變得容易沈澱,又在塗布時容易出現不均。考慮分散性、 ^ 穩定性、防止不均等,較佳爲30〜lOOnm。 導電性墨所含之金屬粒子,如已述般,可利用能作出粒 徑小、整齊,且能將形狀作成爲球形或粒狀之鈦氧化還原 法來製得。藉此,能將導電性墨層120形成爲薄、緻密的 層。 又’在本第2實施形態中’雖然是將印刷配線板用基板 1 0 1構成爲在正反兩面具備1層導電層之印刷配線板用基 板,但是未必限於如此的構成。例如,亦可如第7圖(b ) 〇 所不’以導電性墨層120作爲第1導電層,利用電解鍍覆 製程(所謂的電鍍法)將第2導電層的鍍覆層13〇積層在 第1導電層上’藉以構成爲在正反兩面具備2層導電層之 印刷配線板用基板102。 又’爲了提尚絕緣性基材1 1 0與導電性墨層1 2 〇之間的 密著性’亦可構成使由Ni、Cr、Ti、Si中任1個或2個以 上的元素構成之中間層存在於兩者間。該等中間層可藉由 將例如聚酿亞fee等樹脂性絕緣性基材11 〇進行鹼處理,使 -47- 201101947 官能基露出在樹脂表面,使金屬酸對其產生作用而製得。 又,針對Si,可利用將樹脂性絕緣性基材11〇進行砂院稱 合處理來製得。 接著亦參照第8、9圖,就本發明第2實施形態之印 刷配線板用基板及其製造方法、印刷配線板及其製造方法 加以說明。 第2實施形態之印刷配線板1 〇3,係藉由在已形成於 印刷配線板用基板101之貫穿孔111內孔之全表面、及印 刷配線板用基板101之正反表面形成鍍覆層,而以導電性 墨層120作爲第1導電層、以鍍覆層130作爲第2導電層 所形成之兩面印刷配線板。 該印刷配線板1 〇 3係使用第2實施形態的印刷配線板用 基板1 〇 1,利用所謂的相減法製造。 更具體而言,參照第8、9圖,係經由下列製程製造, 包括:貫穿孔形成製程A 1,係於絕緣性基材1 1 〇形成貫穿 孔11 1 ;導電性墨塗布製程A2,係在貫穿孔形成製程A 1 後,將含有分散於溶媒中之金屬粒子的導電性墨塗布在已 形成貫穿孔1U之絕緣性基材Π 0 ;未圖示的熱處理製程, 係在導電性墨塗布製程A 2後,進行熱處理;鍍覆製程a 3, 係在熱處理製程後,進行電解鑛銅;阻劑圖案形成製程 A4,係在鍍覆製程A3後’形成阻劑圖案;及配線電路形 成製程A5,係在阻劑圖案形成製程A4後,形成配線電路。 首先’參照第8圖’藉由前述貫穿孔形成製程a 1,使 用鑽孔加工及雷射加工等於絕緣性基材1 1 0形成貫穿孔 -48- 201101947 111° 之後,藉由導電性墨塗布製程A2,將含有金屬粒子的 導電性墨塗布在貫穿孔111內孔之全表面、及絕緣性基材 1 10之正反表面。 接著,藉由未圖示的熱處理製程,使已塗布的導電性墨 中之金屬粒子黏附在絕緣性基材110上作爲金屬層。藉 此,在形成於絕緣性基材110之貫穿孔111內孔之全表面、 及絕緣性基材110之正反表面,形成含有成爲導電層的金 〇 屬粒子之導電性墨層120。 利用以上方式,可製造如第7圖(a)所示之在正反兩 面具備1層導電層之印刷配線板用基板1 0 1。 接著,如第8圖所示,藉由鍍覆製程A3,在貫穿孔111 內孔之全表面及絕緣性基材110之正反表面,藉由使用銅 的電解鍍覆製程(所謂的電鍍法)來形成鍍覆層130。 藉此,可形成以導電性墨層120作爲第1導電層、以積 層在第1導電層上之鍍覆層130作爲第2導電層的導電 〇 W 層。即,可製造如第7圖(b)所示之在正反兩面具備2層 導電層的印刷配線板用基板1 〇2。 之後,如第8、9圖所示,在藉由阻劑圖案形成製程A4 來將阻劑140積層在鍍覆層130的狀態下,使用圖案遮罩 1 4 1來曝光,進行顯影,藉以形成阻劑圖案1 42,且披覆應 成爲配線圖案的部分。 接著,如第9圖所示,藉由配線電路形成製程A5之蝕 刻製程A5-1來將除了應成爲配線圖案的部分以外之不要 -49- 201101947 的導電層除去。 之後,藉由配線電路形成製程A5之阻劑圖案剝離製程 A5-2來剝離阻劑圖案142。 藉由經由以上製程,可製造使用第2實施形態之印刷配 線板用基板101的印刷配線板103。 又,在本第2實施形態中,雖然是構成爲只以電解鍍覆 製程(所謂的電鍍法)來形成鍍覆層1 3 〇,但是未必限於 如此的構成。 例如,亦可構成爲在電解鍍覆製程前,具備無電解鍍覆 製程。 藉由作成如此的構成,能將第1導電層之導電性墨層 1 2 0的厚度作成薄層。因此,能夠作成能節省墨量、能謀 求成本削減之印刷配線板用基板1 〇 1及印刷配線板1 03。 又,電解鍍覆製程中所使用之金屬亦不限於銅(Cu), 亦可作成使用銀(Ag)、金(Au)等導電性優良的金屬之 構成》 又,使用第2實施形態之印刷配線板用基板1 0 1所構成 的印刷配線板103的製造方法,不限定於上述之相減法。 包括利用其他各種的相減法、其他的製法所製造者,總之, 使用第2 ·實施形態之印刷配線板用基板1 〇 1者係屬於本實 施形態的印刷配線板103。 以下’就印刷配線板用基板1 0 1及印刷配線板1 0 3的構 成、製造方法更詳細地加以說明。 (絕緣性基材之構成) -50 - 201101947 作爲絕緣性基材110’能使用在一方向上連續的連續 材。可使用連續材,以連續製程製造印刷配線板用基板 1 01。絕緣性基材1 1 0能使用既定尺寸的獨立片。 作爲絕緣性基材110使用的材料,除了聚醯亞胺以外, 還有如上所述之絕緣性堅硬材料、可撓材料等。 作爲導電性墨’係使用含有微細的金屬粒子作爲導電性 物質,另含有使該金屬粒子分散之分散劑、及分散媒者。 分散於前述導電性墨之金屬粒子的種類及大小,除了使 〇 用l~500nm的Cu粒子以外,其餘部分係如上所述。 又,金屬粒子之製造方法,包括已述之鈦氧化還原法, 可爲如下的製造方法。 關於金屬粒子之製造方法,利用氧化還原法製造金屬 粒子時的還原劑、導電性墨所含之分散劑、分散媒係如上 所述。 又,關於金屬粒子粒徑、導電性墨之調整亦如上所述。 又,關於將分散有金屬粒子之導電性墨塗布在絕緣性 〇 基材10上的方法亦如上所述。 (塗布層之熱處理) 藉由將塗布在絕緣性基材110上之導電性墨進行熱處 理,以燒成之塗布層製得黏附在基材上的導電性墨層120。 導電性墨層120的厚度較佳爲0.05〜2μιη。 關於塗布層之熱處理係如上所述。 (利用鍍覆製程積層鍍覆層) 積層在導電性墨層120上的鍍覆層130係利用鍍覆製程 -51- 201101947 A3來進行積層。實際上是藉由使用銅(Cu)之電解鍍覆製 程(所謂的電鍍法)來進行。在本第2實施形態中,因爲 預先將第1導電層之導電性墨層120形成爲下層,所以能 容易地以電鍍法形成第2導電層之鍍覆層130。 藉由使用電解鍍覆製程,能快速地積層至既定的積層厚 度爲止。又,有能正確地調整厚度來進行積層的優點。又。 能將所製得之鍍覆層130作成無缺陷之均質的層。 鍍覆層1 3 0的厚度,係依所欲製作的印刷電路來設定, 其厚度並未特別限定。惟,只要是在以形成高密度、高性 能的印刷配線爲目的之範圍內,作爲可形成該種高密度配 線的厚度,例如可作成數十微米的導電層。 第1導電層之導電性墨層120及第2導電層之鍍覆層 130的厚度關係,因爲第1導電層之導電性墨層120,係藉 由將絕緣性基材110的表面作成導電性來發揮形成第2導 電層之鍍覆層130所需之基底形成的作用’所以只要是在 確實地披覆絕緣性基材110之正反表面的範圍內,即使其 厚度薄亦足夠的。相對於此,鍍覆層13〇需要用以形成印 刷配線所需的厚度。因此,實質上能考量以鍍覆層1 3 0的 厚度作爲整個導電層的厚度。 電解鎞覆製程(所謂的電鑛法)’能使用過去周知的電 鍍浴,且選擇適切的條件,以可將既定厚度的電鍍層無缺 陷、快速地形成的方式進行。 在本第2實施形態中,作爲印刷配線板用基板1 〇 1的導 電層,是以Cu構成第1導電層之導電性墨層120。在以 -52- 201101947
Cu構成第2導電層之鍍覆層13〇的情況,雖然以Cu來作 成導電性墨層120較佳,但是也可採用其他與cu之密著性 佳的金屬。當然,在不考慮成本等之情況,導電性墨層120, 鍍覆層130不一定需爲Cl 性基材110及鍍覆層130 使用導電性優良的金屬。 如已述般,爲了提高 之導電性墨層120之間的 O Ti、Si中任1個或2個以 式進行。在該情況,形成 加入。該預備處理,係將 材110進行鹼處理,藉以 使前述金屬元素的金屬酸 Si的中間層而言,係利用 烷耦合處理來製得。 如上所述,根據使用 〇 板1 0 1所構成之印刷配線 去的兩面印刷配線板及其 的真空設備,可抑制設備 寸限制。又,不需除渣處 不受限於基材的材質而能 性能、導電層充分薄層化 佳的蝕刻(能防止所謂的 高性能的兩面印刷配線之 ^,導電性墨層1 20能使用對絕緣 密著性佳的金屬,鍍覆層130能 在絕緣性基材110與第1導電層 密著性,亦可預先使由Ni、Cr、 上的元素構成之中間層存在的方 中間層的製程係作爲預備處理而 例如聚醯亞胺等樹脂性絕緣性基 使官能基露出在樹脂表面,藉由 對其作用來製得中間層。又,就 將樹脂性絕緣性基材1 1 〇進行矽 第2實施形態之印刷配線板用基 板103及其製造方法,相較於過 製造方法,則在製造時不需高價 成本,同時製造效率佳,不受尺 理,不必使用有機物接著劑,且 使用各種基材來達成高密度、高 。又,能在蝕刻製程時進行精度 蝕刻崩塌)。又,能實現高密度、 大量生產化。 -53- 201101947 即,如第1 2、1 3圖所示,過去的兩面印刷配線板1 05, 一般係使用藉由將銅薄膜以濺鍍法積層在絕緣性基材110 的正反表面來形成導電層150之貼銅積層基板104,藉由 貫穿孔形成製程A 1形成貫穿孔Π 1後,進行除渣處理,藉 由鑛覆製程A3,利用進行無電解鍍覆製程、電解鍍覆製程 來形成鍍覆層1 3 0,經由阻劑圖案形成製程A4、配線電路 形成製程A5所製造者。 因此,需要用來進行濺鍍法的真空設備,設備的建 設、維持、運轉等設備成本高。又,所使用之絕緣性基材 110的供給、薄膜形成、絕緣性基材110的收納等全部必 需在真空中操作,同時在形成貫穿孔111後必需有除渣處 理,製造效率差,在增大絕緣性基材110的尺寸上有其極 限。 又,由於配線電路的厚度成爲原來的貼銅積層基板 104的厚度與鍍覆層130的厚度加總之厚度,所以使得配 線電路成爲厚層,而難以製作高密度、高性能的配線電路, 同時難以在蝕刻製程時進行精度佳的蝕刻(會產生所謂的 蝕刻崩塌)。 接著,參照第1 〇、1 1圖,說明第2實施形態之印刷 配線板之製造方法的變形例。 本變形例是使用印刷配線板用基板1 〇 1、以半加成法 製造印刷配線板103者。就其他的構成而言,與已述之本 發明的第2實施形態相同。就同一構件、發揮同一功能者 賦予同一元件符號,省略以下的說明。 -54- 201101947 首先’參照第10圖,藉由貫穿孔形成製程A1,使用 鑽孔加工及雷射加工等於絕緣性基材1 1 0形成貫穿孔1 1 1。 接著,藉由導電性墨塗布製程A2,將含有金屬粒子 的導電性墨塗布在貫穿孔111內孔之全表面、及絕緣性基 材110之正反表面。 之後,藉由未圖示的熱處理製程,使已塗布的導電性 墨中之金屬粒子黏附在絕緣性基材110上作爲金屬層。藉 此,在絕緣性基材110之正反表面,形成含有成爲導電層 Ο 的金屬粒子之導電性墨層120。 利用以上方式,可製造如第1 0圖所示之印刷配線板 用基板101。 接著,在藉由阻劑圖案形成製程A4將阻劑140積層 在印刷配線板用基板1〇1之正反表面的狀態下,使用圖案 遮罩141來曝光,進行顯影,藉此如第11圖所示般形成阻 劑圖案142,披覆除了應成爲配線圖案的部分以外的部分。 接著,藉由鍍覆製程A3,在應成爲配線圖案的部分, ^ 藉由使用銅(Cu)的電解鍍覆製程(所謂的電鍍法)形成 銨覆層1 3 0。 藉此,可形成以導電性墨層120作爲第1導電層、以積 層在該第1導電層上之鍍覆層130作爲第2導電層的導電 層。即,以第1導電層之導電性墨層120作爲基底,使用 阻劑140,、以半加成法將第2導電層之鍍覆層130形成 圖案。 之後,如第11圖所示,藉由配線電路形成製程A5之 -55- 201101947 阻劑圖案剝離製程A5-2來剝離阻劑圖案142。 接著,藉由配線電路形成製程A5之蝕刻製程A5-1,將 藉由阻劑圖案剝離製程A5-2而露出之導電性墨層120除 去。 藉由經歷以上製程,可製造使用本變形例之印刷配線板 用基板1 〇 1之印刷配線板1 〇 3。 又,在本變形例中,亦可構成爲在阻劑圖案形成製程 A4前,具備:以無電解鍍覆層披覆貫穿孔111內孔之全表 面、及絕緣性基材110之正反表面的無電解鍍覆製程。 藉由作成如此的構成,能將第1導電層之導電性墨層 120的厚度作成薄層。因此,能夠作成可節省墨量、可謀 求成本削減之印刷配線板用基板1 〇 1及印刷配線板1 03。 [實施例3] 準備以水作爲溶媒,且分散有粒子徑40nm的銅粒子之 銅的濃度爲8重量%之導電性墨,將其塗布在已形成貫穿 孔之絕緣性基材之聚醯亞胺膜(Kapton EN )的內孔全表面 及正反表面,在60 °C下於大氣中乾燥10分鐘。進一步地 在250°C下於氮氣體環境中(氧濃度lOOppm)實施30分鐘 的熱處理。此時所製得之導電性墨層的電阻値爲40μΩ era。 進一步地在導電性墨層之正反表面進行銅的電鍍,藉以製 得12μιη厚的印刷配線板用基板。 [實施例4] 除了將熱處理的氣體環境設爲3%氫、97%氮以外,其 餘部分係利用與實施例3同樣的方式進行。此時所製得之 -56- 201101947 導電性墨層的電阻値爲1〇μΩ on。進一步地在導電性墨層上 電鑛銅,藉以製得12μιη之銅厚的印刷配線板用基板。 [第3實施形態] 參照以下的圖式,就本發明之第3實施形態加以說 明,以供理解本發明。但是,以下說明爲本發明的實施形 態,並非限定申請專利範圍所記載的內容者。 首先,參照第14〜18圖,就本發明第3實施形態之印 刷配線板用基板及其製造方法、以及使用印刷配線板用基 ^ 板之印刷配線板及其製造方法加以說明。 首先,參照第14圖,說明第3實施形態之印刷配線 板用基板2 0 1。 印刷配線板用基板20 1爲在絕緣性基材表面積層銅而 構成的印刷配線板用基板,其由絕緣性基材2 1 0、導電性 墨層220、及鍍覆層230構成,其中該絕緣性基材210係 由膜或片構成,該導電性墨層220係由第1導電層之導電 性墨構成,該鎪覆層230係由第2導電層之銅構成。 〇 則述絕緣性基材210係成爲用來積層導電性墨層220 的基台,薄者當作膜使用,又,厚者當作片使用。 又,作爲絕緣性基材210的材料,能使用與在第1實 施形態、第2實施形態中已述者同樣的材料。 在本第3實施形態中亦使用聚醯亞胺膜作爲絕緣性基 材 2 1 〇。 即述導電性墨層220’係形成由銅所構成之鍍覆層230 的基底層’同時具備可抑制氧化銅的成長之效果的導電 -57- 201101947 層,藉由將含有金屬粒子的導電性墨塗布在絕緣性基材2 1 0 表面而形成。 又,在本第3實施形態中,使用鎳(Ni)作爲金屬粒 子。 藉由如此地作成使用鎳(Ni )作爲金屬粒子的構成, 由於鎳(Ni)不會生成鈍性皮膜’所以如第15圖的上層所 示,能使金屬粒子Ml (鎳粒子)分散附著在絕緣性基材 210與以銅所形成之鍍覆層230的界面K。 因此,能抑制在氧化氣體環境中(尤其是在高溫的氧 化氣體環境中),在絕緣性基材210與鍍覆層230的界面 K之鍍覆層230氧化。 在此,「在高溫的氧化氣體環境中」係指印刷配線板 用基板20 1的製造階段(例如乾燥或燒成等熱處理製程)、 及印刷配線板用基板2 0 1的使用階段(例如使用印刷配線 板用基板20 1之印刷配線板的製造階段)等,將印刷配線 板用基板201放置在高溫的氧化氣體環境之各種狀況者° 更具體而言,如第15圖的上層所示,在將已使金屬 粒子Ml (鎳粒子)分散附著於絕緣性基材210與鍍覆層 2 3 0的界面K之印刷配線板用基板2 0 1,放置在高溫的氧化 氣體環境中的情況下,如第15圖的下層所示,在界面K 氧化銅層X只成長在金屬粒子Ml不存在的部分。即’能 抑制氧化銅層X在界面K中均句地成長。因此,該不均勻 的氧化銅層X成爲錨定效果(anchor effect ),能防止絕 緣性基材210與鍍覆層230之密著力低落。 -58- 201101947 依此,能有效防止絕緣性基材210與鍍覆層230之剝 離。因此,能作成可靠性高的印刷配線板用基板201。 又,如第15圖所示,由於金屬粒子之鎳(Ni)係直 接以粒子形狀存在於界面K,所以能增大每單位體積的表 面積,能在使用印刷配線板用基板201形成印刷配線板之 際等實現良好的蝕刻性。 即,如第16圖(a)的上層所示,過去,在使用濺鍍 法、以銅將導電層之鍍覆層230形成於絕緣性基材210表 ^ 面而構成之印刷配線板用基板202中’如第16圖(a)的 下層所示,在高溫的氧化氣體環境中氧化銅層X在絕緣性 基材210與鍍覆層230的界面K成長爲均勻的層狀,而有 氧化銅層X成爲起點,鍍覆層230之剝離容易產生的問題》 針對此問題,有如第16圖(b)所示,藉由使用濺鏟法 使氧化防止效果高的金屬物質(例如鉻(Cr )等)附著在 絕緣性基材210與導電層之鑛覆層23 0的界面K,來形成 晶種層N (所謂的阻障層(barrier layer ))者。 〇 但是,在如此之使用濺鍍法形成晶種層N的情況,爲 了在絕緣性基材2 1 0上形成均勻的晶種層N,必需使阻障 效果高的金屬物質均勻附著在絕緣性基材210上。因此使 得阻障效果高的金屬物質形成難鈾刻層,而有在使用印刷 配線板用基板202形成印刷配線板之際等的蝕刻製程中需 要花時間去除晶種層N,同時增加製造製程等問題。 對此,根據第3實施形態的印刷配線板用基板201, 能同時實現:防止伴隨氧化物在高溫氧化氣體環境中成長 -59- 201101947 所造成之鍍覆層23 0剝離、及在蝕刻製程中良好的蝕刻 性。因此,能作成可靠性優良,同時富有加工性之印刷配 線板用基板201。 又,藉由作成導電性墨的塗布層,能不需真空設備而 容易地將導電性墨層220形成在絕緣性基材210的表面。 因此,能以導電性墨層220作爲鍍覆層230的基底層,能 讓鍍覆層23 0之形成變得容易。 又,導電性墨層220爲包括在塗布導電性墨後,施加 乾燥或燒成等之熱處理者。 總之,導電性墨只要是能藉由將其塗布在絕緣性基材 2 1 0的表面來積層導電性物質者即可。 在本第3實施形態中,係使用含有:作爲具有導電性之 導電性物質的金屬粒子Ml、使該金屬粒子Ml分散的分散 劑、及分散媒者作爲導電性墨來塗布。藉由使用如此的導 電性墨進行塗布,可將含有微細金屬粒子L的皮膜形成在 絕緣性基材2 1 0表面。 作爲構成前述導電性墨之金屬粒子Ml,雖然在本第3 實施形態中是作成使用鎳(Ni )的構成,但是未必限於如 此的構成,除了鎳(Ni)以外,亦可作成使用銅(Cu)、 鈦(Ti)、釩(V)中任1個或2個以上的元素及其氧化物 的構成。 前述導電性墨所含的金屬粒子Μ 1之大小,係如已述 般,使用粒子徑爲1〜500 nm者。相較於通常的塗裝用者, 該粒子徑明顯較小,可作爲適合製得緻密的導電薄膜者。 -60- 201101947 在粒子徑小於lnm的情況,在墨中的分散性、穩定性不見 得好,且粒子太小會使得積層相關的塗裝費工夫。又,在 超過500nm的情況,會變得容易沈澱,又在塗布時容易出 現不均。若考慮分散性、穩定性、防止不均等,較佳爲 30~100nm ° 又,作爲金屬粒子Ml每單位面積(每1画2)的粒子 數,在金屬粒子Ml之粒子徑爲lOnm的情況,較佳爲1x1 〇9 個〜ΙχΙΟ11個。又,在金屬粒子Ml之粒子徑爲50nm的情 Ο 況,較佳爲5><107個~4.6><109個。又,在金屬粒子Ml之粒 子徑爲l〇〇nm的情況,較佳爲1χ1〇8個〜1χ1〇1()個。 即,在假設金屬粒子Ml爲球形的情況,較佳爲使披 覆率成爲0.1〜10。更適合的是以使披覆率成爲0.2~3爲較 佳。 導電性墨所含有之金屬粒子Μ 1,如已述般,可利用能 作出粒徑小、整齊,還能將形狀作成爲球形或粒狀之鈦氧 化還原法來製得。藉此,能將導電性墨層220形成爲薄且 〇 緻密的層。 前述鍍覆層23 0,係隔著導電性墨220被積層在絕緣 性基材210表面的導電層,藉由使用銅的電解鍍覆製程(所 謂的電鍍法)予以形成。在本實施形態中,因爲預先將第 1導電層之導電性墨層220形成爲下層,所以能容易地以 電鍍法形成第2導電層之鍍覆層230。 藉由使用電解鍍覆製程,能快速地積層至既定的積層 厚度爲止。又,有能正確地調整厚度來進行積層的優點。 -61 - 201101947 又。能將所製得之鍍覆層230作成無缺陷之均質的層。 鑛覆層2 3 0的厚度,係依所欲製作的印刷配線電路來 設定,其厚度並未特別限定。惟,只要是在以形成高密度、 高性能的印刷配線爲目的之範圍內,能作成可形成該種高 密度配線的厚度,例如作成1〜數十微米的導電層。 又,電解鍍覆製程(所謂的電鍍法),能使用過去周 知的電鍍浴,且選擇適切的條件,以可將既定厚度的電鍍 層無缺陷地快速地形成的方式進行。 接著,參照第17、18圖,就本發明第3實施形態之 印刷配線板用基板之製造方法,利用使用該印刷配線板用 基板的印刷配線板之製造方法進行說明。 使用第3實施形態之印刷配線板用基板20 1的印刷配線 板203,係以導電性墨層220作爲第1導電層、以鍍覆層 230作爲第2導電層而形成之印刷配線板。 該印刷配線板203係使用本實施形態之印刷配線板用 基板2 0 1,利用所謂的相減法製造。 更具體而言,係經由下列製程製造,包括:前處理製程 B1;導電性墨塗布製程B2,係將分散於溶媒中的導電性墨 塗布在絕緣性基材210;未圖示的熱處理製程,係在導電 性墨塗布製程B2後’進行熱處理;鍍覆製程B3,係在熱 處理製程後’進行電解鍍銅;阻劑圖案形成製程B 4,係在 鑛覆製程B 3後’形成阻劑圖案;及配線電路形成製程b 5, 係在阻劑圖案形成製程B 4後,形成配線電路。 首先參照第17圖’藉由前處理製程Bi對絕緣性基材
-62- 201101947 210的表面施加鹼處理。 更具體而言,在將絕緣性基材210浸入氫氧化鈉水溶 液後,進行水洗、酸洗、水洗、使之乾燥。藉由該前處理 製程B1,由聚醯亞胺膜構成之絕緣性基材210的醯亞胺鍵 結會分解而生成羧基、羰基。 又,在本實施形態中,雖然是作成使用鹼處理作爲前 處理製程B1的構成,但是未必限於該種構成。例如亦可作 成使用電漿處理的構成。 接著,藉由導電性墨塗布製程B2,將含有金屬粒子 Ml之鎳(Ni)的導電性墨塗布在絕緣性基材210表面。 之後,藉由未圖示的熱處理製程,使已塗布的導電性 墨中之金屬粒子Ml黏附在絕緣性基材210上作爲金屬 層。藉此,在絕緣性基材210表面,形成含有成爲導電層 的金屬粒子Ml之導電性墨層220。 接著,藉由鍍覆製程B3 ’隔著導電性墨層220在絕緣 性基材210表面形成鍍覆層230» 更具體而言,藉由使用銅的電解鍍覆製程(所謂的電鍍 法)形成鍍覆層23 0。 藉此,可形成以導電性墨層220作爲第1導電層、以鍍 覆層23 0作爲第2導電層的導電層。即,可製造如第14圖 所示之印刷配線板用基板20 1 ° 之後,如第1 7、1 8圖所示’在藉由阻劑圖案形成製程 B4將阻劑240積層在鍍覆層2 3 0的狀態下’使用圖案遮罩 241來曝光,進行顯影,藉以形成阻劑圖案242 ’披覆應成 -63- 201101947 爲配線圖案的部分。 如第18圖所示,藉由配線電路形成製程B5 程B5-1將除了應成爲配線圖案的部分以外之不 層除去。 之後,藉由配線電路形成製程B 5之阻劑圖 程B5-2來剝離阻劑圖案242。 藉由經由以上製程,可製造使用第3實施形 配線板用基板201的印刷配線板203。 又,使用第3實施形態之印刷配線板用基板 刷配線板203的製造方法,不限定於上述之相減 利用其他各種的相減法、半加成法、其他的製法來 以下,就印刷配線板用基板20 1及使用印刷 板201之印刷配線板203的構成、製造方法,更 以說明。 (絕緣性基材之構成) 作爲絕緣性基材2 1 0,能使用在一方向上連 材。可使用連續材,以連續製程製造印刷配線 201。絕緣性基材210能使用既定尺寸的獨立片。 作爲絕緣性基材210使用的材料,除了聚 外,還有如上所述之絕緣性堅硬材料、可撓材料 作爲導電性墨’係使用含有微細的金屬粒子 導電性物質’又含有使該金屬粒子M1分散之分 分散媒者。 . 分散於前述導電性墨之金屬粒子Ml的種類5 之蝕刻製 要的導電 案剝離製 態之印刷 2 0 1的印 法。包括 :製造者。 配線用基 詳細地加 續的連續 板用基板 醯亞胺以 等。 ‘ Μ1作爲 散劑、及 L大小,除 -64 - 201101947 了使用1 ~500nm的鎳(Ni )粒子以外,其他部分係如上所 述。 又,金屬粒子Ml之製造方法,包括已述之鈦氧化還原 法,可爲如下的製造方法。 金屬粒子Ml能以已述之過去周知的方法製造。 作爲在利用氧化還原法製造金屬粒子Ml時之還原劑, 能使用已述者。 關於導電性墨所含有之分散劑、分散媒係如上所述。 〇 又,關於調整金屬粒子Ml粒徑、導電性墨之調整亦如 上所述。 (以導電性墨對絕緣性基材上之塗布) 作爲將分散有金屬粒子Ml之導電性墨塗布在絕緣性基 材210上的方法,可使用旋轉塗布法、噴灑塗布法、棒塗 布法、模塗布法、狹縫塗布法、輥塗布法、浸泡塗布法等 過去周知的塗布方法。又,也可以利用網版印刷、點膠機 等只塗布絕緣性基材210上的一部分之方式來進行。
U 在塗布後進行乾燥。然後,移到後述的熱處理。 (塗布層之熱處理) 藉由將已塗布在絕緣性基材210上之導電性墨進行熱處 理,以燒成之塗布層製得黏附在基材上的導電性墨層22 0。 導電性墨層220的厚度較佳爲〇.〇5~2μιη。 藉由熱處理,來利用熱使已塗布之導電性墨中所含的分 散劑或其他有機物揮發、分解而自塗布層除去,同時將殘 留的金屬粒子Ml作成燒結狀態、或處於至燒結的前階段 -65- 201101947 而相互密著、固體接合般的狀態,使其強固地黏附至絕緣 性基材2 1 0上。 熱處理亦可在大氣中進行。又,爲了防止金屬粒子Ml 氧化,亦可在大氣中燒成後,在還原氣體環境中進一步燒 成。從抑制藉由前述燒成所形成之導電性墨層220的金屬 結晶粒徑變得過大、或產生孔隙的觀點來看,燒成的溫度 能定爲700度以下。 當然,在絕緣性基材2 1 0爲聚醯亞胺等有機樹脂的情況 下,考慮絕緣性基材2 1 0的耐熱性,前述熱處理係以5 00 °C 以下的溫度進行。熱處理溫度的下限,若考慮將導電性墨 中所含之除了金屬粒子Ml以外的有機物從塗布層除去之 目的,則以1 5 0 °C以上爲佳。 又,作爲熱處理氣體環境,尤其是考慮所積層的金屬粒 子Μ1極微細,爲了良好地防止其氧化,例如可作成將〇2 濃度定爲l〇〇〇PPm以下等使〇2濃度減少之非氧化性氣體環 境。進一步地,例如能藉由含有低於爆發下限濃度(3 % ) 之氫等來作成還原性氣體環境。 以上,完成以導電性墨對絕緣性基材2 1 0上的塗布、及利 用塗布層之熱處理來形成導電性墨層220的製程。(以鍍 覆製程積層鍍覆層) 隔著導電性墨層220積層在絕緣性基材2 1 0表面之鍍覆 層23 0係利用鍍覆步驟B3進行積層。實際上是利用使用銅 (Cu)之電解鍍覆製程(所謂的電鍍法)來進行。 第1導電層之導電性墨層22〇及第2導電層之鍍覆層 -66 - 201101947 23 0的厚度關係,因爲第1導電層之導電性墨層220,係藉 由將絕緣性基材210的表面作成導電性來發揮形成第2導 電層之鍍覆層230所需之基底形成的作用,所以只要是在 確實地披覆絕緣性基材210之正反表面的範圍內,即使其 厚度薄亦足夠。相對於此,鍍覆層23 0需要用以形成印刷 配線所需的厚度。因此,實質上鍍覆層23 0的厚度可被視 爲作爲整個導電層的厚度。 在本第3實施形態中,作爲印刷配線板用基板201的 Ο 導電層,是以鎳(Ni)構成第1導電層之導電性墨層22〇。 在以銅(Cu)構成第2導電層之鍍覆層23 0的情況,雖然 亦可採用除了鎳(Ni)以外之與銅(Cu)之密著性佳之金 屬作爲導電性墨層220,但是以使用鎳(Ni )爲佳。 又,在本實施形態中,雖然是作成只以電解鍍覆製程來 構成鍍覆製程B3,但是亦可構成爲具備:在電解鍍覆製程 前以無電解鍍覆層披覆絕緣性基材210表面的無電解鍍覆 製程。 〇 U 藉由作成如此的構成,能將第1導電層之導電性墨層220 的厚度作成薄層。因此,能夠作成可節省墨量、可謀求成 本削減之印刷配線板用基板20 1及印刷配線板203。 如上所述,根據第3實施形態之印刷配線板用基板20 1 及其製造方法、使用印刷配線板用基板20 1之印刷配線板 203及其製造方法,相較於過去利用濺鑛法形成導電層而 構成之印刷配線板用基板、及使用該印刷配線板用基板之 印刷配線板,則在製造時不需高價的真空設備,可抑制設 -67- 201101947 備成本,同時製造效率佳,不受尺寸限制。又,不必使用 有機物接著劑,且不受限於基材的材質而能使用各種基材 來達成高密度、高性能、導電層充分薄層化。又,可抑制 在氧化氣體環境中(尤其是在高溫的氧化氣體環境中), 氧化物成長在絕緣性基材210與鍍覆層23 0的界面K,藉 此能防止絕緣性基材2 1 0與鍍覆層23 0之剝離,進而作成 蝕刻性良好的印刷配線板用基板20 1及印刷配線板203。 又,能實現高密度、高性能的印刷配線板2 0 3之大量生產 化。 接著,參照第19圖,說明第3實施形態之印刷配線 板用基板的變形例。 本變形例是使形成導電性墨層的金屬粒子變化者。關 於其他的構成,係與已述之第3實施形態相同。就同一構 件、發揮同一功能者賦予同一元件符號,並省略以下的說 明。 在本變形例中,以由鎳(Ni)構成之金屬粒子Ml、 及由銅(Cu)構成之金屬粒子M2之2種類金屬粒子形成 導電性墨層220。 藉由作成如此的構成,能容易對分散附著在絕緣性基 材210與鍍覆層23 0之界面K且由鎳(Ni)構成之金屬粒 子Ml之每單位面積的粒子數進行調整,使其更均句地分 散附著。 又,將由如此的構成所構成之印刷配線板用基板20 1 放置在高溫的氧化氣體環境時,如第19圖的下層所示,在 -68- 201101947 界面K中氧化銅層X只成長在由銅(Cu)構成之金屬粒子 M2存在的部分。即,能抑制氧化銅層X在界面K中成長 爲均勻的層狀。因此,該不均勻的氧化銅層X成爲錨定效 果,能防止絕緣性基材210與鍍覆層23 0之密著力降低。 依此,能有效防止伴隨氧化物在高溫氧化氣體環境中 成長所造成之絕緣性基材210與鍍覆層230的剝離。因此, 能作成可靠性高的印刷配線板用基板20 1。 又,金屬粒子之鎳(Ni)及銅(Cu)係直接以粒子形 Ο 狀存在於界面K。因此,在使用印刷配線板用基板201形 成印刷配線板之際等,於鈾刻製程B5-1中,伴隨由銅(Cu) 構成之金屬粒子M2的蝕刻,也能使由鎳(Ni)構成之金 屬粒子Μ 1鈾刻。因此能實現更良好的蝕刻性。 又,導電性墨層20中之鎳(Ni)及銅(Cu)的混合 比,係以Ni/(Ni+Cu)設成0.05〜0.9爲佳,更佳係設成 0.2〜0.8 。 [實施例5] 0 準備以水作爲溶媒,且分散有粒子徑4〇nm的鎳粒子 之鎳的濃度爲5重量%之導電性墨’將其塗布在絕緣性基 材之聚醯亞胺膜(Kapton EN)的表面’在60°C下於大氣中 乾燥10分鐘。進一步,在300 °C下於氮氣體環境中(氧濃 度lOOppm)實施30分鐘的熱處理。進而在導電性墨層之 表面進行0.3 μιη銅的無電解鍍覆,然後,進行銅的電鍍’ 藉以製得1 2 μηι厚的印刷配線板用基板。 [實施例6] -69- 201101947 除了將熱處理的氣體環境定爲3%氫、97%氮以外,其 他部分係利用與實施例5同樣的方式進行。接著,在導電 性墨層上進行〇_3μιη之銅的無電解鍍覆,進一步地進行銅 的電鍍,藉以製得1 2 μιη之銅厚的印刷配線板用基板。 [實施例7] 使用如下的試料及試驗方法來進行剝離強度試驗及 蝕刻性試驗’依以下的基準來進行剝離強度的評估及蝕刻 性的評估。將其結果顯示在表1。 (試料) 使用將鍍覆層(由銅構成)之厚度及形狀定爲同一條 件之以下3種類試料。 鑛覆層之厚度:18μιη 形狀:寬度1 cm之長方形狀 試料1 :本發明(第3實施形態)之印刷配線板用基板 試料2 :以濺鏟法,只使用Cu,而不具備晶種層的印刷 配線板用基板 試料3 :以濺鍍法,具備晶種層(Ni及Cr )的印刷配線 板用基板 (剝離強度的評估) 試驗方法 將各試料在1 5 0 °C的大氣中放置1 6 8小時後,利用兩面 接著劑來將聚醯亞胺膜面貼附至有剛性的板。接著’以刀 片(cutter knife)在導電層與聚醯亞胺間做出切口 ’藉由 以拉伸速度5 0麵/min之速度將導電層側剝離1 8 0度’來測 -70- 201101947 定剝離強度(密著強度)。 將6N/cm以上者評價爲〇,低於6N/cm者評價爲X。 (蝕刻性的評估) 將各試料在4 0 °C之1 〇 %過硫酸鈉水溶液中浸漬1 2 0 秒,以金屬顯微鏡確認有無殘渣。 將無殘渣殘留者評價爲〇,有殘渣殘留者者評價爲X。 [表 1] _ _
剝離強度 蝕刻性評估 初期 1 5 0 °C、1 6 8 小時 後 試料1 :本發明 (第3實施形態) 9N/cm 〇 : 8 Ν / cm Ο 試料2 :無晶種層 8N/cm X : 1 Ν / cm ο 試料3 :有晶種層 8 N / cm 〇 : 7 Ν / cm X 由表1的結果得知,在本發明第3實施形態之印刷配線 板用基板中,能同時實現在高溫的氧化氣體環境中防止導 ❹ 電層剝離、及良好的蝕刻性。 (產業上之可利用性) 根據本發明,可在不需真空設備的情況下以低成本良好 地提供高密度、高性能的印刷配線板用基板、印刷配線板’ 在印刷配線領域的產業上之利用性高。 【圖式簡單說明】 第1圖係說明本發明第1實施形態之印刷配線板用基板及 其製造方法的圖。 -71- 201101947 第2圖係說明本發明第1實施形態之印刷配線板之製造方 法的圖。 第3圖係說明本發明第1實施形態之印刷配線板之其他製 造方法之第1例的圖。 第4圖係說明本發明第1實施形態之印刷配線板之其他製 造方法之第2例的圖。 第5圖係說明在本發明第1實施形態之印刷配線板用基 板、印刷配線板及印刷配線板用基板之製造方法中,以對 第1導電層施加無電解鍍金屬部或無電解鍍金屬製程的方 式來進行之例的圖。 第6圖係將對第1導電層施加無電解鍍金屬部或無電解鍍 金屬製程的情況、及未施加的情況之作用效果進行比較說 明的圖。 第7圖係說明本發明第2實施形態之印刷配線板用基板的 立體圖,(a)係顯示在正反兩面具備1層導電層之印刷配 線板用基板的圖,(b)係顯示在正反兩面具備2層導電層 之印刷配線板用基板的圖。 第8圖係說明本發明第2實施形態之印刷配線板用基板及 印刷配線板之製造方法的剖面圖。 第9圖係說明本發明第2實施形態之印刷配線板之製造方 法的剖面圖。 第10圖係說明本發明第2實施形態之印刷配線板的製造方 法之變形例的剖面圖。 第1 1圖係說明本發明第2實施形態之印刷配線板的製造方 -72- 201101947 法之變形例的剖面圖。 第12圖係說明過去的印刷配線板之製造方法的剖面圖。 第1 3圖係說明過去的印刷配線板之製造方法的剖面圖。 第1 4圖係說明本發明第3實施形態之印刷配線板用基板的 立體圖。 第1 5圖係將本發明第3實施形態之印刷配線板用基板的構 造簡化、說明的剖面圖。 第1 6圖係將過去的印刷配線板用基板的構造簡化、說明的 Ο 剖面圖,(a )係顯示不具備晶種層之印刷配線板用基板的 圖,(b)係顯示具備晶種層之印刷配線板用基板的圖。 第1 7圖係說明本發明第3實施形態之印刷配線板用基板及 使用該印刷配線板用基板之印刷配線板的製造方法的剖面 圖。 第1 8圖係說明本發明第3實施形態之印刷配線板用基板及 使用該印刷配線板用基板之印刷配線板的製造方法的剖面 圖。 〇 第1 9圖係將本發明第3實施形態之印刷配線板用基板之變 形例之構造簡化、說明的剖面圖。 【主要元件符號說明】 1 印 刷 配 線 板 用 基板 11 絕 緣 性 基 材 12 第 1 導 電 層 12a 無 電 解 鍍 金 屬 部 13 第 2 導 電 層 -73- 201101947 2 印刷配線板 2a 阻劑 2b 配線圖案 3 印刷配線板 3 a 阻劑 3b 配線圖案 3 1 絕緣性基材 32 第1導電層 3 2a 無電解鍍金屬部 33 第2導電層 4 印刷配線板 4 a 阻劑 4b 配線圖案 4 1 印刷配線層 4 1a 絕緣性基材 41b 導電層 42 第1導電層 42 a 無電解鍍金屬部 43 第2導電層 M 金屬粒子 V 空隙 10 1 印刷配線板用基板 102 印刷配線板用基板 103 印刷配線板 -74- 201101947
104 貼 銅 積 層 基 板 105 兩 面 印 刷 配 線 板 110 基 材 111 貫 穿 孔 120 導 電 性 墨 層 130 鍍 覆 層 140 阻 劑 14 1 圖 案 遮 罩 142 阻 劑 圖 案 150 導 電 暦 A 1 貫 穿 孔 形 成 製 程 A2 導 電 性 墨 塗 布 製 程 A3 鍍 覆 製 程 A4 阻 劑 圖 案 形 成 製 程 A5 配 線 電 路 形 成 製 程 A5-1 蝕 刻 製 程 A5-2 阻 劑 圖 案 剝 離 製 程 20 1 印 刷 配 線 板 用 基 板 202 印 刷 配 線 板 用 基 板 203 印 刷 配 線 板 2 10 基 材 220 導 電 性 墨 層 230 鍍 覆 層 240 阻 劑 -75- 201101947 24 1 圖 案 遮 罩 242 阻 劑 圖 案 B 1 > -e- 刖 處 理 製 程 B2 導 電 性 墨 塗 布 製 程 B3 鍍 覆 製 程 B4 阻 劑 圖 案 形 成 製 程 B5 配 線 電 路 形 成 製 程 B5- 1 鈾 刻 製 程 B5-2 阻 劑 圖 案 剝 離 製 程 K 界 面 Μ 1 金 屬 bL 子 M2 金 屬 粒 子 Ν 晶 種 層 X 氧 化 銅 -76-

Claims (1)

  1. 201101947 七、申請專利範圍·· 1 .一種印刷配線板用基板,其特徵爲具有:絕緣性基材; 第1導電層,係積層在該絕緣性基材上;及第2導電層, 係積層在該第1導電層上;該第1導電層係以含有金屬 粒子之導電性墨的塗布層來構成,該第2導電層係以鍍 覆層來構成。 2 .如申請專利範圍第1項之印刷配線板用基板,其中由導 電性墨的塗布層構成之第1導電層的空隙部係利用無電 ® 解鍍金屬部予以塡充。 ' 3 .如申請專利範圍第1或2項之印刷配線板用基板,其中 第1導電層係以含有粒子徑爲1〜5 OOnm的金屬粒子之導 電性墨的塗布層來構成。 4.如申請專利範圍第1至3項中任一項之印刷配線板用基 板,其中金屬粒子係藉由在含有錯合劑及分散劑的水溶 液中,利用還原劑作用而將金屬離子還原的液相還原法 ^ 製得的粒子。 Q 5 .如申請專利範圍第1至4項中任一項之印刷配線板用基 板,其中金屬粒子係藉由鈦氧化還原法(titaniumredox method)製得的粒子。 6. 如申請專利範圍第1至5項中任一項之印刷配線板用基 板,其中使由Ni、Cr、Ti、Si中任1個或2個以上的元 素構成之中間層存在於絕緣性基材與第1導電層之間。 7. —種印刷配線板,其係使用如申請專利範圍第1至6項 中任一項之印刷配線板用基板來製造。 -77- 201101947 8 ·如申請專利範圍第7項之印刷配線板,其中該印刷配線 板爲具有隔著絕緣性基材而對向之導電層的多層板;該 導電層具有第1導電層及第2導電層,第1導電層係以 導電性墨的塗布層來構成,第2導電層係在第1導電層 上以鎪覆層來構成。 9.如申請專利範圍第7或8項之印刷配線板,其中第2導 電層係以第1導電層爲基底,藉由使用阻劑的半加成法 (semi-additive method)來形成圖案。 10.—種印刷配線板用基板之製造方法,其特徵爲具有:構 成第1導電層之製程,係藉由在由膜或片構成之絕緣性 基材上,塗布分散有粒子徑爲1〜5 0 Onm的金屬粒子之導 電性墨並進行熱處理,來使該已塗布的導電性墨中之金 屬粒子作爲金屬層黏附在絕緣性基材上以構成第1導電 層:及構成第2導電層之製程,係藉由進行鍍覆來使金 屬層積層在第1導電層上。 1 1 .如申請專利範圍第1 0項之印刷配線板用基板之製造方 法,其中在進行構成第2導電層的製程之前,進行用以 塡充第1導電層的空隙部之無電解鑛金屬製程。 1 2.如申請專利範圍第1 〇或1 1項之印刷配線板用基板之製 造方法,其中金屬粒子係藉由在含有錯合劑及分散劑的 水溶液中,利用還原劑作用而將金屬離子還原的液相還 原法製得的粒子。 1 3 .如申請專利範圍第1 〇至1 2項中任一項之印刷配線板用 基板之製造方法,其中金屬粒子係藉由鈦氧化還原法製 -78- 201101947 得的粒子。 14.如申請專利範圍第ι〇至13項中任一項之印刷配線板用 基板之製造方法,其中在150〜500 的溫度下、在非氧 化性氣體環境或還原性氣體環境中進行導電性墨的熱 處理。 1 5 ·—種印刷配線板用基板,其係由絕緣性基材及披覆該基 材表面的導電層所構成之印刷配線板用基板,其特徵爲 該基材具有貫穿該基材的貫穿孔(through hole),同時 Ο 該導電層係由含有披覆該貫穿孔的內孔全表面、及該基 材的正反表面之金屬粒子的導電性墨層所構成。 16.如申請專利範圍第15項之印刷配線板用基板,其中該 導電層係由第1導電層及第2導電層所構成,該第1導 電層係由含有披覆該貫穿孔的內孔全表面、及該基材的 正反表面之金屬粒子的導電性墨層所構成,該第2導電 層係由被積層在該第1導電層上的鍍覆層所構成。 1 7 .如申請專利範圍第1 6項之印刷配線板用基板,其中該 ^ 鍍覆層係利用無電解鍍覆及/或電解鍍覆來形成。 1 8 .如申請專利範圍第1 5至1 7項中任一項之印刷配線板用 基板,其中該導電性墨層係由含有粒子徑爲l~5 00nm的 金屬粒子之導電性墨所構成。 1 9 .如申請專利範圍第1 5至1 8項中任一項之印刷配線板用 基板,其中該金屬粒子係藉由在含有錯合劑及分散劑的 水溶液中,利用還原劑作用而將金屬離子還原的液相還 原法製得的粒子。 -79- 201101947 20 _如申請專利範圍第15至19項中任一項之印刷配線板用 基板’其中該金屬粒子係藉由鈦氧化還原法製得的粒 子。 2 1 .如申請專利範圍第1 5至2 0項中任一項之印刷配線板用 基板,其中使由Ni、Cr、Ti、Si中任1個或2個以上的 元素構成之中間層存在於該絕緣性基材與該導電性墨 層之間。 22. —種印刷配線板,其係使用申請專利範圍第15至21項 中任一項之印刷配線板用基板來製造。 2 3 ·如申請專利範圍第2 2項之印刷配線板,其中該第2導 電層係以該第1導電層爲基底,藉由使用阻劑的半加成 法來形成圖案。 24. —種印刷配線板之製造方法,其特徵爲至少具備:貫穿 孔形成製程,係於絕緣性基材形成貫穿孔;導電性墨塗 布製程,係在該貫穿孔形成製程之後,將含有分散於溶 媒中的金屬粒子之導電性墨塗布在已形成貫穿孔的絕 緣性基材;及熱處理製程,係在該導電性墨塗布製程之 後,進行熱處理。 25. 如申請專利範圍第24項之印刷配線板之製造方法,其 至少具備:電解鑛覆製程,係在該熱處理製程之後,進 行電解鏟銅;阻劑圖案形成製程,係在該電解鑛覆製程 之後’形成阻劑圖案;及蝕刻製程,係在該阻劑圖案形 成製程之後,進行蝕刻。 26. 如申請專利範圍第25項之印刷配線板之製造方法,其 -80- 201101947 具備無電解鍍覆製程,係在該電解鍍覆製程之前,進行 無電解鍍覆》 27. —種印刷配線板之製造方法,其特徵爲至少具備:貫穿 孔形成製程’係於絕緣性基材形成貫穿孔;導電性墨塗 布製程’係在該貫穿孔形成製程之後,將含有分散於溶 媒中的金屬粒子之導電性墨塗布在已形成貫穿孔的絕 緣性基材;熱處理製程,係在該導電性墨塗布製程之 後,進行熱處理;阻劑圖案形成製程,係在該熱處理製 程之後,形成阻劑圖案;電解鍍覆製程,係在該阻劑圖 案形成製程之後,進行電解鍍銅;阻劑圖案剝離製程, 係在該電解鍍覆製程之後,將已在該阻劑圖案形成製程 所形成之阻劑圖案剝離;及導電性墨層除去製程,係在 該阻劑圖案剝離製程之後,將已藉由阻劑圖案剝離製程 而露出的導電性墨層除去。 28. 如申請專利範圍第27項之印刷配線板之製造方法,其 具備無電解镀覆製程,係在該阻劑圖案形成製程之前, 進行無電解鍍覆。 2 9.—種印刷配線板用基板,其係將銅積層在絕緣性基材表 面而構成之印刷配線板用基板,其特徵爲使抑制銅層氧 化的金屬粒子分散附著在該絕緣性基材與銅的界面。 30.如申請專利範圍第29項之印刷配線板用基板,其中該 金屬粒子至少含有Ni粒子。 3 1 .如申請專利範圍第29項之印刷配線板用基板,其中該 金屬粒子係由Ni粒子及Cu粒子構成。 -81- 201101947 3 2 · —種印刷配線板用基板之製造方法,其特徵爲至少貞 備:導電性墨塗布製程,係將含有金屬粒子之導電性墨 塗布在絕緣性基材的表面;熱處理製程,係在該導電性 墨塗布製程之後,進行熱處理;及電解鍍覆製程,係在 該熱處理製程之後,進行電解鍍銅。 -82-
TW099112771A 2009-04-24 2010-04-23 Substrate for printed wiring board, printed wiring board and method for manufacturing the same TW201101947A (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2009106948 2009-04-24
JP2009244273A JP2010272837A (ja) 2009-04-24 2009-10-23 プリント配線板用基板、プリント配線板、及びプリント配線板用基板の製造方法
JP2010052570A JP5267487B2 (ja) 2010-03-10 2010-03-10 プリント配線板用基板、プリント配線板用基板の製造方法
JP2010052569A JP5327107B2 (ja) 2010-03-10 2010-03-10 プリント配線板用基板、プリント配線板、プリント配線板の製造方法

Publications (1)

Publication Number Publication Date
TW201101947A true TW201101947A (en) 2011-01-01

Family

ID=44837178

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099112771A TW201101947A (en) 2009-04-24 2010-04-23 Substrate for printed wiring board, printed wiring board and method for manufacturing the same

Country Status (6)

Country Link
US (4) US20120031656A1 (zh)
EP (2) EP2424337A4 (zh)
KR (1) KR20120003458A (zh)
CN (1) CN102415222B (zh)
TW (1) TW201101947A (zh)
WO (1) WO2010122918A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102918937A (zh) * 2011-04-05 2013-02-06 住友电气工业株式会社 印刷电路板以及该印刷电路板的制造方法
TWI504323B (zh) * 2012-10-16 2015-10-11 Sumitomo Metal Mining Co 2層可撓性基板暨以2層可撓性基板作為基材之印刷佈線板
TWI764362B (zh) * 2019-11-08 2022-05-11 日商旭化成股份有限公司 附導電性圖案之構造體及其製造方法

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102884228B (zh) 2010-05-07 2015-11-25 吉坤日矿日石金属株式会社 印刷电路用铜箔
JP5654416B2 (ja) * 2011-06-07 2015-01-14 Jx日鉱日石金属株式会社 液晶ポリマー銅張積層板及び当該積層板に用いる銅箔
US10131127B2 (en) * 2012-06-15 2018-11-20 Tufts University Paint-on approach for fabrication of electrically active structures
US9374895B2 (en) * 2013-01-23 2016-06-21 Dic Corporation Laminate, conductive pattern, electrical circuit, and method for producing laminate
WO2014182094A1 (ko) * 2013-05-08 2014-11-13 주식회사 잉크테크 인쇄회로기판의 제조방법 및 인쇄회로기판
KR101596098B1 (ko) * 2013-11-25 2016-02-29 주식회사 잉크테크 인쇄회로기판의 제조방법
KR101620968B1 (ko) 2013-12-20 2016-05-13 한국생산기술연구원 액체 금속을 이용한 순산소 직접 연소 시스템
WO2015141769A1 (ja) * 2014-03-20 2015-09-24 住友電気工業株式会社 プリント配線板用基板、プリント配線板及びプリント配線板用基板の製造方法
JP6585032B2 (ja) * 2014-03-27 2019-10-02 住友電気工業株式会社 プリント配線板用基板、プリント配線板及びプリント配線板用基板の製造方法
TWI555102B (zh) * 2014-06-06 2016-10-21 呂傳盛 含固相反應之富金層銀基導線製造方法
JP6484026B2 (ja) * 2014-12-22 2019-03-13 住友電気工業株式会社 プリント配線板用基板及びプリント配線板並びにプリント配線板用基板の製造方法
CN106688314B (zh) * 2014-09-09 2019-08-27 住友电气工业株式会社 印刷线路板用基材、印刷线路板以及印刷线路板用基材的制造方法
JP6466110B2 (ja) * 2014-09-09 2019-02-06 住友電気工業株式会社 プリント配線板用基板、プリント配線板及びプリント配線板用基板の製造方法
US10143083B2 (en) * 2014-12-22 2018-11-27 Sumitomo Electric Industries, Ltd. Substrate for printed circuit board and method for producing substrate for printed circuit board
CN107113982B (zh) * 2014-12-25 2020-04-10 住友电气工业株式会社 印刷配线板用基板、制作印刷配线板用基板的方法、印刷配线板、制作印刷配线板的方法以及树脂基材
CN107113970B (zh) * 2014-12-25 2020-05-19 住友电气工业株式会社 印刷电路板用基板、印刷电路板和制作印刷电路板用基板的方法
US10076028B2 (en) 2015-01-22 2018-09-11 Sumitomo Electric Industries, Ltd. Substrate for printed circuit board, printed circuit board, and method for producing printed circuit board
JP6473018B2 (ja) * 2015-03-10 2019-02-20 住友電工プリントサーキット株式会社 プリント配線板用基材の製造方法、プリント配線板用基材及びプリント配線板
CN107926116B (zh) * 2015-08-17 2020-07-24 住友电气工业株式会社 印刷线路板和电子部件
JP6696989B2 (ja) * 2015-08-17 2020-05-20 住友電気工業株式会社 プリント配線板及び電子部品
WO2017057341A1 (ja) * 2015-09-30 2017-04-06 住友電気工業株式会社 導電材用粉末、導電材用インク及び導電性ペースト並びに導電材用粉末の製造方法
WO2017062173A1 (en) 2015-10-08 2017-04-13 Laird Technologies, (Shenzhen) Ltd. Selectively plated rolls of materials and related methods
CN208623982U (zh) * 2017-06-30 2019-03-19 苏州思诺林电子有限公司 一种用于线路板钻孔深度控制的高精度钻孔盖板
JP2019075456A (ja) 2017-10-16 2019-05-16 住友電気工業株式会社 プリント配線板用基材及びプリント配線板
JP6939542B2 (ja) 2017-12-28 2021-09-22 株式会社オートネットワーク技術研究所 電気接続装置
WO2020003880A1 (ja) * 2018-06-26 2020-01-02 Dic株式会社 プリント配線板用積層体及びそれを用いたプリント配線板
EP3817524A4 (en) * 2018-06-26 2022-03-16 DIC Corporation METHOD OF MAKING A PRINTED CIRCUIT BOARD
EP3817523A4 (en) * 2018-06-26 2022-03-16 DIC Corporation PROCESS FOR MANUFACTURING A CIRCUIT BOARD
US11570899B2 (en) 2018-06-29 2023-01-31 Material Concept, Inc. Circuit board and production method therefor, and electronic device and production method therefor
CN112746297A (zh) * 2020-12-21 2021-05-04 深圳先进电子材料国际创新研究院 一种在绝缘基材表面直接电镀金属的方法
CN113038724A (zh) * 2021-03-02 2021-06-25 微智医疗器械有限公司 电路板的制造方法、电路板及电子设备
CN114531792A (zh) * 2022-02-17 2022-05-24 立川(无锡)半导体设备有限公司 一种厚膜通孔印刷方法
CN114864138B (zh) * 2022-06-01 2023-06-09 业泓科技(成都)有限公司 改善超声波指纹识别的复层导电膜及其制备方法

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3322881A (en) * 1964-08-19 1967-05-30 Jr Frederick W Schneble Multilayer printed circuit assemblies
JPH0714105B2 (ja) * 1986-05-19 1995-02-15 日本電装株式会社 混成集積回路基板及びその製造方法
JP2580843B2 (ja) * 1990-06-07 1997-02-12 三菱電機株式会社 表面部が多孔状である基材の製造方法
JPH06120640A (ja) 1992-10-01 1994-04-28 Hitachi Chem Co Ltd フレキシブルプリント配線の製造法
KR0172000B1 (ko) * 1995-08-11 1999-05-01 이대원 전도성 잉크를 이용한 반도체 패키지용 기판의 제조방법
JP3570802B2 (ja) 1995-11-14 2004-09-29 三井化学株式会社 銅薄膜基板及びプリント配線板
JPH1018080A (ja) * 1996-06-27 1998-01-20 Totoku Electric Co Ltd 弗素樹脂体表面への金属導電層形成方法
AU1602099A (en) * 1998-08-21 2000-03-14 Sri International Printing of electronic circuits and components
MY144574A (en) * 1998-09-14 2011-10-14 Ibiden Co Ltd Printed circuit board and method for its production
WO2000033625A1 (en) * 1998-12-03 2000-06-08 Rt Microwave Limited Process for depositing conducting layer on substrate
US6379845B1 (en) * 1999-04-06 2002-04-30 Sumitomo Electric Industries, Ltd. Conductive porous body and metallic porous body and battery plate both produced by using the same
US6258223B1 (en) * 1999-07-09 2001-07-10 Applied Materials, Inc. In-situ electroless copper seed layer enhancement in an electroplating system
JP4751496B2 (ja) * 1999-10-21 2011-08-17 株式会社アルバック (Cu−C)シード層の形成法
US6458696B1 (en) * 2001-04-11 2002-10-01 Agere Systems Guardian Corp Plated through hole interconnections
FR2825228B1 (fr) * 2001-05-25 2003-09-19 Framatome Connectors Int Procede de fabrication d'un circuit imprime et antenne planaire fabriquee avec celui-ci
JP3508766B2 (ja) * 2002-06-14 2004-03-22 住友電気工業株式会社 金属微粉末の製造方法
JP2005050965A (ja) * 2003-07-31 2005-02-24 Ngk Spark Plug Co Ltd 配線基板及びその製造方法
JP2005235533A (ja) * 2004-02-19 2005-09-02 Sumitomo Electric Ind Ltd 金属粒子分散液とそれを用いた回路パターン形成法
JP4542799B2 (ja) * 2004-02-25 2010-09-15 住友電工ハードメタル株式会社 高強度・高耐摩耗性ダイヤモンド焼結体およびその製造方法
TWI318173B (en) * 2004-03-01 2009-12-11 Sumitomo Electric Industries Metallic colloidal solution and inkjet-use metallic ink
JP4396493B2 (ja) * 2004-11-29 2010-01-13 パナソニック株式会社 配線基板の製造方法
KR100632552B1 (ko) * 2004-12-30 2006-10-11 삼성전기주식회사 내부 비아홀의 필 도금 구조 및 그 제조 방법
JP4622626B2 (ja) * 2005-03-30 2011-02-02 凸版印刷株式会社 導電性パターンの形成方法
JP2006303368A (ja) * 2005-04-25 2006-11-02 Alps Electric Co Ltd 回路基板の製造方法
JP4929653B2 (ja) * 2005-09-02 2012-05-09 住友電気工業株式会社 導電性ペーストおよびそれを用いた配線基板
US20100132986A1 (en) * 2005-10-18 2010-06-03 Vipem Hackert Gmbh Method for preparing a conductive feature on a substrate
JP4764718B2 (ja) * 2005-12-28 2011-09-07 新光電気工業株式会社 スルーホールの充填方法
US7834274B2 (en) * 2005-12-30 2010-11-16 Industrial Technology Research Institute Multi-layer printed circuit board and method for fabricating the same
JP5021216B2 (ja) * 2006-02-22 2012-09-05 イビデン株式会社 プリント配線板およびその製造方法
EP2000013B1 (de) * 2006-03-30 2010-10-13 ATOTECH Deutschland GmbH Elektrolytisches verfahren zum füllen von löchern und vertiefungen mit metallen
KR100797719B1 (ko) * 2006-05-10 2008-01-23 삼성전기주식회사 빌드업 인쇄회로기판의 제조공정
DE112006003899T5 (de) * 2006-05-17 2009-04-30 Shinko Electric Industries Co., Ltd. Verfahren zur Bildung eines Resistmusters, Verfahren zur Herstellung einer Leiterplatte sowie Leiterplatte
JP5192710B2 (ja) * 2006-06-30 2013-05-08 三井金属鉱業株式会社 非水電解液二次電池用負極
US7820233B2 (en) * 2006-09-27 2010-10-26 Unimicron Technology Corp. Method for fabricating a flip chip substrate structure
US8293121B2 (en) * 2006-09-27 2012-10-23 Samsung Electro-Mechanics Co., Ltd. Method for forming fine wiring
JP2008168585A (ja) * 2007-01-15 2008-07-24 Mitsubishi Shindoh Co Ltd フレキシブル積層板
JP5214154B2 (ja) * 2007-01-19 2013-06-19 住友電気工業株式会社 プリント配線板およびその製造方法
US20090142648A1 (en) * 2007-10-22 2009-06-04 Georgia Tech Research Corporation Thin film glass composite catalyst electrode
US8506849B2 (en) * 2008-03-05 2013-08-13 Applied Nanotech Holdings, Inc. Additives and modifiers for solvent- and water-based metallic conductive inks
KR20100013033A (ko) * 2008-07-30 2010-02-09 삼성전자주식회사 도금 층을 구비한 도전성 잉크 및 페이스트 인쇄회로기판및 그 제조 방법
US20110056838A1 (en) * 2009-09-04 2011-03-10 Ibiden, Co., Ltd. Method of manufacturing printed wiring board

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102918937A (zh) * 2011-04-05 2013-02-06 住友电气工业株式会社 印刷电路板以及该印刷电路板的制造方法
CN102918937B (zh) * 2011-04-05 2016-11-09 住友电气工业株式会社 印刷电路板以及该印刷电路板的制造方法
TWI504323B (zh) * 2012-10-16 2015-10-11 Sumitomo Metal Mining Co 2層可撓性基板暨以2層可撓性基板作為基材之印刷佈線板
TWI764362B (zh) * 2019-11-08 2022-05-11 日商旭化成股份有限公司 附導電性圖案之構造體及其製造方法

Also Published As

Publication number Publication date
EP2475234A3 (en) 2012-09-19
CN102415222B (zh) 2015-02-04
KR20120003458A (ko) 2012-01-10
US20160330850A1 (en) 2016-11-10
US20140166495A1 (en) 2014-06-19
CN102415222A (zh) 2012-04-11
US20160330847A1 (en) 2016-11-10
EP2424337A4 (en) 2014-10-01
EP2475234A2 (en) 2012-07-11
WO2010122918A1 (ja) 2010-10-28
EP2424337A1 (en) 2012-02-29
US20120031656A1 (en) 2012-02-09

Similar Documents

Publication Publication Date Title
TW201101947A (en) Substrate for printed wiring board, printed wiring board and method for manufacturing the same
JP6350971B2 (ja) プリント配線板用基板及びプリント配線板用基板の製造方法
JP6484218B2 (ja) プリント配線板用基板及びプリント配線板
WO2016117575A1 (ja) プリント配線板用基材、プリント配線板及びプリント配線板の製造方法
WO2016104420A1 (ja) プリント配線板用基板及びその製造方法、プリント配線板及びその製造方法、並びに、樹脂基材
JP6400503B2 (ja) プリント配線板用基材及びプリント配線板
WO2016039314A1 (ja) プリント配線板用基材、プリント配線板及びプリント配線板用基材の製造方法
JP6466110B2 (ja) プリント配線板用基板、プリント配線板及びプリント配線板用基板の製造方法
JP2014041969A (ja) プリント配線板の製造方法
JP6484026B2 (ja) プリント配線板用基板及びプリント配線板並びにプリント配線板用基板の製造方法
JP6675989B2 (ja) プリント配線板用基板、プリント配線板及びプリント配線板用基板の製造方法
JP5267487B2 (ja) プリント配線板用基板、プリント配線板用基板の製造方法
JP5327107B2 (ja) プリント配線板用基板、プリント配線板、プリント配線板の製造方法
WO2019130690A1 (ja) プリント配線板用基材及びプリント配線板
JP2019075456A (ja) プリント配線板用基材及びプリント配線板
JP6884669B2 (ja) プリント配線板用基材及びプリント配線板用基材の製造方法
JP2016136595A (ja) プリント配線板用基板の製造方法、プリント配線板用基板及びプリント配線板
JP6473018B2 (ja) プリント配線板用基材の製造方法、プリント配線板用基材及びプリント配線板