SU1415432A1 - Троичное счетное устройство - Google Patents

Троичное счетное устройство Download PDF

Info

Publication number
SU1415432A1
SU1415432A1 SU864099471A SU4099471A SU1415432A1 SU 1415432 A1 SU1415432 A1 SU 1415432A1 SU 864099471 A SU864099471 A SU 864099471A SU 4099471 A SU4099471 A SU 4099471A SU 1415432 A1 SU1415432 A1 SU 1415432A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
asynchronous
nand
elements
Prior art date
Application number
SU864099471A
Other languages
English (en)
Inventor
Александр Сергеевич Галкин
Владимир Петрович Грибок
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU864099471A priority Critical patent/SU1415432A1/ru
Application granted granted Critical
Publication of SU1415432A1 publication Critical patent/SU1415432A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к области вычислительной и импульсной техники и может быть использовано, например , дл  построени  счетных схем по модулю три. Цель изобретени  - упрощение устройства. Счетное устройство содержит асинхронные RS-триггеры на элементах И-НЕ 2иЗ(5и6, 9и12), многовходовый элемент И-НЁ 4 и двух- входовые элементы И-НЕ 7,8,10,11 Предложенное функциональное соединение элементов счетного устройства обеспечивает троичный счет при малых затратах оборудовани . 2 ил.

Description

1(Л
ел
4;
СО
tc
Изобретение относитс  к вычисл-ч тельной и импульсной технике и может быть - применено, в частности, дл  построени  счетных схем по моду- лю три и дл  управлени  электроннь ми ключами.«
Цель изобретени  - упрощение троичного счетного устройства.
На фиг.1 представлена структурна  схема троичного счетного устройства; на фиг.2 - временные диаграммы сигналов на выходах всех элементов устройства (номер Диаграммы показьшает номер элемента, на выходе которого формируетс  данный сигнал).
Троичное счетное устройство содержит входную шину 1, первый асинхронный RS-триггер : на элементах И-НЕ 2 и 3, многовходовый элемент И-НЕ А, первьй и второй входы которого соединены с выходом второго элемента И-НЕ 3 первого асинхронного RS-триг- гера и с. входной шиной 1 соответственно , второй асинхронный RS-триггер на элементах И-НЕ 5 и 6, вход первого из которых соединен с. выходом элемента И-НЕ 3 первого асинхронного RS- триггера, двухвходовый элеме«т И-НЕ 7 первый вход которого соединен с выходом элемента И-НЕ 4 и с входом элемента И-НЕ 6, а второй вход - с выходом элемента И-НЕ 6, двух ходовый элемент И-НЕ.8, первый вход которого подключен к входной шине 1, а выход - к входу элемента И-НЕ 2 Первого асинхронного RS-TpHri epa, первый элемент И-НЕ 9 третьего асинхронного RS-триг- ера, вход которого соединен с входной шиной 1, а выход подключен к третьему входу многовходового элемента И-НЕ А и входу второго элемента И-НЕ 3 первого асинхронного RS-триг- гера, двухвходовый элемент И-НЕ 10, первый вход которого соединен с выхо- дом элемента И-НЕ 7 и четвертым входом элемента И-НЕ 4, а выход подключен к второму входу элемента И-НЕ 8, двухвходовый элемент И-НЕ , первьЯй вход которого соединен с выходом элемента И-НЕ 2, а второй вход - выходом элемента И-НЕ 8 и вторым входом элемента И-НЕ 10, второй элемент И-НЕ 12 третьего асинхронного RS-триг гера, вход которого подключен к выходу элемента И-НЕ 11.
Устройство работает следующим образом .
Q
0 5 Q Q
5
0
5
Пусть в начальный момент, ...род ПхТ- дачей положительных импульсов на входную шину устройства, первый асинхронный RS-триггер из элементов И-НЕ 2 и 3 находитс  в состо нии высокого сигнала на выходе элемента И-НЕ 2 и низкого - на выходе элемента И-НЕ 3.
Низкий сигнал на выходе элемента И-НЕ 3 определ ет установление высоких сигналов на выходе четырехвходо- вого элемента И-НЕ 4 и первого элемента И-НЕ 5 второго асинхронного RS-триггера, На обоих входах второго .элемента И-НЕ 6 второго асинхронного RS-триггера оказываютс  высокие си1- Налы, что приводит к формированик на его выходе низкого сигнала, который определ ет высокий сигнал на выходе элемента И-НЕ 7.
Низкий Сигнал на входной шине I определ ет высокие сигналы на выходах элемента И-НЕ 8 и первого элемента И-НЕ 9 третьего асинхронного RS-триг гера. Таким образом, на обоих входа:. элемента И-НЕ 10 оказываютс  высокие сигналы (с выходов элементов И-НЕ 8 и 7).Это приводит к формированию низкого сипнала на выходе элемента И-НЕ 10. На обоих входах элемента И-НЕ 11 наход тс  высокие сигналы (с выходов элементов И--НЕ 2 и 8) и на выходе элемента И-НЕ 1I формируетс  низкий сигнал, который приводит к формированию на выходе второго элемента И-НЕ 12 третьего асинхронного RS-триггера высокого сигнала.
Таким образом., все выходные сигналы троичного счетного устройства в начальный момент определены.
Рассмотрим моменг t начала первого импульса на входной шине 1. При этом формируетс  низкий сигнал на выходе элемента И-НЕ 9. Он подтверждает высокий сигнал на выходах элементов И-1)Е 4 и 9, а также переключает асинхронный RS-триггер на элементах И-НЕ 2 и 3: на выходе элемента H-llE 3 формируетс  высокий .сигнал, а на выходе элемента И-НЕ 2 - низкий, Из- мейение уровн  на выходе элемента И-НЕ 2 приводит к тому, что на выходе элемента И-НЕ 11 формируетс  высокий сигнал. Остальные сигналы на выходах логических элементов в момент t, остаютс  неизменными.
По окончании первого входного импульса (момент t,j) на входе асинхрониого FlS-Tpurj ера, с(. Сто  цег( из элементов Ц-НЕ 9 и 12, по вл етс  н;;з- кин сигнал, вызынающуи переброс этого тригг;ера: на выходе элемента И-НЕ 9 по вл етс  высокий сигнал, а на выходе элемента И-ИЕ 12 - низкий. Остальные сигналы на выходах логических элементов устройства остаютс  в момент t неизменными.
В момент t-j начала, второго входного импульса на всех входах элемента И-НЕ А сказываютс  высокие уровни напр жени . На выходе элемента ИгНЕ 4 по вл етс  низкий сигнал. Он псхдт- верждает высокий сигнал на выходе элемента И-НЕ 7 и приводит к изменению состо ни  RS-триггера на элемента И-НЕ 5 и 6. Нри этом на выходе элемента И-НЕ 6 формируетс  высокий уровень, а на выходе элемента И-НЕ З низкий уровень. Других изменений вы- ходных сигналов логических элементов в момент t2 не происходит.
По окончании второго импульса |момент t) на входной щине } оказываетс  низкий потенциал, что приводит к формированию высокого уровн  на выходе элемента И-НЕ 4.
При этом на .обоих входах элемен- та И-НЕ 7 оказываютс  высокие уровни что приводит к формированию на его выходе низкого уровн . Низкий уровень на выходе ,элемента И-НЕ 7 формирует высокий уровень напр /кени  на выходе элемента И-НЕ 10, Других изменений сигналов на выходах логических элементов в момент t, не происходит,
В момент t прихода третз его импульса происходит формирование низко- го сигнала на выходе элемента И-НЕ 8 Он подтверждает высокие сигнала на выводах элементов И-НЕ 10 и 11 и вызывает изменение состо ни  злеме.нгов И-НЕ 2 и 3 первого RS-триггера: на выходе элемента И-НЕ 2 форкиру. высокий уровень, а на выходе элемента И-НЕ 3 - низкий уровень.
Низкий уровень на выходе элемента И-НЕ 3 определ ет изменение состо ни  RS-триггера на элементах И-ilL 5 и 6, при этом на выходе элемента И-НЕ 5 формируетс  высокий уровень, а на выходе элемента И-НЕ 6 - низкий уровень
Низкий уровень сигнала на выходе
элемента И-НЕ бприводит к формированию высокого уровн  на выходе элемента И-НЕ 7,
Оста.пьные сигналы на выходах логических элементов в момент tj- не измен ютс .
По окончании третьего импульса (момент t) на выходе элемента И-НЕ 8 формируетс  высокий уровень, который приводит к формированию низкого сигнала на выходах элементов И-НЕ И) и 1, Низкий уровень на выходе элемента И-НЕ 10 подтверждает высокий выходной сигнал элемента И-НЕ 8, Низкий уровень на, выходе элемента И-НЕ обеспечивает формирование высокого потенциала на выходе элемента И-НЕ J2, Других изменений сигналов на выходах логических элементов в момент t не происходит.
Но окончании третьего импульса на всех логических элементах троичного счетного устройства оказьшаютс  выходные сигналы, полностью совпадающие с сигналами перед подачей первого импульса . Это означает, что дальнейша  работа устройства полностью повтор ет о.писанную.
Таким образом, при малых затратах оборудовани  обеспечиваетс  троичный счет.

Claims (1)

  1. Формула изобретени 
    Троичное счетное устройство, содержащее три асинхронных RS-триггера, четыре двувходовых элемента И-НЕ и многовходовый элемент И-НЕ, входна  шина соединена с первым входом первого двувходового элемента И-НЕ , вьг- ход которого подключен к первому входу второго двувходового элемента И-НЕ и к первому входу первого асинхронного RS-триггера, первьш выход которого соединен с вторым входом второго двувходового элемента И-НЕ, выход которого подключен к первому входу второго асинхронного RS-триггера, пер БЫ11 вход третьего двувходового элемента И-НЕ соединен с первьтм входом третьего асинхронн ого RS-триггера, выход которого подключен к второму входу третьего двувходового элемента И-НЕ, отличающеес  тем, что, с полью упрошени  устрой- с.тва, первый вход многовходового элемента И-НЕ соединен с входной шиной и вторым входом второго асинхронного RS-триггера, выход которого подключен к второму входу многовходового элемента И-НЕ и к второму Входу первого асинхронного RS-триггера, первый вход
    которого соединен с первым входом четвертого двухвходового элемента И-НЕ, а второй выход - с вторым входом третьего асинхронного RS-тригге- ра и с третьим входом многовходового элемента И-НЕ, выход которого подключен к первому входу третьего двувходового элемента И-НЕ, выход которого соединен с четвертым входом многовходового элемента И-НЕ и с вторым входом четвертого двухвходового элемента И-НЕ, выход которого подключен к второму входу первого двухвходового элемента И-НЕ.
    аг.2
SU864099471A 1986-08-04 1986-08-04 Троичное счетное устройство SU1415432A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864099471A SU1415432A1 (ru) 1986-08-04 1986-08-04 Троичное счетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864099471A SU1415432A1 (ru) 1986-08-04 1986-08-04 Троичное счетное устройство

Publications (1)

Publication Number Publication Date
SU1415432A1 true SU1415432A1 (ru) 1988-08-07

Family

ID=21249715

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864099471A SU1415432A1 (ru) 1986-08-04 1986-08-04 Троичное счетное устройство

Country Status (1)

Country Link
SU (1) SU1415432A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 449450, кл. Н 03 К 29/00, 1972. Авторское свидетельство СССР № 579690, кл. Н 03 К 3/29, 1974. *

Similar Documents

Publication Publication Date Title
KR840000114A (ko) 위상 비교기
SU1415432A1 (ru) Троичное счетное устройство
SU1274135A1 (ru) Устройство дл выделени одиночного импульса
SU843177A1 (ru) Д-триггер
SU1167720A1 (ru) Коммутатор
SU1145476A1 (ru) Синхронный делитель частоты следовани импульсов на 5
SU1019625A1 (ru) Преобразователь напр жени в интервал времени
SU999148A1 (ru) Формирователь одиночных импульсов
SU1137569A1 (ru) Триггерное устройство
SU517162A1 (ru) Элемент пам ти с трем устойчивыми состо ни ми
SU1064468A1 (ru) Трехзначный элемент коньюнкции
SU1651375A1 (ru) Пересчетное устройство в коде Фибоначчи
SU1506547A1 (ru) Троичное счетное устройство
SU1522398A1 (ru) Делитель частоты на 11
SU450368A1 (ru) - Триггер
SU1580535A2 (ru) Троичное счетное устройство
SU1220120A1 (ru) Устройство дл генерации одиночных импульсов
SU1202041A1 (ru) Устройство защиты от дребезга
SU439922A1 (ru) Логическа схема
SU780207A1 (ru) Троичный счетный триггер
SU566359A1 (ru) Делитель частоты на 1,5
SU1185591A1 (ru) Преобразователь импульсной последовательности
SU1473086A1 (ru) Преобразователь кода во временной интервал
SU1112557A1 (ru) Коммутатор каналов с переменным циклом работы
SU459855A1 (ru) Логическа дифференцирующа цепочка