SU1185591A1 - Преобразователь импульсной последовательности - Google Patents

Преобразователь импульсной последовательности Download PDF

Info

Publication number
SU1185591A1
SU1185591A1 SU833653731A SU3653731A SU1185591A1 SU 1185591 A1 SU1185591 A1 SU 1185591A1 SU 833653731 A SU833653731 A SU 833653731A SU 3653731 A SU3653731 A SU 3653731A SU 1185591 A1 SU1185591 A1 SU 1185591A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
connected respectively
capacitors
trigger
input
Prior art date
Application number
SU833653731A
Other languages
English (en)
Inventor
Александр Георгиевич Сабинин
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU833653731A priority Critical patent/SU1185591A1/ru
Application granted granted Critical
Publication of SU1185591A1 publication Critical patent/SU1185591A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ, содержащий триггер , счетньй вход которого соединен с входом устройства, элемент ИЛИ, первьй и второй входы которого соединены соответственно с первыми обкладками первого и второго конденсаторов и с первыми вьшодами первого и второго диодов, отличающийс  тем, что, с целью повышени  надежности работы его при одновременном повышении быстродействи , в него введены первый и второй переменные резисторы, первые выводы которых соединены соответственно с пр мь м и инверсным выходами триггера, с вторыми выводами первого и второго диодов, а вторые выводы первого и второго резисторов соединены соответственно с первым и вторым входами элемента ИЛИ, вторые обкладки перво (Л го и второго конденсаторов соединены с общей шиной устройства. с

Description

1&
л
.
8
эо ;п :п
фЗ
о
.
±4 Изобретение относитс  к импульсно технике и может быть использовано например, в информационно-измеритель ных устройствах. Цель изобретени  - повьшение надежности работы устройства при одновременном повышении быстродействи . На чертеже изображена структурна  электрическа  схема устройства. Устройство содержит триггер 1, счетный вход которогосоединен с входом устройства, элемент ИЛИ 2, пе вый и второй входы которого соединены соответственно с первыми обкладка ми первого и второго конденсаторов 3 и 4 и с первыми выводами первого и второго диодов 5 и 6, первый и вто рой переменные резисторы 7 и 8, первые выводы которых соединены соответ ственно с пр мым и инверсным выходами триггера 1, с вторыми выводами пе вого и второго диодов 5 и 6, а вторы выводы первого и второго переменных резисторов 7 и 8 соединены соответственно с первым и вторым входами элемента ИЛИ, вторые обкладки первого и второго конденсаторов 3 и 4 соединены с общей шиной устройства. I Устройство работает следующим образом . До прихода импульсов на вход устройства триггер 1 находитс  в одном из устойчивых состо ний. Если на пр мом выходе триггера 1 имеетс  , а на инверсном - единица,то конденсатор 3 разр жен через диод 5, а конденсатор 4 зар жен через резистор В.На входы элемента ИЛИ 2 поступают сигналы логического нул  и едини1 ы. На выходе элемента ИЛИ 2 формируетс  сигнал логической единицы . Лри поступлении импульсов входного сигнала с периодом Т на счетный вход триггера 1, последний перебрасываетс  в противоположное состо ние. Конденсатор 4 разр жаетс  через диод 6, а,конденсатор 3 зар жаетс  через резистор 7 с посто нной времени RC резистора и конденсатора. .Конденсатор 3 за врем  периода повторени  входных импульсов Т зар жаетс  до уровн , величина которого не превьппает порог формировани  логической единицы на входе элемента ИЛИ 2. На входы элемента ИЛИ 2 Поступают сигналы совпадени  логических нулей, на выходе элемента ИЛИ 2 формируетс  сигнал логического нул . Через период повторени  входного сигнала Т триггер 1 перебрасываетс , и на выходе устройства формируетс  сигнал Логического нул . С окончанием импульсов входного сигнала один из конденсаторов зар жаетс  до уровн  логической единицы, другой конденсатор разр жаетс  до уровн  логического нул . На входы элемента ИЛИ 2 поступают логические сигналы несовпадени  нулей Ноль-единица. На выходе устройства формируетс  сигнал логической единицы.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ, содержащий триггер, счетный вход которого соединен с входом устройства, элемент ИЛИ, первый и второй входы которого соединены соответственно с первыми обкладками первого и второго конденсаторов и с первыми выводами первого и второго диодов, отличающийся тем, что, с целью повышения надежности работы его при одновременном повышении быстродействия, в него введены первый и второй переменные резисторы, первые выводы которых соединены соответственно с прямым · и инверсным выходами триггера, с вторыми выводами первого и второго диодов, а вторые выводы первого и второго резисторов соединены соответственно с первым и вторым входами $ элемента ИЛИ, вторые обкладки первого и второго конденсаторов соединены с общей шиной устройства.
    1 1185591 2
SU833653731A 1983-10-18 1983-10-18 Преобразователь импульсной последовательности SU1185591A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833653731A SU1185591A1 (ru) 1983-10-18 1983-10-18 Преобразователь импульсной последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833653731A SU1185591A1 (ru) 1983-10-18 1983-10-18 Преобразователь импульсной последовательности

Publications (1)

Publication Number Publication Date
SU1185591A1 true SU1185591A1 (ru) 1985-10-15

Family

ID=21085934

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833653731A SU1185591A1 (ru) 1983-10-18 1983-10-18 Преобразователь импульсной последовательности

Country Status (1)

Country Link
SU (1) SU1185591A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Баранов Л.А. и др. Конденсаторные преобразователи в автоматике и системах управлени . М.: 1969, с. 46, рис. 32. 2. Авторское свидетельство СССР № 718913, кл, Н 03 К 9/06, 27.07.78. *

Similar Documents

Publication Publication Date Title
SU1185591A1 (ru) Преобразователь импульсной последовательности
US3619651A (en) Digital frequency discriminator
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU530465A1 (ru) Делитель частоты повторени импульсов на восемнадцать
SU1499457A1 (ru) Преобразователь последовательности импульсов в пр моугольный импульс
SU1415432A1 (ru) Троичное счетное устройство
SU1238233A1 (ru) Управл емый делитель частоты
SU459855A1 (ru) Логическа дифференцирующа цепочка
SU1282255A1 (ru) Реагирующий элемент дл импульсных измерительных органов релейной защиты
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1019625A1 (ru) Преобразователь напр жени в интервал времени
SU1104464A1 (ru) Устройство управлени
SU1190488A1 (ru) Формирователь одиночного импульса (его варианты)
SU1705778A1 (ru) Пробник дл проверки цепей логических устройств
SU1045402A1 (ru) Устройство дл счета частоты следовани импульсов
SU1256183A1 (ru) Преобразователь последовательности импульсов в пр моугольный импульс
SU1221726A1 (ru) Устройство дл задержки импульсов
SU790260A1 (ru) Временный дискриминатор
SU1615869A1 (ru) Устройство дл определени моментов по влени экстремумов
SU1075393A1 (ru) Преобразователь серий импульсов в пр моугольные импульсы
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1084833A1 (ru) Устройство дл селекции признаков при распознавании образов
SU932598A1 (ru) Генератор импульсов
SU464070A1 (ru) Синхронизирующее устройство
SU1121782A1 (ru) Делитель частоты следовани импульсов