SU439922A1 - Логическа схема - Google Patents

Логическа схема

Info

Publication number
SU439922A1
SU439922A1 SU1880580A SU1880580A SU439922A1 SU 439922 A1 SU439922 A1 SU 439922A1 SU 1880580 A SU1880580 A SU 1880580A SU 1880580 A SU1880580 A SU 1880580A SU 439922 A1 SU439922 A1 SU 439922A1
Authority
SU
USSR - Soviet Union
Prior art keywords
winding
control
logic circuit
transfluxors
input
Prior art date
Application number
SU1880580A
Other languages
English (en)
Inventor
Виктор Иванович Корнейчук
Анатолий Филиппович Меженый
Владимир Петрович Тарасенко
Александр Кириллович Тесленко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU1880580A priority Critical patent/SU439922A1/ru
Application granted granted Critical
Publication of SU439922A1 publication Critical patent/SU439922A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

Р1зобретение относитс  к области вычислительной техники и может быть использовано в цифровых вычислительных устройствах, работающих в недвоичной системе счислени  при фазоимпульсном представлении информации.
Известна логическа  схема дл  реализации операции Вебба в К-значной логике макс(А ,У)-|-l mod/C, котора  составл ет функциональную полную систему.
Логический элемент представл ет собой последовательное соединение двух элементов , реализующих соответственно операции MaKc(;s:, У) и (X+{)modK.
Однако така  схема характеризуетс  сравнительно большой сложностью, так как дл  реализации операции макс(Х, У) используетс  фазоимпульсный многоустойчивый элемент с ем1костным накопителем.
С целью упрощени  схемы логического элемента в качестве магнитных элементов использова1ны трехотверстные трансфлюксоры, каждый из которых имеет две обмотки управлени , обмотку возврата, входную и выходную обмотки, пр.ичем входна  шина одной переменной через одну линию задержки соединена с первой управл ющей обмоткой одного из трансфлюксоров и второй управл ющей обмоткой второго трансфлЮКсора, а входна  шина другой переменной через другую линию задерЖ1КИ подключена к первой управл ющей обмотке второго трансфлюксара и второй управл ющей обмотке первого трансфлюксора, кроме того, входные обмотки трансфлюксоров подключены к генератор} тактовых импульсов , а выходные обмотки через схему «ИЛИ подсоединены к выходной (клемме, соединенной также с одним из выводов обмоток возврата трансфлюксоров.
На чертеже дана предлагаема  логическа  схема.
Предлагаема  логическа  схема состоит из двух трехотверстных трансфлюксоров L каждый из которых имеет две обмотки управлени  2 и 3, обмотку возврата 4, входную обмотку 5 и выходную обмотку 5.
Кроме того, элемент содержит схему «ИЛИ 7, линии задержки 8 и 9, генератор Ш тактовых импульсов, который  вл етс  составной частью любой цифровой системы с фазоимпулБСным 1предста1влбЕием информации. Вход X логического элемента через линию задержки 8 соединен с первой управл ющей обмоткой 2 первого трансфлюксора / и со второй управл ющей обмоткой 3 второго трансфлюксора 1, а его вход У через линию задержки 9 - с первой управл ющей обмоткой 2 второго трансфлюксора / и со второй управл ющей обмоткой 3 первого трансфлюмсора 1. Выходные обмотки каждого трансфлюксора через схему «ИЛИ 7 подключены к выходу логи
SU1880580A 1973-02-09 1973-02-09 Логическа схема SU439922A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1880580A SU439922A1 (ru) 1973-02-09 1973-02-09 Логическа схема

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1880580A SU439922A1 (ru) 1973-02-09 1973-02-09 Логическа схема

Publications (1)

Publication Number Publication Date
SU439922A1 true SU439922A1 (ru) 1974-08-15

Family

ID=20541773

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1880580A SU439922A1 (ru) 1973-02-09 1973-02-09 Логическа схема

Country Status (1)

Country Link
SU (1) SU439922A1 (ru)

Similar Documents

Publication Publication Date Title
SU439922A1 (ru) Логическа схема
SE324001B (ru)
SU472460A1 (ru) Феррит-диодный двоичный счетчик
SU450368A1 (ru) - Триггер
SU680172A1 (ru) Распределитель импульсов
SU765970A1 (ru) Четырехтактный распределитель импульсов дл управлени шаговым двигателем
SU459857A1 (ru) Триггер =типа
SU1415432A1 (ru) Троичное счетное устройство
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1064468A1 (ru) Трехзначный элемент коньюнкции
SU443387A1 (ru) Устройство микропрограммировани вычислительных машин
SU991593A1 (ru) Формирователь одиночного импульса
SU1497743A1 (ru) Пересчетное устройство в @ -кодах Фибоначчи
SU364964A1 (ru) Всесоюзная пат?111110-1шяп?!
SU1674259A1 (ru) Устройство формировани импульсов тока управлени дл доменной пам ти
SU606210A1 (ru) Делитель частоты с переменным коэффициентом делени
SU394783A1 (ru) Сумматор
SU843203A1 (ru) Устройство дл индикации формыОгибАющЕй иМпульСОВ
SU483792A1 (ru) Распредитель импульсов
SU879773A1 (ru) Кодовый преобразователь
SU435524A1 (ru) Множительно-делительное устройство
RU1817241C (ru) Счетчик импульсов
SU369708A1 (ru) Библиотека i
SU643868A1 (ru) Вычислительное устройство
SU372675A1 (ru) Генератор импульсов