SU1401553A1 - Digital variable generator - Google Patents

Digital variable generator Download PDF

Info

Publication number
SU1401553A1
SU1401553A1 SU864100441A SU4100441A SU1401553A1 SU 1401553 A1 SU1401553 A1 SU 1401553A1 SU 864100441 A SU864100441 A SU 864100441A SU 4100441 A SU4100441 A SU 4100441A SU 1401553 A1 SU1401553 A1 SU 1401553A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
controlled
input
signal
pulse
Prior art date
Application number
SU864100441A
Other languages
Russian (ru)
Inventor
Сергей Антонович Ганкевич
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864100441A priority Critical patent/SU1401553A1/en
Application granted granted Critical
Publication of SU1401553A1 publication Critical patent/SU1401553A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к радиотехнике и св зи и может использоватьс  в цифровых устр-вах синхронизации и синтезаторах частоты. Цель изобретени  - повышение точности подстройки фазы генератора Выходна  последовательность импульсов формируетс  при коммутации коммутатором 12 сигналов управл емых генерато ров (УГ) 10 и 11. Сигнал управлени  коммутатором 12 формируетс  с помощьк опорного генератора 1, блока 2 добавлени  и вычитани  импульсов, делител  3 частоты, формировател  6 импульсов (ФИ) и счетного триггера 7. Начало генерации У Г 10 и 1 I осуществл етс  до момента коммутации . Временной интервал от момента начала генерации до момента коммутации регулируетс  посредством фазовой АПЧ последовательности импульсов с выхода коммутатора 12 под эталонный сигнал, которым  вл етс  сигнал с делител  3 частоты. Сигнал рассогласовани  формируетс  фазовым дискриминатором 13. Управл емые дешифраторы 4 и 5 дешифрируют этот сигнал, а распределитель 9 импульсов формирует сигнал начала генерации УГ 10 и 11. С по- мошью ФИ 6, счетного триггера 7 и ФИ 8 формируютс  сигналы прекращени  генерации У Г 10 и 11. 1 ил. € (J СThe invention relates to radio engineering and communications and can be used in digital synchronization devices and frequency synthesizers. The purpose of the invention is to improve the accuracy of the generator phase adjustment. The output pulse sequence is generated when the switch commutes 12 signals of controlled oscillators (UG) 10 and 11. The control signal of the switch 12 is generated with the help of reference oscillator 1, unit 2 for adding and subtracting pulses, splitter 3 the driver 6 pulses (PI) and the counting trigger 7. The beginning of the generation of Y 10 and 1 I is carried out until the moment of switching. The time interval from the start of generation to the time of switching is controlled by means of a phase time-controlled AF sequence of pulses from the output of switch 12 for a reference signal, which is the signal from frequency divider 3. The error signal is generated by the phase discriminator 13. The controlled decoders 4 and 5 decipher this signal, and the pulse distributor 9 generates a signal to start generating GH 10 and 11. With the help of FI 6, counting trigger 7 and FI 8, the generation stop signals G Y 10 and 11. 1 Il. € (J С

Description

ел СП ОСate SP OS

Изобретение относитс  к радиотехнике и св зи, измерительной технике и может быть использовано в цифровых устройствах синхронизации и синтезаторах частоты.The invention relates to radio engineering and communications, measurement technology and can be used in digital synchronization devices and frequency synthesizers.

Цель изобретени  - повышение точности подстройки фазы генератора.The purpose of the invention is to improve the accuracy of the generator phase adjustment.

На чертеже представлена структурна  электрическа  схема цифрового управл емого генератора.The drawing shows a structural electrical circuit of a digital controlled oscillator.

Цифровой управл емый генератор содержит опорный генератор 1, бл ок 2 добав- лени  и вычитани  импульсов, делитель 3 частоты, первый 4 и второй 5 управл емые дешифраторы второй формирователь 6 импульсов , счетный триггер 7, первый формирователь 8 импульсов, распределитель 9 импульсов, первый 10 и второй 11 управ- л емые генер-аторы, коммутатор 12, фазовый дискриминатор 13, элемент 14 задержки.The digital controlled generator contains a reference generator 1, a block of about 2 addition and subtraction of pulses, a divider 3 frequencies, the first 4 and second 5 controllable decoders a second driver 6 pulses, a counting trigger 7, the first driver shaper 8 pulses, a distributor 9 pulses, the first 10 and second 11 controlled generator ators, switch 12, phase discriminator 13, delay element 14.

Цифровой управл емый генератор работает следующим образом.The digital controlled oscillator operates as follows.

Дл  формировани  выходных последова- тельностей импульсов используютс  первый 10 и второй 11 управл емые генераторы, выходы которых поочередно коммутируютс  коммутатором 12, причем сигнал управлени  коммутатором 12 формируетс  последовательно подключенными опорным генерато- ром 1, блоком 2 добавлени  и вычитани  с внешними сигналами управлени  и делителем 3 частоты и поступает на управл ющий вход коммутатора 12 с выхода счетного триггера 7. С целью исключени  вли ни  процесса установлени  генерации первого 10 и второго 11 управл емых генераторов начало генерации осуществл етс  до момента коммутации. Этот временной интервал от момента начала генерации до момента коммутации регулируетс  посредством фазовой автоподстройки час- тоты, где в качестве эталонного сигнала служит последовательность импульсов с выхода делител  3 частоты, а подстраиваемыми сигналами  вл ютс  последовательное ти импульсов с выхода коммутатора 12, поступающие на первый вход фазового дискриминатора 13. Ца второй вход фазового дискриминатора 13 импульсы поступают с выхода второго формировател  6 импульсов. Сигнал согласовани  с выхода фазового дискриминатора 13 поступает на управл ю- щие входы первого 4 и второго 5 управл емых дешифраторов, с выходов которых через распределитель 9 импульсов сигнал начала генерации поступает-на входы первого 10 и второго 11 управл емых генеTo form the output pulse sequences, the first 10 and second 11 controlled oscillators are used, the outputs of which are alternately switched by switch 12, and the control signal of switch 12 is formed by series-connected reference generator 1, addition and subtraction unit 2 with external control signals and divider 3 frequency and enters the control input of switch 12 from the output of the counting trigger 7. In order to eliminate the influence of the process of establishing the generation of the first 10 and second 11 controlled generators tori start generation is performed before the switching moment. This time interval from the beginning of generation to switching time is controlled by phase-locked loop, where the sequence of pulses from the output of the 3 frequency divider is used as a reference signal, and the tuned signals are the series of pulses from the output of the switch 12 received at the first input of the phase discriminator 13. Ca second input phase discriminator 13 pulses come from the output of the second driver 6 pulses. The matching signal from the output of the phase discriminator 13 is fed to the control inputs of the first 4 and second 5 controlled decoders, from the outputs of which through the distributor 9 pulses the start generation signal goes to the inputs of the first 10 and second 11 controlled gene

раторов.ritorov.

Второй формирователь 6 импульсов предназначен дл  предотвращени  коммутации выходов первого 10 и второго 11 управл емых генераторов до момента подачи сигнала начала генерации. ЦоследовательностьThe second pulse shaper 6 is designed to prevent the outputs of the first 10 and second 11 controlled oscillators from switching until the generation start signal is applied. Sequence

5five

ю 5 u 5

-.,.. 25 |30 35 Q 45 -. .. 25 | 30 35 Q 45

00

импульсов со второго формировател  6 импульсов поступает на счетный триггер 7, с выхода которого импульсы поступают на первый формирователь 8 импульсов-, который формирует сигналы прекращени  генерации первого 10 и второго 11 управл емых генераторов , а стробирующие импульсы, разрешающие начало генерации, поступают на вход распределител  9 импульсов через элемент 14 задержки с выхода опорного генератора 1.pulses from the second pulse shaper 6 are fed to a counting trigger 7, from the output of which pulses are fed to the first shaper 8 pulses, which generates signals to stop the generation of the first 10 and second 11 controlled generators, and the gating pulses permitting the start of generation are fed to the distributor input 9 pulses through the element 14 of the delay from the output of the reference generator 1.

Claims (1)

Формула изобретени Invention Formula Цифровой управл емый генератор, содержащий последовательно соединенные опорный генератор, блок добавлени  и вычитани  импульсов и делитель частоты, последовательно соединенные счетный триггер, первый формирователь импульсов, распределитель импульсов, первый управл емый генератор, коммутатор и фазовый дискриминатор , элемент задержки, второй управл емый генератор, управл ющий вход которого соединен с другим выходом распределител  импульсов, а выход второго управл емого генератора соединен с другим входом коммутатора, управл ющий вход которого соединен с выходом счетного триггера , отличающийс  тем, что, с целью по- выщени  точности подстройки фазы генератора , введены первый и второй управл емые дешифраторы, второй формирователь, импульсов выход которого объединен с его первым установочным входом и соединен с входом счетного триггера и други.м входом фазового дискриминатора, первые управл ющие входы первого и второго управл ющих дешифраторов объединены и соединены с первым выходом фазового дискриминатора, вторые управл ющие входы первого и второго управл емых дещифраторов объединены и соединены с вторым выходом фазового дискриминатора, первый и второй разрешающие входы распределител  импульсов соединены с выходами соответственно первого и второго управл емых дешифраторов , информационные входы первого и второго управл емых дешифраторов соединены с соответствующими разр дными выходами делител  частоты, счетный выход которого соединен с управл ющим входом второго формировател  импульсов, второй установочный вход которого соединен с дополнительным разрещающим выходом распределител  импульсов, третьи управл ющие входы первого и второго управл емых дещифраторов соединены с выходом счетного триггера , а стробирующий вход распределител  импульсов соединен с выходом элемента задержки, вход которого соединен с выходом опорного генератора.A digital controlled oscillator containing a series-connected reference oscillator, a pulse addition and subtraction unit, and a frequency divider, serially connected counting trigger, first pulse shaper, pulse distributor, first controlled oscillator, switch and phase discriminator, delay element, second controlled oscillator, the control input of which is connected to another output of the pulse distributor, and the output of the second controlled generator is connected to another input of the switch that controls Its input is connected to the output of the counting trigger, characterized in that, in order to increase the accuracy of the phase adjustment of the generator, the first and second controlled decoders, the second driver, the pulses whose output is combined with its first installation input, are introduced and connected to the input of the counting trigger and other inputs of the phase discriminator, the first control inputs of the first and second control decoders are combined and connected to the first output of the phase discriminator, the second control inputs of the first and second controls decimators are combined and connected to the second output of the phase discriminator, the first and second enable inputs of the pulse distributor are connected to the outputs of the first and second controlled decoders, respectively, the information inputs of the first and second controlled decoders are connected to the corresponding bit outputs of the frequency divider, the counting output of which is connected with the control input of the second pulse generator, the second installation input of which is connected to the additional enabling output of the distribution the pulse generator, the third control inputs of the first and second control decipherors are connected to the output of the counting trigger, and the gate input of the pulse distributor is connected to the output of the delay element, the input of which is connected to the output of the reference oscillator.
SU864100441A 1986-08-04 1986-08-04 Digital variable generator SU1401553A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864100441A SU1401553A1 (en) 1986-08-04 1986-08-04 Digital variable generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864100441A SU1401553A1 (en) 1986-08-04 1986-08-04 Digital variable generator

Publications (1)

Publication Number Publication Date
SU1401553A1 true SU1401553A1 (en) 1988-06-07

Family

ID=21250100

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864100441A SU1401553A1 (en) 1986-08-04 1986-08-04 Digital variable generator

Country Status (1)

Country Link
SU (1) SU1401553A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1261110, кл. Н 03 В 19/00, 09.07.84. Авторское свидетельство СССР № 1297694, кл. Н 03 L 7/00. *

Similar Documents

Publication Publication Date Title
SU1401553A1 (en) Digital variable generator
SU812197A3 (en) Method of mutual synchronizing of tact frequency in communication network nodes with contraction
JPS5535545A (en) Digital phase synchronous circuit
SU372671A1 (en) DEVICE FOR THE FORMATION OF HIGHLY STABLE PHASOMANIPULATED VIBRATIONS
SU1042188A1 (en) Digital frequency synthesizer
SU1332554A2 (en) Clock pulse generator synchronization device
SU786025A1 (en) Device for transmitting frequency-modulated signals with time division of channels
SU760399A1 (en) Sweep generator
SU1741096A1 (en) Device for comparing time standards
SU1441329A1 (en) Phase shift calibrator
SU1293833A2 (en) Time interval generator
SU1107322A2 (en) Frequency-shift keyer
SU1417186A2 (en) Digital frequency synthesizer
SU1252940A1 (en) Digital frequency synthesizer
SU1332553A1 (en) Phase synchronization device
SU1525913A1 (en) Device for fine tuning of frequency of fm-generator
SU135514A1 (en) Method for automatic phase reduction of output pulses
SU1385261A1 (en) Phase shifter
SU1713102A1 (en) Phase-lock loop
SU801225A1 (en) Pulse-phase detector
SU1015504A1 (en) Device for forming discrete frequency-phase-modulated signals
SU387487A1 (en) | PAT? SHNO-TGHK); 4E ^; D '^ | I RHF ^ nt ^ in-ri-K ••, '
SU1570019A1 (en) Device for shaping compound signals
SU775855A1 (en) Single-channel device for control of m-phase converter
SU1195464A1 (en) Device for selecting clock frequency of pseudorandom signal