SU135514A1 - Method for automatic phase reduction of output pulses - Google Patents

Method for automatic phase reduction of output pulses

Info

Publication number
SU135514A1
SU135514A1 SU618974A SU618974A SU135514A1 SU 135514 A1 SU135514 A1 SU 135514A1 SU 618974 A SU618974 A SU 618974A SU 618974 A SU618974 A SU 618974A SU 135514 A1 SU135514 A1 SU 135514A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
output
phase
output pulses
phase reduction
Prior art date
Application number
SU618974A
Other languages
Russian (ru)
Inventor
В.Е. Бобрин
В.Ф. Разумовский
Original Assignee
В.Е. Бобрин
В.Ф. Разумовский
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В.Е. Бобрин, В.Ф. Разумовский filed Critical В.Е. Бобрин
Priority to SU618974A priority Critical patent/SU135514A1/en
Application granted granted Critical
Publication of SU135514A1 publication Critical patent/SU135514A1/en

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Известны способы сведени  фазы выходных импульсов нескольких делителей частоты, основанные на сравнении по фазе импульсов, полученных на выходе делителей, с импульсами одного из каналов делени  передающего сннхрогенератора. Недостаток подобных способов состоит в недостаточно высокой точности сведени  фаз выходных импульсов, котора  может быть достигнута при их использовании, так как управл ющие импульсы могут возникнуть в любом канале делени  приемного синхрогенератора.Methods are known for combining the phase of the output pulses of several frequency dividers, based on a comparison of the phase of the pulses received at the output of the dividers with the pulses of one of the dividing channels of the transmitting power generator. The disadvantage of such methods is the insufficient accuracy of phase shift of the output pulses, which can be achieved by using them, since control pulses can occur in any dividing channel of the receiving clock generator.

В описываемом способе этот недостаток устранен сравнением между собой по фазе импульсов с выходов делителей и использованием полученного в результате сравнени  результирующего сигнала дл  подстройки фазы соответствующего делител , фаза импульсов на выходе которого отличаетс  от фазы импульсов других каналов.In the described method, this disadvantage is eliminated by comparing the phase of the pulses from the outputs of the dividers and using the resulting comparison of the resulting signal to adjust the phase of the corresponding splitter, the phase of the pulses at the output of which is different from the phase of the pulses of other channels.

Сигналы с выхода высокостабильного генератора / (см. чертеж) после блока формировани  2 поступают на вход каналов 3, 4, 5, 6 делителей частоты, число которых может быть произвольным. Видеоимпульсы с выхода каждого канала делителей частоты поступают на схему 7 сложени  выходных импульсов. При совпадении во времени указанных импульсов что соответствует сведению фазы выходных импульсов нескольких каналов делителей частоты) амплитуда импульсов на выходе схемы 7 сложени  увеличиваетс .The signals from the output of the highly stable oscillator / (see drawing) after the forming unit 2 arrive at the input of the channels 3, 4, 5, 6 frequency dividers, the number of which can be arbitrary. Video pulses from the output of each channel of the frequency dividers are fed to the circuit 7 for the addition of output pulses. When these pulses coincide in time, which corresponds to phase down of the output pulses of several frequency divider channels, the amplitude of the pulses at the output of the adder circuit 7 increases.

Импульсы с выхода схемы сложени  поступают на ограничитель 8 импульсов, уровень ограничени  которого подбираетс  таким образом, что импульсы одиночного канала, не совпавщие во времени, с импуЛьсами других каналов, не проход т на его выход. Импульсы с ограничител  8 поступают на врем задающий каскад 9. Импульсы на выходе этого каскада по вл ютс  всегда только в моменты време и, соответствующие моменту совпадени  импульсов двух и более каналов делителей частоты. Эти импульсы поступают на каскады 10, 11, 12, 13 формировани  управл ющих импульсов, на которые подаютс  также и выходные импульсы капалов 3, -4, 5, 6. Количество каскадов формировани  управл ющих импульсов равно числу каналов делителей частоты. Управл ющий импуль формируетс  на выходе того каскада формировани , в котором возникает скачок фазы выходных импульсов. Каскады 1Q-13 формировани  подключены к каскадам 14, 15, 16, 17 сведени  фазы выходных импульсов. Управл ющий импульс воздействует на каскад сведени  фазы выходных импульсов соответствующего канала делени  частоты, который в свою очередь, посредством одного из общик элементов цепи обратной св зи делителей 18, 19, 20 или 21 подстраивает фазу выходнь1х импульсов данного канала делени  частоты в соответствие с фазой выходных импульсов других каналов.The pulses from the output of the addition circuit arrive at the limiter of 8 pulses, the level of which is selected in such a way that the pulses of a single channel that do not coincide in time with the pulses of other channels do not pass to its output. The pulses from limiter 8 arrive at the time master stage 9. The pulses at the output of this stage always appear only at time instants and correspond to the instant of coincidence of the pulses of two or more frequency divider channels. These pulses arrive at the stages 10, 11, 12, 13 of the formation of control pulses, to which the output pulses of the drops 3, -4, 5, 6 are also supplied. The number of stages of the formation of the control pulses is equal to the number of channels of frequency dividers. A control pulse is generated at the output of the formation stage in which a phase jump of the output pulses occurs. The cascades 1Q-13 of the formation are connected to the cascades 14, 15, 16, 17 of the phase of the output pulses. The control pulse acts on the stage of converging the phase of the output pulses of the corresponding frequency dividing channel, which in turn, by means of one of the elements of the feedback circuit elements of the dividers 18, 19, 20 or 21, adjusts the phase of the output pulses of the given frequency dividing channel pulses of other channels.

Предмет изобретени Subject invention

Способ автоматического сведени  фазы выходных импульсов нескольких делителей частоты, отличающийс  тем, что, с целью повыщени  точности сведени  фазы, импульсы с выходов делителей сравнивают по фазе и результирующий сигнал подают по общей цепи обратной св зи делителей дл  подстройки фазы соответствующего делител .A method of automatically converting the phase of the output pulses of several frequency dividers, characterized in that, in order to increase the accuracy of phase convergence, the pulses from the outputs of the dividers are compared in phase and the resulting signal is fed through the common feedback circuit of the dividers to adjust the phase of the corresponding divider.

SU618974A 1959-02-09 1959-02-09 Method for automatic phase reduction of output pulses SU135514A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU618974A SU135514A1 (en) 1959-02-09 1959-02-09 Method for automatic phase reduction of output pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU618974A SU135514A1 (en) 1959-02-09 1959-02-09 Method for automatic phase reduction of output pulses

Publications (1)

Publication Number Publication Date
SU135514A1 true SU135514A1 (en) 1960-11-30

Family

ID=48291828

Family Applications (1)

Application Number Title Priority Date Filing Date
SU618974A SU135514A1 (en) 1959-02-09 1959-02-09 Method for automatic phase reduction of output pulses

Country Status (1)

Country Link
SU (1) SU135514A1 (en)

Similar Documents

Publication Publication Date Title
US5694068A (en) Digital phase-locked loop (PLL) having multilevel phase comparators
GB1325219A (en) Variable frequency oscillator systems
GB757997A (en) Improvements in and relating to apparatus for delaying electric signals
US4092672A (en) Master oscillator synchronizing system
US2964714A (en) Automatic frequency control system
GB1491899A (en) Signal generator arrangement
US3005960A (en) Apparatus for generating multiple signals with independently controllable phase differences and frequency
GB1236198A (en) A phase synchronising circuit
SU135514A1 (en) Method for automatic phase reduction of output pulses
GB1447418A (en) Frequency synthesiser
GB1223553A (en) Improvements in or relating to digital signal transmission systems
GB1049916A (en) Method for synchronizing electrical circuits
GB1193477A (en) Improvements in or relating to Timing Information Recovery Circuits
GB1204365A (en) Phase-locked loop
JPS5535545A (en) Digital phase synchronous circuit
SU1401553A1 (en) Digital variable generator
US3217260A (en) Odd harmonic generator for producing short alternately positive and negative equally spaced pulses
SU698115A1 (en) Device for phase tuning of frequency
SU445166A1 (en) Carrier oscillation phasing device for synchronous detector
SU647876A1 (en) Synchronizing arrangement
JPS55117337A (en) Phase synchronous oscillator
GB1096216A (en) Synchronised oscillator of variable high frequency
SU387487A1 (en) | PAT? SHNO-TGHK); 4E ^; D '^ | I RHF ^ nt ^ in-ri-K ••, '
GB964901A (en) A synchronising system for a time division multiplex pulse code modulation system
SU653758A1 (en) Reference signal discriminating device