SU1361722A1 - Преобразователь кодов - Google Patents

Преобразователь кодов Download PDF

Info

Publication number
SU1361722A1
SU1361722A1 SU864099509A SU4099509A SU1361722A1 SU 1361722 A1 SU1361722 A1 SU 1361722A1 SU 864099509 A SU864099509 A SU 864099509A SU 4099509 A SU4099509 A SU 4099509A SU 1361722 A1 SU1361722 A1 SU 1361722A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
code
output
converter
Prior art date
Application number
SU864099509A
Other languages
English (en)
Inventor
Олег Николаевич Музыченко
Original Assignee
Войсковая часть 31303
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 31303 filed Critical Войсковая часть 31303
Priority to SU864099509A priority Critical patent/SU1361722A1/ru
Application granted granted Critical
Publication of SU1361722A1 publication Critical patent/SU1361722A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Его использование в системах обработки дискретной информации позвол ет повысить быстродействие и расширить область применени  преобразовател  за счет преобразовани  непозиционных кодов с позиционными свойствами. Преобразователь кодов содержит счетчик 4 входного кода , счетчик 5 выходного кода, злемент 6 сравнени  и элемент ЗАПРЕТ 7. Введение блока 1 анализа входного кода и блоков 2, 3 начальной установки обеспечивает предварительную установку счетчиков 4, 5, благодар  чему требуетс  меньшее врем  досчета при преобразовании широкого класса кодов, обладающих позиционными свойствами. 1 ил.

Description

тельной технике и может быть использовано в системах обработки дискретной информации,
Цель изобретени  - повышение быстродействи  и расширение области применени  преобразовател  за счет преобразовани  непозиционных кодов с позиционными свойствами.
На чертеже изображена функциональна  схема преобразовател  кодов.
Преобразователь содержит блок 1 анализа входного кода, первьй и второй блоки 2 и 3 начальной установки, 15 В соответствии с изложенным, в
частном случае, когда а 2 (р 0,,1, 2, ...), пороговый элемен состоит из элемента. ИЛИ, соединен . входами с входами порогового эле- 20 мента, начина  с (р+1)-го и д |П-го. В частном случае, когда ofp ofp4i ... ofn 1 порого элемент состоит из элемента И, со диненного входами с входами блок
счетчик 4 входного кода, счетчик 5 выходного кода, элемент 6 сравнени  и элемент ЗАПРЕТ 7. На чертеже обозначены информационные и тактовый входы 8 и 9 и выходы 10.
Блок 1анализа входного кода pea- лизуетс  в соответствии с видом используемого входного кода (подлежащего преобразованию).
В случае кодов, обладающих позици- 25 от р-го до п-го. В частном случае, онными свойствами, т.е. K(N,)/ KCNj) когда о , пороговый элемент при ,2, например, упор доченных выполн етс  в виде линии св зи с его равновесных кодов, блок 1 анализа п-го входа на выход. Здесь п-разр д- входного кода может быть вьтолнен в ность переводимого кода. Вход порого- виде многопорогового элемента- н . рг-1 зо вого элемента с весом 2 (i О 1
..., п-1) соедин етс  с входной информационной шиной с номером (i+1).
выходов, имеющих пороги а.,, а,, ..., af.f соответственно, и веса в ходов 2 , 2 , ,. ., 2 , выходы которого соединены с входами группы элементов многопорогового элемента с И. Порог а равен двоичному эквива- g порогом а, (i 1, 2, ..., р-1) со- ленту первого кода наименьшего числа един етс  с пр мым входом i-ro эле-. (1+1)-го диапазона, i 1, , р - g, инверсный вход которого со- число диапазонов, на которые разби- с выходом многопорогового эле- ваетс  множество преобразуемых кодов. порогом а ;,,(а н. а), а
Многрпороговый элемент может иметь ад выход - с i-м выходом блока 1.(р-1)-м любую из известных.схемных аналоговых .кодом блока  вл етс  выход многопо- реализаций, либо он может быть выполнен в виде (р-1) порогового элемента, реализуемого на элементах И, ИЛИ.
Пусть двоичное представление перо™ ,g
га а имеет вид «
ч -
рогового элемента с порогом а js .
1г 1
Пусть 1з(, 0/2
Ъ
0. Вхо50
Кроме того, блок 1 анализа входного кода может быть выполнен в виде многопорогового элемента, описанного выше, выходы которого соединены с входами параллельного счетчика .числа единиц в коде.
Блоки 2 и 3 начальной установки счетчиков могут быть выполнены следующим образом.
ды порогового элемента, начина  с е-го и до j-ro, таких, что cig ... dy 1, соединены с входами элемента И, выход которого, а также входы порогового элемента (блока 1 анализа входного кода), начина  с (J+1)-rotи конча  входом с номером i таких, что о( 1. 0/J+2 ... « О, а ({, 1, соединены с входами
входы порогового элемента, начина  с (i+1)-ro и конча  входом с номером
t таких, что « ,+ , , ... а { 1, а o(t+i О, соединены с входами элемента И, и так далее до объединени  всех остальных входов порогового элемента . Если о( f, 1, то последним  вл етс  элемент И, а если с, О, то последним  вл етс  элемент ИЛИ. Выход алемента, с входом которого соединен п-й вход с весом ,  вл етс  выходом порогового элемента.
В соответствии с изложенным, в
частном случае, когда а 2 (р 0,,1, 2, ...), пороговый элемент состоит из элемента. ИЛИ, соединенного входами с входами порогового эле- мента, начина  с (р+1)-го и до П-го. В частном случае, когда ofp ofp4i ... ofn 1 пороговый элемент состоит из элемента И, соединенного входами с входами блока
..., п-1) соедин етс  с входной информационной шиной с номером (i+1).
многопорогового элемента с порогом а, (i 1, 2, ..., р-1) со- един етс  с пр мым входом i-ro эле-. g, инверсный вход которого со- с выходом многопорогового эле порогом а ;,,(а н. а), а
выход - с i-м выходом блока 1.(р . кодом блока  вл етс  выход мно
рогового элемента с порогом а js
Кроме того, блок 1 анализа входного кода может быть выполнен в виде многопорогового элемента, описанного выше, выходы которого соединены с входами параллельного счетчика .числа единиц в коде.
Блоки 2 и 3 начальной установки счетчиков могут быть выполнены следующим образом.
При первой из описанных. Bbmie реализаций блока 1 анализа входного- кеда , блок 2 и 3 начальной установки может быть выполнен в виде группы элементов ИЛИ. Каждый элемент ИЛИ соедин етс  выходом с входом установки
3
в 1 соответствующего разр да счетчика , а входами - с выходами блока 1, ДЛЯ которых К (а.) в данном
разр де имеет единицу, где К (а;) - код, соответствующий порогу а,, т.е. наименьшему числу (i+1)-ro диапазона переводимых чисел.
При второй из описанных выше реализаций блока 1 анализа входного кода блоки 2 и 3 могут быть выполнены в виде зaпo шнaющeгo устройства, которое при обращении по адресу, равному (i 1, 2, ..., р-1) выдает на выходе код К (а,), или в виде программируе- мой логической матрицы, котора  при подаче на входы кода числа i формирует на выходах код К (а ),
В тех случа х, когда первый или
второй код числа О  вл етс  ненуле- 20 разователь обеспечивает повышение
1
анализа входного кода имеет р выходов с порогами от й до « р., , а его выходы соедин ютс  с входами группы из (р-1) элемента И. Пор док соединени  элементов И с выходами многопорогового элемента, а их - с входами элементов РШИ блоков 2 и 3 начальной установки сохран етс . Введение дополнительно выхода с порогом а обеспечи- вает дл  случа  нахождени  переводимого числа в первом диапазоне установку в счетчиках 4 и 5 кода числа О.
Функционирование преобразовател  кодов происходит следующим образом.
В исходном состо нии счетчики 4 и 5 сброшены и в них записаны нулевые . коды,
На входы 8 преобразовател  подает- с  входной (переводимый) код, который поступает на вторую группу входов элемента 6 сравнени  и входы блока 1 анализа входного кода. Сигналы, фор
мируемые на выходах блока 1, фиксиру- g ствами, в преобразователь введены
ют диапазон, в котором находитс  переводимое число, и, поступа  на входы блоков 2 и 3 начальной установки, формируют на их выходах сигналы, устанавливающие счетчики 4 и 5 в состо ние , при котором в них записан код числа, соответствующего началу диапазона . Установка счетчиков 4 и 5 происходит в момент подачи кода на входы 8.
Если установленный в счетчике 4 код не равен коду на входах 8 преоб- ВНЮШИ Заказ 6304/57
55
блоки начальной установк лиза входного кода, вход подключены к соответству мационным входам преобра ходь соединены с соответ входами первого и второг чальной установки, выход подключены к установочны ответственно счетчика вх и счетчика выходного код торого  вл ютс  выходами ( Вател , Тираж 900 Подписное
Произв.-полигр. пр-тие, г. Ужгород, ул. Проектна , 4
1361722
разовател , то нулевым сигналом с выхода элемента 6 сравнени  разрешаетс  прохождение тактовых импульсов с входа 9 на счетные входы счетчиков 4 и 5, к содержимому которых каждый раз прибавл етс  единица. Работа происходит таким образом до по влени  на выходах счетчика 4 кода, равного входному коду на входах 8 преобразовател  , При этом на выходе элемента 6 сравнени  формируетс  единичный сигнал , запрещающий дальнейшее прохождение тактовых импульсов на выход элемента ЗАПРЕТ 7.
Цикл работы устройства окончен. С выходов 10 счетчика 5 снимаетс  выходной код переводимого числа.
Таким образом, предлагаемый преоб5 0
0
5
быстродействи  и расширение области применени , так как может функционировать в случае непозиционных кодов, обладающих позиционными свойствами.

Claims (1)

  1. Формула изобретени 
    Преобразователь кодов, содержащий счетчик входного кода, выходы которого подключены к первым входам элемента сравнени ,.выход которого соединен с запрещающим входом элемента ЗАПРЕТ, выход которого подключен к счетным входам счетчика входного кода и счетчика выходного кода, вторые входы элемента сравнени  и разрешающий вход элемента ЗАПРЕТ  вл ютс  соответственно информационными и тактовыми входами преобразовател , отличающийс  тем, что, с целью повышени .быстродействи  и расширени  области применени  преобразовател  за счет преобразовани  непозиционных кодов с позиционными свой0
    5
    блоки начальной установки и блок анализа входного кода, входы которого подключены к соответствующим информационным входам преобразовател , вы- ходь соединены с соответствующими входами первого и второго блоков начальной установки, выходы которых подключены к установочным входам соответственно счетчика входного кода и счетчика выходного кода, выходы которого  вл ютс  выходами преобразо- (Вател , Тираж 900 Подписное
SU864099509A 1986-07-28 1986-07-28 Преобразователь кодов SU1361722A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864099509A SU1361722A1 (ru) 1986-07-28 1986-07-28 Преобразователь кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864099509A SU1361722A1 (ru) 1986-07-28 1986-07-28 Преобразователь кодов

Publications (1)

Publication Number Publication Date
SU1361722A1 true SU1361722A1 (ru) 1987-12-23

Family

ID=21249738

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864099509A SU1361722A1 (ru) 1986-07-28 1986-07-28 Преобразователь кодов

Country Status (1)

Country Link
SU (1) SU1361722A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 993243, кл. Н 03 М 7/12, 1981. Патент US № 3805041, кл. Н 03 К 13/24, 1974. *

Similar Documents

Publication Publication Date Title
SU1361722A1 (ru) Преобразователь кодов
SU1325462A1 (ru) Устройство дл сортировки двоичных чисел
SU1361723A1 (ru) Преобразователь кодов
SU1612301A1 (ru) Устройство дл организации очереди
SU951280A1 (ru) Цифровой генератор
SU1444748A1 (ru) Устройство дл сравнени чисел
SU1493994A1 (ru) Генератор функций Хаара
SU1741270A1 (ru) Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием
SU1174919A1 (ru) Устройство дл сравнени чисел
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1149260A1 (ru) Устройство дл обнаружени ошибок в параллельном @ -разр дном коде с посто нным весом К
SU1388886A1 (ru) Устройство дл моделировани систем массового обслуживани
SU989586A1 (ru) Посто нное запоминающее устройство
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU421120A1 (ru) Преобразователь временных интервалов в двоичный код
SU1179316A1 (ru) Устройство дл выделени экстремального из @ @ -разр дных чисел
SU411628A1 (ru)
SU962915A1 (ru) Преобразователь кода Гре в двоичный код
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
GB1113431A (en) Improvement relating to radar apparatus
SU794633A1 (ru) Преобразователь монотонно-измен ющего-С КОдА
SU1434431A2 (ru) Устройство дл организации очереди
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU1023342A1 (ru) Частотно-импульсный функциональный преобразователь