SU1170596A1 - Устройство дл синхронизации импульсов - Google Patents

Устройство дл синхронизации импульсов Download PDF

Info

Publication number
SU1170596A1
SU1170596A1 SU823477129A SU3477129A SU1170596A1 SU 1170596 A1 SU1170596 A1 SU 1170596A1 SU 823477129 A SU823477129 A SU 823477129A SU 3477129 A SU3477129 A SU 3477129A SU 1170596 A1 SU1170596 A1 SU 1170596A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
clock
bus
output
shift register
Prior art date
Application number
SU823477129A
Other languages
English (en)
Inventor
Леонид Юзефович Когосов
Original Assignee
Предприятие П/Я М-5651
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5651 filed Critical Предприятие П/Я М-5651
Priority to SU823477129A priority Critical patent/SU1170596A1/ru
Application granted granted Critical
Publication of SU1170596A1 publication Critical patent/SU1170596A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ, содержащее регистр сдвига, тактовый вход которого соединен с шиной тактовых импульсов. отличающеес  тем, что, с целью повьшени  быстродействи  и расширени  функциональных возможностей , в него дополнительно введены регистр сдвига, шина тактовых импульсов, элемент ШШ и элемент запрета, информационный вход которого соединен с входной шиной, а управл юпрй вход подключен к выходу элемента ИЛИ, входы которого соединены с выхода.ми регистров сдвига, информационные входы которых подключены к выходу элемента запрета, при этом тактовый вход дополнительного регистра сдвига соединен с дополi нительной шиной тактовых импульсов. а с

Description

Фи$. 1 Изобретение относитс  к импульсной технике, а именно к формированию импульсов, синхронизированных с опорной (тактовой) импульсной пос ледовательностью, и может быть использовано в приборостроении дл  создани  измерительных преобразователей . Цель изобретени  - повышение быстродействи  и расширение функцио нальных возможностей устройства. На фиг, 1 приведена структурна  схема устройства дл  синхронизации импульсов; на фиг. 2 - временныедиаграммы его работы. Устройство содержит первый регистр 1 сдвига, дополнительный .ре .гистр 2 сдвига, элемент 3 ИЛИ, выхо ную шину 4,-входную шину 5, элемент 6 запрета, шину 7 тактовых импульсо и дополнительную шину 8 задержанных тактовых импульсов. В устройстве дл  синхронизации импульсов выходы регистров 1 и 2 сдвига -2 соединены с входами элемента 3 ИЛИ, выход кот рого подключен к выходной шине 4 и управл ющему входу элемента 6 запре jTa, информационный вход которого со динен с входной шиной 5, а выход подключен к информационным входам регистров 1 и 2 сдвига, тактовые вх ды которых соединены соответственно с шинами 7 и 8 тактовых импульсов. Устройство работает следующим образом. В исходном состо нии во всех обо наченных цеп х (фиг. 1), кроме тактовых шин , 7 и 8 (фиг. 2а5б) присутствует нулевой логический уровен При по влении на входной шине 5 еди ничного логического уровн  (фиг.2в) последний через разблокированньш элемент 6-запрета поступает на информационные входы регистров 1 и 2 .(фиг. 2г). Фронт ближайшего во врем ни из принимаемых по шинам 7 и 8 тактовых импульсов записывает логич 962 кую единицу в соответствующий регистр . . Выходные сигналы данного регистра через элемент 3 ИЛИ воздействуют.: на управл ющий вход элемента 6 запрета, блокиру  входной сигнал на врем  продвижени  логической единицы по регистру. Благодар  этому логическа  единица не может быть записана в смежньй регистр фронтами последующих тактовых импульсов после ближайшего во времени к фронту входного сигнала, а лишь продвигаетс  по тому регистру, в который записалась раньше. В результате на выходной шине 4 (фиг. 2д) устройства формируетс  им пульс, длительность которого равна периоду тактовых импульсов, умноженному на число разр дов сдвигового регистра. При этом стабильность этой длительности равна стабильности периода тактовых импульсов, а задержка относительно фронта входного сигнала не превьш1ает значени  временного сдвига тактовых последовательностей на шинах 7 и 8. В частном случае, когда этот сдвиг равен половине периода тактовых импульсов, дл  которого и построены временные диаграммы на фиг. 2, задержка фронта выходного импульса устройства относительно входного, определ юща  его разрешающую способность , не пр.евьш1ает половины периода тактовых импульсов, что подтверждает с  приведенными временньми диаграммами . Минимально возможна  пауза между выходными импульсами, определ к ща  быстродействие, как видно из диаграммы , также равна половине периода тактовых импульсов. При этом длительт ность входного импульса не должна превышать длительности выходного импульса , т. е. периода тактовых импульсов , умноженного на разр дность сдвигового регистра.
t
9
A

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ, содержащее регистр сдвига, тактовый вход которого соединен с шиной тактовых импульсов, отличающееся тем, что, с целью повышения быстродействия и расширения функциональных возможностей, в него дополнительно введены регистр сдвига, шина тактовых импульсов, элемент ИЛИ и элемент запрета, информационный вход которого соединен с входной шиной, а управляющий вход подключен к выходу элемента ИЛИ, входы которого соединены с выходами регистров сдвига, информационные входы которых подключены к выходу элемента запрета, при этом тактовый вход дополнительного регистра сдвига соединен с дополнительной шиной тактовых импульсов.
    ЬС1 .... 1170596
    Фиг. 1
SU823477129A 1982-07-28 1982-07-28 Устройство дл синхронизации импульсов SU1170596A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823477129A SU1170596A1 (ru) 1982-07-28 1982-07-28 Устройство дл синхронизации импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823477129A SU1170596A1 (ru) 1982-07-28 1982-07-28 Устройство дл синхронизации импульсов

Publications (1)

Publication Number Publication Date
SU1170596A1 true SU1170596A1 (ru) 1985-07-30

Family

ID=21024615

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823477129A SU1170596A1 (ru) 1982-07-28 1982-07-28 Устройство дл синхронизации импульсов

Country Status (1)

Country Link
SU (1) SU1170596A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гутников B.C. Интегральна электроника в измерительных устройствах, Л., Энерги , 1980, с. 236. Авторское свидетельство СССР № 871322, к-л. Н 03 К 5/13, 1980. *

Similar Documents

Publication Publication Date Title
SU1170596A1 (ru) Устройство дл синхронизации импульсов
SU970660A1 (ru) Генератор последовательности импульсов
SU1325663A1 (ru) Цифрова регулируема лини задержки
SU1091159A1 (ru) Устройство управлени
SU1737738A1 (ru) Селектор информационного сигнала
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1026283A1 (ru) Фазовый дискриминатор
SU924854A1 (ru) Аналого-цифровой преобразователь
SU966871A1 (ru) Формирователь последовательности импульсов
SU1585805A1 (ru) Устройство дл определени экстремумов
SU847506A1 (ru) Селектор одиночных импульсов
SU1580383A1 (ru) Устройство дл сопр жени источника и приемника информации
SU953712A1 (ru) Устройство дл выделени импульса из непрерывной импульсной последовательности
SU1115225A1 (ru) Преобразователь код-временной интервал
SU511722A1 (ru) Распределитель импульсов
SU1177910A1 (ru) Устройство для формирования четверично-кодированных последовательностей
SU839040A2 (ru) Устройство дл выделени импуль-COB
SU1487055A1 (ru) Устройство для селекции информационных каналов,
SU1718368A1 (ru) Формирователь импульсов
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU911718A2 (ru) Селектор импульсов по длительности
SU805483A1 (ru) Устройство дл задержки импульсов
SU1552360A1 (ru) Многофазный тактовый генератор
SU900458A1 (ru) Регистр
SU1187099A1 (ru) Устройство дл дискретной регулировки фазы